KR200273134Y1 - 비-채널(b-ch)의에이티엠(atm)망정합장치 - Google Patents

비-채널(b-ch)의에이티엠(atm)망정합장치 Download PDF

Info

Publication number
KR200273134Y1
KR200273134Y1 KR2019960018347U KR19960018347U KR200273134Y1 KR 200273134 Y1 KR200273134 Y1 KR 200273134Y1 KR 2019960018347 U KR2019960018347 U KR 2019960018347U KR 19960018347 U KR19960018347 U KR 19960018347U KR 200273134 Y1 KR200273134 Y1 KR 200273134Y1
Authority
KR
South Korea
Prior art keywords
atm
unit
signal
matching unit
matching
Prior art date
Application number
KR2019960018347U
Other languages
English (en)
Other versions
KR980005821U (ko
Inventor
최승수
Original Assignee
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 하이닉스반도체 filed Critical 주식회사 하이닉스반도체
Priority to KR2019960018347U priority Critical patent/KR200273134Y1/ko
Publication of KR980005821U publication Critical patent/KR980005821U/ko
Application granted granted Critical
Publication of KR200273134Y1 publication Critical patent/KR200273134Y1/ko

Links

Abstract

본 고안은 B-CH 아날로그 전화 서비스를 ATM망에 접속하기 위한 B-CH의 ATM망 정합장치에 관한 것이다.
본 고안은 팁/링 신호를 받아 E1신호로 매핑하여 출력하는 PSTN가입자 정합부(100)와, 상기 PSTN 가입자 정합부(100)와외 E1신호 인터페이스와 ATM망(400)사이에 ATM 셀로 인터페이스하는 ATM 정합부(200)와, 상기 PSTN 가입자 정합부(100)의 에러정보수집 및 E1프레임의 타임 슬릇 매핑/디매핑 처리와 ATM정합부(200)의 ATM 셀의 헤드값 할당 및 유지보수를 제어하는 제어부(300)로 구성된다.

Description

비-채널(B-CH)의 에이티엠(ATM)망 정합장치
본 고안은 B-CH 아날로그 전화 서비스를 ATM(Asynchronous Transfer Mode)망에 접속하기 위한 B-CH의 ATM망 정합장치에 관한 것이다.
일반적으로 광대역 종합 정보통신망(B-ISDN)에서 다양한 광대역 통신 서비스를 통합 수용하는데 있어서 핵심이 되는 기술은 ATM이다.
그리고 ATM의 궁극적인 목적은 서로 다른 별개의 서비스 또는 별개의 망을 통합하여 운용 및 관리한다는 것인데, 타망을 ATM망으로 통합하거나 가입자 엑세스 망까지를 ATM망으로 통합하는 안이 제안되고 있어 PSTN(Public Switched Telephone Network) 가입자를 ATM망으로 접속하기 위한 장치의 개발이 필요해진다.
따라서 본 고안은 팁/링(Tip/Ring)신호를 E1신호로 다중화한 후 ATM셀 화함으로써 B-CH의 ATM망의 접속이 가능토록 한 B-CH의 ATM망 정합장치를 제공함에 그 목적이 있다.
이러한 목적을 달성하기 위한 본 고안에 따른 B-CH의 ATM망 정합장치는 PSTN가입자 정합부에서 팁/링 신호를 받아 E1신호로 매핑하여 출력하며, ATM 정합부는 상기 PSTN 가입자 정합부와의 E1신호 인터페이스 및 ATM망 사이에 ATM 셀로 인터페이스함을 특징으로 한다.
이하, 본 고안을 첨부된 도면을 참조로 하여 상세히 설명한다.
제1도는 본 고안에 따른 B-CH의 ATM망 정합장치의 전체 구성 블럭도를 도시한 것으로, 제 2 도와 같이 아날로그 정합부(11), 타임슬롯 매핑/디매핑부(12), CEPT 프레이머(13), LIU(Line Interface Unit)(14), 링 검출/발생부(15)로 구성되어 PSTN교환기나 일반 전화로 부터 팁/링 신호를 받아 E1신호로 매핑하여 출력하는 PSTN 가입자 정합부(100), 제 3 도에 도시한 바와 같이 E1 송수신부(21), 어셈블리 버퍼(22), 유효 데이타 출력부(23), 헤드 발생부(24), SN/SNP 발생부(25), 다중화부(26), ATM 송수신부(27), SRTS 처리부(28), 셀 필터(29), SN/SNP 처리부(30), 리어셈블리(Reassembly) 버퍼(31), 버퍼 제어부(32)로 구성되어 상기 PSTN 가입자 정합부(100)와의 E1신호 인터페이스 및 ATM망(400) 사이에 ATM 셀로 인터페이스하는 ATM 정합부(200), 상기 PSTN 가입자 정합부(100)의 에러정보수집 및 E1프레임의 타임 슬릇 매핑/디매핑 처리와 ATM정합부(200)의 ATM 셀의 헤드값 할당 및 유지보수기능을 행하는 제어부(300)로 구성된다.
상기와 같이 구성된 본 고안에서 PSTN 가입자 정합부(100)는 PSTN 교환기나 일반 전화로 부터 팁/링 신호를 받아 El(CEPT)신호로 매핑하여 ATM 정합부(200)로 인터페이스하며, 이의 상세 동작은 다음과 같다.
먼저, 아날로그 정합부(11)는 CEPT 프레이머(13)에 30가입자를 수용하므로 30개의 팁/링 정합부로 구성되며, 아날로그 신호를 디지탈 신호로 변환 또는 디지탈 신호를 아날로그 신호로 변환한다.
또한, 상기 아날로그 정합부(11)는 링 검출/발생부(15)와 인터페이스하며, 타임 슬롯 매핑/디매핑부(12)와 서브 하이웨이로 인터페이스 한다.
그리고 상기 타임슬롯 매핑/디매핑부(12)는 30개의 아날로그 정합부(11)의신호를 제어부(300)에 의해 하나의 E1 프레임에 매핑/디매핑하여 CEPT 프레이머(13)와 아날로그 정합부(11)와 인터페이스 한다.
또한, CEPT 프레이머(13)는 상기 타임슬롯 매핑/디매핑부(12)의 신호를 CEPT 프레임으로 구성하여 LIU(14)로 보내며, LIU(14)는 E1 CEPT신호를 송수신 하기 위해 HDB3라인 코딩 기능등을 수행한다.
그리고 링 검출/발생부(15)는 아날로그 정합부(11)와 인터페이스 하며, 링신호를 검출 및 발생한다.
한편, ATM 정합부(200)는 상기 PSTN 가입자 정합부(100)와 E1신호로 인터페이스하고, ATM망(400) 사이에는 ATM 셀로 인터페이스 하며, 이의 상세 동작은 다음과 같다.
우선, E1 송수신부(21)는 상기의 LIU(14)와 동일한 기능을 행하며, 어셈블리 버퍼(22)는 입력되는 데이타를 셀 단위로 구성토록 하는 버퍼 제어부(32)에 의해 상기 E1 송수신부(21)에서 입력된 데이타를 ATM 셀 단위로 구성하며, ATM 셀의 구성형태는 제 4 도와 같다.
그리고 유효 데이타 출력부(23)는 제 4 도의 ATM 셀 구성도에서 볼 수 있듯이 페이로드(Payload)(47옥텟)를 전송하며, 헤드 발생부(24)를 ATM 셀의 헤드(5옥텟)을 발생한다.
또한, SN/SNP(Sequence Number/Sequence Number Protection) 발생부(25)는 제 4 도에서 볼 수 있듯이 AAL(ATM Adaptation Layer) 1 타입을 서비스할때 필요한 정보필드 48옥텟중 첫번째 옥텟을 발생한다.
그리고 다중화부(26)는 상기 각부(23-25)의 출력을 다중화하여 ATM 셀로 구성하여 ATM 송수신부(27)로 전송하며, 이에 따라 ATM 송수신부(27)는 ATM 셀 단위로 ATM망의 물리계층으로 송수신한다.
한편, E1 서비스를 위해서는 AAL 1 타입 ATM 셀을 사용하여 시간정보를 송수신 하도록 되어 있으므로 SRTS 처리부(28)는 이 정보를 제 4 도에서 보면 CSI(Convergence Sublayer Indication) 비트를 통해 송수신한다.
그리고 셀 필터(29)는 ATM 송수신부(27)의 출력으로 부터 필요한 셀만 수신하며, SN/SNP처리부(30)는 수신한 셀로 부터 SN/SNP를 처리하여 클럭 복구 및 리어셈블리 버퍼(31)의 데이타 출력을 조정한다.
이에 따라 리어셈블리 버퍼(31)는 수신한 데이타를 버퍼 제어부(32)에 의해 E1송수신부(21)로 출력시킨다.
그리고 제어부(300)는 상기 ATM 정합부(200)의 ATM 셀의 헤드값 할당 및 유지보수 기능을 제어한다.
이상에서 살펴본 바와 같이 본 고안은 차후 ATM망 실현시 일반 아날로그 전화서비스를 ATM망에 접속할 수 있게 된다.
제1도는 본 고안에 따른 B-CH의 ATM망 정합장치의 전체 구성도
제2도는 제1도의 PSTN 가입자 정합부의 상세 구성 블럭도
제3도는 제1도의 ATM 정합부의 상세 구성 블럭도
제4도는 ATM 셀의 구성도
*도면의 주요부문에 대한 부호의 설명*
100 : PSTN 가입자 정합부 11 : 아날로그 정합부
12 : 타임슬롯 매핑/디매핑부 13 : CEPT 프레이머
14 : LIU 15 : 링 검출/발생부
200 : ATM 정합부 21 : E1 송수신부
22 : 어셈블리 버퍼 23 : 유효 데이타 출력부
24 : 헤드 발생부 25 : SN/SNP 발생부
26 : 다중화부 27 : ATM 송수신부
28 : SRTS 처리부 29 : 셀 필터
30 : SN/SNP 처리부 31 : 리어셈블리 버퍼
32 : 버퍼 제어부 300 : 제어부
400 : ATM망

Claims (3)

  1. 팁/링 신호를 받아 E1신호로 매핑하여 출력하는 PSTN 가입자 정합부(100)와, 상기 PSTN 가입자 정합부(100)와의 E1신호 인터페이스 및 ATM망(400) 사이에 ATM 셀로 인터페이스하는 ATM 정합부(200)와, 상기 PSTN 가입자 정합부(100)의 에러정보수집 및 E1프레임의 타임 슬릇 매핑/디매핑 처리와 ATM정합부(200)의 ATM 셀의 헤드값 할당 및 유지보수를 제어하는 제어부(300)로 구성됨을 특징으로 하는 B-CH의 ATM망 정합장치.
  2. 제 1 항에 있어서,
    상기 PSTN 가입자 정합부(100)는 30개의 팁/링 정합부로 구성되며 아날로그 신호를 디지탈 신호로 변환 또는 디지탈 신호를 아날로그 신호로 변환하는 아날로그 정합부(11)와, 상기 아날로그 정합부(11)의 출력신호를 상기 제어부(300)의 제어에 의해 하나의 E1 프레임에 매핑/디매핑하는 타임슬롯 매핑/디매핑부(12)와, 상기 타임슬롯 매핑/디매핑부(12)의 출력신호를 CEPT 프레임으로 구성하는 CEPT 프레이머(13)와, E1 CEPT신호의 송수신을 위한 LIU(14)와, 상기 아날로그 정합부(11)와 접속되며 링신호를 검출 및 발생하는 링 검출/발생부(15)로 구성됨을 특징으로 B-CH의 ATM망 정합장치.
  3. 제 1 항에 있어서,
    상기 ATM 정합부(200)는 E1 CEPT 신호의 송수신을 위한 E1 송수신부(21)와, 상가 E1 송수신부(21)로 부터 입력되는 데이타를 ATM 셀 단위로 구성하는 어셈블리 버퍼(22)와, 상기 어셈블리 버퍼(22)의 출력으로 부터 페이로드를 전송하는 유효 데이타 출력부(23)와, ATM 셀의 헤드를 발생하는 헤드 발생부(24)와, AAL 1 타입 서비스시 필요한 정보필드 48옥텟중 첫번째 옥텟을 발생하는 SN/SNP 발생부(25)와, 상기 각부(23-25)의 출력을 다중화하여 ATM 송수신부(27)로 출력하는 다중화부(26)와, CSI 비트를 통해 시간정보를 송수신하는 SRTS 처리부(28)와, 상기 ATM 송수신부(27)의 출력으로 부터 필요한 셀만 수신하는 셀 필터(29)와, 상기 셀 필터(29)의 출력으로 부터 SN/SNP를 처리하여 클럭을 복구하는 SN/SNP 처리부(30)와, 상기 SN/SNP 처리부(30)에 따라 데이타 출력이 조정되는 리어셈블리 버퍼(31)와, 상기 어셈블리 버퍼(22) 및 리어셈블리 버퍼(31)를 제어하는 버퍼 제어부(32)로 구성됨을 특징으로 하는 B-CH의 ATM망 정합장치.
KR2019960018347U 1996-06-28 1996-06-28 비-채널(b-ch)의에이티엠(atm)망정합장치 KR200273134Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019960018347U KR200273134Y1 (ko) 1996-06-28 1996-06-28 비-채널(b-ch)의에이티엠(atm)망정합장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019960018347U KR200273134Y1 (ko) 1996-06-28 1996-06-28 비-채널(b-ch)의에이티엠(atm)망정합장치

Publications (2)

Publication Number Publication Date
KR980005821U KR980005821U (ko) 1998-03-30
KR200273134Y1 true KR200273134Y1 (ko) 2002-11-13

Family

ID=60876074

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019960018347U KR200273134Y1 (ko) 1996-06-28 1996-06-28 비-채널(b-ch)의에이티엠(atm)망정합장치

Country Status (1)

Country Link
KR (1) KR200273134Y1 (ko)

Also Published As

Publication number Publication date
KR980005821U (ko) 1998-03-30

Similar Documents

Publication Publication Date Title
EP0690653B1 (en) Asynchronous transfer mode (ATM) transport of voice-band signals
US6198752B1 (en) ATM video telephone terminal interworking with ISDN
US6108336A (en) AAL-5 SSCS for AAL-1 and AAL-2 in ATM networks
WO2001020852A1 (fr) Systeme d'echange artificiel de ligne, procede correspondant, et emetteurs cote emission et cote reception pour ce type de systeme
US7254134B2 (en) Systems for transferring various data types across an ATM network
US7944900B2 (en) Base station modulator/demodulator and send/receive method
KR200273134Y1 (ko) 비-채널(b-ch)의에이티엠(atm)망정합장치
KR100314219B1 (ko) 에이에이엘5 타입 에이티엠 셀 역다중화 및 에이에이엘2타입 에이티엠 셀변환 장치
KR19990004241A (ko) 일반전화 및 e1 전용선 가입자의 비동기 전송 모드망 정합장치
KR100287417B1 (ko) 수요밀집형 광가입자 전송장치에서의 가입자 접속장치
KR20010048183A (ko) 에이에이엘2 타입 에이티엠 셀을 에이에이엘2 프라임에이티엠 셀로 변환하는 장치
KR0123233B1 (ko) Atm통신방식의 sar 수신에러 처리장치
JP2773689B2 (ja) Atmアダプテーションレイヤにおけるデータ変換方式
KR100195068B1 (ko) 광대역 종합정보 통신망의 사용자-망 접면에있어서 aal1 처리 장치
KR100253506B1 (ko) Ds3 트렁크의 비동기 전송 모드망 정합장치
KR100317406B1 (ko) 비대칭형 디지털 가입자 전송장치의 송수신장치
KR100263389B1 (ko) 컴퓨터 시스템에 있어서의 atm-vme 접속장치
KR100198795B1 (ko) 에이티엠 적응 계층 형태 1을 이용한 가변 비트율 데이터의 송수신 방법 및 송수신 장치
KR100378587B1 (ko) 시분할 채널 변조된 신호와 비동기 전송 모드 셀 상호변환 장치
KR0169673B1 (ko) 동기 레지듀얼 타임 스탬프를 전송하는 aal1 송신장치
KR0129183B1 (ko) Sscop부계층의 pdu생성회로
KR100296026B1 (ko) 공중전화망과 에이티엠망 연동시 셀 조립 지연을 최소화하기위한 장치 및 방법
KR0134433B1 (ko) 광대역종합통신망에 있어서 셀 헤더부의 셀 기준신호 복원방법
KR0129178B1 (ko) Sscop부계층의 pdu생성회로
KR100412974B1 (ko) 브이티오에이 게이트웨이 시스템 및 그 시스템에서의아이에스디엔 디 채널 메시지 처리 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20070404

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee