KR200251006Y1 - Colorless phenomenon prevention device of video equipment - Google Patents

Colorless phenomenon prevention device of video equipment Download PDF

Info

Publication number
KR200251006Y1
KR200251006Y1 KR2019970013484U KR19970013484U KR200251006Y1 KR 200251006 Y1 KR200251006 Y1 KR 200251006Y1 KR 2019970013484 U KR2019970013484 U KR 2019970013484U KR 19970013484 U KR19970013484 U KR 19970013484U KR 200251006 Y1 KR200251006 Y1 KR 200251006Y1
Authority
KR
South Korea
Prior art keywords
signal
synchronization signal
horizontal
generator
synchronization
Prior art date
Application number
KR2019970013484U
Other languages
Korean (ko)
Other versions
KR19990000251U (en
Inventor
곽태경
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR2019970013484U priority Critical patent/KR200251006Y1/en
Publication of KR19990000251U publication Critical patent/KR19990000251U/en
Application granted granted Critical
Publication of KR200251006Y1 publication Critical patent/KR200251006Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/12Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0828Several active elements per pixel in active matrix panels forming a digital to analog [D/A] conversion circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Abstract

본 고안은 영상기기의 무적현상 방지장치에 관한 것으로, 종래 영상기기 재생장치는 시간지연부가 오동작하면 수직동기신호의 상승에지가 수평동기신호의 저전위 기간내에 들어가도록 하여 무색현상이 발생하는 문제점이 있었다. 따라서, 본 고안은 영상 디지털신호를 아날로그신호로 변화시키는 D/A변환기와; 서브캐리어 및 수평동기신호와 수직동기신호를 출력하는 동기발생부와; 클럭신호를 발생하는 클럭발생부와; 상기 클럭신호와 수평동기신호를 각각 입력받아 앤드 연산하는 앤드게이트와; 상기 수직동기신호와 상기 앤드게이트의 출력신호를 각각 입력받아 시간이 조정된 수직동기신호를 출력하는 디플립플롭과; 상기 수평동기신호와 상기 디플립플롭의 출력신호를 이용하여 복합동기신호를 발생하는 복합동기신호발생부와; 상기 아날로그신호를 상기 복합동기신호와 상기 서브캐리어로 인코딩하는 인코더를 포함하여 구성함으로써 동기발생부에서 출력되는 수직동기신호의 상승에지가 항상 수평동기신호의 고전위기간에서 발생하도록 하여 무색현상의 발생을 방지하는 효과가 있다.The present invention relates to a device for preventing invincibility of a video device. In the conventional video device reproducing device, when the time delay unit malfunctions, the rising edge of the vertical synchronization signal falls within the low potential period of the horizontal synchronization signal, thereby causing colorless phenomenon. there was. Accordingly, the present invention provides a D / A converter for converting an image digital signal into an analog signal; A synchronization generator for outputting a subcarrier, a horizontal synchronization signal, and a vertical synchronization signal; A clock generator for generating a clock signal; An AND gate receiving and clocking the clock signal and the horizontal synchronization signal, respectively; A deflip-flop for receiving the vertical synchronization signal and the output signal of the AND gate, respectively, and outputting a time-synchronized vertical synchronization signal; A composite synchronous signal generator for generating a composite synchronous signal using the horizontal synchronous signal and the output signal of the flip-flop; And an encoder encoding the analog signal into the composite synchronization signal and the subcarrier so that the rising edge of the vertical synchronization signal output from the synchronization generator always occurs in the high potential period of the horizontal synchronization signal. It is effective to prevent.

Description

영상기기의 무책현상 방지장치Obstacle Prevention Device of Video Equipment

본 고안은 수직동기신호(VS)와 수평동기신호(HS)의 틀어짐으로 인해 발생하는 무색현상을 방지하기 위한 것으로, 특히 동기발생기로 부터의 수직동기신호(VS)와 수평동기신호(HS)의 펄스타임을 항상 일정하게 유지하도록 하여 무적현상이 발생하데 않도록 한 영상기기의 무직현상 방지장치에 관한 것이다.The present invention is to prevent the colorless phenomenon caused by the misalignment of the vertical synchronizing signal VS and the horizontal synchronizing signal HS. In particular, the vertical synchronizing signal VS and the horizontal synchronizing signal HS The present invention relates to an apparatus for preventing indevelopment of an imaging apparatus in which a pulse time is kept constant so that invincibility does not occur.

종래 영상기기의 영상신호 재생장치는 제1도에 도시된 바와같이, 입력되는 영상의 디지털 신호를 아날로그 색신호(R.G,B)로 변환시퇴는 영상 디지털/아날로그 변환기(11)와; 상기 영상 디지털/아날로그 변환긴(11)의 변환된 영상 아날로그 색신호(R.G.B)를 입력받아 엔코딩하여 출력하는 엔코더(12)와; 상기 엔코더(12)의 영상신호를 입력받아 일정레벨로 증폭하설 출력하는 영상증폭기(13)와: 상기 엔코더(12)에서 인코딩 하는데 필요한 서브캐리어(SC) 및 수평동기신호(HS)와 수직동기신호(VS)를 출력하는 동기발생부(14)와; 상기 동기발생부(14)의 수평동기신호(HS)와 수직동기신호(VS)의 시간을 각각 소정시칸만큼 출력하는 시간지연부(15)와: 상기 시간지연부(15)에서 소정시간만큼 지연된 수평동기신호(HS)와 수직동기신호(VS)를 받아 조합하고 이 조합하여 만들어진 복합동기신호(CS)를 상기 엔코더(12)로 출력하는 복합동기발생부(16)로 구성된다.As shown in FIG. 1, a video signal reproducing apparatus of a conventional video device includes: a video digital / analog converter 11 for converting a digital signal of an input video into analog color signals R.G and B; An encoder (12) for receiving and encoding the converted video analog color signal (R.G.B) of the video digital / analog converter (11); An image amplifier 13 for receiving an image signal of the encoder 12 and outputting the amplified sound at a predetermined level; a subcarrier SC, a horizontal synchronization signal HS, and a vertical synchronization signal required for encoding the encoder 12; A synchronization generator 14 for outputting VS; A time delay unit 15 for outputting the time of the horizontal synchronization signal HS and the vertical synchronization signal VS of the synchronization generator 14 by a predetermined time, respectively: by the predetermined time by the time delay unit 15. The composite synchronization generator 16 receives the combined horizontal synchronization signal HS and the vertical synchronization signal VS, and outputs the combined synchronization signal CS generated by the combination to the encoder 12.

상기와 같이 구성된 종래 영상기기의 동작을 설명하면 다음과 같다.Referring to the operation of the conventional video device configured as described above are as follows.

먼저, 영상의 디지털 신호가 디지털/아날로그 변환기(11)로 입력되면, 상기 디지털/아날로그 변환기(11)는 디지탈신호를 아날로그 색신호(R,G.B)로 변환하여 엔코더(12)로 출력한다.First, when a digital signal of an image is input to the digital / analog converter 11, the digital / analog converter 11 converts the digital signal into analog color signals R and G. B and outputs the same to the encoder 12.

그러면, 상기 엔코더(12)는 동기발생기(14)에서 발생되는 서브캐리어(SC) 및 복합동기신호(CS)를 이용하여 아날로그 색신호(R.G.B)를 엔코딩하고, 이 엔코딩한 영상신호를 영상증폭기(13)로 출력한다.Then, the encoder 12 encodes the analog color signal RGB by using the subcarrier SC and the composite synchronization signal CS generated by the synchronization generator 14, and converts the encoded video signal into an image amplifier 13. )

상기 복합동기신호(CS)로 조합되는 과정들 제2도에 의거하여 살펴보면, 동기발생부(14)에서 수평동기신호(HS)와 수직동기신호(VS)를 발생하면, 그 신호들은 시간지연부(15)에서 입륵받아 제2(a)도에서와 같은 펄스를 갖는 수평동기신호(HS)를 발생함과 아울러 상기 수평동기신호(HS)의 고전위구간내에 상승해지가 들어가도록 제2(b)도에서와 같은 수직동기신호(VS)를 출력한다.Processes Combined with the Composite Synchronization Signal CS Referring to FIG. 2, when the synchronization generator 14 generates the horizontal synchronization signal HS and the vertical synchronization signal VS, the signals are delayed. A second synchronization signal (b) is generated to generate a horizontal synchronization signal (HS) having a pulse as shown in FIG. 2 (a), and to rise within the high potential section of the horizontal synchronization signal (HS). Outputs the vertical synchronizing signal VS as shown in FIG.

즉, 수평등기신호(HS)와 수직동기신호(VS)의 시간을 조절하여 복합동기신호발생부(16)로 출력한다.That is, the time of the horizontal registration signal HS and the vertical synchronization signal VS is adjusted and output to the composite synchronization signal generator 16.

이에따라, 상기 복합동기신호발생부(16)는 상기 시간지연부(15)로 부터의 수평동기신호(HS)와 수직동기신호(VS)를 조합하여 만든 복합동기신호(CS)를 엔코더(12)로 출력한다.Accordingly, the composite synchronous signal generating unit 16 encodes the composite synchronous signal CS generated by combining the horizontal synchronous signal HS and the vertical synchronous signal VS from the time delay unit 15. Will output

그러나, 상기와 같이 동작하는 종래 장치는 시간지연부가 오동작하면 수직동기 신호의 상승해지가 수평동기신호의 저전위기간내에 들어가도록 하여 무색현상이 발생하는 문제점이 있었다.However, the conventional apparatus operating as described above has a problem in that when the time delay unit malfunctions, the rise of the vertical synchronizing signal falls within the low potential period of the horizontal synchronizing signal, causing colorlessness.

따라서, 본 고안은 상기와 같은 문제점을 해결하기 위하여 고안한 것으로 별도의 논리회로를 추가하여 동기발생부에서 출력되는 수직동기신호의 상승에 지가 항상 수평동기신호의 고전위기간에서 발생하도록 하여 무색현상의 발생을 방지하도록 하는 것을 목적으로 한다.Therefore, the present invention is designed to solve the above problems, and by adding a separate logic circuit, the rising edge of the vertical synchronizing signal output from the synchronizing unit is always generated in the high potential period of the horizontal synchronizing signal. The purpose is to prevent the occurrence of.

제1도는 종래의 영상기기의 영상신호 재생장치.1 is a video signal reproducing apparatus of a conventional video apparatus.

제2도는 제1도에서 각 신호의 펄스 타이밍도.2 is a pulse timing diagram of each signal in FIG.

제3도는 본 고안 영상기기의 무색현상 방지장치.3 is a colorless phenomenon preventing apparatus of the present invention.

제4도의 제3도에서 각 부의 입출력신호 타이밍도.I / O signal timing diagram of each part in FIG. 3 of FIG.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

20 : 동기신호조정부 21 : 영상 대지들/아날로그 변환기20: synchronization signal adjusting unit 21: video sites / analog converter

22 : 엔코더 23 : 영상증폭기22: encoder 23: video amplifier

24 : 동기발생부 25 : 복합동기신호발생부24: Synchronization Generator 25: Synchronous Synchronization Signal Generator

202 : 디 플립플롭202: the flip flop

상기와 같은 목적을 달성하기 위한 본 고안 영상기기의 무색현상 방지장치는, 제3도에 도시된 바와같이, 영상 디지털 신호를 아날로그 색신호(R.G.B)로 변환시키는 영상 디지털/아날로그 변환기와; 삶기 디지털/아날로그 변환기(21)의 변환된 영상 아날로그 색신호를 서브캐리어(SC) 및 복합동기신호(CS)를 이용하여 인코딩하고, 이 엔코딩하는 영상신호를 출력하는 엔코더(22)와; 상기 엔코더(22)의 영상신호를 입력받아 소정의 레벨로 증폭하여 출력하는 영상증폭기(23)와; 상기 엔코더(22)에서 인코딩하는 데 필요한 서브캐리어(SC) 및 수평동기신호(HS)와 수직동기신호(VS)를 출력하는 동기발생부(24)와: 상기 동기발생부(24)의 수평동기신호(HS)와 수직동기신호(VS) 및 클럭(CLK)신호를 입력받아서 인코딩시 필요한 수평 및 수직동기신호(HS),(VS)의 타이밍을 조절하여 출력하는 등기신호조정부(20)와; 상기 동기신호조정부(20)에서 입력받은 수평동기신호(HS)와 수직동기신호(VS)를 조합하접 만든 복합동기신호(CS)를 엔코더(22)에 출력하는 복합동기발생부(25)로 구성된다.In order to achieve the above object, the apparatus for preventing colorless development of an image device includes: an image digital / analog converter for converting an image digital signal into an analog color signal (R.G.B), as shown in FIG. 3; An encoder 22 for encoding the converted video analog color signal of the live digital-to-analog converter 21 by using the subcarrier SC and the composite synchronous signal CS, and outputting the encoded video signal; An image amplifier 23 which receives an image signal of the encoder 22 and amplifies and outputs the image signal to a predetermined level; A synchronization generator 24 for outputting a subcarrier SC and a horizontal synchronization signal HS and a vertical synchronization signal VS necessary for encoding by the encoder 22; horizontal synchronization of the synchronization generator 24; A registration signal adjusting unit 20 which receives the signal HS, the vertical synchronization signal VS and the clock CLK signal, and adjusts and outputs timings of the horizontal and vertical synchronization signals HS and VS necessary for encoding; Composed of the composite synchronous generating unit 25 for outputting the composite synchronous signal (CS) made by combining the horizontal synchronous signal (HS) and the vertical synchronous signal (VS) received from the synchronization signal adjusting unit 20 to the encoder 22 do.

상기 동기신호조정부(27)는 클럭(CLK)과 수평동기신호(HS)를 가각 입력받아 앤드 연산하여 출력하는 앤드게이트(201)와; 수직동기신호(VS)를 데이터 입력만(D)으로 입력받아 클럭단으로 입력되고 상기 앤드게이트(201)의 출력신호에 따라 시간이 조정된 수직동기신호(VS)를 출력하는 디-플립플롭(202)으로 구성한다.The synchronization signal adjusting unit 27 includes: an AND gate 201 for receiving and clocking each of the clock CLK and the horizontal synchronization signal HS, and outputting the AND signal; The de-flip-flop which receives the vertical synchronizing signal VS as the data input only D and outputs the vertical synchronizing signal VS which is input to the clock stage and whose time is adjusted according to the output signal of the AND gate 201 ( 202).

상기와 같이 구성된 본 고안의 동작을 첨부한 제3도와 제4도를 참조하여 설명하면 다음과 같다.The operation of the present invention configured as described above will be described with reference to FIGS. 3 and 4.

먼저, 영상 디지털 신호를 디지털/아날로그 변환기(21)에서 입력받아 아날로그 색신호(R.G.B)로 변환하여 엔코더(22)로 출력한다.First, the image digital signal is input from the digital / analog converter 21 and converted into an analog color signal R.G.B and output to the encoder 22.

이때, 상기 영상 아날로그 색신호(R.G.B)를 입력받은 엔코텁(22)는 동기발생기(24)로부터 입력받은 서브캐리어(SC)와 복합동기신호발생부(25)에서 출력한 복합동기신호(CS)를 이용하여 엔코딩하고, 이 엔코딩한 영상신호를 영상증폭기(23)를 통해 출력한다.At this time, the encoder 22 receiving the video analog color signal RGB receives the sub-carrier SC received from the synchronization generator 24 and the composite synchronization signal CS output from the composite synchronization signal generator 25. The encoder encodes the encoded video signal through the video amplifier 23 and outputs the encoded video signal.

이때, 동기발생부(24)는, 제4(a)도에서와 같은 수평동기신호(HS)와 제4(b)도에서와 같은 수직동기신호(VS)를 각각 출력한다.At this time, the synchronization generator 24 outputs the horizontal synchronization signal HS as shown in FIG. 4 (a) and the vertical synchronization signal VS as shown in FIG. 4 (b), respectively.

그러면, 수평동기신호(HS)은 앤드게이트(201)의 일측 입력만으로 입력됨과 동시에 복합동기신호발생부(25)에 입력된다.Then, the horizontal synchronization signal HS is input to only the one side input of the AND gate 201 and simultaneously input to the composite synchronization signal generator 25.

상기 앤드게이트(201)는 일측으로 입력되는 수평동기신호(HS)와, 제4(c)도에서와 같은 클럭(CLK)을 각각 입력받아 앤드 연산하절 제4(d)도에서와 같은 신호를 출력한다.The AND gate 201 receives a horizontal synchronization signal HS input to one side and a clock CLK as shown in FIG. 4 (c), and receives signals as shown in FIG. Output

상가 앤드게이트(201)의 신호는 디-플립플롭(202)의 클럭단으로 입력되어 클럭(CLK)으로 사용된다.The signal of the additive AND gate 201 is input to the clock terminal of the de-flip flop 202 and used as the clock CLK.

이때, 상기 디-플립플롭(202)은 데이터 입력단(D)으로 입력되는 수직동기신호(VS)를 클럭단의 클럭(CLK)에 맞추어 제4(e)도에서와 같이 상승에지가 수평동기신호(HS)의 고전위구간내에 존재하도록 하는 수직동기신호(VS')로 동기시켜 출력한다.At this time, the de-flip-flop 202 adjusts the vertical synchronization signal VS inputted to the data input terminal D to the clock CLK of the clock terminal, as shown in FIG. 4 (e). It outputs in synchronization with the vertical synchronizing signal VS 'which exists in the high potential section of (HS).

이렇게 수평동기신호(HS)의 고전위구간내에 상승에 지가 들어가는 수직동기신호(VS')를 복합동기신호발생부(25)에서 입력받아 두 신호(HS),(VS')를 조합하여 만든 복합동기신호(CS)를 상기 엔코더(22)로 출력한다.The composite synchronous signal generating unit 25 receives the vertical synchronous signal VS ', which enters the rising edge in the high potential section of the horizontal synchronous signal HS, by combining the two signals HS and VS'. The synchronization signal CS is output to the encoder 22.

결국, 동기발생기(24)에서 발생되는 수직동기신호(VS)의 상승에 지가 수평동기신호(HS)의 저전위구간내에 들어가더라도 동기신호조정부(20)의 앤드게이트(201)와 디플립플롭(201)에서 시간지연을 통해 수직동기신호(VS)의 상승에지가 수평동기신호(HS)의 고전위구간내에 들어가도록 조정하여 준다.As a result, even if the rising edge of the vertical synchronization signal VS generated by the synchronization generator 24 falls within the low potential section of the horizontal synchronization signal HS, the AND gate 201 and the flip-flop ( In step 201, the rising edge of the vertical synchronization signal VS is adjusted to fall within the high potential region of the horizontal synchronization signal HS through the time delay.

따라서, 무직현상이 일어나지 않고 정상동작하게 된다.Therefore, no workless phenomenon occurs and normal operation is performed.

이상에서 설명한 본 고안은 동기발생부에서 출력되는 수직동기신호의 상승대지가 항상 수평동기신호의 고전위기간에서 발생하도록 하여 무색현상의 발생을 방지할 수 있는 효과가 있다.The present invention described above has the effect that the rising ground of the vertical synchronization signal output from the synchronization generating unit always occurs in the high potential period of the horizontal synchronization signal, thereby preventing the occurrence of colorless phenomenon.

Claims (1)

영상 디지털신호를 아날로그신호로 변환시킨는 D/A변환기와, 서브캐리어 및 수평동기신호와 수직동기신호를 출력하는 동기발생부와; 클럭신호를 발생하는 클럭발생부와, 상기 클럭신호와 수평동기신호를 각각 입력받아 앤드 연산하는 앤드게이트와; 상기 수직동기신호와 상기 앤드게이트의 출력신호를 각각 입력받아 시간이 조정된 수직동기신호를 출력하는 디플립플롭과; 상기 수평동기신호와 상기 디플립플롭의 출력신호를 이용하여 복합동기신호를 발생하는 복합동기신호발생부와; 상기 아날로그신호를 상기 복합동기신호와 상기 서브캐리어로 인코딩하는 인코더를 포함하여 구성한 것을 특징으로 영상기기의 무색현방지장치.A D / A converter for converting an image digital signal into an analog signal, and a synchronization generator for outputting a subcarrier, a horizontal synchronization signal, and a vertical synchronization signal; A clock generator for generating a clock signal, and an AND gate receiving and clocking the clock signal and the horizontal synchronization signal, respectively; A deflip-flop for receiving the vertical synchronization signal and the output signal of the AND gate, respectively, and outputting a time-synchronized vertical synchronization signal; A composite synchronous signal generator for generating a composite synchronous signal using the horizontal synchronous signal and the output signal of the flip-flop; And an encoder for encoding the analog signal into the composite synchronization signal and the subcarrier.
KR2019970013484U 1997-06-05 1997-06-05 Colorless phenomenon prevention device of video equipment KR200251006Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019970013484U KR200251006Y1 (en) 1997-06-05 1997-06-05 Colorless phenomenon prevention device of video equipment

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019970013484U KR200251006Y1 (en) 1997-06-05 1997-06-05 Colorless phenomenon prevention device of video equipment

Publications (2)

Publication Number Publication Date
KR19990000251U KR19990000251U (en) 1999-01-15
KR200251006Y1 true KR200251006Y1 (en) 2001-12-28

Family

ID=53897917

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019970013484U KR200251006Y1 (en) 1997-06-05 1997-06-05 Colorless phenomenon prevention device of video equipment

Country Status (1)

Country Link
KR (1) KR200251006Y1 (en)

Also Published As

Publication number Publication date
KR19990000251U (en) 1999-01-15

Similar Documents

Publication Publication Date Title
KR880001922B1 (en) Non-copiable video tape recording system
KR20090086170A (en) Solid-state image pickup device
KR830005799A (en) Control output synthesis key signal generator for television receiver
ES553368A0 (en) IMPROVEMENTS INTRODUCED IN A TELEVISION DEVICE.
KR200251006Y1 (en) Colorless phenomenon prevention device of video equipment
DE3689051T2 (en) Line deflection arrangement.
KR860003704A (en) Video Signal Emphasis Circuit
EP0373708A3 (en) Arrangement for the transmission of digital image signals and signal source for the generation thereof
KR960039861A (en) The image pickup device
KR900000374Y1 (en) Tv/teletext signal switching circuit
KR940002416B1 (en) Synchronizing signal inserting method and circuit
KR0168361B1 (en) Apparatus for generating horizontal synchronization of image signals
KR100279595B1 (en) High Definition Television Compatible Vertical Synchronization Branch Circuit and Its Video Signal Processing Method
KR970001635B1 (en) A circuit for detecting synchronous signal of digital vcr
KR940002196Y1 (en) Brightness signal separating apparatus
KR100677194B1 (en) Apparatus for generating multi-level video signal
KR880000809Y1 (en) Step signal generating apparatus
KR960003425A (en) Transmission Image Distortion Compensation Circuit of Cable TV Converter
ES2100903T3 (en) TELEVISION DEVICE WITH TELETEXT SIGNAL PROCESSING.
KR19980025520A (en) Clock synchronization circuit
JPS63316569A (en) Synchronizing device
KR910016209A (en) Time difference correction device of video signal
KR20040010958A (en) Analog Interface Apparatus for Digital Image Processing Apparatus
KR850007178A (en) Error correction system of teletext system
KR930015840A (en) TV and VCC Character Synthesis Circuit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20060912

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee