KR20020096102A - 복합영상신호 출력 안정화 장치 - Google Patents

복합영상신호 출력 안정화 장치 Download PDF

Info

Publication number
KR20020096102A
KR20020096102A KR1020010034149A KR20010034149A KR20020096102A KR 20020096102 A KR20020096102 A KR 20020096102A KR 1020010034149 A KR1020010034149 A KR 1020010034149A KR 20010034149 A KR20010034149 A KR 20010034149A KR 20020096102 A KR20020096102 A KR 20020096102A
Authority
KR
South Korea
Prior art keywords
display
output
clock
frame
signal
Prior art date
Application number
KR1020010034149A
Other languages
English (en)
Inventor
박동호
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020010034149A priority Critical patent/KR20020096102A/ko
Publication of KR20020096102A publication Critical patent/KR20020096102A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/4302Content synchronisation processes, e.g. decoder synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/44Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream, rendering scenes according to MPEG-4 scene graphs
    • H04N21/4402Processing of video elementary streams, e.g. splicing a video clip retrieved from local storage with an incoming video stream, rendering scenes according to MPEG-4 scene graphs involving reformatting operations of video signals for household redistribution, storage or real-time display

Abstract

본 발명은 복합영상신호 출력 안정화 장치에 관한 것으로 특히, 출력 프레임 비를 결정하기 위한 디스플레이 기준 클럭의 변환 및 디스플레이 기준 클럭의 변환에 따른 출력 복합영상신호의 컬러 버스트 위상 변환이 출력 디스플레이 수직 소거 구간 내에서 이루어지도록 함으로써 다양한 입력 스트림에 대해 안정적으로 복합 영상 신호를 출력하도록 함을 목적으로 한다. 이러한 목적의 본 발명은 MPEG 비디오 스트림을 디코딩하면서 주기적으로 입력 스트림의 상태 정보중 프레임 정보를 추출하는 MPEG 디코더(110)와, 이 MPEG 디코더(110)에서의 프레임 정보에 따라 출력 영상 프레임을 만들기 위한 비디오 디스플레이 프로세서(120)와, 상기 영상 프레임에 OSD를 삽입하기 위한 멀티플렉서(140)와, 성분(Component)별 영상신호 출력을 위하여 상기 멀티플렉서(140)의 출력 신호에 대해 미리 설정된 디스플레이 포맷으로 변환하는 디스플레이 포맷터(150)와, 복합영상신호 출력을 위하여 상기 멀티플렉서(140)의 출력 신호에 대해 NTSC 복합영상신호로 변환하는 NTSC 인코더(170)를 구비하여 디스플레이 기준 클럭의 변환 시점 및 복합영상 출력신호의 컬러 버스트 위상 변환이 출력 디스플레이의 수직 소거 구간(VBI) 내에서 이루어지도록 선택된 클럭이 상기 디스플레이 프로세서 및 NTSC 인코더에 제공되도록 구성함을 특징으로 한다.

Description

복합영상신호 출력 안정화 장치{STABILIZING APPARATUS FOR OUTPUT OF COMPOSITE VIDEO SIGNAL}
본 발명은 DTV에 관한 것으로 특히, 복합영상신호 출력 안정화 장치에 관한 것이다.
현재 디지털 티브이 시대를 앞두고 많은 DTV 세트와 셋탑박스들이 개발되고 있다.
북미와 한국의 DTV는 ATSC 규격의 18가지 입력 포맷을 지원하지만 디스플레이 포맷은 크게 4가지로 한정할 수 있다.
즉, HD급 출력 포맷으로는 1920*1080의 비월주사 방식, 1280*720의 순차주사 방식이 있고, SD급 출력 포맷으로는 720*480의 순차주사 방식과 비월주사 방식이 있다.
디스플레이 장치와 일체형인 DTV 세트는 1920*1080i의 HD급 비월주사 방식으로 주로 개발되고 있으며 여러 가지 외부 디스플레이 장치를 지원하여야 하는 DTV 셋탑박스는 상기 4가지 입력 포맷을 모두 지원하도록 개발되고 있다.
현재 4가지 포맷들은 DTV READY TV와 주로 콤포넌드 출력 포맷으로 인터페이스된다.
콤포넌드 출력은 동기 신호와 밝기 정보를 포함하는 휘도 신호(Y)와 색정보를 포함하는 색차신호(Pb, Pr)로 구성된다.
그리고, 기존 RGB 모니터와 인터페이스를 위한 RGB와 수평동기신호, 수직동기신호로도 출력되고 있다.
그러나, 아직까지 영상매체로 가장 많이 보급되고 있는 것은 아날로그 TV이며 DTV READY TV는 아직 많이 보급되지 않고 있다.
따라서, DTV 셋탑박스에서는 기존 아날로그 TV의 외부 입력과의 인터페이스가 필수이며 이러한 필요에 따라 SD급 복합영상신호의 출력을 위하여 별도의 인코더 장치를 구비하여야 하는 단점이 있다.
또한, DTV 셋탑박스에서는 입력 스트림의 변화에 종속적으로 디스플레이 출력을 구성하면 출력 동기 및 컬러 안정화에 입력 프레임 비 변화에 따른 과도기가 발생하고 반대로, 입력 스트림의 변화에 독립적으로 디스플레이 출력을 구성하면 프레임 비 차이에 따른 주기적인 프레임 스킵 및 반복이 발생함에 의해 동영상에서 어색함이 나타날 수 있으며 이러한 움직임의 어색함을 줄이기 위해서는 많은 프레임 메모리를 필요로 하는 단점이 있다.
따라서, 입력 영상 스트림의 해상도와 프레임 비의 변화에 관계없이 안정적인 복합 영상을 만들 수 있는 방법이 요구된다.
이러한 요구에 부응하기 위하여 본 발명은 출력 프레임 비를 결정하기 위한 디스플레이 기준 클럭의 변환을 출력 디스플레이 수직 소거 구간(VBI) 내에서 이루어지도록 함은 물론 디스플레이 기준 클럭의 변환에 따른 출력 복합영상신호의 컬러 버스트 위상 변환을 출력 디스플레이 수직 소거 구간 내에서 이루어지도록 함으로써 다양한 입력 스트림에 대해 안정적으로 복합 영상 신호를 출력하도록 창안한 디지털 티브이 셋탑 박스의 복합영상신호 출력 안정화 장치를 제공함에 목적이 있다.
즉, 본 발명은 입력 DTV 스트림의 프레임 비 변화에 관계없이 안정적인 출력 동기발생 및 출력 컬러 재현을 달성함은 물론 입력 DTV 스트림의 프레임 비 변화에 따른 출력 신호의 과도기 및 색 재현 과도기를 최소화하는데 목적이 있다.
도1은 본 발명의 실시예를 위한 장치의 블럭도.
도2는 도1에서 MPEG 디코더에서 타이밍 비 추출을 보인 신호 흐름도.
도3은 본 발명의 실시예를 위한 클럭 스위칭 회로의 일실시예.
도4은 본 발명의 실시예를 위한 클럭 스위칭 회로의 다른 실시예.
도5는 본 발명의 실시예를 위한 동작 순서도.
* 도면의 주요부분에 대한 부호 설명 *
110 : MPEG 디코더 120 : 비디오 디스플레이 프로세서
130 : 그래필스 프로세서 140 : 멀티플렉서
150 : 디스플레이 포맷터 160,180 : 디지털/아날로그 변환기
170 : NTSC 인코더
본 발명은 상기의 목적을 달성하기 위하여 출력 프레임 비를 결정하는 디스플레이 기준 클럭의 변환이 출력 디스플레이의 수직 소거 구간(VBI) 내에서 이루어지도록 하여 입력 스트림의 프레임 비에 따른 출력 신호의 프레임 비 변환에 따른 과도기 불안정을 제거하고 입력 스트림의 프레임 비에 따라 출력 복합 신호의 컬러 버스트 위상을 보상하여 입출력 프레임 비 차에 의한 색 재현 오차를 제거하며 출력 프레임 비를 결정하는 디스플레이 기준 클럭의 변환에 따른 출력 복합 신호의 컬러 버스트 위상 변환이 출력 디스플레이의 수직 소거 구간(VBI) 내에서 이루어지도록 하여 입력 스트림의 프레임 비에 따른 출력 신호의 색 재현 오류 과도기가 나타나지 않도록 하는 장치를 구성함을 특징으로 한다.
즉, 본 발명은 주기적으로 입력 스트림의 프레임 정보를 추출하는 MPEG 디코더와, 이 MPEG 디코더에서 추출한 프레임 정보에 따라 출력 영상 프레임을 만드는 비디오 디스플레이 프로세서와, 상기 영상 프레임을 HD/SD급, 비월/순차 주사방식 등의 미리 설정된 디스플레이 포맷으로 변환하는 디스플레이 포맷터(Display Formatter)와, 이 디스플레이 포맷터의 출력 신호를 성분(Component)별 아날로그 영상신호로 변환하는 제1 디지털/아날로그 변환기와, 상기 영상 프레임을 NTSC 복합영상신호로 변환하는 NTSC 인코더(NTSC Encoder)와, 이 NTSC 인코더의 출력 신호를 아날로그 복합영상신호로 변환하는 제2 디지털/아날로그 변환기와, 상기에서 추출된 프레임정보중 프레임 비(frame rate)에 따라 상기 디스플레이 포맷터와 NTSC 포맷터에 클럭을 출력하는 클럭 스위칭 회로를 구비하여 구성함을 특징으로 한다.
상기 클럭 스위칭 회로는 시스템 클럭을 발생시키는 발진기와, 디스플레이에 동기된 디스플레이 기준 클럭 스위칭 및 컬러 버스트 주파수 보상을 위하여 상기 시스템 클럭을 소정 값만큼 변환하는 클럭 변환기(Clock Converter)와, 시스템 클럭과 상기 클럭 변환기에서의 변환 클럭중 하나를 선택하기 위한 멀티플렉서와, 디스플레이 기준 클럭의 변환 시점 및 그 디스플레이 기준 클럭의 변환에 따른 출력 복합 신호의 컬러 버스트 위상 변환이 출력 디스플레이의 수직 소거 구간(VBI) 내에서 이루어지도록 비디오 디코더에서 추출된 프레임 비에 따라 상기 시스템 클럭과 변환 클럭중 하나를 선택하기 위한 제어 신호를 상기 멀티플렉서로 출력하는 디스플레이 동기 인터럽트 서비스 루틴(Display Sync Interrupt Service Routine)부를 구비하여 구성함을 특징으로 한다.
이하, 본 발명을 도면에 의거 상세히 설명하면 다음과 같다.
도1은 본 발명의 실시예를 위한 장치의 블럭도로서 이에 도시한 바와 같이, MPEG 비디오 스트림을 디코딩하면서 주기적으로 입력 스트림의 상태 정보중 프레임 정보를 추출하는 MPEG 디코더(110)와, 이 MPEG 디코더(110)에서의 프레임 정보에 따라 출력 영상 프레임을 만들기 위한 비디오 디스플레이 프로세서(120)와, OSD를 생성하기 위한 그래픽스 프로세서(130)와, 상기 영상 프레임에 OSD를 삽입하기 위한 멀티플렉서(140)와, 이 멀티플렉서(140)의 출력 신호에 대해 미리 설정된 디스플레이 포맷으로 변환하는 디스플레이 포맷터(150)와, 이 디스플레이 포맷터(150)의 출력신호를 성분(Component)별 아날로그 영상신호로 변환하는 디지털/아날로그 변환기(160)와, 상기 멀티플렉서(140)의 출력 신호에 대해 NTSC 복합영상신호로 변환하는 NTSC 인코더(170)와, 이 NTSC 인코더(170)의 출력 신호를 아날로그 복합영상신호로 변환하는 디지털/아날로그 변환기(180)로 구성한다.
이와같이 구성한 본 발명의 실시예에 대한 동작 및 작용 효과를 설명하면 다음과 같다.
MPEG 디코더(110)가 비디오 스트림(ES, PES)를 디코딩하여 영상 신호를 출력하면 비디오 디스플레이 프로세서(120)는 영상 프레임으로 구성하여 멀티플렉서(140)로 출력하게 된다.
이때, 그래픽스 프로세서(130)에서 OSD(On Screen Display) 영상을 생성하는 경우 멀티플렉서(140)는 비디오 디스플레이 프로세서(120)로부터의 영상 프레임에 상기 OSD 영상을 삽입하여 디스플레이 포맷터(150) 또는 NTSC 인코더(170)로 출력하게 된다.
이에 따라, 상기 디스플레이 포맷터(150)는 멀티플렉서(140)로부터 OSD가 실린 비디오 신호을 입력받아 여러 가지 디스플레이 포맷으로 변환하게 된다.
즉, 디스플레이 포맷터(150)는 출력 해상도, 스캔 방식 및 출력 색 좌표계를 변환하여 HD/SD급 영상신호, 비월/순차(Interlace/Progressive) 주사방식, RGB/YPbPr 등의 출력 형태로 변환하고 이 변환된 영상신호는 디지털/아날로그 변환기(160)를 통해 성분별 아날로그 영상신호로 출력하게 된다.
여기서, 디스플레이 포맷터(150)에서 재구성된 출력 포맷은 일반적으로 1920*1080비월주사, 1280*720 순차주사, 720*480의 비월 및 순차 주사의 4가지 출력 해상도 및 스캔 방식을 취하게 되며, 일반적으로 외부기기와의 성분 인터페이스를 위한 YPbPr 출력 포맷, RGB 모니터와의 인터페이스를 위한 RGB 영상 및 수평, 수직 동기로 구성되는 출력 포맷을 선택적으로 지원하게 된다.
만일, DTV 셋탑 박스의 경우라면 디스플레이 포맷터(150)는 현재 가장 많이 보급된 기존의 아날로그 티브이에서의 DTV 수신이 가능하도록 복합영상 형태로의 출력도 지원하여야 한다.
또한, NTSC 인코더(170)는 OSD가 실린 영상 신호를 NTSC 복합영상화하기 위하여 색차 신호(CbCr)를 직교 멀티플렉싱(Orthgonal Multiplexing)하고 각 화소당 색에 해당하는 컬러 부반송파로 변조한다.
여기서, NTSC 인코더(170)에서 변조된 색 신호의 기준 위상 부반송파는 수평 백포치(Horizontal BackPorch) 부분에 실리게 되는데, 이는 컬러 버스트(Color Burst)로서 3.57954MHz의 고정주파수와 -180도의 고정 위상을 가진다.
만일, 컬러 버스트의 위상이 틀어지면 복조되는 화면의 컬러 틴트(Tint)가 왜곡되게 되며, 주파수가 변하면 틴트(Tint)가 왜곡됨은 물론 색이 제대로 복조되지 않는다.
이 후, NTSC 인코더(170)는 상기에서 변조된 색 신호(C)와 밝기 정보를 나타내는 휘도신호(Y)를 더한 후 동기신호를 실어 디지털 복합영상신호를 생성하고 이를 디지털/아날로그 변환기(180)를 통해 아날로그 복합 영상신호로 출력하게 된다.
그런데, 상기에서 MPEG 디코더(110)는 비디오 스트림(ES, PES)중 시퀀스 헤더를 분석하여 그 시퀀스 헤더에 인코딩되어 있는 프레임 정보중 프레임 비(frame_rate)를 읽어 내며, 시퀀스 헤더가 읽혀지는 주기마다 입력 비디오 스트림에 대한 프레임 정보를 갱신하게 된다.
따라서, MPEG 디코더(100)가 시퀀스 헤더에서 추출한 입력 스트림(ES, PES)의 프레임 비(frame_rate)에 따라 비디오 디스플레이 프로세서(120)가 출력 디스플레이의 출력 프레임을 결정하게 된다.
물론, 입력 스트림에 대한 프레임 비(frame_rate)의 변화에 독립적으로 출력 디스플레이의 출력 프레임을 생성할 수도 있지만, 프레임 비(frame_rate)의 차이에 따른 주기적인 프레임 스킵(skip) 및 반복(repeat)가 발생하여 동영상의 움직임이 어색하게 표시될 수도 있고 또한, 동영상 움직임의 어색함을 줄이기 위해서는 많은 프레임 메모리가 필요하게 된다.
따라서, 영상 품질의 면에서 보면 입출력 프레임 비(frame_rate)를 고정하여 프레임 스킵(skip) 및 반복(repeat) 동작을 제거하는게 원칙이다.
도3은 입력 비디오 스트림(ES, PES)의 프레임 비(frame_rate)에 따라 출력 디스플레이의 기준 클럭(27MHz)을 스위칭하여 입출력간 프레임 비(frame_rate)를 고정시키기 위한 클럭 스위칭 회로(300)를 도시한 것이다
상기 클럭 스위칭 회로(300)는 발진기(310)가 27MHz의 시스템을 클럭을 생성하여 멀티플렉서(330)로 출력하고 클럭 변환기(Clock Converter)가 상기 27MHz의 시스템 클럭을 '1001/1000'만큼 분주하여 27.027MHz의 클럭을 상기 멀티플렉서(330)로 출력하게 된다.
상기 멀티플렉서(330)는 시퀀스 헤더에서 추출된 프레임 비(frame_rate)에 의해 제어된다.
만일, 입력 프레임 비(frame_rate)가 '59.94Hz' 군에 속하는 영상이 입력되는 경우라면 멀티플렉서(330)가 발진기(310)에서 생성된 27MHz의 시스템 클럭을 선택하여 비디오 디스플레이 프로세서(120) 및 NTSC 인코더(170)로 출력하게 된다.
이 경우, 27MHz의 입력 주파수는 분주 회로를 거쳐 수직, 수평 타이밍을 만들게 되며 이때, 수직 주파수는 59.94Hz이다.
이에 따라, NTSC 인코더(170)는 NTSC 컬러 부반송파 신호를 생성하는 DTO 입력 기준 클럭이 27MHz일 때 3.579545Hz의 컬러 부반송파 신호를 출력하게 된다.
그리고, 입력 프레임 비(frame_rate)가 '60Hz' 군에 속하는 영상이 입력되는 경우라면 멀티플렉서(330)는 27MHz의 시스템 클럭을 변환하는 클럭 변환기(320)의 출력 클럭을 선택하여 비디오 디스플레이 프로세서(120) 및 NTSC 인코더(170)로 출력하게 된다.
즉, 59.94Hz에 대한 60Hz의 비가 1000:1001이므로 클럭 변환기(320)는 기준 클럭을 1001/1000만큼 변환하여 27.02MHz의 클럭을 멀티플렉서(330)로 출력하며 상기 멀티플렉서(330)에 입력된 27.027MHz의 클럭은 디스플레이 프로세서(120) 및 NTSC 인코더(170)로 입력된다.
이 경우, 27.027MHz의 입력 주파수는 분주 회로를 거쳐 수직, 수평 타이밍을 만들게 되며 이때, 수직 주파수는 60Hz이다.
그런데, 컬러 부반송파 신호를 생성하는 DTO 입력 기준 클럭이 27.027MHz이므로 부반송파 주파수에 대한 보상이 없으면 색 복조 오류를 피할 수 없다.
더구나, 시퀀스 헤더에서 프레임 정보를 추출하여 입력 스트림에 대한 출력 프레임 비(frame_rate)를 변환하는 시점이 디스플레이 동기와는 무관하게 이루어지므로 클럭 변환에 따른 과도기적 디스플레이 동기 불안이 불규칙하게 나타나게 된다.
만일, 영상에 OSD가 실려 있는 경우에는 디스플레이 동기 불안에 따른 과도기가 훨씬 강조된다.
따라서, 상기 문제점을 해결하기 위하여 본 발명에서는 도4와 같은 클럭 스위칭 회로(400)를 제안하여 디스플레이에 동기화된 디스플레이 기준 클럭 스위칭 및 인코더 컬러 버스트 주파수 보상을 수행하는데, 이를 설명하면 다음과 같다.
우선, MPEG 디코더(110)가 시퀀스 헤더로부터 입력 스트림의 프레임 정보를 추출하면 이 프레임 정보중 프레임 비(frame_rate)는 임시 레지스터(Dis_fr)에 저장된다.
이 후, 클럭 스위칭 회로(400)는 디스플레이 프레임의 수직 소거 구간(VBI ; Vertical Blanking Interval)에 동기되어 실행되는 디스플레이 동기 인터럽트 서비스 루틴부(440)가 임시 레지스터(Dis_fr)에 저장된 프레임 정보(frame_rate)를 읽어 클럭 선택 제어신호(clock_mux_selet)를 멀티플렉서(330)로 출력하게 된다.
이에 따라, 멀티플렉서(430)는 클럭 선택 제어신호(clock_mux_selet)가 "0"인 경우 발진기(410)에서의 27MHz의 시스템 클럭을 선택하고 "1"인 경우 클럭 변환기(420)에서의 27.027MHz의 클럭을 선택하여 비디오 디스플레이 프로세서(120) 및 NTSC 인코더(170)로 출력하게 된다.
마찬가지로, 기준 클럭 주파수에 따른 컬러 부반송파 신호를 생성하는 DTO의 계수를 디스플레이 프레임의 수직 소거 구간(VBI)에 동기되어 실행되는 디스플레이 동기 인터럽트 서비스 루틴부(440)가 컬러 버스트 제어신호(color_burst_control)를 비디오 디스플레이 프로세서(120) 및 NTSC 인코더(170)로 출력한다.
따라서, 상기의 과정을 수행하여 프레임 비(frame_rate)에 따라 갱신되는 입력 스트림의 프레임 변환 시점 및 복합영상신호에 대한 컬러 버스트의 주파수 변환 시점을 디스플레이 수직 소거 구간(VBI) 내로 동기화시킴으로써 OSD를 포함한 영상을 안정화시키게 된다.
한편, 상기 과정은 도5의 동작 순서와 동일하게 이루어지며, 이를 간략히 설명하면 다음과 같다.
우선, MPEG 디코더(110)가 시퀀스 헤더로부터 입력 스트림의 프레임 정보를 추출하면 이 프레임 정보중 프레임 비(frame_rate)는 임시 레지스터(Dis_fr)에 저장된다.(S501)
이 후, 클럭 스위칭 회로(400)는 디스플레이 프레임 동기신호에 동기되어 실행되는 디스플레이 동기 인터럽트 서비스 루틴부(440)가 임시 레지스터(Dis_fr)에 저장된 프레임 정보(frame_rate)를 읽어 '60Hz'인지를 판단하고 이 판단에 따라 멀티플렉서(330)로 출력할 클럭 선택 제어 신호(clock_mux_selet)의 값을 결정하게 된다.(S502)
이때, 임시 레지스터에 저장된 프레임 정보(frame_fr) 값이 '60Hz'로 판별되어 클럭 선택 제어신호(clock_mux_selet)가 '1'인 경우 멀티플렉서(330)는 클럭 변환기(420)에서의 27.027MHz의 클럭을 선택하여 비디오 디스플레이 프로세서(120)및 NTSC 인코더(170)로 출력하며 아울러 디스플레이 동기 인터럽트 서비스 루틴부(440)는 컬럭 버스트 제어를 위한 신호(color_burst_control)를 '60Hz'로 출력하게 된다.(S503)(S504)
그리고, 임시 레지스터에 저장된 프레임 정보(frame_fr) 값이 '60Hz'로 판별되지 않아 클럭 선택 제어신호(clock_mux_selet)가 '0'인 경우 멀티플렉서(330)는 발진기(410)에서의 27.0MHz의 클럭을 선택하여 비디오 디스플레이 프로세서(120) 및 NTSC 인코더(170)로 출력하며 아울러 디스플레이 동기 인터럽트 서비스 루틴부(440)는 컬럭 버스트 제어를 위한 신호(color_burst_control)를 '59Hz'로 출력하게 된다.(S505)(S506)
상기 과정(S503∼S506)에서의 클럭 선택 제어신호(clock_mux_selet)와 컬러 버스트 제어신호(color_burst_control)는 시퀀스 헤더가 읽혀지는 주기마다 프레임 정보에 따라 갱신하게 된다.
따라서, 상기의 과정으로 클럭 선택 제어신호(clolk_mux_select)와 컬러 버스트 제어신호(color_burst_control)의 값을 결정함으로써 프레임 비(frame_rate)에 따라 갱신되는 입력 스트림의 프레임 변환 시점 및 복합영상신호에 대한 컬러 버스트의 주파수 변환 시점을 디스플레이 수직 소거 구간(VBI) 내로 동기화시키게 된다.(S507)(S508)
결론적으로, 본 발명은 디스플레이에 동기화된 디스플레이 기준 클럭 스위칭 및 컬러 버스트 주파수 보상 방식을 적용함으로써 비디오 디스플레이 프로세서(120) 및 NTSC 인코더(170)의 기준 클럭을 MPEG 디코더(110)에서 갱신되는 입력 스트림의 프레임 비(frame_rate)에 따라 갱신하는 시점과 상기 NTSC 인코더(170)에서 만들어지는 복합 영상신호의 컬러 버스트 주파수 변환 시점을 디스플레이 수직 소거 구간(VBI) 내로 동기화시키는 것이다.
따라서, 클럭 변환에 따른 디스플레이 동기 불안정 및 과도기 그리고 컬러 버스트 변환에 따른 색 재현 과도기가 수직 소거 구간(VBI) 내에서 이루어지므로 실제 영상은 안정되게 표시되게 된다.
상기에서 상세히 설명한 바와 같이 본 발명은 복합영상 출력에 대해 입출력 프레임 비를 고정하여 프레임 스킵 및 반복을 방지하고 이를 위한 디스플레이 기준 클럭 스위칭 및 인코더 컬러 버스트 주파수 보상을 수직 소거 구간(VBI) 내로 동기화시킴으로써 클럭 변환에 따른 디스플레이 동기 불안정 및 과도기 그리고, 컬러 버스트 변환에 따른 색 재현 과도기가 VBI 구간 내에서 이루어지게 하여 OSD를 포함한 출력 영상을 안정화시키는 효과가 있다.
이러한 본 발명의 기술은 DTV 등의 분야에 일반적으로 적용하여 상기와 동일한 효과를 발휘시킬 수 있다.

Claims (2)

  1. 디지털 티브이 셋탑박스에 있어서, 비디오 스트림을 디코딩하면서 주기적으로 입력 스트림의 프레임 정보를 추출하는 비디오 디코더(Video Decoder)와, 이 비디오 디코더에서 추출한 프레임 정보에 따라 출력 영상 프레임을 만드는 비디오 디스플레이 프로세서(Video Display Processor)와, 상기 영상 프레임을 HD/SD급, 비월/순차 주사방식 등의 미리 설정된 디스플레이 포맷으로 변환하는 디스플레이 포맷터(Display Formatter)와, 이 디스플레이 포맷터의 출력 신호를 성분(Component)별 아날로그 영상신호로 변환하는 제1 디지털/아날로그 변환기와, 상기 영상 프레임을 NTSC 복합영상신호로 변환하는 NTSC 인코더(NTSC Encoder)와, 이 NTSC 인코더의 출력 신호를 아날로그 복합영상신호로 변환하는 제2 디지털/아날로그 변환기와, 디스플레이 기준 클럭의 변환 시점 및 그 디스플레이 기준 클럭의 변환에 따른 출력 복합 신호의 컬러 버스트 위상 변환이 출력 디스플레이의 수직 소거 구간(VBI) 내에서 이루어지도록 상기에서 추출된 프레임 정보중 프레임 비(frame rate)에 따라 상기 디스플레이 포맷터와 NTSC 포맷터에 클럭을 출력하는 클럭 스위칭 수단을 구비하여 구성함을 특징으로 하는 복합영상신호 출력 안정화 장치.
  2. 제1항에 있어서, 클럭 스위칭 수단은 시스템 클럭을 발생시키는 발진기와, 디스플레이에 동기된 디스플레이 기준 클럭 스위칭 및 컬러 버스트 주파수 보상을 위하여상기 시스템 클럭을 소정 값만큼 변환하는 클럭 변환기(Clock Converter)와, 시스템 클럭과 상기 클럭 변환기에서의 변환 클럭중 하나를 선택하기 위한 멀티플렉서와, 디스플레이 기준 클럭의 변환 시점 및 그 디스플레이 기준 클럭의 변환에 따른 출력 복합 신호의 컬러 버스트 위상 변환이 출력 디스플레이의 수직 소거 구간(VBI) 내에서 이루어지도록 비디오 디코더에서 추출된 프레임 비에 따라 상기 시스템 클럭과 변환 클럭중 하나를 선택하기 위한 제어 신호를 상기 멀티플렉서로 출력하는 디스플레이 동기 인터럽트 서비스 루틴(Display Sync Interrupt Service Routine)부를 구비하여 구성함을 특징으로 하는 복합영상신호 출력 안정화 장치.
KR1020010034149A 2001-06-16 2001-06-16 복합영상신호 출력 안정화 장치 KR20020096102A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020010034149A KR20020096102A (ko) 2001-06-16 2001-06-16 복합영상신호 출력 안정화 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020010034149A KR20020096102A (ko) 2001-06-16 2001-06-16 복합영상신호 출력 안정화 장치

Publications (1)

Publication Number Publication Date
KR20020096102A true KR20020096102A (ko) 2002-12-31

Family

ID=27709578

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010034149A KR20020096102A (ko) 2001-06-16 2001-06-16 복합영상신호 출력 안정화 장치

Country Status (1)

Country Link
KR (1) KR20020096102A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107249144A (zh) * 2017-05-12 2017-10-13 北京小鸟看看科技有限公司 多媒体文件解码的方法、多媒体播放器和播放设备

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107249144A (zh) * 2017-05-12 2017-10-13 北京小鸟看看科技有限公司 多媒体文件解码的方法、多媒体播放器和播放设备
CN107249144B (zh) * 2017-05-12 2020-05-15 北京小鸟看看科技有限公司 多媒体文件解码的方法、多媒体播放器和播放设备

Similar Documents

Publication Publication Date Title
EP0806867B1 (en) Video signal processing apparatus
US20020140859A1 (en) Digital broadcast receiving apparatus and control method thereof
US20050168483A1 (en) Device and method for processing video signal
KR20050000956A (ko) 비디오 포맷 변환 장치
US6577348B1 (en) Apparatus and method for digitizing an analog video signal
JP4568468B2 (ja) 2つの異なるビデオプログラムを同時に記録及び表示するための方法及び装置
JP4568469B2 (ja) 2つの異なるビデオプログラムを同時に記録及び表示するための方法及び装置
US6532042B1 (en) Clock supply device for use in digital video apparatus
US7508449B1 (en) Film mode judder elimination circuit and method
KR20050048529A (ko) 실시간 데이터 스트림 프로세서
KR19980042024A (ko) 디지털 텔레비젼을 위한 그래픽 osd 및 모션 비디오 화상을멀티플렉스하고 블랜드하기 위한 시스템
JP2001069423A (ja) 表示フレームレートの適合方法及び受像機
FI109166B (fi) Menetelmä ja järjestely ruudulla näytettävien toimintojen synkronoimiseksi analogiavastaanoton aikana
US7068324B2 (en) System for displaying graphics in a digital television receiver
KR100442286B1 (ko) 디지털 방송 수신기의 색재현 오차 보상 장치 및 방법
US7071991B2 (en) Image decoding apparatus, semiconductor device, and image decoding method
KR20020096102A (ko) 복합영상신호 출력 안정화 장치
KR100531780B1 (ko) 선택 디코딩 및 다중 디스플레이를 위한 디지털 티브이 수신시스템 및 방법
CN1416271A (zh) 复合视频输出信号的稳定装置
US20020113891A1 (en) Multi-frequency video encoder for high resolution support
US7432982B2 (en) OSD insert circuit
JP2000324419A (ja) 画像処理装置及び方法
KR100413471B1 (ko) 디지털 티브이의 영상 처리 장치
KR100797466B1 (ko) 디지털 티브이
US20070008431A1 (en) Method and circuit for displaying graphics in a digital television receiver

Legal Events

Date Code Title Description
N231 Notification of change of applicant
WITN Withdrawal due to no request for examination