KR20020081057A - 하드웨어 리셋에 앞서 ic 카드 활성해제를 갖는 시스템 - Google Patents

하드웨어 리셋에 앞서 ic 카드 활성해제를 갖는 시스템 Download PDF

Info

Publication number
KR20020081057A
KR20020081057A KR1020020015216A KR20020015216A KR20020081057A KR 20020081057 A KR20020081057 A KR 20020081057A KR 1020020015216 A KR1020020015216 A KR 1020020015216A KR 20020015216 A KR20020015216 A KR 20020015216A KR 20020081057 A KR20020081057 A KR 20020081057A
Authority
KR
South Korea
Prior art keywords
card
signal
microcontroller
interface controller
reset
Prior art date
Application number
KR1020020015216A
Other languages
English (en)
Other versions
KR100864421B1 (ko
Inventor
끌라우드 포크
가브리엘 마띠
끌라우드 람볼뜨
장-삐에르 버띵
Original Assignee
톰슨 라이센싱 소시에떼 아노님
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 톰슨 라이센싱 소시에떼 아노님 filed Critical 톰슨 라이센싱 소시에떼 아노님
Publication of KR20020081057A publication Critical patent/KR20020081057A/ko
Application granted granted Critical
Publication of KR100864421B1 publication Critical patent/KR100864421B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K17/00Methods or arrangements for effecting co-operative working between equipments covered by two or more of main groups G06K1/00 - G06K15/00, e.g. automatic card files incorporating conveying and reading operations
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K7/00Methods or arrangements for sensing record carriers, e.g. for reading patterns
    • G06K7/0008General problems related to the reading of electronic memory record carriers, independent of its reading method, e.g. power transfer

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Artificial Intelligence (AREA)
  • Computer Vision & Pattern Recognition (AREA)
  • Credit Cards Or The Like (AREA)
  • Electronic Switches (AREA)

Abstract

디바이스, 및 각각의 시스템은 신호 처리를 위한 마이크로 제어기(1)와, 상기 마이크로 제어기(1)와 IC 카드(3) 사이에 연결되어 상기 IC 카드(3)와 통신하기 위한 인터페이스 제어기(2)를 구비한다. 본 발명에 따라, 상기 디바이스는 오동작의 경우에 마이크로 제어기(1)를 리셋시키기 위한 리셋 버튼(6)을 포함하는데, 상기 리셋 버튼(6)은 사용자가 엑세스가능하고, 리셋 버튼(6)으로부터의 리셋 신호는 IC 카드 방출이나 카드 공급 전압 차단을 시뮬레이팅한다. 특정 실시예에서, 리셋 버튼(6)으로부터의 리셋 신호는 마이크로 제어기(1)와 인터페이스 제어기(2)에 인가되고, 마이크로 제어기(1)를 리셋시키기 위한 리셋 버튼(6)으로부터의 신호(9)는 인터페이스 제어기(2)를 리셋시키는 신호(10)에 관련해서 지연 회로(8)에 의해 지연된다. 리셋 버튼(6)으로부터의 신호는 유리하게도 논리 OR-조합(7)을 통해서 카드 존재 접속부(5)로부터의 신호와 조합된 후, 인터페이스 제어기(2)의 카드 존재 입력단(CPR)에 연결된다.

Description

하드웨어 리셋에 앞서 IC 카드 활성해제를 갖는 시스템{SYSTEM WITH IC CARD DEACTIVATION BEFORE A HARDWARE RESET}
본 발명은 마이크로 제어기, 인터페이스 제어기, 및 휴대용 데이터 매체와 같은 IC 카드를 포함하는 시스템에 관한 것으로, 각각의 디바이스는 휴대용 데이터 매체와 통신을 한다. 이러한 종류의 시스템은 일예로 유료 TV, 전자 결제, 또는 금융 서비스에 사용된다.
이러한 애플리케이션을 위해, 거의 신용 카드 정도의 크기를 갖는 소형의 휴대용 데이터 매체가 사용되는데, 상기 휴대용 데이터 매체는 각 디바이스와의 데이터 교환을 위해 집적 카드-제어기나 적어도 집적 메모리를 포함한다. 이러한 종류의 데이터 매체는 일예로 스마트 카드, IC 카드 또는 식별 카드로서 알려져 있고, 일예로 EP-A-0 633 544호에 설명되어 있다. 이러한 데이터 매체에 대한 일반적인 용어로서, "IC 카드"란 표현이 본 설명에서 사용될 것이다.
위에서 설명된 바와 같은 시스템은 일예로 WO 98/00772호 및 WO 97/25685호로부터 알려져 있다. 특정 타입의 IC 카드에 대한 사양을 갖는 표준이 ISO/IEC 7816-3:1997(E)에 정의되어 있다. 상기 표준에는, 접속부를 갖는 집적 회로 카드(식별 카드)에 대한 설계 및 동작 절차가 설명되어 있다.
각 디바이스의 마이크로 제어기와 IC 카드간의 데이터 교환을 제공하기 위한 인터페이스 제어기로서, 일예로 필립스 세미컨덕터사의 TDA 8004T와 같은 집적 회로가 알려져 있는데, 상기 집적 회로는 마이크로 제어기와 IC 카드 사이에 연결된다. 인터페이스 제어기는 자동적인 활성 및 활성해제 시퀀스를 갖는 제어 기능 및 전압 공급을 IC 카드에 또한 제공한다.
본 발명의 목적은 위에서 설명된 바와 같은 IC 카드를 시스템에 제공하는 것으로서, 이것은 향상된 동작 안전성을 사용자에게 제공한다.
이 목적은 청구범위 제 1항에 명시된 바와 같은 본 발명에 의한 시스템과,청구범위 제 4항에 정의된 바와 같은 본 발명에 의한, IC 카드를 통해 동작하는 각각의 디바이스를 통해 달성된다. 본 발명의 유리한 개선점이 종속항에 명시되어 있다.
본 발명은, IC 카드를 통한 디바이스의 동작 동안에, 이 디바이스의 마이크로 제어기가 불분명한 동작 상태에 빠질 수 있고, 그 상태에서는 상기 디바이스가 더 이상 정확하게 작동하지 않는 문제에 관련한다. 따라서, 본 발명에 따라, 상기 디바이스는 마이크로 제어기를 리셋시키기 위한 리셋 버튼을 포함하는데, 상기 리셋 버튼은 사용자가 엑세스가능하고, 리셋 버튼으로부터의 신호는 IC 카드의 방출을 시뮬레이팅하며, 이는 시스템의 리셋을 제공한다. 대안적으로서, 상기 신호는 IC 카드의 공급 전압 차단을 시뮬레이팅할 수 있다. IC 카드 방출의 시뮬레이션은 일예로 논리 OR-조합을 사용하여 실행되는데, 상기 논리 OR-조합의 입력단은 리셋 버튼과 카드 존재 접속부에 연결되고, 그 출력단은 인터페이스 제어기의 카드 존재 입력단에 연결된다.
본 발명의 다른 양상에서는, 마이크로 제어기를 리셋시키는 펄스를 위한 지연회로가 제공됨으로써, 인터페이스 제어기를 리셋시키는 펄스와 관련하여 상기 펄스를 지연시킨다. 이 양상은, 특별히, 인터페이스 제어기의 클럭이 마이크로 제어기에 연결되고 또한 상기 마이크로 제어기의 클럭에 의존하는 시스템에 관련된다. 상기 시스템에서 마이크로 제어기가 리셋되었을 때, 클럭 신호는 중단되고 그럼으로써 인터페이스 제어기도 또한 리셋된다. 그런 후에는, IC 카드의 제어된 차단은 더 이상 가능하지 않다. 마이크로 제어기를 위한 리셋 펄스가 인터페이스-제어기를리셋시키는 펄스에 관련해서 지연되었을 때, 인터페이스 제어기는 마이크로 제어기로부터의 클럭 신호가 중단되기 이전에 각각의 활성해제 시퀀스를 IC 카드에 제공한다.
일반적으로, IC 카드는 금속성 접속부를 사용함으로써 접속되지만, 무선 애플리케이션도 본 발명 내에 존재한다.
본 발명의 바람직한 실시예가 이제 개략적인 도면들과 관련하여 더 상세하게 설명될 것이다.
도 1은 마이크로 제어기, 인터페이스 제어기 및 IC 카드를 포함하는 시스템(종래 기술)을 나타내는 도면.
도 2는 마이크로 제어기를 위한 지연을 갖는 리셋 회로를 추가로 포함하는 도 1의 시스템을 나타내는 도면.
<도면 주요 부분에 대한 부호의 설명>
1 : 마이크로 제어기2 : 인터페이스 제어기
3 : IC 카드4 : PLL
5 : 카드 존재 접속부6 : 리셋 버튼
7 : 논리 OR-조합8 : 지연 회로
도 1에 도시된 시스템은, 설명의 서두에서 밝힌 바와 같이, 마이크로 제어기(1)와, 휴대용 데이터 매체, 특히 IC 카드(3)와 통신하기 위한 인터페이스 제어기(2)를 포함한다. 마이크로 제어기(1)와 인터페이스 제어기(2)는 일예로 위성 수신기나 세톱 박스와 같은 디바이스 내에 장착된다. 각각의 IC 카드(3)는, 본 실시예에서는, 유료-TV에 대해서 상기 디바이스가 사용되는 지역에 따라서 및 사용자의 선택에 따라서 특정한 텔레비전 서비스를 제공한다. IC 카드(3)를 통해서, 사용자는 각각의 인증에 대해서 마이크로 제어기(1)에게 통보한다.
인터페이스 제어기(2)로서, 일예로 필립스 세미컨덕터사의 TDA 8004T와 같은 집적 회로가 사용되는데, 상기 집적 회로는 ISO-7816-3 표준을 따른다. 상기 인터페이스 제어기 IC는 데이터 교환과 자동적인 활성 및 활성해제 시퀀스를 IC 카드(3)에 제공하고, 또한 보호 기능뿐만 아니라 필요한 공급 전압을 카드 접속부에 제공한다.
인터페이스 제어기(2)는 포트를 통해서 마이크로 제어기(1)에 의해 제어되는데, 상기 포트는 인터페이스 제어기(2)에 연결되고, 데이터 입/출력 연결(I/O)뿐만 아니라 제어 및 리셋 기능을 제공한다. 본 실시예에서는, 마이크로 제어기(1) 내에 있는 PLL 회로(4)로부터의 신호(CLOCK1)와 같은 인터페이스 제어기(2)를 위한 클럭이 마이크로 제어기(1)에 의해서 또한 제공된다. 인터페이스 제어기(2)로부터 IC 카드(3)로의 클럭 신호(CLOCK2)는 CLOCK1 신호와 동일한 주파수를 가질 수 있거나, 다른 주파수를 가질 수 있다.
IC 카드(3)가 디바이스에 삽입되었을 때, 카드 존재 접속부(5)는 스위칭되고, IC 카드(3)가 삽입되었다는 것을 신호(CPR)를 통해 인터페이스 제어기(2)에 알려준다. 그런 다음, IC 카드(3)는 공급 전압(VCC) 및 클럭 신호(CLOCK2)를 제공함으로써 인터페이스 제어기(2)를 통해 활성되고, I/O 데이터 라인을 통한 데이터 교환을 수행하기 위해서 RESET 라인을 통한 리셋 신호로 개시된다. IC 카드(3)에 대한 상세한 활성화 및 동작은 본 명세서에서 참조되는 ISO/IEC 7816-3뿐만 아니라 TDA 8004T의 사양에서 설명된다.
디바이스의 동작 중에, 마이크로 제어기(1)는 불분명한 동작 상태에 빠질 수 있고, 그 상태에서 상기 디바이스는 더 이상의 정확하게 작동하지 않는다. 그 때, 사용자는 심각한 오작동(malfunction)을 인지하고 짜증이 날 수 있으며, 상기 디바이스를 오프 시킨 후에 다시 온으로 스위칭할 수 있다. 그러므로, 상기 디바이스는 사용자가 엑세스가능한 리셋 버튼(6)을 포함하는데, 상기 리셋 버튼(6)은 마이크로 제어기(1)를 리셋시킴으로써 상기 디바이스의 정상적인 동작으로 복귀시키기 위해마이크로 제어기(1)의 리셋 입력단(RESET)에 연결된다.
도 2에는, 도 1에 따라 설명된 마이크로 제어기(1), 인터페이스 제어기(2) 및 IC 카드(3)를 포함하는 시스템이 도시되어 있다. 또한, 상기 시스템은 리셋 회로를 포함하는데, 상기 리셋 회로를 통해서 리셋 버튼(6)으로부터의 신호는 마이크로 제어기(1)와 인터페이스 제어기(2) 둘 모두에 인가된다. 버튼(6)으로부터의 리셋 신호는 논리 OR-조합(7)을 통해서 카드 존재 접속부(5)로부터의 라인에 유리하게 연결되고, 그런 후에 인터페이스 제어기(2)의 입력단(CPR)에 인가된다. 버튼(6)이 사용자에 의해서 눌려졌을 때, 인터페이스 제어기(2)는 IC 카드(3)가 제거되었다고 여긴 후에 IC 카드(3)의 활성해제를 즉시 제공한다.
버튼(6)과 마이크로 제어기(1)의 리셋 입력단(RESET) 사이에는 지연회로(8)가 제공되는데, 상기 지연회로(8)를 통해서, 마이크로 제어기(1)를 리셋시키기 위한 신호(9)가 인터페이스 제어기(2)를 리셋시키기 위한 신호(10)에 관련하여 지연된다. 이것은 특히, 인터페이스 제어기(2)에 대한 클럭(CLOCK1)이 마이크로 제어기(1)에 의해서 제공될 때 유리하다. 마이크로 제어기(1)가 이 경우에 리셋되었을 때, CLOCK1 신호는 중단되며, 그럼으로써 인터페이스 제어기(2)도 리셋된다. 일예로 대략 0.5 msec의 지연을 갖는 지연 회로(8)를 통해서, 인터페이스 제어기(2)에는 IC 카드(3)를 활성해제시키기 위한 충분한 시간이 제공된다.
본 실시예에서, 인터페이스 제어기(2) 뿐만 아니라 마이크로 제어기(1)를 위한 리셋은 논리 "0"에 의해서 야기된다. 따라서, 디바이스의 정상적인 동작에서는, 리셋 버튼(6) 및 카드 존재 접속부(5)로부터의 신호가 "1"이 된다. 논리 OR-조합을제공하기 위해서, 리셋 버튼(6) 및 카드 존재 접속부(5)로부터의 신호를 조합하기 위한 AND-회로(7)가 사용된다. 상기 조합은, 논리 "0"이 리셋 버튼(6)이나 카드 존재 접속부(5) 중 어느 하나에 의해서 제공될 때, 인터페이스 제어기(2)에 대해서 논리 "0"을 발생시킨다.
리셋 버튼(6)은 IC 카드(3)에 전압(VCC)을 제공하는 공급 라인과 또한 연결될 수 있는데, 그 경우에는 리셋 버튼(6)으로부터의 신호가 카드 공급 전압 차단을 시뮬레이팅한다. 인터페이스 제어기(2)에는 클럭 신호를 생성하기 위한 고유의 회로가 또한 제공될 수 있는데, 그것은 인터페이스 제어기(2)가 신호(CLOCK1)에 무관하도록 만든다. 이 실시예에 있어서는, 지연회로(8)가 불필요한데, 그 이유는 리셋의 경우엔 인터페이스 제어기(2)가 마이크로 제어기(1)에 상관없이 IC 카드(3)를 활성해제시킬 수 있기 때문이다.
도 1 및 도 2에 관해서 설명된 바와 같은 시스템은 ISO/IEC 7816-3에 따른 사양을 따르지만, 다른 애플리케이션도 본 발명의 범위 내에 존재한다.
게다가 논리 OR-조합(7)에는 감시(watchdog) 회로로부터의 리셋 신호가 또한 연결될 수 있다. 감시 타이머로도 알려져 있는 상기 감시 회로는 마이크로 제어기의 올바른 동작을 감시하고, 마이크로 제어기가 정상적인 동작 동안에 주기적으로 제공하는 리셋 신호를 특정 시간 기간 기다리는 타이밍 기능을 제공한다. 소프트웨어에 에러가 발생한 경우에는, 즉, 일예로 마이크로 프로세서가 루프에서 맴돌 때는, 감시 회로를 위한 리셋 신호가 더 이상 생성되지 않으며, 감시 회로는 마이크로 제어기에 리셋 신호를 제공한다. 그 결과, 마이크로 제어기는 정상적인 동작 모드로 복귀시키기 위한 재시작 신호를 제공한다. 감시 회로는 일예로 마이크로 제어기(1) 내에 포함될 수 있다.
감시 회로로부터의 리셋 신호는 이 신호를 리셋 버튼(6)으로부터의 리셋 신호와 조합하기 위해서 제 2의 논리 OR-조합에 인가되는 것이 유리하고, 상기 OR-조합의 출력단은 지연회로(8)의 입력단 및 제 1 논리 OR-조합(7)의 입력단 둘 모두에 연결된다.
상술된 바와 같이, 본 발명은 IC 카드를 시스템에 제공함으로써, 개선된 동작의 안전성을 사용자에게 제공하는 효과가 있다.

Claims (8)

  1. 마이크로 제어기(1), IC 카드(3), 인터페이스 제어기(2), 및 상기 마이크로 제어기(1)를 리셋시키기 위한 리셋 버튼(6)을 포함하는 시스템으로서,
    상기 리셋 버튼(6)으로부터의 리셋 신호는 IC 카드(3)의 방출이나 카드 공급 전압(VCC)의 차단을 시뮬레이팅하는 것을 특징으로 하는, 시스템.
  2. 제 1항에 있어서, 상기 마이크로 제어기(1)를 리셋시키기 위한 상기 리셋 버튼(6)으로부터의 신호(9)는 상기 인터페이스 제어기(2)를 리셋시키는 신호(10)에 관련하여 지연되는 것을 특징으로 하는, 시스템.
  3. 제 1항 또는 제 2항에 있어서, 상기 리셋 버튼(6)으로부터의 상기 신호는 논리 OR-조합(7)을 통해서 카드 존재 접속부(5)로부터의 신호와 조합된 이후에, 상기 인터페이스 제어기(2)에 연결되는 것을 특징으로 하는, 시스템.
  4. 신호 처리를 위한 마이크로 제어기(1)와;
    각각의 IC 카드(3)가 삽입되었을 때, 상기 마이크로 제어기(1)와 상기 IC 카드(3) 사이에 연결되어 상기 IC 카드(3)와 통신하기 위한 인터페이스 제어기(2)와;
    사용자가 엑세스가능하고, 상기 마이크로 제어기(1)를 리셋시키는 리셋 버튼(6)을
    포함하는 디바이스로서,
    상기 리셋 버튼(6)으로부터의 리셋 신호는 IC 카드(3)의 방출이나 카드 공급 전압(VCC)의 차단을 시뮬레이팅하는 것을 특징으로 하는, 디바이스.
  5. 제 4항에 있어서, 상기 마이크로 제어기(1)를 리셋시키기 위한 상기 리셋 버튼(6)으로부터의 상기 신호(9)는 스마트 카드가 존재하거나 존재하지 않는다는 것을 인터페이스 제어기(2)에 알려주는 신호(10)에 관련해서 지연 회로(8)를 통해 지연되는 것을 특징으로 하는, 디바이스.
  6. 제 4항 또는 제 5항에 있어서, 상기 리셋 버튼(6)으로부터의 상기 신호는 논리 OR-조합(7)을 통해서 카드 존재 접속부(5)로부터의 신호와 조합된 이후에, 상기 인터페이스 제어기(2)에 연결되는 것을 특징으로 하는, 디바이스.
  7. 제 6항에 있어서, 상기 디바이스는 상기 리셋 버튼(6)으로부터의 신호를 감시 회로로부터의 리셋 신호와 조합하기 위해서 제 2 논리 OR-조합을 포함하고, 상기 감시 회로는 일예로 상기 마이크로 제어기(1) 내에 포함되며, 상기 제 2 OR-조합의 출력단은 상기 지연회로(8)의 입력단 및 상기 제 1 논리 OR-조합(7)의 입력단 둘 모두에 연결되는 것을 특징으로 하는, 디바이스.
  8. 제 4항 내지 제 7항 중 어느 한 항에 있어서, 상기 디바이스는 유료 TV나 전자 결제를 위한 IC 카드 동작을 갖는 위성 수신기나 세톱 박스인 것을 특징으로 하는, 디바이스.
KR1020020015216A 2001-04-17 2002-03-21 마이크로 제어기, ic 카드, 인터페이스 제어기, 및 리셋 버튼을 포함하는 시스템 및 디바이스 KR100864421B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP01400986A EP1251449A1 (en) 2001-04-17 2001-04-17 System with IC card deactivation before a hardware reset
EP01400986.4 2001-04-17

Publications (2)

Publication Number Publication Date
KR20020081057A true KR20020081057A (ko) 2002-10-26
KR100864421B1 KR100864421B1 (ko) 2008-10-23

Family

ID=8182688

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020015216A KR100864421B1 (ko) 2001-04-17 2002-03-21 마이크로 제어기, ic 카드, 인터페이스 제어기, 및 리셋 버튼을 포함하는 시스템 및 디바이스

Country Status (7)

Country Link
US (1) US7050830B2 (ko)
EP (1) EP1251449A1 (ko)
JP (1) JP4101550B2 (ko)
KR (1) KR100864421B1 (ko)
CN (1) CN1229753C (ko)
DE (1) DE60226374D1 (ko)
MX (1) MXPA02002841A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210087616A (ko) * 2020-01-03 2021-07-13 유비벨록스(주) 생체정보인식 스마트카드의 생체정보등록방법 및 생체정보인식 스마트카드 시스템

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2864292B1 (fr) * 2003-12-17 2006-03-31 Gemplus Card Int Maintien en fonction pleinement simultanee d'un objet a interface duale
FR2864297B1 (fr) 2003-12-17 2006-04-14 Gemplus Card Int Information pleinement simultanee de variations de status pour un objet a interface duale
KR100599120B1 (ko) * 2004-08-26 2006-07-12 삼성전자주식회사 Osd 화면 상의 리셋 메뉴를 이용한 케이블카드 및 채널목록의 초기화방법 및 장치
JP5304565B2 (ja) * 2009-09-15 2013-10-02 株式会社リコー 情報処理装置、情報処理システム、情報処理方法、および情報処理プログラム
CN104850812B (zh) * 2015-05-29 2017-11-10 成都四方信息技术有限公司 一种射频卡的节能读卡电路、方法及系统
FR3117726B1 (fr) * 2020-12-14 2023-11-10 St Microelectronics Rousset Dispositif électronique

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0290252A (ja) * 1988-09-27 1990-03-29 Nec Corp Icメモリカード
US5247164A (en) * 1989-01-26 1993-09-21 Hitachi Maxell, Ltd. IC card and portable terminal
JP3016490B2 (ja) * 1990-09-28 2000-03-06 富士写真フイルム株式会社 Icメモリカード
DE4406704C1 (de) * 1994-03-02 1995-07-20 Angewandte Digital Elektronik Chipkarte
MY125706A (en) * 1994-08-19 2006-08-30 Thomson Consumer Electronics High speed signal processing smart card
KR200173903Y1 (ko) * 1994-09-30 2000-03-02 김영환 난수발생 회로부를 내장한 아이씨카드
KR960032232A (ko) * 1995-02-25 1996-09-17 김광호 메모리 카드와 스마트카드 겸용 가능한 카드 리드/라이트 장치
FR2734937B1 (fr) * 1995-05-30 1997-07-25 Syseca Systeme a cartes a puce intelligentes
US6283367B1 (en) * 1995-09-29 2001-09-04 Info Telecom IC card reader with synthesized voice output
FR2743647B1 (fr) 1996-01-12 1998-02-13 Bull Cp8 Coupleur pour gerer une communication entre un support de donnees portable et un dispositif d'echange de donnees, et dispositif d'echange de donnees associe
US5960440A (en) * 1996-01-16 1999-09-28 Brother International Corporation Kitchen information and database management method and apparatus
US6038551A (en) * 1996-03-11 2000-03-14 Microsoft Corporation System and method for configuring and managing resources on a multi-purpose integrated circuit card using a personal computer
US6055314A (en) * 1996-03-22 2000-04-25 Microsoft Corporation System and method for secure purchase and delivery of video content programs
US5889941A (en) * 1996-04-15 1999-03-30 Ubiq Inc. System and apparatus for smart card personalization
JP3486057B2 (ja) * 1996-06-21 2004-01-13 株式会社東芝 半導体集積回路及び接触式icカード
US5835156A (en) * 1996-08-14 1998-11-10 Samsung Electroncis, Ltd. Television graphical user interface employing remote random access pointing device
US6016348A (en) * 1996-11-27 2000-01-18 Thomson Consumer Electronics, Inc. Decoding system and data format for processing and storing encrypted broadcast, cable or satellite video data
FR2766942B1 (fr) * 1997-07-31 1999-10-01 Gemplus Card Int Lecteur de carte a puce avec microcontroleur et composant de securite
JP3389843B2 (ja) * 1997-10-17 2003-03-24 日本電気株式会社 情報処理装置におけるデジタル放送受信システム
EP0912057A3 (en) * 1997-10-27 2000-01-26 Kabushiki Kaisha Toshiba Digital broadcast receiver
US6169417B1 (en) * 1998-05-22 2001-01-02 Altera Corporation Product-term macrocells for programmable logic device
KR100289768B1 (ko) * 1998-06-02 2001-05-15 두평수 다용도접촉식ic카드단말기
US6629223B2 (en) * 1998-10-06 2003-09-30 Texas Instruments Incorporated Method and apparatus for accessing a memory core multiple times in a single clock cycle
AU6209300A (en) * 1999-07-15 2001-02-05 Thomson Licensing S.A. Method and apparatus for supporting two different types of integrated circuit cards with a single connector
US6549774B1 (en) * 1999-11-04 2003-04-15 Xm Satellite Radio Inc. Digital audio service satellite receiver having switchable operating modes for stationary or mobile use
CN1142669C (zh) * 2000-01-20 2004-03-17 国际商业机器公司 手持设备、智能卡接口设备及数据传输方法
EP2285104A1 (en) * 2000-03-31 2011-02-16 United Video Properties, Inc. System and method for reducing cut-offs in program recording
CA2403388C (en) * 2000-03-31 2014-12-09 United Video Properties, Inc. Systems and methods for improved audience measuring

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210087616A (ko) * 2020-01-03 2021-07-13 유비벨록스(주) 생체정보인식 스마트카드의 생체정보등록방법 및 생체정보인식 스마트카드 시스템

Also Published As

Publication number Publication date
KR100864421B1 (ko) 2008-10-23
US20020151330A1 (en) 2002-10-17
CN1381809A (zh) 2002-11-27
JP2003050648A (ja) 2003-02-21
US7050830B2 (en) 2006-05-23
DE60226374D1 (de) 2008-06-19
EP1251449A1 (en) 2002-10-23
CN1229753C (zh) 2005-11-30
JP4101550B2 (ja) 2008-06-18
MXPA02002841A (es) 2004-11-12

Similar Documents

Publication Publication Date Title
US7255284B2 (en) Smart card and method for controlling a mixed mode thereof
US7520441B2 (en) Chip card with simultaneous contact and contact-less operations
US7246750B2 (en) Chip card with simultaneous contact and contact-less operations
US8015428B2 (en) Processing device and clock control method
MXPA03002250A (es) Metodo y aparato para la senalizacion del trafico de tarjetas inteligentes por bus serial universal.
US7789313B2 (en) Fully simultaneous information on variations in status for an object with a dual interface
KR100864421B1 (ko) 마이크로 제어기, ic 카드, 인터페이스 제어기, 및 리셋 버튼을 포함하는 시스템 및 디바이스
KR100998211B1 (ko) Ic 카드 리더 및 과부하 보호수단을 구비하는 어플라이언스
JP2007525903A (ja) リセット回路、データ担体及び通信装置
US8066193B2 (en) Smartcard, telephone comprising such a card and method for executing a command in such a card
US20090287864A1 (en) Electronic module for programming chip cards comprising contacts
KR100390964B1 (ko) 데이터 처리 장치와 데이터 처리 장치의 동작 제어 방법
US6138029A (en) Smart card reader with a clock switch
US20080048042A1 (en) Immunity to Variations in Limited Resources, Provided to an Object with a Dual Interface
EP1251451B1 (en) System with IC card deactivation before a hardware reset
US6760858B1 (en) Method enabling an exchange of data between a smart card and an apparatus
US6259279B1 (en) High frequency detection circuit and method
KR20000069047A (ko) 적어도 하나의 접촉 단자의 전위를 차단하는 이중 모드 데이터캐리어 및 이 캐리어용 회로
CN113013995A (zh) 功率供给管理方法
US6944477B1 (en) Method of selecting signals compatible
KR20030002149A (ko) 콤비카드
WO2014056792A1 (en) Remote control interface for chip card reader

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120924

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20130926

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20140923

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20150918

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20160909

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20170919

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20180918

Year of fee payment: 11