KR20020077606A - 오디오 버퍼링시 오디오 잡음을 발생시키지 않는데이터처리회로 - Google Patents

오디오 버퍼링시 오디오 잡음을 발생시키지 않는데이터처리회로 Download PDF

Info

Publication number
KR20020077606A
KR20020077606A KR1020010017375A KR20010017375A KR20020077606A KR 20020077606 A KR20020077606 A KR 20020077606A KR 1020010017375 A KR1020010017375 A KR 1020010017375A KR 20010017375 A KR20010017375 A KR 20010017375A KR 20020077606 A KR20020077606 A KR 20020077606A
Authority
KR
South Korea
Prior art keywords
data
subcode
sync
memory
efm
Prior art date
Application number
KR1020010017375A
Other languages
English (en)
Inventor
김제원
Original Assignee
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사 filed Critical 삼성전자 주식회사
Priority to KR1020010017375A priority Critical patent/KR20020077606A/ko
Publication of KR20020077606A publication Critical patent/KR20020077606A/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/24Signal processing not specific to the method of recording or reproducing; Circuits therefor for reducing noise
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10222Improvement or modification of read or write signals clock-related aspects, e.g. phase or frequency adjustment or bit synchronisation
    • G11B20/10231Improvement or modification of read or write signals clock-related aspects, e.g. phase or frequency adjustment or bit synchronisation wherein an asynchronous, free-running clock is used; Interpolation of sampled signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10527Audio or video recording; Data buffering arrangements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • G11B20/1423Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
    • G11B20/1426Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10527Audio or video recording; Data buffering arrangements
    • G11B2020/1062Data buffering arrangements, e.g. recording or playback buffers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • G11B20/1423Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
    • G11B20/1426Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof
    • G11B2020/14618 to 14 modulation, e.g. the EFM code used on CDs or mini-discs
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B2220/00Record carriers by type
    • G11B2220/20Disc-shaped record carriers
    • G11B2220/25Disc-shaped record carriers characterised in that the disc is based on a specific recording technology
    • G11B2220/2537Optical discs
    • G11B2220/2545CDs

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

오디오 버퍼링시 오디오 잡음을 발생시키지 않는 데이터처리회로를 개시한다. 상기 데이터처리회로는, EFM DATA를 메인데이터 및 SUBCODE DATA로 구분하고, 메인데이터의 처리에 관한 정보를 가지고 있는 SUBCODE DATA 및 SUBCODE SYNC를 처리함에 있어서, 오디오 신호로 재생되는 메인데이터를 처리하는 방식과 동일한 버퍼링방식을 사용한다. 이와 더불어 점프 후 입력된 메인데이터가 저장되는 첫 어드레스와 재생되기 위하여 출력되는 데이터가 저장된 어드레스를 비교하여 재생되는 데이터의 연속성을 유지하도록 고안함으로써, 오디오 버퍼링시 발생할 수 있는 오디오 버퍼링 잡음을 억제할 수 있다.

Description

오디오 버퍼링시 오디오 잡음을 발생시키지 않는 데이터처리회로{Data processing circuitry without audio noise during audio buffering.}
본 발명은 PC에 사용되는 CD-ROM에 관한 것으로서, 특히 오디오 버퍼링시 오디오 잡음을 발생시키지 않는 데이터처리회로를 구비하는 CD-ROM에 관한 것이다.
오디오 CD 재생기(player)의 경우, CD에서 읽은 오디오 데이터는, 데이터 프로세서에서 일정한 처리과정을 거치고, 계속하여 1비트(bit) DAC(Digital to Analog Converter)에서 신호변환이 된 후 스피커를 통하여 출력된다.
도 1은 개인용 컴퓨터(이하 PC)의 CD-ROM 시스템을 구성하는 블록도이다.
도 1을 참조하면, CD-ROM 시스템은, CD(10), 모터(17), 픽업(11), RF증폭기(12), 데이터 프로세서 및 서보(13), ATAPI(14), DRAM(15) 및 DAC(16)를 구비한다.
PC CD-ROM 시스템의 경우, 픽업(11)을 통하여 CD(10)로부터 읽은 데이터는 RF 증폭기(12)에서의 증폭과정을 거쳐 데이터 프로세서 및 서보(13)에 전달된다. 상기 데이터는 데이터 프로세서 및 서보(13)에서 소정의 처리과정을 거쳐 ATAPI(14, Advanced Technology Attachment Packet Interface)에 전달되며, 전달된 데이터 중에서 오디오 데이터는 ATAPI(14)를 통하여 DRAM(15)에 저장되었다가 ATAPI(14)의 버퍼(미도시)를 거쳐 DAC(16)를 통하여 스피커로 출력되고 그 외의 데이터는 재생기의 호스트(host) 즉 PC에 전달된다.
CD-ROM 시스템의 경우, N(N은 정수)배속으로 구동되면 실제 1비트 DAC를 통하여 출력되는 데이터에 비하여 한 번에 최대 N배만큼 데이터를 저장할 수 있다. 따라서 CD에 저장된 데이터를 억세스하는 도중에 에러가 발생하여 올바른 데이터를 읽지 못하였더라도, CD를 다시 억세스(re-try or re-seek)하여 데이터를 반복해서 읽을 수 있는 시간적 여유가 생기는 장점이 있다. 이렇게 함으로써, CD-ROM 시스템의 에러에 대한 강한 적응력 및 결함이 있는 CD에 대한 처리능력을 향상시켜 잡음이 없는 오디오데이터를 출력시킬 수 있다.
종래에는 PC CD-ROM에서도 1 배속으로 오디오신호를 재생하기도 하였으나, CD-ROM 이 고속화됨에 따라 1 배속으로부터 최고배속 까지 대응할 수 있는 시스템이 요구되었다. 그러나, CD-ROM의 고속화는 입력 신호 및 제어신호의 광대역화를초래하고, RF(Radio Frequency) 증폭기, PLL(Phased Locked Loop) 및 서보(servo)를 구성하는 회로를 이에 적합하도록 수정하거나, 필요한 회로를 추가하여야 하는 작업이 필요하다. 현재는 오디오 신호를 일정한 저장수단에 저장하였다가 필요한 순간에 출력하는 방식인 오디오 버퍼링을 주로 이용하며, N 배속으로 저장한 데이터를 1 배속으로 출력시키는 방법을 사용한다.
상기 데이터 프로세서에서 출력되는 오디오데이터는, CDP(Compact Disc Player)에서는 최종출력 데이터로서, 아날로그 신호로 변환되어 바로 외부에 출력될 수 있다. 그러나, 상기 데이터 프로세서에서 출력되는 오디오데이터는, PC CD-ROM에서는 최종 ATAPI의 외부메모리에 저장되는 데이터로서, 오디오 정보 이외에 상기 오디오데이터를 재생하기 위한 동기신호나 ID 등의 정보를 가지고 있지 않다. 따라서 상기 PC CD-ROM에는 오디오데이터를 가지고 있는 메인데이터와 상기 메인데이터를 처리하기 위한 정보를 가지고 있는 SUBCODE DATA가 추가로 이용된다.
그러나, 오디오데이터의 버퍼링을 지시하는 클럭과 오디오데이터를 출력시키는 클럭사이에 동기가 일치하지 않는 경우에는, 데이터 버퍼링 시작지점에서 발생되는 +- 1프레임의 옵셋(offset)이 발생하게 되고, 이러한 옵셋은 재생되는 오디오데이터의 잡음으로 작용하게 하는 문제점이 있다.
이하에서 CD-ROM 시스템에서 사용하는 용어 및 신호에 대하여 정의한다.
CD-ROM 시스템은 98개의 프레임을 하나의 단위로 하여 동작되도록 설계되어있다. SUBCODE SYNC신호는 98 프레임마다 발생하며, 98 프레임을 합하여 SUBCODE BLOCK이라 한다. 각각의 프레임은 33 바이트(byte)의 데이터를 포함한다. 그 중에서 첫 번째 바이트는 SUBCODE DATA라하고 나머지 32개의 바이트를 메인 데이터라 한다. 상기 메인 데이터는 4 바이트 씩 두 개의 패리티 및 24 바이트의 오디오데이터로 구분된다. 즉, SUBCODE SYNC에 의하여 구별되는 각각의 SUBCODE BLOCK에는 98개의 FRAME SYNC로 각각 구별되는 98개의 프레임이 있다.
오디오데이터를 저장하고 출력하는데 사용하는 신호로서 대표적인 것이 WFCK(Write Frame ClocK)신호 및 RFCK(Read Frame ClocK)신호이다. WFCK신호 및 RFCK신호는 각각의 프레임에서 하나 씩 발생하는 클럭신호로, 데이터프로세스 및 서보(13) 내에 있는 PLL(미도시)의 클럭신호로부터 만들어진다. WFCK신호는 상기 오디오데이터를 내부의 SRAM(미도시)에 저장하거나 SUBCODE SYNC 및 SUBCODE DATA를 처리할 때 사용하고, RFCK신호는 SRAM(미도시)에 저장된 오디오데이터의 에러정정(error correction) 및 메인 데이터를 전송하는데 사용한다.
RFCK신호는 상기 PLL의 클럭신호를 수신하는 588진 카운터(미도시)의 출력신호이다. 그러나 상기 RFCK신호는 FRAME SYNC신호 등 어떤 외부신호에도 간섭을 받지 않고, 입력되는 상기 PLL의 클럭신호를 588개 씩 카운트하여 출력한다.
WFCK신호의 경우, 입력되는 오디오데이터를 그대로 메모리에 기록해야하기 때문에 상기와 같이 입력데이터의 FRAME SYNC가 변하면 같은 변화만큼 주기가 변해야 된다. 그러나 RFCK의 경우, 출력되는 데이터는 항상 일정한 주기를 가져야 하므로 FRAME SYNC 등의 변화에 무관하여야 한다.
여기서 PLL의 클럭신호의 클럭의 수 588개가 차지하는 시간은 하나의 프레임이 차지하는 시간과 같다. RF 증폭기(12)로부터 데이터프로세스 및 서보(13)에 수신된 입력데이터에서 FRAME SYNC 신호가 검출될 경우, 상기 카운터는 리셋되어 PLL의 클럭신호에 대한 카운트를 처음부터 시작한다. 따라서 통상의 동작에는 전혀 문제가 되지 않는다.
그러나, CD-ROM이 트랙 점프할 경우, 점프 후 액추에이터(미도시, actuator)가 트랙에 온(on)되어 데이터가 억세스 되는데 소요되는 시간이 경과한 후에 FRAME SYNC신호를 포함한 데이터가 데이터프로세스 및 서보(13)에 입력된다. 상기 FRAME SYNC신호에 대응하여 발생되는 WFCK신호도 이에 따라 순간적으로 변하게 된다.
도 2는 트랙이 점프할 때 관련된 신호들의 파형도를 나타낸다.
도 2를 참조하면, 점프(JUMP) 후에 FRAME SYNC신호의 간격이 벌어지고, 점프 후에 최초로 입력되는 FRAME SYNC신호에 맞추어 버퍼링을 지시하는 SUBCODE SYNC신호가 발생된다. 이 기간에 WFCK신호에는 주기변화가 발생하지만, RFCK신호의 주기에는 변함이 없음을 알 수 있다(점선원 참조). 따라서 WFCK신호와 RFCK신호 사이에서 동기가 일치하지 않는 현상이 발생한다. 문제는 WFCK신호와 RFCK신호 사이에 동기가 일치하지 않는 현상이 오디오신호의 잡음으로 출력에서 나타난다는 것이다. 즉, SUBCODE DATA를 WFCK신호에 맞추어 출력하기 때문에, 점프 후에 RFCK신호 및 SUBCODE DATA에 맞추어 출력되는 메인 데이터는 이전에 출력되던 메인 데이터와 접촉부분에서 1 프레임 차의 지터(jitter)를 유발시킨다는 것이다.
따라서 본 발명이 이루고자 하는 기술적 과제는, 동기를 일치시킨 신호를 이용하여, 오디오 버퍼링에 사용되는 SUBCODE SYNC와 메인 데이터를 처리하는 데이터처리회로를 구비하는 CD-ROM을 제공하는 데 있다.
본 발명의 상세한 설명에서 사용되는 도면을 보다 충분히 이해하기 위하여, 각 도면의 간단한 설명이 제공된다.
도 1은 개인용 컴퓨터(이하 PC)의 CD-ROM 시스템을 구성하는 블록도.
도 2는 트랙이 점프할 때 관련된 신호들의 파형도.
도 3은 본 발명에 따른 데이터처리회로의 제1실시 예.
도 4는 본 발명에 따른 데이터처리회로의 제2실시 예.
상기 기술적 과제를 달성하기 위한 본 발명의 제1실시 예에 따른 데이터처리회로는, EFM복조기, SYNC 검출기, 메모리, SUBCODE 처리기, 데이터전송기 및 메모리제어기를 구비한다.
상기 EFM 복조기는, EFM(Eight to Fourteen Modulation) DATA를 수신하여 복조(demodulate)한다. SYNC 검출기는, 상기 EFM DATA 및 소정의 제1동기신호를 수신하여 SUBCODE SYNC 및 FRAME SYNC를 출력한다. 상기 메모리는, 상기 EFM 복조기의 출력데이터를 수신하여 저장한다. 상기 SUBCODE 처리기는, 상기 EFM 복조기의 출력신호, 상기 SUBCODE SYNC, 상기 FRAME SYNC, SUBCODE DATA와 상기 SUBCODE SYNC 처리에 사용되는 하나의 클럭신호 및 메인 데이터의 에러 정정과 전송에 사용되는 다른 하나의 클럭신호를 수신하여, 상기 FRAME SYNC와 동기가 일치되는 상기 제1동기신호를 출력한다. 상기 데이터전송기는, 상기 메모리에 저장된 메인 데이터를 출력한다. 상기 메모리제어기는, 상기 제1동기신호에 응답하여 상기 EFM 복조기, 상기 메모리 및 상기 데이터전송기를 제어한다.
상기 기술적 과제를 달성하기 위한 본 발명의 제2실시 예에 따른 데이터처리회로는, EFM복조기, SYNC 검출기, 메모리, SUBCODE 처리기, 데이터전송기, 메모리제어기 및 어드레스비교기를 구비한다.
상기 EFM 복조기는, EFM DATA를 수신하여 복조한다. 상기 SYNC 검출기는, 상기 EFM DATA 및 소정의 제2동기신호를 수신하여 SUBCODE SYNC 및 FRAME SYNC를출력한다. 상기 메모리는, 상기 EFM 복조기의 출력데이터를 수신하여 저장한다. 상기 SUBCODE 처리기는, 상기 EFM 복조기의 출력신호, 상기 SUBCODE SYNC, 상기 FRAME SYNC, SUBCODE DATA 및 상기 SUBCODE SYNC 처리에 사용되는 하나의 클럭신호 및 메인 데이터의 에러 정정 및 전송에 사용되는 다른 하나의 클럭신호를 수신하여, 상기 FRAME SYNC와 동기가 일치되는 제1동기신호를 출력한다. 상기 데이터전송기는, 상기 메모리에 저장된 메인 데이터를 출력한다.
상기 메모리제어기는, 상기 제2동기신호에 응답하여 상기 EFM 복조기, 상기 메모리 및 상기 데이터전송기를 제어하고, 상기 메모리에 저장된 메인 데이터의 첫 번째 어드레스 및 상기 데이터전송기를 통해서 출력되는 메인 데이터가 저장된 메모리의 어드레스를 출력한다. 상기 어드레스비교기는, 상기 제1동기신호 및 상기 메모리제어기를 통하여 소정의 어드레스 신호를 수신하여 상기 제2동기신호를 출력하고, 상기 메모리제어기를 통하여 수신된 상기 메모리에 저장된 메인 데이터의 첫 번째 어드레스를 소정의 버퍼에 저장하고, 소정의 버퍼에 저장된 상기 어드레스와 상기 데이터전송기를 통하여 출력되는 메인 데이터가 저장된 메모리의 어드레스를 계속 비교한 결과를 출력한다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 대하여, 동일한 참조부호는 동일한 부재임을 나타낸다.
도 3은 본 발명에 따른 데이터처리회로의 제1실시 예를 나타낸다.
도 3을 참조하면, 본 발명에 따른 데이터처리회로는, 메모리제어기(31), EFM복조기(32), SYNC 검출기(33), 메모리(34), SUBCODE 처리기(35) 및 데이터전송기(36)를 구비한다.
메모리제어기(31)는, SUBCODE 처리기(35)의 출력신호(SUBCODE SYNCO)에 응답하여 EFM 복조기(32), 메모리(34) 및 데이터전송기(36)를 제어한다.
EFM 복조기(32)는, 메모리제어기(31)의 지시에 따라, RF 증폭기(미도시)로부터 EFM DATA를 수신하여 복조한다.
SYNC 검출기(33)는, EFM DATA 및 SUBCODE 처리기(35)의 출력신호(SUBCODE SYNCO)를 수신하여 SUBCODE SYNC 및 FRAME SYNC를 출력한다.
메모리(34)는, 메모리제어기(31)의 지시에 따라, EFM 복조기(32)의 출력데이터를 수신하여 저장한다.
SUBCODE 처리기(35)는, EFM 복조기(32)의 출력신호, SYNC 검출기(33)의 두 개의 출력신호(SUBCODE SYNC 및 FRAME SYNC), SUBCODE DATA 및 SUBCODE SYNC 처리에 사용되는 WFCK 및 에러정정 및 메인 데이터 전송에 사용되는 RFCK에 응답하여 SUBCODE SYNCO를 출력한다.
데이터전송기(36)는, 메모리제어기(31)의 지시에 따라 메모리(34)에 저장된 메인 데이터를 ATAPI(미도시)에 전달한다.
본 발명에 따른 데이터처리회로의 제1 실시 예를 참조하면, SUBCODE 블록의 SUBCODE DATA와 SUBCODE SYNC 신호를 처리할 때, 메인 데이터를 처리할 때와 동일한 방법을 이용함으로써, 메인 데이터와 SUBCODE DATA 사이에 발생하는 지터를 제거한다. 즉, 종래에는 입력데이터로부터 SUBCODE DATA 와 SUBCODE SYNC를, WFCK신호에 맞추어 순차적으로 출력하던 방식을 사용하였는데, 본 발명에 따른 데이터처리회로는, SUBCODE 블록의 SUBCODE DATA 및 SUBCODE SYNC를 WFCK신호에 맞추어 버퍼(미도시)에 기록한 후, RFCK신호에 맞추어 SUBCODE DATA 및 SUBCODE SYNC를 출력하게 함으로써 WRCK신호 및 RFCK신호 사이에서 발생할 가능성이 있는 지터를 흡수할 수 있도록 하였다.
도 4는 본 발명에 따른 데이터처리회로의 제2실시 예를 나타낸다.
도 4를 참조하면, 본 발명에 따른 데이터처리회로는, 메모리제어기(41), EFM 복조기(42), SYNC 검출기(43), 메모리(44), SUBCODE 처리기(45), 데이터전송기(46) 및 어드레스비교기(47)를 구비한다.
메모리제어기(41)는, 어드레스비교기(47)의 출력신호에 응답하여 EFM 복조기(42), 메모리(44) 및 데이터전송기(46)를 제어하며, 메모리(44)에 저장된 메인 데이터의 첫 번째 어드레스 및 데이터전송기(46)를 통해서 출력되는 메인 데이터가 저장된 메모리의 어드레스를 어드레스비교기(47)에 전송한다.
EFM 복조기(42)는, 메모리제어기(41)의 지시에 따라, RF 증폭기(미도시)로부터 EFM DATA를 수신하여 복조한다.
SYNC 검출기(43)는, EFM DATA 및 SUBCODE 처리기(45)의 출력신호(SUBCODE SYNCO)를 수신하여 SUBCODE SYNC 및 FRAME SYNC를 출력한다.
메모리(44)는, 메모리제어기(41)의 지시에 따라, EFM 복조기(42)의 출력데이터를 수신하여 저장한다.
SUBCODE 처리기(45)는, EFM 복조기(42)의 출력신호, SYNC 검출기(43)의 두개의 출력신호(SUBCODE SYNC 및 FRAME SYNC), SUBCODE DATA 및 SUBCODE SYNC 처리에 사용되는 WFCK 및 에러정정 및 메인 데이터 전송에 사용되는 RFCK에 응답하여 SUBCODE SYNCO를 출력한다.
데이터전송기(46)는, 메모리제어기(41)의 지시에 따라 메모리(44)에 저장된 메인 데이터를 ATAPI(미도시)에 전달한다.
어드레스비교기(47)는, 메모리제어기(41)를 통하여, EFM DATA의 첫 번째 데이터가 저장된 메모리(44)의 어드레스 및 데이터전송기(46)에서 출력되는 데이터가 저장되어 있는 메모리(44)의 어드레스를 수신하고, 상기 두 어드레스를 비교한 결과신호(SUBCODE SYNCO)를 출력한다.
본 발명에 따른 데이터처리회로의 제2 실시 예를 참조하면, 도 3에 도시된 제1 실시 예에 어드레스비교기(47)를 더 구비하게 하여 SUBCODE SYNC 및 메인데이터의 FRAME SYNC와의 동기를 일치시키는 것 외에, 버퍼가 full된 후 반복 재생시(re-seek) 버퍼링 시작 위치의 혼동을 방지한다. 즉, 반복 재생이전에 최종으로 버퍼링된 데이터와 반복 재생시 수행하는 버퍼링의 연속성을 유지하기 위하여, 메모리제어기로부터 어드레스정보를 수신하여 이를 비교한 후 데이터 출력시 선택되는 오디오데이터의 어드레스를 인식하도록 한다.
도 4를 참조하여 상술한 과정을 설명하면, SUBCODE SYNC0 신호가 인에이블 된 후, SRAM(미도시)에 저장되었다가 출력되는 메인 데이터의 첫 번째 데이터의 어드레스를 어드레스비교기(47)에 기록한다. 이 후부터의 오디오데이터는 에러정정 블록(미도시)에서 에러를 정정한 후 CD-ROM 디코더의 메모리로 출력되기 위하여 메모리(44)로부터 출력된다. 어드레스비교기(47)에 저장된 어드레스에 해당하는 데이터를 메모리(44)로부터 출력시킬 때, SUBCODE SYNC를 FRAME SYNC와 동기를 일치시켜 출력시키면 된다.
또한, 메인 데이터를 메모리에 쓰거나 메모리에 저장된 메인 데이터를 읽을 때 발생하는 지터를 이용하여 SUBCODE 블럭 내의 버퍼에 저장된 데이터를 제거함으로써, 에러 데이터의 출력을 방지할 수 있도록 회로를 조정할 수도 있다.
본 발명은 도면에 도시된 일 실시 예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시 예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 등록청구범위의 기술적 사상에 의해 정해져야 할 것이다.
상술한 바와 같이 본 발명에 따른 데이터처리회로는, SUBCODE DATA 및 SUBCODE SYNC를 처리함에 있어서, 메인데이터와 동일한 버퍼링방식을 사용하게 하며, 더불어 점프 후 입력된 EFM DATA가 저장되는 첫 어드레스와 재생되기 위하여 출력되는 어드레스를 비교하도록 하여 재생되는 데이터의 연속성을 유지하도록 고안함으로써, 오디오버퍼링시 발생할 수 있는 오디오 버퍼링 잡음을 억제할 수 있는 장점이 있다.

Claims (2)

  1. 제1동기신호;
    EFM(Eight to Fourteen Modulation) DATA를 수신하여 복조(demodulate)하는 EFM 복조기;
    상기 EFM DATA 및 상기 제1동기신호를 수신하여 SUBCODE SYNC 및 FRAME SYNC를 출력하는 SYNC 검출기;
    상기 EFM 복조기의 출력데이터를 수신하여 저장하는 메모리;
    상기 EFM 복조기의 출력신호, 상기 SUBCODE SYNC, 상기 FRAME SYNC, SUBCODE DATA 및 상기 SUBCODE SYNC 처리에 사용되는 하나의 클럭신호 및 메인 데이터의 에러 정정 및 전송에 사용되는 다른 하나의 클럭신호를 수신하여, 상기 FRAME SYNC와 동기가 일치되는 상기 제1동기신호를 출력하는 SUBCODE 처리기;
    상기 메모리에 저장된 메인 데이터를 출력하는 데이터전송기; 및
    상기 제1동기신호에 응답하여 상기 EFM 복조기, 상기 메모리 및 상기 데이터전송기를 제어하는 메모리제어기를 구비하는 것을 특징으로 하는 데이터처리회로.
  2. 제2동기신호;
    EFM DATA를 수신하여 복조하는 EFM 복조기;
    상기 EFM DATA 및 상기 제2동기신호를 수신하여 SUBCODE SYNC 및 FRAME SYNC를 출력하는 SYNC 검출기;
    상기 EFM 복조기의 출력데이터를 수신하여 저장하는 메모리;
    상기 EFM 복조기의 출력신호, 상기 SUBCODE SYNC, 상기 FRAME SYNC, SUBCODEDATA 및 상기 SUBCODE SYNC 처리에 사용되는 하나의 클럭신호 및 메인 데이터의 에러 정정 및 전송에 사용되는 다른 하나의 클럭신호를 수신하여, 상기 FRAME SYNC와 동기가 일치되는 제1동기신호를 출력하는 SUBCODE 처리기;
    상기 메모리에 저장된 메인 데이터를 출력하는 데이터전송기;
    상기 제2동기신호에 응답하여 상기 EFM 복조기, 상기 메모리 및 상기 데이터전송기를 제어하고, 상기 메모리에 저장된 메인 데이터의 첫 번째 어드레스 및 상기 데이터전송기를 통해서 출력되는 메인 데이터가 저장된 메모리의 어드레스를 출력하는 메모리제어기; 및
    상기 제1동기신호 및 상기 메모리제어기를 통하여 소정의 어드레스 신호를 수신하여 상기 제2동기신호를 출력하는 어드레스비교기를 구비하고,
    상기 어드레스비교기는,
    상기 메모리제어기를 통하여 수신된 상기 메모리에 저장된 메인 데이터의 첫 번째 어드레스를 소정의 버퍼에 저장하고, 소정의 버퍼에 저장된 상기 어드레스와 상기 데이터전송기를 통하여 출력되는 메인 데이터가 저장된 메모리의 어드레스를 계속 비교한 결과를 출력하는 것을 특징으로 하는 데이터처리회로.
KR1020010017375A 2001-04-02 2001-04-02 오디오 버퍼링시 오디오 잡음을 발생시키지 않는데이터처리회로 KR20020077606A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020010017375A KR20020077606A (ko) 2001-04-02 2001-04-02 오디오 버퍼링시 오디오 잡음을 발생시키지 않는데이터처리회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020010017375A KR20020077606A (ko) 2001-04-02 2001-04-02 오디오 버퍼링시 오디오 잡음을 발생시키지 않는데이터처리회로

Publications (1)

Publication Number Publication Date
KR20020077606A true KR20020077606A (ko) 2002-10-12

Family

ID=27699583

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010017375A KR20020077606A (ko) 2001-04-02 2001-04-02 오디오 버퍼링시 오디오 잡음을 발생시키지 않는데이터처리회로

Country Status (1)

Country Link
KR (1) KR20020077606A (ko)

Similar Documents

Publication Publication Date Title
KR100456250B1 (ko) Cd 플레이어
US6055216A (en) Optical disk player capable of playing back both CD-ROM and CD-DA
EP0563922B1 (en) Data processing circuit for disc player
KR100233722B1 (ko) 디지털 비디오 디스크 재생장치의 디지털신호처리부 테스트장치
KR100406455B1 (ko) 광 디스크 드라이브 장치
JP2003059181A (ja) データ記録装置およびデータ記録装置の制御装置
KR20020077606A (ko) 오디오 버퍼링시 오디오 잡음을 발생시키지 않는데이터처리회로
KR100427528B1 (ko) 디스크 재생 시스템
US6226236B1 (en) Information data transfer system
JPH0754615B2 (ja) 誤り訂正制御装置
JP3439680B2 (ja) ディジタル変調回路
JP3670758B2 (ja) Cd−romデコーダ
JPH04368667A (ja) デジタルデータ処理装置
JPH09115244A (ja) 記録再生装置及びその集積回路
JP2697197B2 (ja) デジタル音声機器
JPH1055627A (ja) 同期回路
JP4004102B2 (ja) 符号誤り訂正検出装置
KR20010083350A (ko) 서브코드 버퍼링 기능을 갖는 cd-rom 시스템
US6687871B2 (en) Digital signal processing apparatus for reproducing optical disc data and optical disc player having the same
JP2664558B2 (ja) デジタル信号記録媒体再生装置
JPH1173734A (ja) 光ディスクデータ再生装置
JP3806955B2 (ja) データ再生装置およびデータ記録方法
JPH10302414A (ja) データの処理及び出力方法並びに装置
JPH06150551A (ja) ディスク再生装置
JPH10320933A (ja) 光ディスク再生信号処理回路

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination