KR20020063974A - Switching system for implementing line access unit switching and control method thereof - Google Patents

Switching system for implementing line access unit switching and control method thereof Download PDF

Info

Publication number
KR20020063974A
KR20020063974A KR1020010004504A KR20010004504A KR20020063974A KR 20020063974 A KR20020063974 A KR 20020063974A KR 1020010004504 A KR1020010004504 A KR 1020010004504A KR 20010004504 A KR20010004504 A KR 20010004504A KR 20020063974 A KR20020063974 A KR 20020063974A
Authority
KR
South Korea
Prior art keywords
line matching
input
matching device
switching
output port
Prior art date
Application number
KR1020010004504A
Other languages
Korean (ko)
Other versions
KR100724881B1 (en
Inventor
박창진
Original Assignee
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사 filed Critical 삼성전자 주식회사
Priority to KR1020010004504A priority Critical patent/KR100724881B1/en
Publication of KR20020063974A publication Critical patent/KR20020063974A/en
Application granted granted Critical
Publication of KR100724881B1 publication Critical patent/KR100724881B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/52Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker using static devices in switching stages, e.g. electronic switching arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/13163Fault alarm

Abstract

PURPOSE: A switching system for switching line access devices and a control method therefor are provided to automatically change input and output ports in case that a communication fault is generated between a specific line access device and a switching device. CONSTITUTION: An MxN mapper(311) transmits data inputted from line access devices(211,213,215,217) to input and output ports of an NxN switching device(121) according to a certain control. A memory(315) stores state information of the line access devices(211,213,215,217) and input and output port information of the NxN switching device(121). A control unit(313) controls whether the MxN mapper(311) transmit the data to input and output ports among the input and output ports of the NxN switching device(121) using state information and port information(313).

Description

라인 정합 장치 스위칭을 수행하는 스위칭 시스템 및 그 제어 방법{SWITCHING SYSTEM FOR IMPLEMENTING LINE ACCESS UNIT SWITCHING AND CONTROL METHOD THEREOF}Switching system for performing line matching device switching and its control method {SWITCHING SYSTEM FOR IMPLEMENTING LINE ACCESS UNIT SWITCHING AND CONTROL METHOD THEREOF}

본 발명은 스위칭 시스템에 관한 것으로서, 특히 동적(dynamic)으로 라인 정합을 수행하는 스위칭 시스템 및 방법에 관한 것이다.TECHNICAL FIELD The present invention relates to switching systems, and more particularly to switching systems and methods for performing line matching dynamically.

도 1은 종래 기술에 따른 스위칭 시스템 구성을 도시한 블록도이다.1 is a block diagram showing a configuration of a switching system according to the prior art.

상기 스위칭 시스템(Switching System)은 상기 도 1에 도시한 바와 같이, 다수의 라인 정합(Line Access) 장치들 (111), (113), (115)과 스위칭 장치(121)로 구성된다. 상기 라인 정합 장치들 (111), (113), (115)은 시스템내 특정 라인에 연결되어 상기 라인으로부터 입력되는 데이터들을 패킷화하여 상기 스위칭 장치(121)로 전송한다. 여기서, 상기 라인 정합 장치들 (111), (113), (115)에서 발생되는 패킷(131)은 유효 패킷 데이터(Payload(P))와 헤더(Header(H))로 구성된다. 이렇게, 상기 라인 정합 장치들 (111), (113), (115) 각각에서 전송한 패킷들은 케이블(cable) 또는 백플레인 유니트(backplane unit)를 통해서 상기 스위칭 장치(121)로 전송되는 것이며, 상기 스위칭 장치(121)는 상기 라인 정합 장치들 (111), (113), (115)로부터 수신하는 패킷들을 분석한다. 상기 스위칭 장치(121)는 상기 패킷들을 분석하여 그 헤더에 포함되어 있는 정보를 이용하여 해당 출력포트로 상기 패킷들을 출력하는 것이다. 즉, 상기 라인 정합 장치들 (111), (113), (115) 각각은 상기 스위칭 장치(121)의 특정 입력 포트에 각각 하드웨어적으로 연결되어 있어서, 상기 연결된 특정 포트 혹은 특정 라인 정합장치에 장애가 발생할 경우 상기 스위칭 장치(121)의 자동 입출력 포트 변경을 수행하는 것이 불가능하였었다. 일 예로, 상기 스위칭 장치의 입력 포트 1에 장애가 발생하였을 경우 상기 포트 1에 정합되는 라인 정합 장치 1(113)을 다른 포트에 입력 포트에 정합하고자할 경우 상기 스위칭 장치(121)와 상기 라인 정합 장치 1(113)를 연결하는 케이블의 연결 위치를 변경하거나 혹은 상기 백플레인 유니트 내 상기 라인 정합 장치 1(113)의 실장 위치를 변경해주어야만 하기 때문이다.As shown in FIG. 1, the switching system includes a plurality of line access devices 111, 113, and 115 and a switching device 121. The line matching devices 111, 113, and 115 are connected to a specific line in the system to packetize data input from the line and transmit the packetized data to the switching device 121. Here, the packet 131 generated by the line matching devices 111, 113, and 115 is composed of valid packet data Payload (P) and a header (Header (H)). As such, the packets transmitted from each of the line matching devices 111, 113, and 115 are transmitted to the switching device 121 through a cable or a backplane unit, and the switching Device 121 analyzes the packets received from the line matching devices 111, 113, 115. The switching device 121 analyzes the packets and outputs the packets to the corresponding output port using the information included in the header. That is, each of the line matching devices 111, 113, and 115 is hardware-connected to a specific input port of the switching device 121, so that the connected specific port or the specific line matching device may fail. When it occurred, it was impossible to change the automatic input / output port of the switching device 121. For example, when the input port 1 of the switching device fails, when the line matching device 1 113 matched with the port 1 is matched with the input port to another port, the switching device 121 and the line matching device This is because it is necessary to change the connection position of the cable connecting 1 (113) or the mounting position of the line matching device 1 (113) in the backplane unit.

도 2는 종래 기술에 따른 이중화 스위칭 시스템 구성을 도시한 블록도이다.2 is a block diagram showing a redundant switching system configuration according to the prior art.

상기 도 1에서 설명한 바와 같이 라인 정합 장치 및 스위칭 장치(121)의 그 기능은 동일하며, 상기 라인 정합 장치가 이중화 구조로 구현된다. 일 예로, 라인 정합 장치 0-A(211) 및 라인 정합 장치0-B(213)가 액티브(active) 및 스탠바이(standby) 구조처럼 각각의 라인 정합 장치들이 이중화 되는 것이다. 이 경우, 상기 스위칭 장치(121)는 상기 이중화 구조로 구현된 라인 정합 장치 각각에 대한 입력 포트를 구비하여야만 하기 때문에 입력 포트 자원의 낭비를 발생하였었다. 즉, 스탠바이 상태의 라인 정합 장치는 동작되지 않는 상태로 유지되기 때문에 입력 포트 자원의 낭비가 발생되는 것이다. 그리고, 상기 각각의 라인 정합 장치들은 자기 자신의 이중화 상태를 감지하고 있어야만 한다. 일 예로, 라인 정합 장치 N에서 라인 정합 장치 0으로 패킷을 송신하는 경우 상기 라인 정합 장치 0의 A, B 중 어느 라인 정합 장치가 액티브 상태인지를 알아야만 하는 것이다. 그래서, 상기 패킷 헤더에 정확한 정보를 생성하는 것이 가능하기 때문이다.As described above with reference to FIG. 1, the functions of the line matching device and the switching device 121 are the same, and the line matching device is implemented in a redundant structure. As an example, the line matching devices 0-A 211 and the line matching devices 0-B 213 may be duplicated, such as active and standby structures. In this case, since the switching device 121 must have input ports for each of the line matching devices implemented in the redundant structure, waste of input port resources has been generated. That is, since the line matching device in the standby state is maintained in an inoperative state, waste of input port resources occurs. Each of the line matching devices must be sensing its own redundancy. For example, when a packet is transmitted from the line matching device N to the line matching device 0, it is necessary to know which line matching device of A and B of the line matching device 0 is active. This is because it is possible to generate accurate information in the packet header.

따라서, 본 발명의 목적은 특정 라인 정합 장치와 스위칭 장치간 통신 장애가 발생할 경우 자동으로 입출력 포트를 변경하는 스위칭 시스템 및 방법을 제공함에 있다.Accordingly, an object of the present invention is to provide a switching system and method for automatically changing an input / output port when a communication failure between a specific line matching device and a switching device occurs.

본 발명의 다른 목적은 입출력 포트 자원의 낭비없이 라인 정합 장치와 스위칭 장치간 통신을 수행하는 스위칭 시스템 및 방법을 제공함에 있다.Another object of the present invention is to provide a switching system and method for performing communication between a line matching device and a switching device without wasting input / output port resources.

상기한 목적들을 달성하기 위한 본 발명의 시스템은; 라인 정합 장치 스위칭을 수행하는 스위칭 시스템에 있어서, 상기 라인 정합 장치로부터 입력되는 데이터들을 소정 제어에 따라 스위칭 장치의 입출력 포트로 전송하는 매핑기와, 상기 라인 정합 장치의 상태 정보 및 스위칭 장치의 입출력 포트 정보를 저장하는 메모리와, 상기 상태 정보 및 포트 정보를 가지고 상기 매핑기가 상기 데이터들을 상기 스위칭 장치의 입출력 포트중 어느 입출력 포트로 전송할 것인지 제어하는 제어부로 구성됨을 특징으로 한다.The system of the present invention for achieving the above objects; A switching system for performing line matching device switching, comprising: a mapper for transmitting data input from the line matching device to an input / output port of a switching device according to a predetermined control, state information of the line matching device, and input / output port information of the switching device; And a controller configured to control which input / output port of the input / output port of the switching device the data is mapped to, with the state information and the port information.

상기한 목적들을 달성하기 위한 본 발명의 방법은; 라인 정합 장치와, 상기 라인 정합 장치를 통해 입력되는 데이터들을 소정 제어에 따라 스위칭 장치의 특정 입출력 포트로 전송하는 매핑기를 구비하는, 라인 정합 장치를 스위칭하는 스위칭 시스템 제어 방법에 있어서, 상기 스위칭 시스템이 초기화되면 상기 라인 정합 장치의 상태 정보 및 스위칭 장치의 입출력 포트 정보를 수집하는 과정과, 상기 상태 정보 및 포트 정보를 가지고 상기 매핑기가 상기 데이터들을 상기 스위칭 장치의 입출력 포트중 어느 입출력 포트로 전송할 것인지 제어하는 과정으로 이루어짐을 특징으로 한다.The method of the present invention for achieving the above objects; A switching system control method for switching a line matching device, comprising: a line matching device and a mapper for transmitting data input through the line matching device to a specific input / output port of a switching device according to a predetermined control. After initialization, collecting the state information of the line matching device and the input / output port information of the switching device, and controlling the input / output port of the input / output port of the switching device with the mapper having the state information and the port information. Characterized in that the process is made.

도 1은 종래 기술에 따른 스위칭 시스템 구성을 도시한 블록도1 is a block diagram showing a configuration of a switching system according to the prior art

도 2는 종래 기술에 따른 이중화 스위칭 시스템 구성을 도시한 블록도2 is a block diagram showing a redundant switching system configuration according to the prior art

도 3은 본 발명의 일 실시예에 따른 스위칭 시스템 구성을 도시한 블록도3 is a block diagram showing a configuration of a switching system according to an embodiment of the present invention.

도 4는 본 발명의 일 실시예에 따른 스위칭 시스템 초기화 동작에 따른 정합을 도시한 블록도4 is a block diagram illustrating matching according to a switching system initialization operation according to an embodiment of the present invention.

도 5는 본 발명의 일 실시예에 따른 스위칭 시스템 내 라인 정합 장치 장애 발생에 따른 정합을 도시한 블록도FIG. 5 is a block diagram illustrating matching according to occurrence of a line matching device failure in a switching system according to an exemplary embodiment of the present invention.

도 6은 본 발명의 일 실시예에 따른 스위칭 시스템 내 스위칭 장치 장애 발생에 따른 정합을 도시한 블록도FIG. 6 is a block diagram illustrating a match due to a failure of a switching device in a switching system according to an embodiment of the present invention.

이하, 본 발명에 따른 바람직한 실시예를 첨부한 도면을 참조하여 상세히 설명한다. 하기의 설명에서는 본 발명에 따른 동작을 이해하는데 필요한 부분만이 설명되며 그 이외 부분의 설명은 본 발명의 요지를 흩트리지 않도록 생략될 것이라는 것을 유의하여야 한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings. It should be noted that in the following description, only parts necessary for understanding the operation according to the present invention will be described, and descriptions of other parts will be omitted so as not to distract from the gist of the present invention.

도 3은 본 발명의 일 실시예에 따른 스위칭 시스템 구성을 도시한 블록도이다.3 is a block diagram showing a configuration of a switching system according to an embodiment of the present invention.

상기 도 3에 도시한 바와 같이 상기 스위칭 시스템(Switching System)은 이중화 구조로 구현된 다수의 라인 정합(Line Access) 장치들, 즉 라인 정합 장치0-A(211), 0-B(213), .... , N-A(215), N-B(217)과매핑기(Mapper)(311)와,스위칭 장치(121)와, 제어부(313) 및 메모리(315)로 구성된다. 상기 라인 정합 장치들 (211), (213), (215), (217)은 시스템내 특정 라인에 연결되어 상기 라인으로부터 입력되는 데이터들을 패킷화하여 상기매핑기(311)로 전송한다. 여기서, 상기 라인 정합 장치들 (211), (213), (215), (217)에서 발생되는 패킷은 유효 패킷 데이터(Payload(P))와 헤더(Header(H))로 구성된다.As shown in FIG. 3, the switching system includes a plurality of line access devices implemented as a redundant structure, that is, line matching devices 0 -A 211, 0 -B 213, ..., with NA (215), NB (217) A mapper 311, It consists of the switching device 121, the control part 313, and the memory 315. FIG. The line matching devices 211, 213, 215, and 217 are connected to a specific line in the system to packetize data input from the line and Send to the mapper 311. Here, the packet generated in the line matching devices 211, 213, 215, and 217 is composed of valid packet data Payload (P) and a header (H).

상기매핑기(311)는 M개의 입력 포트와 N개의 출력 포트를 가지며, 상기 제어부(313)의 제어에 따라 상기 라인 정합 장치들 (211), (213), (215), (217) 각각으로부터 수신하는 패킷들을 상기 스위칭 장치(121)의 해당 입력 포트로 전송한다. 여기서, 상기매핑기(311)는 상기 패킷들의 헤더를 분석하여 스위칭을 하는 것이 아니라 상기 제어부(313)의 제어에 따라 설정되는 출력 포트를 통해 상기 스위칭 장치(121)의 입력포트로 수신한 패킷들을 단순히 전송하는 것이다.remind The mapper 311 has M input ports and N output ports, and receives from each of the line matching devices 211, 213, 215, and 217 under the control of the controller 313. Packets are transmitted to the corresponding input port of the switching device 121. Where The mapper 311 does not analyze and switch the headers of the packets, but simply transmits the packets received to the input port of the switching device 121 through an output port set under the control of the controller 313. will be.

상기 제어부(313)는 상기 라인 정합 장치들 (211), (213), (215), (217) 각각으로부터 그 상태 정보, 즉 액티브 또는 스탠바이 상태 등과 같이 상태 정보 및 장애 발생 상태 등과 같은 라인 정합 장치들의 상태 정보와, 상기스위칭 장치(121)의 상태 정보, 즉 입출력 포트 상태 정보등과 같은 상태 정보를 입력받아 상기매핑기(311)의 연결 동작 제어 정보를 생성하는 것이다. 그래서, 상기 제어부(313)는 상기 생성된 연결 동작 제어 정보를 상기매핑기(311)로 전송하여 상기매핑기(311)가 상기 라인 정합 장치들로부터 수신하는 패킷들을 상기스위칭 장치(121)의 해당 입력 포트로 전송하도록 제어하는 것이다.The control unit 313 is a line matching device such as status information, such as status information and a failure state, such as the state information, that is, from each of the line matching devices 211, 213, 215, and 217. State information of the above, Receives state information such as state information of the switching device 121, that is, input / output port state information, and the like. The connection operation control information of the mapper 311 is generated. Thus, the controller 313 stores the generated connection operation control information. Send to the mapper 311 The mapper 311 receives the packets received from the line matching devices. It is controlled to transmit to the corresponding input port of the switching device 121.

상기 메모리(315)는 시스템 구성시 상기 라인 정합 장치들 (211), (213), (215), (217)의 구성 상태 정보, 일 예로 이중화 구성 상태 혹은 단중화 구성 상태 등과 같은 구성 상태와 상기 스위칭 장치(121)의 초기 입출력 포트 할당 정보등을 저장한다. 그래서, 상기 제어부(313)가 상기 메모리(315)에 저장되어 있는 상기 정보 등을 가지고 상기매핑기(311)의 초기 연결 상태를 제어하게 되는 것이다. 일 예로, 상기 라인 정합 장치 0이 단중화 형태로 상기 스위칭 장치(121)의 입력포트 2에 할당될 경우 하기와 같은 정보가 구성된다.The memory 315 may include configuration state information of the line matching devices 211, 213, 215, and 217 when the system is configured, for example, a configuration state such as a redundant configuration state or a single redundancy configuration state. Initial input / output port allocation information of the switching device 121 is stored. Thus, the controller 313 has the information and the like stored in the memory 315 The initial connection state of the mapper 311 is controlled. As an example, when the line matching device 0 is allocated to the input port 2 of the switching device 121 in a monolithic form, the following information is configured.

(라인 정합 장치: 스위칭 입출력 포트 할당 정보: 이중화 구성)(Line Matching Device: Switching I / O Port Allocation Information: Redundant Configuration)

( 0 : 2 : N )(0: 2: N)

여기서, 상기 라인 정합 장치 상태 정보는 상기 라인 정합 장치가 이중화로 구현될 경우에만 사용되며, 상기 라인 정합 장치의 액티브 상태 혹은 스탠바이 상태를 나타낸다. 그리고, 상기 스위칭 입출력 포트 할당 정보는 해당 라인 정합 장치가 상기 스위칭 장치(121)의 어떤 입출력 포트로 연결되는지를 나타낸다.Here, the line matching device state information is used only when the line matching device is implemented in redundancy, and indicates an active state or a standby state of the line matching device. The switching input / output port allocation information indicates to which input / output port of the switching device 121 the corresponding line matching device is connected.

상기 도 3과 같이 구성된 스위칭 시스템의 동작을 도 4 내지 도 6을 참조하여 상세히 설명하기로 한다.An operation of the switching system configured as shown in FIG. 3 will be described in detail with reference to FIGS. 4 to 6.

상기 도 4는 본 발명의 일 실시예에 따른 스위칭 시스템 초기화 동작에 따른 정합을 도시한 블록도이다.4 is a block diagram illustrating a match according to a switching system initialization operation according to an embodiment of the present invention.

먼저, 상기 스위칭 시스템이 초기화되면 제어부(313)는 메모리(315)를 억세스하여 상기 메모리(315)에 저장되어 있는 라인 정합 장치들의 구성 정보를 독출한다. 일 예로, 상기 도 4에 도시되어 있는 바와 같이 라인 정합 장치 0은 라인 정합 장치 0-A(211)와, 라인 정합 장치 0-B(213)로 이중화 구현되어 있고스위칭 장치(121)의 입출력 포트 0에 할당되어 있으며(0:0:Y), 라인 정합 장치 1(411)는 단중화 구성되어 있고 상기스위칭 장치(121)의 입출력 포트 1에 할당되어 있다(1:1:N). 상기 제어부(313)는 상기 메모리(315)로부터 상기 구성 정보를 독출함에 따라 먼저 라인 정합 장치 0에 대한 연결동작을 제어하게 되며 상기 라인 정합 장치 0이 이중화 구현되어 있으므로 상기 라인 정합 장치 0으로부터 상기 이중화되어 있는 각각의 액티브, 스탠바이 라인 정합 장치에 대한 상태 정보를 다시 수신한다. 즉, 상기 제어부(313)는 상기 라인 정합 장치 0-A(211)가 액티브(active) 상태이며, 상기 라인 정합 장치 0-B(213)가 스탠바이(standby) 상태임을 나타내는 상태정보를 수신한다. 그러면, 상기 제어부(313)는 상기 라인 정합 장치 0-A(211)가 액티브 상태이므로매핑기(311)의 입력포트 0과 출력 포트 0을 연결하는 제어정보를 생성하여 상기매핑기(311)로 출력하게 되는 것이다. 만약, 상기 라인정합 장치 0-B(213)가 액티브 상태라면 상기 제어부(313)는 상기매핑기(311)의 입력포트 1과 출력포트 0을 연결하는 제어정보를 생성하여 상기매핑기(311)로 출력하게 된다.First, when the switching system is initialized, the controller 313 accesses the memory 315 and reads configuration information of line matching devices stored in the memory 315. For example, as shown in FIG. 4, the line matching device 0 is dually implemented as the line matching device 0-A 211 and the line matching device 0-B 213. It is assigned to the input / output port 0 of the switching device 121 (0: 0: Y), and the line matching device 1 411 is configured to be monolithic. It is assigned to the input / output port 1 of the switching device 121 (1: 1: N). As the controller 313 reads the configuration information from the memory 315, the controller 313 first controls the connection operation to the line matching device 0. Since the line matching device 0 is redundantly implemented, the redundancy from the line matching device 0 is repeated. Receive status information for each active, standby line matching device. That is, the controller 313 receives state information indicating that the line matching device 0-A 211 is in an active state and the line matching device 0-B 213 is in a standby state. Then, the controller 313 is the line matching device 0-A (211) is an active state By generating control information connecting the input port 0 and the output port 0 of the mapper 311 The output is to the mapper 311. If the line matching device 0-B 213 is in an active state, the controller 313 may be configured to execute the operation. By generating control information connecting the input port 1 and the output port 0 of the mapper 311 Output to the mapper 311.

또한, 상기 라인 정합 장치 1(411)은 단중화 구현되어 있으므로 상기 라인 정합 장치 1(411)에서 수신되는 상태 정보에 관계없이 상기스위칭 장치(121) 입출력 포트 1에 할당되도록 상기매핑기(311)의 입력포트 M-1과 출력포트 1을 연결하는 제어정보를 생성하여 상기매핑기(311)로 출력하게 된다.In addition, since the line matching device 1 411 is implemented in a monolithic manner, the line matching device 1 411 is implemented regardless of the state information received from the line matching device 1 411. The switching device 121 is assigned to the input and output port 1 By generating control information connecting the input port M-1 and output port 1 of the mapper 311 Output to the mapper 311.

상기 도 4를 참조하여 상기 스위칭 시스템의 초기화 동작을 설명하였으며, 이하 도 5 내지 도 6을 참조하여 장애 발생시 상기 스위칭 시스템의 동작을 설명하기로 한다.An initialization operation of the switching system has been described with reference to FIG. 4. Hereinafter, the operation of the switching system in the event of a failure will be described with reference to FIGS. 5 to 6.

상기 도 5는 본 발명의 일 실시예에 따른 스위칭 시스템 내 라인 정합 장치 장애 발생에 따른 정합을 도시한 블록도이다.FIG. 5 is a block diagram illustrating matching due to occurrence of a line matching device failure in a switching system according to an exemplary embodiment of the present invention.

상기 도 5에 도시되어 있는 바와 같이 이중화 구현되어 있는 라인 정합장치, 즉 라인 정합 장치 0-A(211)과 라인 정합 장치 0-B(213)에 있어서 액티브 상태인 상기 라인 정합 장치 0-A(211)에 장애가 발생할 경우 상기 라인 정합 장치 0-B(213)가 스탠바이 상태에서 액티브 상태로 상태 천이가 발생해야만 한다. 그러므로, 제어부(313)는 상기 라인 정합 장치 0-A(211) 및 라인 정합 장치 0-B(213) 각각으로부터 상태 정보를 받아 상기매핑기(311)의 연결 동작을 제어하게 된다. 즉, 상기 제어부(313)는 상기 라인 정합 장치 0-B(213)가 상기매핑기(311)의 입력 포트 1과 출력 포트 0으로 연결되도록 제어하는 것이다. 그러므로, 상기 장애 발생한 라인 정합 장치 0-A(211)의 이중화 라인 정합 장치0-B(213)로 연결상태를 전환하여 정상적인 동작이 수행되도록 한다.As shown in FIG. 5, the line matching device 0-A (the line matching device 0-A that is in an active state in the line matching device 0-A 211 and the line matching device 0-B 213 that is redundantly implemented) In the event of a failure in 211), the line matching device 0-B 213 must transition from a standby state to an active state. Therefore, the controller 313 receives status information from each of the line matching device 0-A 211 and the line matching device 0-B 213. The connection operation of the mapper 311 is controlled. That is, the control unit 313 is the line matching device 0-B (213) It is controlled to be connected to an input port 1 and an output port 0 of the mapper 311. Therefore, the connection state is switched to the redundant line matching device 0-A 213 of the failed line matching device 0-A 211 so that normal operation is performed.

상기 도 6은 본 발명의 일 실시예에 따른 스위칭 시스템 내 스위칭 장치 장애 발생에 따른 정합을 도시한 블록도이다.6 is a block diagram illustrating a matching caused by a failure of a switching device in a switching system according to an exemplary embodiment of the present invention.

상기 스위칭 시스템이 초기화 동작시 단중화로 구현되어 있는 라인 정합 장치 0(611)이스위칭 장치(121) 입출력 포트 0에 할당된다. 이렇게 동작중에 상기 상기스위칭 장치(121)의 입출력 포트 0에 대해서 장애가 발생하였다면, 상기 상기스위칭 장치(121)로부터 상기 제어부(313)로 상기스위칭 장치(121)의 입출력 포트 0에 장애가 발생하였음을 나타내는 경보(입출력 포트 0 → Fail )가 송신다. 그러면, 상기 제어부(313)는 상기 장애정보를 수신함에 따라 메모리(315)에 상기 장애정보를 반영안 상기 라인 정합 장치 0(611)에 대한 구성 정보를 변경한다( 0 : 0 : N → 0 : 2 : N ). 그리고 나서, 상기 제어부(313)는 상기매핑기(311)로 상기 입출력 포트를 변경하도록 제어하는 것이다.The line matching device 0 611 which is implemented as a single point in the initializing operation of the switching system The switching device 121 is assigned to the input / output port 0. In the above operation If a failure occurs in the input / output port 0 of the switching device 121, the above From the switching device 121 to the control unit 313 the An alarm (I / O port 0 → Fail) indicating that a failure has occurred in input / output port 0 of the switching device 121 is transmitted. Then, the control unit 313 changes the configuration information for the line matching device 0 611 without reflecting the failure information in the memory 315 in response to the failure information (0: 0: N → 0: 2: N). Then, the control unit 313 The controller 311 controls to change the input / output port.

한편 본 발명의 상세한 설명에서는 구체적인 실시예에 관해 설명하였으나, 본 발명의 범위에서 벗어나지 않는 한도내에서 여러 가지 변형이 가능함은 물론이다. 그러므로 본 발명의 범위는 설명된 실시예에 국한되어 정해져서는 안되며 후술하는 특허청구의 범위뿐만 아니라 이 특허청구의 범위와 균등한 것들에 의해 정해져야 한다.Meanwhile, in the detailed description of the present invention, specific embodiments have been described, but various modifications are possible without departing from the scope of the present invention. Therefore, the scope of the present invention should not be limited to the described embodiments, but should be defined not only by the scope of the following claims, but also by the equivalents of the claims.

상술한 바와 같은 본 발명은, 특정 라인 정합 장치와 스위칭 장치간 통신 장애가 발생할 경우 자동으로 입출력 포트를 변경하는 것을 가능하게 한다. 그러므로, 통신 장애로 인한 시스템 장애를 빠르게 복구할 수 있다는 이점을 가진다.The present invention as described above makes it possible to automatically change the input and output ports in the event of a communication failure between a particular line matching device and the switching device. Therefore, there is an advantage that the system failure caused by the communication failure can be quickly recovered.

또한, 이중화 구현되어 있는 라인 정합 장치들에 하나의 스위칭 장치 입출력 포트를 제공하는 것이 가능하여 종래 이중화 구현시 하나의 라인 정합 장치에 대해 액티브 및 스탠바이 두 장치를 위한 두 개의 입출력 포트 제공으로 인한 스위칭 장치 입출력 포트 자원의 낭비를 제거한다는 이점을 가진다.In addition, it is possible to provide one switching device input / output port to the line matching devices which are redundantly implemented, and thus switching devices due to providing two input / output ports for both active and standby devices for one line matching device in the conventional redundancy implementation. This has the advantage of eliminating the waste of I / O port resources.

Claims (14)

라인 정합 장치 스위칭을 수행하는 스위칭 시스템에 있어서,A switching system for performing line matching device switching, 상기 라인 정합 장치로부터 입력되는 데이터들을 소정 제어에 따라 스위칭 장치의 입출력 포트로 전송하는 매핑기와,A mapper for transmitting data input from the line matching device to an input / output port of a switching device according to a predetermined control; 상기 라인 정합 장치의 상태 정보 및 스위칭 장치의 입출력 포트 정보를 저장하는 메모리와,A memory for storing state information of the line matching device and input / output port information of the switching device; 상기 상태 정보 및 포트 정보를 가지고 상기 매핑기가 상기 데이터들을 상기 스위칭 장치의 입출력 포트중 어느 입출력 포트로 전송할 것인지 제어하는 제어부로 구성됨을 특징으로 하는 시스템.And a controller configured to control which input / output port of the input / output ports of the switching device transmits the data with the state information and the port information. 제1항에 있어서,The method of claim 1, 상기 데이터들은 패킷 데이터이며, 상기 패킷 데이터는 유효 패킷 데이터와 전송 정보를 나타내는 헤더로 구성됨을 특징으로 하는 시스템.The data is packet data, the packet data comprising a header indicating valid packet data and transmission information. 제1항에 있어서,The method of claim 1, 상기 헤더는 상기 유효 패킷 데이터가 전송될 스위칭 장치의 출력 포트 정보를 나타냄을 특징으로 하는 시스템.And the header indicates output port information of a switching device to which the valid packet data is to be transmitted. 제1항에 있어서,The method of claim 1, 상기 라인 정합 장치 상태 정보는 상기 라인 정합 장치가 액티브 상태인지 또는 스탠바이 상태인지를 나타냄을 특징으로 하는 시스템.And the line matching device state information indicates whether the line matching device is in an active state or a standby state. 제1항에 있어서,The method of claim 1, 상기 라인 정합 장치는 장애가 발생되면 상기 제어부로 장애 발생 사실을 통보함을 특징으로 하는 시스템.And the line matching device notifies the controller of the failure when a failure occurs. 제1항에 있어서,The method of claim 1, 상기 스위칭 장치는 특정 입출력 포트에서 장애가 발생되면 상기 제어부로 장애 발생 사실을 통보함을 특징으로 하는 시스템.And the switching device notifies the controller of the failure when a failure occurs in a specific input / output port. 라인 정합 장치와, 상기 라인 정합 장치를 통해 입력되는 데이터들을 소정 제어에 따라 스위칭 장치의 특정 입출력 포트로 전송하는 매핑기를 구비하는, 라인 정합 장치를 스위칭하는 스위칭 시스템 제어 방법에 있어서,A switching system control method for switching a line matching device, comprising: a line matching device and a mapper for transmitting data input through the line matching device to a specific input / output port of a switching device according to a predetermined control. 상기 스위칭 시스템이 초기화되면 상기 라인 정합 장치의 상태 정보 및 스위칭 장치의 입출력 포트 정보를 수집하는 과정과,Collecting the state information of the line matching device and the input / output port information of the switching device when the switching system is initialized; 상기 상태 정보 및 포트 정보를 가지고 상기 매핑기가 상기 데이터들을 상기 스위칭 장치의 입출력 포트중 어느 입출력 포트로 전송할 것인지 제어하는 과정으로 이루어짐을 특징으로 하는 시스템 제어 방법.And the mapper controls the input / output port of the input / output ports of the switching device with the state information and the port information. 제7항에 있어서,The method of claim 7, wherein 상기 데이터들은 패킷 데이터이며, 상기 패킷 데이터는 유효 패킷 데이터와 전송 정보를 나타내는 헤더로 구성됨을 특징으로 하는 시스템 제어 방법.The data are packet data, and the packet data includes a valid packet data and a header indicating transmission information. 제7항에 있어서,The method of claim 7, wherein 상기 헤더는 상기 유효 패킷 데이터가 전송될 스위칭 장치의 출력 포트 정보를 나타냄을 특징으로 하는 시스템 제어 방법.And the header indicates output port information of a switching device to which the valid packet data is to be transmitted. 제7항에 있어서,The method of claim 7, wherein 상기 라인 정합 장치 상태 정보는 상기 라인 정합 장치가 액티브 상태인지 또는 스탠바이 상태인지를 나타냄을 특징으로 하는 시스템 제어 방법.And the line matching device state information indicates whether the line matching device is in an active state or a standby state. 제7항에 있어서,The method of claim 7, wherein 상기 라인 정합 장치는 장애가 발생되면 상기 제어부로 장애 발생 사실을 통보함을 특징으로 하는 시스템 제어 방법.And the line matching device notifies the controller of the failure when a failure occurs. 제11항에 있어서,The method of claim 11, 상기 스위칭 장치는 특정 입출력 포트에서 장애가 발생되면 상기 제어부로 장애 발생 사실을 통보함을 특징으로 하는 시스템 제어 방법.And the switching device notifies the controller of the failure when a failure occurs in a specific input / output port. 제12항에 있어서,The method of claim 12, 상기 라인 정합 장치 장애가 액티브 라인 정합 장치에서 발생되었을 경우 이중화 구조인 스탠바이 라인 정합 장치로 상태천이하여 상기 매핑기가 상기 상태천이된 라인 정합장치로부터 입력되는 데이터들을 스위칭 장치로 전송하도록 제어하는 과정을 더 구비함을 특징으로 하는 시스템 제어 방법.And when the line matching device failure occurs in the active line matching device, transitioning to a standby line matching device having a redundant structure and controlling the mapper to transmit data input from the state transitioned line matching device to the switching device. System control method characterized in that. 제12항에 있어서,The method of claim 12, 상기 스위칭 장치 입출력 포트가 장애 발생되었을 경우 상기 매핑기가 상기라인 정합 장치로부터 입력되는 데이터들을 상기 장애 발생된 입출력 포트 이외의 다른 입출력 포트로 전송하도록 제어하는 과정을 더 구비함을 특징으로 하는 시스템 제어 방법.And if the switching device input / output port fails, controlling the mapper to transmit data input from the line matching device to an input / output port other than the failed input / output port. .
KR1020010004504A 2001-01-31 2001-01-31 Switching system for implementing line access unit switching and control method thereof KR100724881B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020010004504A KR100724881B1 (en) 2001-01-31 2001-01-31 Switching system for implementing line access unit switching and control method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020010004504A KR100724881B1 (en) 2001-01-31 2001-01-31 Switching system for implementing line access unit switching and control method thereof

Publications (2)

Publication Number Publication Date
KR20020063974A true KR20020063974A (en) 2002-08-07
KR100724881B1 KR100724881B1 (en) 2007-06-04

Family

ID=27692847

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010004504A KR100724881B1 (en) 2001-01-31 2001-01-31 Switching system for implementing line access unit switching and control method thereof

Country Status (1)

Country Link
KR (1) KR100724881B1 (en)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0150367B1 (en) * 1995-12-19 1998-11-02 양승택 Full combining type atm switching apparatus
KR100225811B1 (en) * 1996-10-16 1999-10-15 유기범 Subscriber interface apparatus in switch
KR100221300B1 (en) * 1996-12-31 1999-09-15 유기범 Ds1e subscriber interface apparatus for atm switch
KR20020054250A (en) * 2000-12-27 2002-07-06 오길록 Duplication system of line interface apparatus and ATM switch apparatus

Also Published As

Publication number Publication date
KR100724881B1 (en) 2007-06-04

Similar Documents

Publication Publication Date Title
US5570345A (en) Protection switching system with single line control
US7623444B2 (en) Apparatus and method for redundancy control of duplex switch board
US7441061B2 (en) Method and apparatus for inter-module communications of an optical network element
US20050229022A1 (en) Data mirror cluster system, method and computer program for synchronizing data in data mirror cluster system
US7706259B2 (en) Method for implementing redundant structure of ATCA (advanced telecom computing architecture) system via base interface and the ATCA system for use in the same
CN110967969A (en) High availability industrial automation system and method for transmitting information through the same
KR100216370B1 (en) Method and apparatus with redundant structure in atm switch board
KR20080016438A (en) Data processing management apparatus, mode management apparatus and mode management method
US20050060394A1 (en) Programmable delay, transparent switching multi-port interface line card
KR20020063974A (en) Switching system for implementing line access unit switching and control method thereof
US6034943A (en) Adaptive communication node for use in an inter-processor communications system
KR100440588B1 (en) Status Recognition and Alarm Device of Serial Bus Type Supporting hierarchical Structure
US7590717B1 (en) Single IP address for redundant shelf processors
KR100290560B1 (en) Apparatus for duplicating and controlling cell bus in ATM system
KR100214122B1 (en) Communication system with dual structure capable of prohibiting the dataon\\ on communication between processors
KR100260895B1 (en) Method for high speed duplexing in asnchronous transfer mode local area network system
KR100850351B1 (en) Method for providing a redundant structure of ATCA system through base interface
KR100359451B1 (en) Apparatus for duplicating cell bus in mobile communication system
KR0146558B1 (en) A double-interface in hlr for high speed communication
KR20030027351A (en) Method of duplication for the management port using the bus switching
CN115718783A (en) System for supporting database synchronization through multiple channels under local area network
JP4096849B2 (en) I / O control system using line multiplexing structure
KR100247008B1 (en) Circuit for controlling switching between duplicated modules
JP2015065570A (en) Transmission device and control method of the same
KR970009755B1 (en) Frame address detector of high performance inter processor communication network node

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130429

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140429

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150429

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee