KR100724881B1 - Switching system for implementing line access unit switching and control method thereof - Google Patents

Switching system for implementing line access unit switching and control method thereof Download PDF

Info

Publication number
KR100724881B1
KR100724881B1 KR1020010004504A KR20010004504A KR100724881B1 KR 100724881 B1 KR100724881 B1 KR 100724881B1 KR 1020010004504 A KR1020010004504 A KR 1020010004504A KR 20010004504 A KR20010004504 A KR 20010004504A KR 100724881 B1 KR100724881 B1 KR 100724881B1
Authority
KR
South Korea
Prior art keywords
input
line matching
output port
switching
switching device
Prior art date
Application number
KR1020010004504A
Other languages
Korean (ko)
Other versions
KR20020063974A (en
Inventor
박창진
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020010004504A priority Critical patent/KR100724881B1/en
Publication of KR20020063974A publication Critical patent/KR20020063974A/en
Application granted granted Critical
Publication of KR100724881B1 publication Critical patent/KR100724881B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/52Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker using static devices in switching stages, e.g. electronic switching arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/13163Fault alarm

Abstract

본 발명은 스위칭 시스템에 관한 것으로서, 특히 동적(dynamic)으로 라인 정합을 수행하는 스위칭 시스템 및 방법에 관한 것이다. BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a switching system, and more particularly, to a switching system and method for performing line matching dynamically.

본 발명은 라인 정합 장치 스위칭을 수행하는 스위칭 시스템에 있어서, 상기 라인 정합 장치로부터 입력되는 데이터들을 소정 제어에 따라 스위칭 장치의 입출력 포트로 전송하는 매핑기와, 상기 라인 정합 장치의 상태 정보 및 스위칭 장치의 입출력 포트 정보를 저장하는 메모리와, 상기 상태 정보 및 포트 정보를 가지고 상기 매핑기가 상기 데이터들을 상기 스위칭 장치의 입출력 포트중 어느 입출력 포트로 전송할 것인지 제어하는 제어부로 구성된다.
According to another aspect of the present invention, there is provided a switching system for performing line switching device switching, comprising: a mapper for transmitting data input from the line matching device to an input / output port of a switching device according to a predetermined control; A memory for storing input / output port information, and a control unit for controlling the input / output port of the switching device to transmit the data to the input / output port of the switching device with the status information and port information.

매핑기, 스위칭 장치, 라인 정합 장치 상태 정보, 스위칭 장치 입출력 포트 정보Mapping device, switching device, line matching device status information, switching device input / output port information

Description

라인 정합 장치 스위칭을 수행하는 스위칭 시스템 및 그 제어 방법{SWITCHING SYSTEM FOR IMPLEMENTING LINE ACCESS UNIT SWITCHING AND CONTROL METHOD THEREOF} BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a switching system and a control method thereof,             

도 1은 종래 기술에 따른 스위칭 시스템 구성을 도시한 블록도1 is a block diagram illustrating a switching system configuration according to the prior art;

도 2는 종래 기술에 따른 이중화 스위칭 시스템 구성을 도시한 블록도2 is a block diagram illustrating a configuration of a redundant switching system according to the prior art;

도 3은 본 발명의 일 실시예에 따른 스위칭 시스템 구성을 도시한 블록도3 is a block diagram illustrating the configuration of a switching system according to an embodiment of the present invention.

도 4는 본 발명의 일 실시예에 따른 스위칭 시스템 초기화 동작에 따른 정합을 도시한 블록도4 is a block diagram illustrating matching according to an exemplary embodiment of the present invention;

도 5는 본 발명의 일 실시예에 따른 스위칭 시스템 내 라인 정합 장치 장애 발생에 따른 정합을 도시한 블록도5 is a block diagram illustrating matching according to occurrence of a line matching device failure in a switching system according to an embodiment of the present invention.

도 6은 본 발명의 일 실시예에 따른 스위칭 시스템 내 스위칭 장치 장애 발생에 따른 정합을 도시한 블록도
6 is a block diagram illustrating matching according to the occurrence of a switching device failure in a switching system according to an embodiment of the present invention.

본 발명은 스위칭 시스템에 관한 것으로서, 특히 동적(dynamic)으로 라인 정합을 수행하는 스위칭 시스템 및 방법에 관한 것이다. BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a switching system, and more particularly, to a switching system and method for performing line matching dynamically.

도 1은 종래 기술에 따른 스위칭 시스템 구성을 도시한 블록도이다.1 is a block diagram showing a configuration of a switching system according to the prior art.

상기 스위칭 시스템(Switching System)은 상기 도 1에 도시한 바와 같이, 다수의 라인 정합(Line Access) 장치들 (111), (113), (115)과 스위칭 장치(121)로 구성된다. 상기 라인 정합 장치들 (111), (113), (115)은 시스템내 특정 라인에 연결되어 상기 라인으로부터 입력되는 데이터들을 패킷화하여 상기 스위칭 장치(121)로 전송한다. 여기서, 상기 라인 정합 장치들 (111), (113), (115)에서 발생되는 패킷(131)은 유효 패킷 데이터(Payload(P))와 헤더(Header(H))로 구성된다. 이렇게, 상기 라인 정합 장치들 (111), (113), (115) 각각에서 전송한 패킷들은 케이블(cable) 또는 백플레인 유니트(backplane unit)를 통해서 상기 스위칭 장치(121)로 전송되는 것이며, 상기 스위칭 장치(121)는 상기 라인 정합 장치들 (111), (113), (115)로부터 수신하는 패킷들을 분석한다. 상기 스위칭 장치(121)는 상기 패킷들을 분석하여 그 헤더에 포함되어 있는 정보를 이용하여 해당 출력포트로 상기 패킷들을 출력하는 것이다. 즉, 상기 라인 정합 장치들 (111), (113), (115) 각각은 상기 스위칭 장치(121)의 특정 입력 포트에 각각 하드웨어적으로 연결되어 있어서, 상기 연결된 특정 포트 혹은 특정 라인 정합장치에 장애가 발생할 경우 상기 스위칭 장치(121)의 자동 입출력 포트 변경을 수행하는 것이 불가능하였었다. 일 예로, 상기 스위칭 장치의 입력 포트 1에 장애가 발생하였을 경우 상기 포트 1에 정합되는 라인 정합 장치 1(113)을 다른 포트에 입력 포트에 정합하고자 할 경우 상기 스위칭 장치(121)와 상기 라인 정합 장치 1(113)를 연결하는 케이블의 연결 위치를 변경하거나 혹은 상기 백플레인 유니트 내 상기 라인 정합 장치 1(113)의 실장 위치를 변경해주어야만 하기 때문이다. As shown in FIG. 1, the switching system includes a plurality of line access devices 111, 113, and 115 and a switching device 121. The line matching devices 111, 113, and 115 are connected to a specific line in the system, packetize the data input from the line, and transmit the packetized data to the switching device 121. Here, the packet 131 generated in the line matching apparatuses 111, 113, and 115 includes valid packet data (Payload (P)) and a header (H). The packets transmitted from the line matching devices 111, 113, and 115 are transmitted to the switching device 121 through a cable or a backplane unit, The device 121 analyzes the packets received from the line matching devices 111, 113, and 115. The switching device 121 analyzes the packets and outputs the packets to a corresponding output port using information included in the header. That is, each of the line matching devices 111, 113, and 115 is respectively connected to a specific input port of the switching device 121, so that a failure of the specific port or the specific line matching device It has been impossible to perform the automatic input / output port change of the switching device 121 when the error occurs. For example, when a failure occurs in the input port 1 of the switching device, if the line matching device 1 (113) matching the port 1 is to be matched to the input port to another port, the switching device 121 and the line matching device 1 113 or to change the mounting position of the line matching device 1 113 in the backplane unit.

도 2는 종래 기술에 따른 이중화 스위칭 시스템 구성을 도시한 블록도이다. 2 is a block diagram illustrating a redundant switching system configuration according to the prior art.

상기 도 1에서 설명한 바와 같이 라인 정합 장치 및 스위칭 장치(121)의 그 기능은 동일하며, 상기 라인 정합 장치가 이중화 구조로 구현된다. 일 예로, 라인 정합 장치 0-A(211) 및 라인 정합 장치0-B(213)가 액티브(active) 및 스탠바이(standby) 구조처럼 각각의 라인 정합 장치들이 이중화 되는 것이다. 이 경우, 상기 스위칭 장치(121)는 상기 이중화 구조로 구현된 라인 정합 장치 각각에 대한 입력 포트를 구비하여야만 하기 때문에 입력 포트 자원의 낭비를 발생하였었다. 즉, 스탠바이 상태의 라인 정합 장치는 동작되지 않는 상태로 유지되기 때문에 입력 포트 자원의 낭비가 발생되는 것이다. 그리고, 상기 각각의 라인 정합 장치들은 자기 자신의 이중화 상태를 감지하고 있어야만 한다. 일 예로, 라인 정합 장치 N에서 라인 정합 장치 0으로 패킷을 송신하는 경우 상기 라인 정합 장치 0의 A, B 중 어느 라인 정합 장치가 액티브 상태인지를 알아야만 하는 것이다. 그래서, 상기 패킷 헤더에 정확한 정보를 생성하는 것이 가능하기 때문이다.
As described with reference to FIG. 1, the functions of the line matching apparatus and the switching apparatus 121 are the same, and the line matching apparatus is implemented in a redundant structure. For example, each of the line matching devices is duplicated as the line matching devices 0-A 211 and the line matching devices 0-B 213 are in an active and standby structure. In this case, since the switching device 121 must have an input port for each of the line matching devices implemented in the redundant structure, input port resources are wasted. That is, since the line matching apparatus in the standby state is kept in an inoperative state, input port resources are wasted. In addition, each of the line matching apparatuses must be aware of their own redundancy status. For example, when a packet is transmitted from the line matching apparatus N to the line matching apparatus 0, it is necessary to know which of the line matching apparatuses A and B of the line matching apparatus 0 is in an active state. This is because it is possible to generate accurate information in the packet header.

따라서, 본 발명의 목적은 특정 라인 정합 장치와 스위칭 장치간 통신 장애가 발생할 경우 자동으로 입출력 포트를 변경하는 스위칭 시스템 및 방법을 제공함 에 있다.SUMMARY OF THE INVENTION Accordingly, it is an object of the present invention to provide a switching system and method for automatically changing an input / output port when a communication failure occurs between a specific line matching device and a switching device.

본 발명의 다른 목적은 입출력 포트 자원의 낭비없이 라인 정합 장치와 스위칭 장치간 통신을 수행하는 스위칭 시스템 및 방법을 제공함에 있다.It is another object of the present invention to provide a switching system and method for performing communication between a line matching apparatus and a switching apparatus without waste of input / output port resources.

상기한 목적들을 달성하기 위한 본 발명의 시스템은; 라인 정합 장치 스위칭을 수행하는 스위칭 시스템에 있어서, 상기 라인 정합 장치로부터 입력되는 데이터들을 소정 제어에 따라 스위칭 장치의 입출력 포트로 전송하는 매핑기와, 상기 라인 정합 장치의 상태 정보 및 스위칭 장치의 입출력 포트 정보를 저장하는 메모리와, 상기 상태 정보 및 포트 정보를 가지고 상기 매핑기가 상기 데이터들을 상기 스위칭 장치의 입출력 포트중 어느 입출력 포트로 전송할 것인지 제어하는 제어부로 구성됨을 특징으로 한다.According to an aspect of the present invention, there is provided a system comprising: A line switching apparatus for performing line switching device switching, comprising: a mapper for transmitting data input from the line matching device to an input / output port of a switching device according to a predetermined control; And a control unit which controls the mapping unit to transfer the data to the input / output port of the switching device with the status information and the port information.

상기한 목적들을 달성하기 위한 본 발명의 방법은; 라인 정합 장치와, 상기 라인 정합 장치를 통해 입력되는 데이터들을 소정 제어에 따라 스위칭 장치의 특정 입출력 포트로 전송하는 매핑기를 구비하는, 라인 정합 장치를 스위칭하는 스위칭 시스템 제어 방법에 있어서, 상기 스위칭 시스템이 초기화되면 상기 라인 정합 장치의 상태 정보 및 스위칭 장치의 입출력 포트 정보를 수집하는 과정과, 상기 상태 정보 및 포트 정보를 가지고 상기 매핑기가 상기 데이터들을 상기 스위칭 장치의 입출력 포트중 어느 입출력 포트로 전송할 것인지 제어하는 과정으로 이루어짐을 특징으로 한다.
According to an aspect of the present invention, A line matching device and a mapping device for transmitting data input through the line matching device to a specific input / output port of the switching device according to a predetermined control, the switching device controlling method comprising: Outputting the status information of the line matching device and the input / output port information of the switching device when the initialization is initialized; and controlling the mapping device to transfer the data to the input / output port of the switching device The method of claim 1, further comprising:

이하, 본 발명에 따른 바람직한 실시예를 첨부한 도면을 참조하여 상세히 설명한다. 하기의 설명에서는 본 발명에 따른 동작을 이해하는데 필요한 부분만이 설명되며 그 이외 부분의 설명은 본 발명의 요지를 흩트리지 않도록 생략될 것이라는 것을 유의하여야 한다.Hereinafter, preferred embodiments of the present invention will be described in detail with reference to the accompanying drawings. In the following description, only parts necessary for understanding the operation according to the present invention will be described, and the description of other parts will be omitted so as not to obscure the gist of the present invention.

도 3은 본 발명의 일 실시예에 따른 스위칭 시스템 구성을 도시한 블록도이다.3 is a block diagram illustrating a configuration of a switching system according to an embodiment of the present invention.

상기 도 3에 도시한 바와 같이 상기 스위칭 시스템(Switching System)은 이중화 구조로 구현된 다수의 라인 정합(Line Access) 장치들, 즉 라인 정합 장치0-A(211), 0-B(213), .... , N-A(215), N-B(217)과

Figure 112001002046838-pat00001
매핑기(Mapper)(311)와,
Figure 112001002046838-pat00002
스위칭 장치(121)와, 제어부(313) 및 메모리(315)로 구성된다. 상기 라인 정합 장치들 (211), (213), (215), (217)은 시스템내 특정 라인에 연결되어 상기 라인으로부터 입력되는 데이터들을 패킷화하여 상기
Figure 112001002046838-pat00003
매핑기(311)로 전송한다. 여기서, 상기 라인 정합 장치들 (211), (213), (215), (217)에서 발생되는 패킷은 유효 패킷 데이터(Payload(P))와 헤더(Header(H))로 구성된다. As shown in FIG. 3, the switching system includes a plurality of line access devices implemented in a redundant structure, that is, line matching devices 0-A 211, 0-B 213, ...., NA 215, NB 217,
Figure 112001002046838-pat00001
A mapper 311,
Figure 112001002046838-pat00002
A switching unit 121, a control unit 313, and a memory 315. [ The line matching devices 211, 213, 215, and 217 are connected to a specific line in the system to packetize data input from the line,
Figure 112001002046838-pat00003
To the mapping unit 311. The packets generated in the line matching apparatuses 211, 213, 215, and 217 are composed of valid packet data (Payload (P)) and a header (H).

상기

Figure 112001002046838-pat00004
매핑기(311)는 M개의 입력 포트와 N개의 출력 포트를 가지며, 상기 제어부(313)의 제어에 따라 상기 라인 정합 장치들 (211), (213), (215), (217) 각각으로부터 수신하는 패킷들을 상기 스위칭 장치(121)의 해당 입력 포트로 전송한다. 여기서, 상기
Figure 112001002046838-pat00005
매핑기(311)는 상기 패킷들의 헤더를 분석하여 스위칭을 하는 것이 아니라 상기 제어부(313)의 제어에 따라 설정되는 출력 포트를 통해 상기 스위칭 장치(121)의 입력포트로 수신한 패킷들을 단순히 전송하는 것이다. remind
Figure 112001002046838-pat00004
The mapping unit 311 has M input ports and N output ports and receives signals from the line matching devices 211, 213, 215, and 217 under the control of the controller 313 To the corresponding input port of the switching device (121). Here,
Figure 112001002046838-pat00005
The mapping unit 311 does not perform switching by analyzing the header of the packets but simply transmits the packets received at the input port of the switching device 121 through the output port set according to the control of the controller 313 will be.

상기 제어부(313)는 상기 라인 정합 장치들 (211), (213), (215), (217) 각각으로부터 그 상태 정보, 즉 액티브 또는 스탠바이 상태 등과 같이 상태 정보 및 장애 발생 상태 등과 같은 라인 정합 장치들의 상태 정보와, 상기

Figure 112001002046838-pat00006
스위칭 장치(121)의 상태 정보, 즉 입출력 포트 상태 정보등과 같은 상태 정보를 입력받아 상기
Figure 112001002046838-pat00007
매핑기(311)의 연결 동작 제어 정보를 생성하는 것이다. 그래서, 상기 제어부(313)는 상기 생성된 연결 동작 제어 정보를 상기
Figure 112001002046838-pat00008
매핑기(311)로 전송하여 상기
Figure 112001002046838-pat00009
매핑기(311)가 상기 라인 정합 장치들로부터 수신하는 패킷들을 상기
Figure 112001002046838-pat00010
스위칭 장치(121)의 해당 입력 포트로 전송하도록 제어하는 것이다. The control unit 313 receives status information from the line matching devices 211, 213, 215, and 217, such as an active or standby status, The state information
Figure 112001002046838-pat00006
State information such as state information of the switching device 121, i.e., input / output port state information,
Figure 112001002046838-pat00007
And generates connection operation control information of the mapping unit 311. [ Then, the controller 313 transmits the generated connection operation control information
Figure 112001002046838-pat00008
To the mapping unit 311,
Figure 112001002046838-pat00009
The mapping unit 311 transmits packets received from the line matching apparatuses
Figure 112001002046838-pat00010
To the corresponding input port of the switching device 121. [

상기 메모리(315)는 시스템 구성시 상기 라인 정합 장치들 (211), (213), (215), (217)의 구성 상태 정보, 일 예로 이중화 구성 상태 혹은 단중화 구성 상태 등과 같은 구성 상태와 상기 스위칭 장치(121)의 초기 입출력 포트 할당 정보등을 저장한다. 그래서, 상기 제어부(313)가 상기 메모리(315)에 저장되어 있는 상기 정보 등을 가지고 상기

Figure 112001002046838-pat00011
매핑기(311)의 초기 연결 상태를 제어하게 되는 것이다. 일 예로, 상기 라인 정합 장치 0이 단중화 형태로 상기 스위칭 장치(121)의 입력포트 2에 할당될 경우 하기와 같은 정보가 구성된다.The memory 315 stores configuration status information such as configuration status information of the line matching devices 211, 213, 215, and 217, for example, a redundant configuration status or an unconfiguration configuration status, Output port assignment information of the switching device 121, and the like. Then, the controller 313 controls the memory 315 to store the information or the like stored in the memory 315,
Figure 112001002046838-pat00011
The initial connection state of the mapping unit 311 is controlled. For example, when the line matching device 0 is assigned to the input port 2 of the switching device 121 in a neutralized form, the following information is configured.

(라인 정합 장치: 스위칭 입출력 포트 할당 정보: 이중화 구성)(Line matching device: switching I / O port assignment information: redundant configuration)

( 0 : 2 : N )(0: 2: N)

여기서, 상기 라인 정합 장치 상태 정보는 상기 라인 정합 장치가 이중화로 구현될 경우에만 사용되며, 상기 라인 정합 장치의 액티브 상태 혹은 스탠바이 상태를 나타낸다. 그리고, 상기 스위칭 입출력 포트 할당 정보는 해당 라인 정합 장 치가 상기 스위칭 장치(121)의 어떤 입출력 포트로 연결되는지를 나타낸다. Here, the line matching device state information is used only when the line matching device is implemented as a duplication, and indicates an active state or a standby state of the line matching device. The switching input / output port assignment information indicates which input / output port of the switching device 121 the corresponding line matching device is connected to.

상기 도 3과 같이 구성된 스위칭 시스템의 동작을 도 4 내지 도 6을 참조하여 상세히 설명하기로 한다. The operation of the switching system configured as shown in FIG. 3 will be described in detail with reference to FIGS. 4 to 6. FIG.

상기 도 4는 본 발명의 일 실시예에 따른 스위칭 시스템 초기화 동작에 따른 정합을 도시한 블록도이다. FIG. 4 is a block diagram illustrating matching according to an exemplary embodiment of the present invention. Referring to FIG.

먼저, 상기 스위칭 시스템이 초기화되면 제어부(313)는 메모리(315)를 억세스하여 상기 메모리(315)에 저장되어 있는 라인 정합 장치들의 구성 정보를 독출한다. 일 예로, 상기 도 4에 도시되어 있는 바와 같이 라인 정합 장치 0은 라인 정합 장치 0-A(211)와, 라인 정합 장치 0-B(213)로 이중화 구현되어 있고

Figure 112001002046838-pat00012
스위칭 장치(121)의 입출력 포트 0에 할당되어 있으며(0:0:Y), 라인 정합 장치 1(411)는 단중화 구성되어 있고 상기
Figure 112001002046838-pat00013
스위칭 장치(121)의 입출력 포트 1에 할당되어 있다(1:1:N). 상기 제어부(313)는 상기 메모리(315)로부터 상기 구성 정보를 독출함에 따라 먼저 라인 정합 장치 0에 대한 연결동작을 제어하게 되며 상기 라인 정합 장치 0이 이중화 구현되어 있으므로 상기 라인 정합 장치 0으로부터 상기 이중화되어 있는 각각의 액티브, 스탠바이 라인 정합 장치에 대한 상태 정보를 다시 수신한다. 즉, 상기 제어부(313)는 상기 라인 정합 장치 0-A(211)가 액티브(active) 상태이며, 상기 라인 정합 장치 0-B(213)가 스탠바이(standby) 상태임을 나타내는 상태정보를 수신한다. 그러면, 상기 제어부(313)는 상기 라인 정합 장치 0-A(211)가 액티브 상태이므로
Figure 112001002046838-pat00014
매핑기(311)의 입력포트 0과 출력 포트 0을 연결하는 제어정보를 생성하여 상기
Figure 112001002046838-pat00015
매핑기(311)로 출력하게 되는 것이다. 만약, 상기 라인 정합 장치 0-B(213)가 액티브 상태라면 상기 제어부(313)는 상기
Figure 112001002046838-pat00016
매핑기(311)의 입력포트 1과 출력포트 0을 연결하는 제어정보를 생성하여 상기
Figure 112001002046838-pat00017
매핑기(311)로 출력하게 된다.First, when the switching system is initialized, the controller 313 accesses the memory 315 and reads the configuration information of the line matching devices stored in the memory 315. For example, as shown in FIG. 4, the line matching apparatus 0 is implemented as a line matching apparatus 0-A (211) and a line matching apparatus 0-B (213)
Figure 112001002046838-pat00012
(0: 0: Y) to the input / output port 0 of the switching device 121, the line matching device 1 (411)
Figure 112001002046838-pat00013
Is assigned to the input / output port 1 of the switching device 121 (1: 1: N). The control unit 313 reads the configuration information from the memory 315 and controls the connection operation to the line matching apparatus 0 first. Since the line matching apparatus 0 is duplicated, And receives the status information for each active, standby-line matching device that is present. That is, the control unit 313 receives status information indicating that the line matching apparatus 0-A 211 is in the active state and the line matching apparatus 0-B 213 is in the standby state. Then, the control unit 313 determines that the line matching apparatus 0-A (211) is in an active state
Figure 112001002046838-pat00014
Generates control information for connecting input port 0 and output port 0 of the mapping unit 311,
Figure 112001002046838-pat00015
And outputs it to the mapping unit 311. If the line matching apparatus 0-B 213 is in an active state, the control unit 313
Figure 112001002046838-pat00016
Generates control information for connecting the input port 1 and the output port 0 of the mapping unit 311,
Figure 112001002046838-pat00017
And outputs it to the mapping unit 311.

또한, 상기 라인 정합 장치 1(411)은 단중화 구현되어 있으므로 상기 라인 정합 장치 1(411)에서 수신되는 상태 정보에 관계없이 상기

Figure 112001002046838-pat00018
스위칭 장치(121) 입출력 포트 1에 할당되도록 상기
Figure 112001002046838-pat00019
매핑기(311)의 입력포트 M-1과 출력포트 1을 연결하는 제어정보를 생성하여 상기
Figure 112001002046838-pat00020
매핑기(311)로 출력하게 된다.In addition, since the line matching device 1 (411) is implemented as a single stage, regardless of the status information received by the line matching device 1 (411)
Figure 112001002046838-pat00018
Output port < RTI ID = 0.0 > 1 < / RTI >
Figure 112001002046838-pat00019
Generates control information for connecting the input port M-1 of the mapping device 311 to the output port 1,
Figure 112001002046838-pat00020
And outputs it to the mapping unit 311.

상기 도 4를 참조하여 상기 스위칭 시스템의 초기화 동작을 설명하였으며, 이하 도 5 내지 도 6을 참조하여 장애 발생시 상기 스위칭 시스템의 동작을 설명하기로 한다.The initializing operation of the switching system has been described with reference to FIG. 4. Referring to FIG. 5 to FIG. 6, the operation of the switching system will now be described.

상기 도 5는 본 발명의 일 실시예에 따른 스위칭 시스템 내 라인 정합 장치 장애 발생에 따른 정합을 도시한 블록도이다.FIG. 5 is a block diagram illustrating matching according to an occurrence of a line matching device failure in a switching system according to an exemplary embodiment of the present invention. Referring to FIG.

상기 도 5에 도시되어 있는 바와 같이 이중화 구현되어 있는 라인 정합장치, 즉 라인 정합 장치 0-A(211)과 라인 정합 장치 0-B(213)에 있어서 액티브 상태인 상기 라인 정합 장치 0-A(211)에 장애가 발생할 경우 상기 라인 정합 장치 0-B(213)가 스탠바이 상태에서 액티브 상태로 상태 천이가 발생해야만 한다. 그러므로, 제어부(313)는 상기 라인 정합 장치 0-A(211) 및 라인 정합 장치 0-B(213) 각각으로부터 상태 정보를 받아 상기

Figure 112001002046838-pat00021
매핑기(311)의 연결 동작을 제어하게 된다. 즉, 상기 제어부(313)는 상기 라인 정합 장치 0-B(213)가 상기
Figure 112001002046838-pat00022
매핑기(311)의 입력 포트 1과 출력 포트 0으로 연결되도록 제어하는 것이다. 그러 므로, 상기 장애 발생한 라인 정합 장치 0-A(211)의 이중화 라인 정합 장치0-B(213)로 연결상태를 전환하여 정상적인 동작이 수행되도록 한다.As shown in FIG. 5, the line matching apparatus 0-A (211) and the line matching apparatus 0-B (213), which are in the active state, 211 must have a state transition from the standby state to the active state when the failure occurs in the line matching apparatus 0-B (213). Therefore, the control unit 313 receives the status information from the line matching apparatuses 0-A (211) and the line matching apparatuses 0-B (213)
Figure 112001002046838-pat00021
And controls the connection operation of the mapping unit 311. [ That is, the control unit 313 determines whether the line matching apparatus 0-B (213)
Figure 112001002046838-pat00022
To be connected to the input port 1 and the output port 0 of the mapping unit 311. Therefore, the connection state is switched to the redundant line matching device 0-B 213 of the failed line matching device 0-A (211) so that normal operation is performed.

상기 도 6은 본 발명의 일 실시예에 따른 스위칭 시스템 내 스위칭 장치 장애 발생에 따른 정합을 도시한 블록도이다. FIG. 6 is a block diagram illustrating matching according to occurrence of a switching device failure in a switching system according to an embodiment of the present invention. Referring to FIG.

상기 스위칭 시스템이 초기화 동작시 단중화로 구현되어 있는 라인 정합 장치 0(611)이

Figure 112001002046838-pat00023
스위칭 장치(121) 입출력 포트 0에 할당된다. 이렇게 동작중에 상기 상기
Figure 112001002046838-pat00024
스위칭 장치(121)의 입출력 포트 0에 대해서 장애가 발생하였다면, 상기 상기
Figure 112001002046838-pat00025
스위칭 장치(121)로부터 상기 제어부(313)로 상기
Figure 112001002046838-pat00026
스위칭 장치(121)의 입출력 포트 0에 장애가 발생하였음을 나타내는 경보(입출력 포트 0 → Fail )가 송신다. 그러면, 상기 제어부(313)는 상기 장애정보를 수신함에 따라 메모리(315)에 상기 장애정보를 반영안 상기 라인 정합 장치 0(611)에 대한 구성 정보를 변경한다( 0 : 0 : N → 0 : 2 : N ). 그리고 나서, 상기 제어부(313)는 상기
Figure 112001002046838-pat00027
매핑기(311)로 상기 입출력 포트를 변경하도록 제어하는 것이다. The line matching device 0 (611), which is implemented as a single stage in the initialization operation,
Figure 112001002046838-pat00023
And is assigned to the input / output port 0 of the switching device 121. During this operation,
Figure 112001002046838-pat00024
If a failure occurs in the input / output port 0 of the switching device 121,
Figure 112001002046838-pat00025
The control unit 313 controls the switching device 121
Figure 112001002046838-pat00026
An alarm (input / output port 0? Fail) indicating that a fault has occurred in the input / output port 0 of the switching device 121 is transmitted. Then, the controller 313 changes the configuration information for the line matching apparatus 0 (6: 0: 0: N: 0: 0: 0) to reflect the failure information to the memory (315) 2: N). Then, the control unit 313 determines
Figure 112001002046838-pat00027
And controls the mapping unit 311 to change the input / output port.

한편 본 발명의 상세한 설명에서는 구체적인 실시예에 관해 설명하였으나, 본 발명의 범위에서 벗어나지 않는 한도내에서 여러 가지 변형이 가능함은 물론이다. 그러므로 본 발명의 범위는 설명된 실시예에 국한되어 정해져서는 안되며 후술하는 특허청구의 범위뿐만 아니라 이 특허청구의 범위와 균등한 것들에 의해 정해져야 한다.
While the present invention has been described in connection with what is presently considered to be the most practical and preferred embodiment, it is to be understood that the invention is not limited to the disclosed embodiments, but is capable of various modifications within the scope of the invention. Therefore, the scope of the present invention should not be limited by the illustrated embodiments, but should be determined by the scope of the appended claims and equivalents thereof.

상술한 바와 같은 본 발명은, 특정 라인 정합 장치와 스위칭 장치간 통신 장애가 발생할 경우 자동으로 입출력 포트를 변경하는 것을 가능하게 한다. 그러므로, 통신 장애로 인한 시스템 장애를 빠르게 복구할 수 있다는 이점을 가진다. The present invention as described above makes it possible to automatically change an input / output port when a communication failure occurs between a specific line matching device and a switching device. Therefore, it has an advantage that a system failure due to a communication failure can be quickly recovered.

또한, 이중화 구현되어 있는 라인 정합 장치들에 하나의 스위칭 장치 입출력 포트를 제공하는 것이 가능하여 종래 이중화 구현시 하나의 라인 정합 장치에 대해 액티브 및 스탠바이 두 장치를 위한 두 개의 입출력 포트 제공으로 인한 스위칭 장치 입출력 포트 자원의 낭비를 제거한다는 이점을 가진다.Also, it is possible to provide one switching device input / output port to the duplexed line matching devices. Thus, in the conventional duplexing, it is possible to provide two switching devices for the active and standby devices, It has an advantage of eliminating waste of input / output port resources.

Claims (14)

라인 정합 장치 스위칭을 수행하는 스위칭 시스템에 있어서,1. A switching system for performing line matching device switching, 상기 라인 정합 장치로부터 입력되는 데이터들을 소정 제어에 따라 스위칭 장치의 입출력 포트로 전송하는 매핑기와,A mapper for transmitting data input from the line matching device to an input / output port of the switching device according to a predetermined control; 상기 라인 정합 장치의 상태 정보 및 스위칭 장치의 입출력 포트 정보를 저장하는 메모리와, A memory for storing status information of the line matching device and input / output port information of the switching device; 상기 상태 정보 및 포트 정보를 가지고 상기 매핑기가 상기 데이터들을 상기 스위칭 장치의 입출력 포트중 어느 입출력 포트로 전송할 것인지 제어하는 제어부로 구성됨을 특징으로 하는 시스템.And a control unit controlling the input / output port of the switching device to which the mapping unit transmits the data with the status information and the port information. 제1항에 있어서,The method according to claim 1, 상기 데이터들은 패킷 데이터이며, 상기 패킷 데이터는 유효 패킷 데이터와 전송 정보를 나타내는 헤더로 구성됨을 특징으로 하는 시스템.Wherein the data is packet data and the packet data comprises a header indicating valid packet data and transmission information. 제1항에 있어서,The method according to claim 1, 상기 헤더는 상기 유효 패킷 데이터가 전송될 스위칭 장치의 출력 포트 정보를 나타냄을 특징으로 하는 시스템.Wherein the header indicates output port information of the switching device to which the valid packet data is to be transmitted. 제1항에 있어서,The method according to claim 1, 상기 라인 정합 장치 상태 정보는 상기 라인 정합 장치가 액티브 상태인지 또는 스탠바이 상태인지를 나타냄을 특징으로 하는 시스템.Wherein the line matcher status information indicates whether the line matcher is in an active state or in a standby state. 제1항에 있어서,The method according to claim 1, 상기 라인 정합 장치는 장애가 발생되면 상기 제어부로 장애 발생 사실을 통보함을 특징으로 하는 시스템.Wherein the line matching device informs the control unit of the occurrence of a fault when a fault occurs. 제1항에 있어서,The method according to claim 1, 상기 스위칭 장치는 특정 입출력 포트에서 장애가 발생되면 상기 제어부로 장애 발생 사실을 통보함을 특징으로 하는 시스템.Wherein the switching device informs the control unit of the occurrence of a fault when a fault occurs at a specific input / output port. 라인 정합 장치와, 상기 라인 정합 장치를 통해 입력되는 데이터들을 소정 제어에 따라 스위칭 장치의 특정 입출력 포트로 전송하는 매핑기를 구비하는, 라인 정합 장치를 스위칭하는 스위칭 시스템 제어 방법에 있어서,And a mapper for transmitting data input through the line matching device to a specific input / output port of the switching device according to a predetermined control, the switching device controlling method comprising: 상기 스위칭 시스템이 초기화되면 상기 라인 정합 장치의 상태 정보 및 스위 칭 장치의 입출력 포트 정보를 수집하는 과정과,Collecting status information of the line matching apparatus and input / output port information of the switching apparatus when the switching system is initialized; 상기 상태 정보 및 포트 정보를 가지고 상기 매핑기가 상기 데이터들을 상기 스위칭 장치의 입출력 포트중 어느 입출력 포트로 전송할 것인지 제어하는 과정으로 이루어짐을 특징으로 하는 시스템 제어 방법. And controlling which of the input / output ports of the input / output ports of the switching device transmits the data with the status information and the port information. 제7항에 있어서,8. The method of claim 7, 상기 데이터들은 패킷 데이터이며, 상기 패킷 데이터는 유효 패킷 데이터와 전송 정보를 나타내는 헤더로 구성됨을 특징으로 하는 시스템 제어 방법.Wherein the data is packet data, and the packet data comprises a header indicating valid packet data and transmission information. 제7항에 있어서,8. The method of claim 7, 상기 헤더는 상기 유효 패킷 데이터가 전송될 스위칭 장치의 출력 포트 정보를 나타냄을 특징으로 하는 시스템 제어 방법.Wherein the header indicates output port information of a switching apparatus to which the valid packet data is to be transmitted. 제7항에 있어서,8. The method of claim 7, 상기 라인 정합 장치 상태 정보는 상기 라인 정합 장치가 액티브 상태인지 또는 스탠바이 상태인지를 나타냄을 특징으로 하는 시스템 제어 방법.Wherein the line matching device state information indicates whether the line matching device is in an active state or in a standby state. 제7항에 있어서,8. The method of claim 7, 상기 라인 정합 장치는 장애가 발생되면 상기 제어부로 장애 발생 사실을 통보함을 특징으로 하는 시스템 제어 방법.Wherein the line matching apparatus informs the control unit of the occurrence of a fault when a fault occurs. 제11항에 있어서,12. The method of claim 11, 상기 스위칭 장치는 특정 입출력 포트에서 장애가 발생되면 상기 제어부로 장애 발생 사실을 통보함을 특징으로 하는 시스템 제어 방법.Wherein the switching device informs the control unit of the occurrence of a fault when a fault occurs in a specific input / output port. 제12항에 있어서,13. The method of claim 12, 상기 라인 정합 장치 장애가 액티브 라인 정합 장치에서 발생되었을 경우 이중화 구조인 스탠바이 라인 정합 장치로 상태천이하여 상기 매핑기가 상기 상태천이된 라인 정합장치로부터 입력되는 데이터들을 스위칭 장치로 전송하도록 제어하는 과정을 더 구비함을 특징으로 하는 시스템 제어 방법. When the line matching device failure occurs in the active line matching device, performing a state transition to a standby line matching device that is a redundant structure, and controlling the mapping device to transmit data input from the state-shifted line matching device to the switching device The system control method comprising: 제12항에 있어서,13. The method of claim 12, 상기 스위칭 장치 입출력 포트가 장애 발생되었을 경우 상기 매핑기가 상기 라인 정합 장치로부터 입력되는 데이터들을 상기 장애 발생된 입출력 포트 이외의 다른 입출력 포트로 전송하도록 제어하는 과정을 더 구비함을 특징으로 하는 시스템 제어 방법.And controlling the mapping unit to transfer data input from the line matching device to an input / output port other than the faulty input / output port when the switching device input / output port fails. .
KR1020010004504A 2001-01-31 2001-01-31 Switching system for implementing line access unit switching and control method thereof KR100724881B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020010004504A KR100724881B1 (en) 2001-01-31 2001-01-31 Switching system for implementing line access unit switching and control method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020010004504A KR100724881B1 (en) 2001-01-31 2001-01-31 Switching system for implementing line access unit switching and control method thereof

Publications (2)

Publication Number Publication Date
KR20020063974A KR20020063974A (en) 2002-08-07
KR100724881B1 true KR100724881B1 (en) 2007-06-04

Family

ID=27692847

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010004504A KR100724881B1 (en) 2001-01-31 2001-01-31 Switching system for implementing line access unit switching and control method thereof

Country Status (1)

Country Link
KR (1) KR100724881B1 (en)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970056348A (en) * 1995-12-19 1997-07-31 양승택 Fully coupled ATM switching device
KR19980027456A (en) * 1996-10-16 1998-07-15 유기범 Subscriber Matching Device of Electronic Switching System
KR19980061776A (en) * 1996-12-31 1998-10-07 유기범 DS1E-class subscriber matching device of ATM switch
KR20020054250A (en) * 2000-12-27 2002-07-06 오길록 Duplication system of line interface apparatus and ATM switch apparatus

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970056348A (en) * 1995-12-19 1997-07-31 양승택 Fully coupled ATM switching device
KR19980027456A (en) * 1996-10-16 1998-07-15 유기범 Subscriber Matching Device of Electronic Switching System
KR19980061776A (en) * 1996-12-31 1998-10-07 유기범 DS1E-class subscriber matching device of ATM switch
KR20020054250A (en) * 2000-12-27 2002-07-06 오길록 Duplication system of line interface apparatus and ATM switch apparatus

Also Published As

Publication number Publication date
KR20020063974A (en) 2002-08-07

Similar Documents

Publication Publication Date Title
US7844730B2 (en) Computer system and method of communication between modules within computer system
EP0823164B1 (en) System and method for dynamic network topology exploration
US6826713B1 (en) Diagnostic access to processors in a complex electrical system
US5107489A (en) Switch and its protocol for making dynamic connections
US5644700A (en) Method for operating redundant master I/O controllers
US7441061B2 (en) Method and apparatus for inter-module communications of an optical network element
EP0472835A1 (en) Notification and verification of state changes in a data processing input/output system
US7706259B2 (en) Method for implementing redundant structure of ATCA (advanced telecom computing architecture) system via base interface and the ATCA system for use in the same
KR100216370B1 (en) Method and apparatus with redundant structure in atm switch board
KR20080041688A (en) Method for transmitting messages via redundant channels
US6970961B1 (en) Reliable and redundant control signals in a multi-master system
JPH09130408A (en) Network interface device
EP2355419B1 (en) Switching device of dual-port ethernet system
KR100724881B1 (en) Switching system for implementing line access unit switching and control method thereof
US20050060394A1 (en) Programmable delay, transparent switching multi-port interface line card
US6034943A (en) Adaptive communication node for use in an inter-processor communications system
JP4462418B2 (en) Layer 2 switch switching circuit, base station apparatus, and layer 2 switch switching method
KR100290560B1 (en) Apparatus for duplicating and controlling cell bus in ATM system
JP3566057B2 (en) Monitoring and control equipment
KR20030027351A (en) Method of duplication for the management port using the bus switching
JP3095060B2 (en) ATM switch device
JP4096849B2 (en) I / O control system using line multiplexing structure
JP3938377B2 (en) Supervisory control device
KR100521136B1 (en) Duplication apparatus and method of an ethernet switch using relay port
JP2005056241A (en) Serial communication dual system controller

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130429

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140429

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150429

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee