KR20020055855A - Method for receiving atm data between processer and processer in mobile bts system - Google Patents

Method for receiving atm data between processer and processer in mobile bts system Download PDF

Info

Publication number
KR20020055855A
KR20020055855A KR1020000085096A KR20000085096A KR20020055855A KR 20020055855 A KR20020055855 A KR 20020055855A KR 1020000085096 A KR1020000085096 A KR 1020000085096A KR 20000085096 A KR20000085096 A KR 20000085096A KR 20020055855 A KR20020055855 A KR 20020055855A
Authority
KR
South Korea
Prior art keywords
atm data
processor
data
atm
memory
Prior art date
Application number
KR1020000085096A
Other languages
Korean (ko)
Inventor
노재웅
Original Assignee
박종섭
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박종섭, 주식회사 하이닉스반도체 filed Critical 박종섭
Priority to KR1020000085096A priority Critical patent/KR20020055855A/en
Publication of KR20020055855A publication Critical patent/KR20020055855A/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0428Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
    • H04Q11/0478Provisions for broadband connections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5665Interaction of ATM with other protocols

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

PURPOSE: An ATM(Asynchronous Transfer Mode) data receiving method between processors in mobile communication base station system is provided to not only transmit a large volume of ATM data successively but also process the ATM data rapidly and efficiently by using the advantages of a poling and interrupt methods. CONSTITUTION: A call processing processor starts a poling to a memory(S1). The processor discriminates whether an interrupt flag of ATM data within the flash memory exists(S2). If an interrupt flag of ATM data within the flash memory does not exist, the call processing processor reads a large volume of ATM data stored to the memory during the poling as much as the processing volume, simultaneously transmits the data and thereafter returns(S3). If an interrupt flag of ATM data within the flash memory exists, the call processing processor reads the newly inputted and stored ATM data together with the large volume of ATM data during the previous poling, simultaneously transmits the data to a modem and thereafter returns(S4).

Description

이동통신 기지국 시스템에서의 프로세서간 ATM 데이터 수신 방법{METHOD FOR RECEIVING ATM DATA BETWEEN PROCESSER AND PROCESSER IN MOBILE BTS SYSTEM}METHODS FOR RECEIVING ATM DATA BETWEEN PROCESSER AND PROCESSER IN MOBILE BTS SYSTEM}

본 발명은 이동통신 기지국 시스템에서의 프로세서간 ATM(Asynchronous Transfer Mode) 데이터 수신 방법에 관한 것으로, 더욱 상세하게는 프로세서(Processer)가 다량의 ATM 데이터를 순차적으로 처리할 수 있는 이동통신 기지국 시스템에서의 프로세서간 ATM 데이터 수신 방법에 관한 것이다.The present invention relates to a method of receiving inter-processor ATM data in a mobile communication base station system, and more particularly, in a mobile communication base station system in which a processor can process a large amount of ATM data sequentially. It relates to a method for receiving ATM data between processors.

주지하다시피, 종내 기지국 시스템에서의 프로세서가 데이터를 억세스하는 방법은 폴링(Poiling) 방식 또는 인터럽트(Interrupt) 방식이 있다. 이 때, 폴링 방식은 프로세서가 주기적으로 데이터가 수신되었는지 장치에 요구하여 수신된 데이터가 있으면 처리하는 방식이고, 또한 주기적이기 때문에 장치에 저장된 데이터를 순서에 관계없이 리딩한다.As is well known, a method of accessing data by a processor in an intra-base station system may be a polling method or an interrupt method. At this time, the polling method is a method in which the processor periodically requests the device whether data has been received and processes the received data, and since it is periodic, it reads the data stored in the device in any order.

그리고, 인터럽터 방식은 데이터가 수신되면 하드웨어 인터럽트가 발생하여 다른 동작을 잠시 멈추고 장치내 데이터를 리딩하는 방식이다. 그러나 인터럽트 방식은 데이터가 많을 경우 인터럽트 발생으로 인한 불필요한 부하를 발생시킨다.In addition, the interrupter method generates a hardware interrupt when data is received, pauses another operation, and reads the data in the device. However, the interrupt method generates unnecessary load due to interrupt occurrence when there is a lot of data.

이 때, 상술한 종래 폴링 방식은 프로세서가 주기적으로 ATM 데이터가 수신되었는지 디바이스 드라이버에 요구하여 수신된 데이터가 있으면 처리하는 방법을 사용함으로써 ATM 데이터의 리딩은 되었으나 순서적으로 처리가 불가능한 문제점이 있었고, 종래 인터럽트 방식을 이용할 경우에는 ATM 데이터가 수신되면 하드웨어 인터럽트가 발생하여 디바이스 드라이버가 해당 메모리에 ATM 데이터를 가져와 프로세서에 넘겨주었으나 ATM 데이터가 많을 경우 불필요한 부하를 많이 발생시킬 뿐만 아니라, 아무때나 프로세서의 실행을 중단시켜 시간이 많이 소요되는 문제점이 있었다.In this case, the conventional polling method described above has a problem in that the ATM data is read but cannot be processed in sequence by using a method in which the processor periodically requests the device driver to receive the received data and processes the received data. In the conventional interrupt method, when an ATM data is received, a hardware interrupt occurs, and the device driver brings the ATM data to the corresponding memory and passes it to the processor. However, when there is a lot of ATM data, not only does it generate a lot of unnecessary load, but also the processor at any time. There was a time-consuming problem by stopping the execution of.

따라서, 본 발명은 상기와 같은 종래의 문제점을 해결하기 위해 이루어진 것으로서, 본 발명의 목적은 다량의 ATM 데이터를 폴리 방식 및 인터럽트 방식의 장점을 이용하여 다량으로 전송되는 ATM 데이터를 순차적으로 전송할 수 있을 뿐만 아니라, ATM 데이터를 빠르고 효율적으로 처리할 수 있게 해주는 이동통신 기지국 시스템에서의 프로세서간 ATM 데이터 수신 방법을 제공하는 데 있다.Accordingly, the present invention has been made to solve the conventional problems as described above, an object of the present invention is to be able to sequentially transmit a large amount of ATM data transmitted in a large amount using the advantages of the poly method and the interrupt method. In addition, the present invention provides a method for receiving processor-to-processor ATM data in a mobile communication base station system capable of processing ATM data quickly and efficiently.

상기 목적을 달성하기 위하여 본 발명 이동통신 기지국 시스템에서의 프로세서간 ATM 데이터 수신 방법은 통화 처리 프로세서, ATM 데이터 관장 프로서세, 플레쉬 메모리, 및 메모리를 구비한 이동통신 기지국 시스템에서의 프로세서간 ATM 데이터 수신 방법에 있어서,In order to achieve the above object, the inter-processor ATM data receiving method of the present invention provides a call processing processor, an ATM data management process, a flash memory, and an inter-processor ATM data reception in a mobile communication base station system having a memory. In the method,

상기 통화 처리 프로세서가 상기 메모리에 대해 폴링을 시작하는 제 1 단계;A first step in which the call processing processor begins polling the memory;

상기 통화 처리 프로세서가 상기 플레쉬 메모리내에 ATM 데이터의 인터럽트 플래그가 존재하는지의 여부를 판단하는 제 2 단계; 및A second step of the call processing processor determining whether an interrupt flag of ATM data exists in the flash memory; And

상기 제 2 단계에서 상기 플레쉬 메모리내에 ATM 데이터의 인터럽트 플래그가 존재하지 않으면, 상기 통화 처리 프로세서가 폴링중에 상기 메모리에 저장한 다량의 ATM 데이터를 처리 용량 만큼 리드함과 동시에 모뎀으로 전송한 후 리턴하는 제 3 단계로 구성된 것을 특징으로 한다.If the interrupt flag of the ATM data does not exist in the flash memory in the second step, the call processing processor reads a large amount of ATM data stored in the memory as much as processing capacity and transmits it to the modem at the same time during the polling. It is characterized by consisting of a third step.

도 1은 본 발명의 일 실시예에 따른 이동통신 기지국 시스템에서의 프로세서간 ATM 데이터 수신 장치의 내부 구성을 나타낸 기능블록도,1 is a functional block diagram showing the internal configuration of an inter-processor ATM data receiving apparatus in a mobile communication base station system according to an embodiment of the present invention;

도 2는 본 발명의 이 실시예에 따른 이동통신 제어국 시스템에서의 프로세서간 ATM 데이터 수신 장치의 내부 구성을 나타낸 기능블록도,2 is a functional block diagram showing an internal configuration of an inter-processor ATM data receiving apparatus in a mobile communication control station system according to this embodiment of the present invention;

도 3은 본 발명의 일 실시예에 따른 이동통신 기지국 시스템에서의 프로세서간 ATM 데이터 수신 방법을 나타낸 동작플로우챠트3 is an operation flowchart illustrating a method for receiving processor-to-processor ATM data in a mobile communication base station system according to an embodiment of the present invention.

<도면의 주요 부분에 대한 부호의 설명><Explanation of symbols for the main parts of the drawings>

100 : ATM 데이터 관장 프로세서 200 : 메모리100: ATM data enema processor 200: memory

300 : 통화 처리 프로세서 310 : 플레쉬 메모리300: call processing processor 310: flash memory

이하, 본 발명의 일 실시예에 의한 이동통신 기지국 시스템에서의 프로세서간 ATM 데이터 수신 방법에 대하여 첨부된 도면을 참조하여 상세히 설명하기로 한다.Hereinafter, a method for receiving processor-to-processor ATM data in a mobile communication base station system according to an embodiment of the present invention will be described in detail with reference to the accompanying drawings.

도 1은 본 발명의 일 실시예에 의한 이동통신 기지국 시스템에서의 프로세서간 ATM 데이터 수신 장치의 기능블록도로서, 본 발명의 일 실시예에 의한 이동통신 기지국 시스템에서의 프로세서간 ATM 데이터 수신 장치는 ATM 데이터 관장 프로세서(100), 메모리(200), 통화 처리 프로세서(300), 및 플레쉬 메모리(310)로 구성되어 있다.1 is a functional block diagram of an inter-processor ATM data receiving apparatus in a mobile communication base station system according to an embodiment of the present invention, the inter-processor ATM data receiving apparatus in a mobile communication base station system according to an embodiment of the present invention It is composed of an ATM data management processor 100, a memory 200, a call processing processor 300, and a flash memory 310.

상기 ATM 데이터 관장 프로세서(100)는 제어국내 ATM 데이터 관장 프로세서로부터 다량의 ATM 데이터를 입력받으면 그 ATM 데이터를 지속적으로 상기 메모리(200)에 저장함과 동시에 상기 플레쉬 메모리(310)에 저장하는 역할을 한다. 이 때, 상기 ATM 데이터 관장 프로세서(100)에서 사용하는 인터럽트는 블록에 인터럽트 발생신 블록에 실행을 중단하지 않고 인터럽트가 발생한 사실만을 알려주는 인터럽트이다.The ATM data managing processor 100 receives a large amount of ATM data from an ATM data managing processor in a control station and continuously stores the ATM data in the memory 200 and simultaneously stores the ATM data in the flash memory 310. . At this time, the interrupt used by the ATM data management processor 100 is an interrupt that only informs the fact that the interrupt has occurred without interrupting execution in the block in which the interrupt occurred.

또한, 상기 메모리(200)는 상기 ATM 데이터 관장 프로세서(100)로부터 다량의 ATM 데이터를 입력받은 후 저장하는 역할을 한다.In addition, the memory 200 receives and stores a large amount of ATM data from the ATM data management processor 100.

그리고, 상기 통화 처리 프로세서(300)는 상기 메모리(200)에 저장된 ATM 데이터를 폴링 방식으로 리딩한 후 모뎀으로 전송하는 역할을 한다. 이 때, 상기 통화 처리 프로세서(300)는 상기 플레쉬 메모리(310)로부터 ATM 데이터의 인터럽트 플래그의 존재 여부를 판단한 후 상기 메모리(200)내에 저장된 ATM 데이터를 처리 용량에 따라 순차적으로 처리한다.The call processing processor 300 reads ATM data stored in the memory 200 in a polling manner and transmits the data to a modem. At this time, the call processing processor 300 determines whether an interrupt flag of ATM data is present from the flash memory 310 and sequentially processes ATM data stored in the memory 200 according to processing capacity.

또한, 상기 플레쉬 메모리(310)는 상기 ATM 데이터 관장 프로세서(100)로부터 ATM 데이터의 인터럽트 플래그를 입력받아 저장하는 역할을 한다. 이 때, 상기 플레쉬 메모리(310)에 저장되는 인터럽트 플래그는 상기 메모리(200)내 ATM 데이터가 처리되면 없어지는 정보 데이터이다.In addition, the flash memory 310 receives and stores an interrupt flag of ATM data from the ATM data managing processor 100. At this time, the interrupt flag stored in the flash memory 310 is information data that is lost when the ATM data in the memory 200 is processed.

그러면, 상기와 같은 구성을 가지는 이동통신 기지국 시스템에서의 프로세서간 ATM 데이터 수신 방법의 동작과정에 대해 도 3를 참조하여 설명하기로 한다.Next, an operation process of the inter-processor ATM data receiving method in the mobile communication base station system having the above configuration will be described with reference to FIG. 3.

먼저, 상기 통화 처리 프로세서(300)는 상기 메모리(200)에 대해 폴링을 시작한다(S1).First, the call processing processor 300 starts polling the memory 200 (S1).

이어서, 상기 통화 처리 프로세서(300)는 상기 플레쉬 메모리(310)내에 ATM 데이터의 인터럽트 플래그가 존재하는지의 여부를 판단한다(S2).Subsequently, the call processing processor 300 determines whether an interrupt flag of ATM data exists in the flash memory 310 (S2).

그리고, 상기 제 2 단계(S2)에서 상기 플레쉬 메모리(310)내에 ATM 데이터의 인터럽트 플래그가 존재하지 않으면(NO), 상기 통화 처리 프로세서(300)는 폴링중에 상기 메모리(200)에 저장한 다량의 ATM 데이터를 처리 용량 만큼 리드함과 동시에 모뎀으로 전송한 후 리턴한다(S3).If there is no interrupt flag of ATM data in the flash memory 310 in the second step S2 (NO), the call processing processor 300 stores a large amount of data stored in the memory 200 during polling. At the same time, the ATM data is read as much as the processing capacity and transmitted to the modem, and returned (S3).

반면에, 상기 제 2 단계(S2)에서 상기 플레쉬 메모리(310)내에 ATM 데이터의 인터럽트 플래그가 존재하면(YES), 상기 통화 처리 프로세서(300)는 이전 폴링시에 상기 ATM 데이터 관장 프로세서(100)가 상기 메모리(200)에 저장하였던 다량의 ATM 데이터와 함께 새로 입력저장된 ATM 데이터를 리드함과 동시에 상기 모뎀으로 전송한 후 리턴한다(S4).On the other hand, if there is an interrupt flag of ATM data in the flash memory 310 in the second step (S2) (YES), the call processing processor 300 is the ATM data management processor 100 at the previous polling Reads the newly input and stored ATM data together with the large amount of ATM data stored in the memory 200 and transmits the same to the modem (S4).

도 2는 본 발명의 일 실시예에 의한 이동통신 기지국 시스템에서의 프로세서간 ATM 데이터 수신 장치의 기능블록도로서, 본 발명의 이 실시예에 의한 이동통신 제어국 시스템에서의 프로세서간 ATM 데이터 수신 장치는 제어국 프로세서에도 이용될 수도 있는데, 상기와 같은 방법을 제어국에 이용하면 제어국내 ATM 데이터 관장 프로세서(1000), 제어국내 메모리(2000), 제어국내 통화 처리 프로세서(3000), 및 제어국내 플레쉬 메모리(3100)로 구성한다.2 is a functional block diagram of an inter-processor ATM data receiving apparatus in a mobile communication base station system according to an embodiment of the present invention, and an inter-processor ATM data receiving apparatus in a mobile communication control station system according to this embodiment of the present invention. May also be used in the control station processor. If the above method is used for the control station, the control station ATM data management processor 1000, the control station memory 2000, the control station call processing processor 3000, and the control station flash are used. The memory 3100 is configured.

상기 제어국내 ATM 데이터 관장 프로세서(1000)는 기지국내 ATM 데이터 관장 프로세서로부터 ATM 스위치를 통해 다량의 ATM 데이터를 입력받으면 그 ATM 데이터를 제어국내 메모리(2000)내 저장하는 동시에 상기 제어국내 플레쉬 메모리(3100)에 저장한다. 한편, 상기 제어국내 통화 처리 프로세서(3000)는 상기 제어국내 메모리(2000)에 대해 폴링을 시작하여 상기 제어국내 메모리(2000)로부터 ATM 데이터를 리딩함과 동시에 상기 제어국내 플레쉬 메모리(3100)내 저장된 인터럽트 플래그의 존재를 확인한다.When the ATM data control processor 1000 in the control station receives a large amount of ATM data from the ATM data control processor in the base station through the ATM switch, the ATM data is stored in the control station internal memory 2000 and the flash memory 3100 in the control station. ). Meanwhile, the control station internal call processing processor 3000 starts to poll the control station internal memory 2000 to read ATM data from the control station internal memory 2000 and simultaneously store the data in the control station internal flash memory 3100. Check for the presence of an interrupt flag.

상술한 바와 같이 본 발명에 의한 이동통신 기지국 시스템에서의 프로세서간 ATM 데이터 수신 방법에 의하면, 다량으로 전송되는 ATM 데이터를 순차적으로 전송할 수 있을 뿐만 아니라, ATM 데이터를 빠르고 효율적으로 처리할 수 있게 해준다는 뛰어난 효과가 있다.As described above, the method for receiving processor-to-processor ATM data in a mobile communication base station system according to the present invention enables not only to sequentially transmit a large amount of ATM data but also to process ATM data quickly and efficiently. Excellent effect.

Claims (2)

통화 처리 프로세서, ATM 데이터 관장 프로서세, 플레쉬 메모리, 및 메모리를 구비한 이동통신 기지국 시스템에서의 프로세서간 ATM 데이터 수신 방법에 있어서,In the method for receiving processor-to-processor ATM data in a mobile communication base station system having a call processing processor, an ATM data management process, a flash memory, and a memory, 상기 통화 처리 프로세서가 상기 메모리에 대해 폴링을 시작하는 제 1 단계;A first step in which the call processing processor begins polling the memory; 상기 통화 처리 프로세서가 상기 플레쉬 메모리내에 ATM 데이터의 인터럽트 플래그가 존재하는지의 여부를 판단하는 제 2 단계; 및A second step of the call processing processor determining whether an interrupt flag of ATM data exists in the flash memory; And 상기 제 2 단계에서 상기 플레쉬 메모리내에 ATM 데이터의 인터럽트 플래그가 존재하지 않으면, 상기 통화 처리 프로세서가 폴링중에 상기 메모리에 저장한 다량의 ATM 데이터를 처리 용량 만큼 리드함과 동시에 모뎀으로 전송한 후 리턴하는 제 3 단계로 이루어진 것을 특징으로 하는 이동통신 기지국 시스템에서의 프로세서간 ATM 데이터 수신 방법.If the interrupt flag of the ATM data does not exist in the flash memory in the second step, the call processing processor reads a large amount of ATM data stored in the memory as much as processing capacity and transmits it to the modem at the same time during the polling. A method for receiving processor-to-processor ATM data in a mobile communication base station system, comprising: a third step; 제 1항에 있어서,The method of claim 1, 상기 제 2 단계에서 상기 플레쉬 메모리내에 ATM 데이터의 인터럽트 플래그가 존재하면, 상기 통화 처리 프로세서가 이전 폴링시에 상기 ATM 데이터 관장 프로세서가 상기 메모리에 저장하였던 다량의 ATM 데이터와 함께 새로 입력저장된 ATM 데이터를 리드함과 동시에 상기 모뎀으로 전송한 후 리턴하는 제 4 단계를 추가로 포함하는 것을 특징으로하는 이동통신 기지국 시스템에서의 프로세서간 ATM 데이터 수신 방법.If there is an interrupt flag of ATM data in the flash memory in the second step, the call processing processor sends the newly inputted ATM data together with the large amount of ATM data stored in the memory by the ATM data managing processor during the previous polling. And a fourth step of transmitting and returning the data to the modem at the same time as the readout.
KR1020000085096A 2000-12-29 2000-12-29 Method for receiving atm data between processer and processer in mobile bts system KR20020055855A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000085096A KR20020055855A (en) 2000-12-29 2000-12-29 Method for receiving atm data between processer and processer in mobile bts system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000085096A KR20020055855A (en) 2000-12-29 2000-12-29 Method for receiving atm data between processer and processer in mobile bts system

Publications (1)

Publication Number Publication Date
KR20020055855A true KR20020055855A (en) 2002-07-10

Family

ID=27688376

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000085096A KR20020055855A (en) 2000-12-29 2000-12-29 Method for receiving atm data between processer and processer in mobile bts system

Country Status (1)

Country Link
KR (1) KR20020055855A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7356359B2 (en) 2004-08-24 2008-04-08 Lg Electronics Inc. Device detection in a mobile communication terminal

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7356359B2 (en) 2004-08-24 2008-04-08 Lg Electronics Inc. Device detection in a mobile communication terminal

Similar Documents

Publication Publication Date Title
CN108628684B (en) DPDK-based message processing method and computer equipment
CN113395687A (en) Reconnection method, reconnection device, electronic equipment and storage medium
CN111190854A (en) Communication data processing method, device, equipment, system and storage medium
CN108139955A (en) For providing the system and method for the Wrong control independently of operating system in computing device
US20230413247A1 (en) Method for communication processing, terminal device, and non-transitory computer-readable storage medium
CN113992600A (en) Multi-rate mode data transmission control method and device based on cache queue
US10949095B2 (en) Method, network adapters and computer program product using network adapter memory to service data requests
KR20020055855A (en) Method for receiving atm data between processer and processer in mobile bts system
CN114595080A (en) Data processing method and device, electronic equipment and computer readable storage medium
CN115941382A (en) Flow control method and device for SPI communication, terminal equipment and storage medium
JP2011015024A (en) Communication control method, and communication system
CN115442431A (en) Redirection method and device for cloud desktop browser, electronic equipment and storage medium
CN111796901B (en) Method and device for switching shared memory area, storage medium and electronic equipment
KR20110072023A (en) Method and apparatus for communicating data between processors in mobile terminal
KR100710626B1 (en) Digital processing device and method for having extend structure of data-bus
KR100560248B1 (en) Method for storing data in a mobile communication terminal using private cache
KR100590171B1 (en) Apparatus and method for processing of isdn message
JP2723245B2 (en) Facsimile storage and switching equipment
CN114265788A (en) Memory management device, method, equipment and medium
KR100239056B1 (en) Method for processing channel using memory
KR100520147B1 (en) How to print a message from a digital private exchange system to an extension
CN115866094A (en) Data transmission system and method and electronic equipment
CN117528687A (en) Network roaming method and device, electronic equipment and readable storage medium
CN116319726A (en) Data processing method, device, equipment and medium based on remote storage protocol
KR20050061890A (en) A communication interfacing structure between a main control processor and peripherals in the mobile communication terminal

Legal Events

Date Code Title Description
N231 Notification of change of applicant
N231 Notification of change of applicant
WITN Withdrawal due to no request for examination