KR200170987Y1 - 유에스비 아이씨의 과전류 보호회로 - Google Patents

유에스비 아이씨의 과전류 보호회로 Download PDF

Info

Publication number
KR200170987Y1
KR200170987Y1 KR2019970018642U KR19970018642U KR200170987Y1 KR 200170987 Y1 KR200170987 Y1 KR 200170987Y1 KR 2019970018642 U KR2019970018642 U KR 2019970018642U KR 19970018642 U KR19970018642 U KR 19970018642U KR 200170987 Y1 KR200170987 Y1 KR 200170987Y1
Authority
KR
South Korea
Prior art keywords
usb
overcurrent
peripheral device
terminals
protection circuit
Prior art date
Application number
KR2019970018642U
Other languages
English (en)
Other versions
KR19990005331U (ko
Inventor
한춘덕
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR2019970018642U priority Critical patent/KR200170987Y1/ko
Publication of KR19990005331U publication Critical patent/KR19990005331U/ko
Application granted granted Critical
Publication of KR200170987Y1 publication Critical patent/KR200170987Y1/ko

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H3/00Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection
    • H02H3/08Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection responsive to excess current
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H7/00Emergency protective circuit arrangements specially adapted for specific types of electric machines or apparatus or for sectionalised protection of cable or line systems, and effecting automatic switching in the event of an undesired change from normal working conditions
    • H02H7/20Emergency protective circuit arrangements specially adapted for specific types of electric machines or apparatus or for sectionalised protection of cable or line systems, and effecting automatic switching in the event of an undesired change from normal working conditions for electronic equipment
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H3/00Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection
    • H02H3/02Details
    • H02H3/04Details with warning or supervision in addition to disconnection, e.g. for indicating that protective apparatus has functioned

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Power Sources (AREA)
  • Emergency Protection Circuit Devices (AREA)

Abstract

본 고안은 유에스비(USB: Univerasl Serial Bus) 아이씨(IC)의 과전류 보호회로에 관한 것이다.
이같은 본 고안에 의하면, USB PC(2)와의 단자(DMψ)(DPψ) 및 VCC1, DM1, DP1,GND1……… VCCn,DMn,DPn, GNDn 와 같은 n개의 주변기기 단자와 연결되면서 데이타를 송수신하는 USB IC(1)에 있어서,
상기 USB IC(1)의 주변기기에서 과전류 또는 이상전류의 발생시 이를 감지한 후, 그 주변기기로 공급되는 전원을 차단하여 USB IC(1)의 손상을 방지시키도록 상기 USB IC(1)와 그 주변기기 사이에 다수의 과전류감지용 파워스위치 아이씨(IC1…ICn)를 구비하여 파워스위치 IC에 의해 감지된 과전류 감지신호에 따라 USB IC가 과전류 또는 이상전류를 발생시키는 주변기기에 대한 전원공급을 차단함과 동시에 USB IC의 손상을 방지하여 USB PC와의 데이타 송수신이 원활하게 이루어지도록 하는등 제품의 품질을 향상시키는데 있는 것이다.

Description

유에스비 아이씨의 과전류 보호회로
본 고안은 유에스비(USB: Univerasl Serial Bus) 아이씨(IC)의 과전류 보호회로에 관한 것으로서, 특히 파워스위치 아이씨(POWER SWITCH IC)를 사용하여 주변기기에서 발생될수 있는 과전류 또는 이상상태에 대한 USB IC의 손상을 방지시키는 USB IC의 과전류 보호회로에 관한 것이다.
종래 USB IC는 도 1에 도시된 바와같이, USB IC(1)는 USB 피씨(PC)(2)와 연결되는 단자(DMψ)(DPψ) 및 VCC1,DM1,DP1,GND1………VCCn,DMn,DPn, GNDn 와 같은 n개의 주변기기 단자와 연결되면서 데이타를 송수신하는 것으로서, 주변기기에는 상기 VCC1………VCCn 을 통하여 전원이 공급되는 것이다.
여기서, C1,C2는 콘덴서이고, X1은 크리스탈로서, 상기 USB IC(1)의 단자(OSC1)(OSC2)에 연결되어 있다.
그러나, 종래 USB IC(1)를 그 주변기기와 연결시킬 경우, 상기 주변기기에서 발생되는 과전류 또는 이상전류가 그대로 USB IC(1)에 전달되므로, 상기 USB IC(1)는 전달된 과전류 또는 이상전류에 의해 손상되면서 USB PC(2)와의 데이타 송수신이 제대로 이루어지지 못하는등 제품의 품질이 크게 저하되는 문제점이 초래되었다.
따라서, 본 고안은 이와같은 문제점을 해결하기 위해 안출된 것으로서 이의 목적은, USB IC와 그 주변기기 사이에 과전류 또는 이상전류를 감지하기 위한 파워스위치 아이씨를 구성시키므로서, 파워스위치 IC에 의해 감지된 과전류 감지신호에 따라 USB IC가 과전류 또는 이상전류를 발생시키는 주변기기에 대한 전원공급을 차단함과 동시에 USB IC의 손상을 방지하여 USB PC와의 데이타 송수신이 원활하게 이루어지도록 하는등 제품의 품질을 향상시키고자 하는데 있는 것이다.
도 1은 종래 USB IC의 회로를 보인 구성도.
도 2는 본 고안 USB IC의 과전류 보호회로를 보인 구성도.
상기 목적 달성을 위한 본 고안 USB IC의 과전류 보호회로의 구성은 첨부된 도 2에 도시된 바와같이,
USB PC(2)와의 단자(DMψ)(DPψ) 및 VCC1,DM1,DP1,GND1………VCCn,DMn,DPn, GNDn 와 같은 n개의 주변기기 단자와 연결되면서 데이타를 송수신하는 USB IC(1)에 있어서,
상기 USB IC(1)의 주변기기에서 과전류 또는 이상전류의 발생시 이를 감지한 후, 그 주변기기로 공급되는 전원을 차단하여 USB IC(1)의 손상을 방지시키도록 상기 USB IC(1)와 그 주변기기 사이에 다수의 과전류감지용 파워스위치 아이씨(IC1…ICn)를 구비시킨 것을 특징으로 한다.
이와같이 구성된 본 고안 USB IC의 과전류 보호회로의 작용효과에 대하여 설명하면 다음과 같다.
먼저, USB PC(2)와 연결되는 단자(DMψ)(DPψ)를 통하여 데이타를 송수신하는 USB IC(1)에 VCC1,DM1,DP1,GND1………VCCn,DMn,DPn,GNDn 까지 n개의 주변기기를 연결하거나 분리시, 상기 연결 또는 분리되는 주변기기의 VCC1…VCCn 라인에서 과전류 또는 이상전류가 발생하면, 상기 USB IC(1)와 그 주변기기사이에 구비된 다수의 과전류 감지용 파워스위치 아이씨(IC1…ICn)에서는 VCC1…VCCn 라인에서 발생되는 과전류 또는 이상전류를 감지한 후 이의 로우(LOW) 감지신호를 USB IC(1)의 단자(OVRC1…OVRCn)에 출력시키게 된다.
이때, 상기 USB IC(1)의 단자(OVRC1…OVRCn)에 입력된 로우의 감지신호에 따라 상기 USB IC(1)에서는 다시 단자(PWR-CTL1…PWR-CTLn)를 통해 로우의 전원공급신호를 파워스위치 아이씨(IC1…ICn)에 출력시키게 되므로서, 상기 파워스위치 아이씨(IC1…ICn)에서는 VCC1…VCCn 라인을 통한 전원(VCC)의 공급을 차단시켜 USB IC(1)를 주변기기의 과전류 또는 이상전류에서 보호하게 되는 것이다.
한편, 주변기기에서 과전류 또는 이상전류의 발생이 해제되면, 상기 USB IC(1)와 그 주변기기사이에 구비된 다수의 과전류 감지용 파워스위치 아이씨(IC1…ICn)에서는 VCC1…VCCn 라인이 정상적으로 작동되고 있음을 감지한 후 이의 하이(HIGH) 감지신호를 USB IC(1)의 단자(OVRC1…OVRCn)에 출력시키게 된다.
그리고, 상기 USB IC(1)의 단자(OVRC1…OVRCn)에 입력된 하이의 감지신호에 따라 상기 USB IC(1)에서는 다시 단자(PWR-CTL1…PWR-CTLn)를 통해 하이의 전원공급신호를 파워스위치 아이씨(IC1…ICn)에 출력시키게 되므로서, VCC1…VCCn 라인을 통한 전원(VCC)은 주변기기에 정상적으로 공급되는 것이다.
이상에서 설명한 바와같이 본 고안은 USB IC와 그 주변기기 사이에 과전류 또는 이상전류를 감지하기 위한 파워스위치 아이씨를 구성시키므로서, 파워스위치 IC에 의해 감지된 과전류 감지신호에 따라 USB IC가 과전류 또는 이상전류를 발생시키는 주변기기에 대한 전원공급을 차단함과 동시에 USB IC의 손상을 방지하여 USB PC와의 데이타 송수신이 원활하게 이루어지도록 하는등 제품의 품질을 향상시키는 효과가 있는 것이다.

Claims (2)

  1. USB PC(2)와의 단자(DMψ)(DPψ) 및 VCC1,DM1,DP1,GND1………VCCn,DMn,DPn, GNDn 와 같은 n개의 주변기기 단자와 연결되면서 데이타를 송수신하는 USB IC(1)에 있어서,
    상기 USB IC(1)의 주변기기에서 과전류 또는 이상전류의 발생시 이를 감지한 후, 그 주변기기로 공급되는 전원을 차단하여 USB IC(1)의 손상을 방지시키도록 상기 USB IC(1)와 그 주변기기 사이에 다수의 과전류감지용 파워스위치 아이씨(IC1…ICn)를 구비시킨 것을 특징으로 하는 유에스비 아이씨의 과전류 보호회로.
  2. 제 1 항에 있어서, 상기 USB IC(1)의 단자(OVRC1…OVRCn)에 입력되는 감지신호에 따라 USB IC(1)의 단자(PWR_CTL1…PWR_CTLn)를 통해 전원공급신호를 파워스위치 아이씨(IC1…ICn)에 출력시키도록 함을 특징으로 하는 유에스비 아이씨의 과전류 보호회로.
KR2019970018642U 1997-07-15 1997-07-15 유에스비 아이씨의 과전류 보호회로 KR200170987Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019970018642U KR200170987Y1 (ko) 1997-07-15 1997-07-15 유에스비 아이씨의 과전류 보호회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019970018642U KR200170987Y1 (ko) 1997-07-15 1997-07-15 유에스비 아이씨의 과전류 보호회로

Publications (2)

Publication Number Publication Date
KR19990005331U KR19990005331U (ko) 1999-02-18
KR200170987Y1 true KR200170987Y1 (ko) 2000-03-02

Family

ID=19505841

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019970018642U KR200170987Y1 (ko) 1997-07-15 1997-07-15 유에스비 아이씨의 과전류 보호회로

Country Status (1)

Country Link
KR (1) KR200170987Y1 (ko)

Also Published As

Publication number Publication date
KR19990005331U (ko) 1999-02-18

Similar Documents

Publication Publication Date Title
US4099216A (en) Fuseless intrinsic safety barrier
KR940001804Y1 (ko) 전원용 모놀리식 집적회로
US5978198A (en) Transient voltage surge suppressor with three-way fault indication
ES8404109A1 (es) Una disposicion de circuito de proteccion de semiconductores.
CA1165396A (en) Self-calibrating overcurrent detector
US4815041A (en) Current surge elimination for CMOS devices
EP0528668B1 (en) Semiconductor protection against high energy transients
KR200170987Y1 (ko) 유에스비 아이씨의 과전류 보호회로
US6377434B1 (en) Individual secondary protection device
USRE33941E (en) Power driver having short circuit protection
US5745327A (en) Device for preventing surge noise in connecting computers and peripherals thereof
US6222716B1 (en) Power line protection devices and methods for providing overload protection to multiple outputs
EP0661802A1 (en) Operational amplifier protection circuit using, either in working conditions or at start-up, identical circuit elements for detecting permanent output abnormal conditions
US6850396B1 (en) Fail safe circuit with reset capability for a power supply
US6931464B1 (en) Method for connecting gigabit interface converters with serial identification capability into an active two-wire serial bus
US6597554B2 (en) Overvoltage protector of a burn-in board
US6968157B2 (en) System and method for protecting devices from interference signals
KR200247993Y1 (ko) 전력 증폭기에서 내부 증폭 소자 보호회로
KR19990004952U (ko) 유에스비기기 보호회로
US7079366B1 (en) Power on sequence and ground fault interruptor for hot plug device
US20040136132A1 (en) Method for switching over a reference voltage potential for overvoltage protection devices
WO2000059088A1 (en) Power line protection devices and methods capable of preventing false fault reporting
SU434616A1 (ru) Устройство защиты выходных каскадовмагистрального усилителя от короткогозамыкания в линии
KR200157175Y1 (ko) 정전기 방지 전원 장치
SU1334248A1 (ru) Устройство дл токовой защиты электроустановки

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20071119

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee