KR200145222Y1 - Circuit executing repetition after predetermined delay sequence - Google Patents

Circuit executing repetition after predetermined delay sequence Download PDF

Info

Publication number
KR200145222Y1
KR200145222Y1 KR2019960026181U KR19960026181U KR200145222Y1 KR 200145222 Y1 KR200145222 Y1 KR 200145222Y1 KR 2019960026181 U KR2019960026181 U KR 2019960026181U KR 19960026181 U KR19960026181 U KR 19960026181U KR 200145222 Y1 KR200145222 Y1 KR 200145222Y1
Authority
KR
South Korea
Prior art keywords
value
input
counting
pulse signal
keyboard
Prior art date
Application number
KR2019960026181U
Other languages
Korean (ko)
Other versions
KR19980012611U (en
Inventor
안종근
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR2019960026181U priority Critical patent/KR200145222Y1/en
Publication of KR19980012611U publication Critical patent/KR19980012611U/en
Application granted granted Critical
Publication of KR200145222Y1 publication Critical patent/KR200145222Y1/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/02Input arrangements using manually operated switches, e.g. using keyboards or dials

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Input From Keyboards Or The Like (AREA)

Abstract

본 고안은 자동 반복 키의 초기 지연회로에 관한 것으로, 키보드의 입력단을 계속 온상태로 유지시키면 일정시간이 지연된 이후에 자동 반복적으로 키보드의 입력단에 해당하는 기능이 수행되도록 하는 것이다.The present invention relates to an initial delay circuit of an automatic repeat key, and if the input terminal of the keyboard is kept on, the function corresponding to the input terminal of the keyboard is automatically performed after a predetermined time delay.

본 고안에서는 자동 반복 키의 초기 지연을 구현하기 위하여 키보드로부터 출력되는 펄스신호를 인식하여 자체 내장된 메모리소자에 기억된 프로그램에 따라 처리하는 마이크로 컴퓨터를 구비한다. 따라서, 초기지연을 위해 펄스신호를 카운팅하는 카운터가 필요없다.In order to realize the initial delay of the automatic repeat key, the present invention includes a microcomputer that recognizes a pulse signal output from a keyboard and processes it according to a program stored in an internal memory device. Thus, there is no need for a counter to count pulse signals for initial delay.

Description

자동 반복 키의 초기 지연회로Initial delay circuit of auto repeat key

본 고안은 자동 반복기능이 소정의 지연시간 이후에 동작하는 자동 반복 키의 초기 지연회로에 관한 것이다.The present invention relates to an initial delay circuit of an automatic repeat key in which the automatic repeat function operates after a predetermined delay time.

산업용 기기들의 동작상태를 설정하는데 필요한 내부 변수가 사용자의 목적하는 바에 따라 조정되도록 외부에 입력장치가 구비된다.An input device is provided externally so that internal variables required to set operating conditions of industrial devices are adjusted according to a user's purpose.

키보드는 이러한 입력장치들을 대표하는 것인데, 키보드를 통해 입력되는 신호에 의해 장치의 내부 변수들이 조정됨으로써, 산업용기기의 동작이 조정된다.The keyboard is representative of such input devices, and the operation of industrial equipment is controlled by adjusting internal variables of the device by signals input through the keyboard.

이때 내부변수들을 사용자가 원하는 설정값으로 조정하기 위하여 입력키를 조작할 때, 지속적인 키-온(key-on)에 대해서 자동 반복되도록 입력키의 기능이 구현될 수 있다. 예를들면, 입력키가 계속 온상태(즉, 계속 누르고 있는 상태)일 때 자동적으로 원하는 기능이 반복적으로 수행되도록 구현될 수 있다.At this time, when the user manipulates the input key to adjust the internal variables to a desired setting value, the function of the input key may be implemented to be automatically repeated for continuous key-on. For example, it may be implemented to automatically perform a desired function repeatedly when the input key is kept on (i.e., held down).

이러한 자동 반복기능은 입력키를 온상태로 조작하는 시간이 사용자 마다 일정하지 않기 때문에 자동반복 기능은 키-온 상태가 일정시간 이상 지속된 후, 수행되도록 초기 지연회로가 구비된다.Since the automatic repeating function is not constant for each user to operate the input key on state, the automatic repeating function is provided with an initial delay circuit to be performed after the key-on state lasts for a predetermined time or more.

일 예로서, 설정된 온도를 일정하게 유지시키는 항온기기의 설정 온도는 외부의 키보드를 통해 조정된다.As an example, the set temperature of the thermostat for keeping the set temperature constant is adjusted through an external keyboard.

이때 설정 온도를 20도에서 100도까지 변경하고자 할 때 키보드의 온도변경 입력단을 계속 온 상태로 유지시키면 유지되는 기간동안 입력되는 신호에 의해 자동적으로 설정온도 값이 상승한다. 이러한 상승속도는 시각적으로 판단하는 속도보다 매우 빨라 사용자가 정확히 100도가 될 때 키보드의 입력단을 오프하기가 쉽지 않다. 따라서 사용자는 소정의 온도(예, 97도)가 되었을 때 키보드의 입력단을 오프시키고(즉, 누르고 있는 키를 뗀다), 이후부터는 키보드의 입력단을 온/오프 반복시키는 작업을 수행하게 된다. 온/오프의 반복작업중에 온 상태 유지시간이 일정시간 지속되어도 자동반복 기능이 수행되지 않도록 자동반복 기능이 일정지연시간 이후에 작동되도록 하면 사용자의 조작키 작업시 쉽게 이루어져 정확하게 목적하고자 하는 값을 설정할 수 있다. 이와 같은 기능을 위한 것이 자동 반복 키의 초기지연 회로이다.At this time, if you want to change the set temperature from 20 degrees to 100 degrees, if you keep the temperature change input terminal of the keyboard on, the set temperature value will be automatically increased by the input signal for the duration. This ascending speed is much faster than the speed of visual judgment, so it is not easy for the user to turn off the keyboard input when the user is exactly 100 degrees. Therefore, when the user reaches a predetermined temperature (eg, 97 degrees), the user turns off the input terminal of the keyboard (ie, releases the pressed key), and thereafter performs the operation of repeatedly turning on / off the input terminal of the keyboard. If the auto repeat function is operated after a certain delay time so that the auto repeat function does not work even if the on-off time is kept for a certain period of time during on / off repetitive work, the user can easily set the desired value when the user operates the operation keys. Can be. For this function is the initial delay circuit of the auto repeat key.

제1도는 종래의 자동 반복 키의 초기지연 회로의 블록 구성도이다.1 is a block diagram of a conventional initial delay circuit of an automatic repeat key.

이를 참조하면, 키보드(1)의 입력단이 온 상태가 되면 자체 내장된 펄스 발생기(미도시)로부터 일정 주기의 펄스가 출력된다. 이 출력신호는 제1카운터(2)의 업(UP)단자, 제2카운터(3)의 클리어(CLEAR) 단자 및 AND 게이트(5)에 각각 입력된다. 제2카운터(2)의 출력단자는 제1카운터(2)의 클리어(CLEAR)단자와 접속되고, 제1카운터(2)의 출력은 AND게이트(5)에 입력된다. AND게이트(5)로부터 입력된 신호에 따라 마이크로 컴퓨터(6)는 입력된 신호에 대응하는 기능을 수행한다.Referring to this, when the input terminal of the keyboard 1 is turned on, a pulse of a predetermined period is output from a built-in pulse generator (not shown). The output signal is input to the UP terminal of the first counter 2, the CLEAR terminal of the second counter 3, and the AND gate 5, respectively. The output terminal of the second counter 2 is connected to the clear terminal of the first counter 2, and the output of the first counter 2 is input to the AND gate 5. According to the signal input from the AND gate 5, the microcomputer 6 performs a function corresponding to the input signal.

이때 제2카운터(3)의 업(UP)단자는 펄스 발생기(4)의 출력단과 접속되어 입력된 펄스의 수를 카운트한다.At this time, the UP terminal of the second counter 3 is connected to the output terminal of the pulse generator 4 to count the number of input pulses.

제1카운터(2)는 8까지 카운트하고 나면 8을 유지하고, 그때에 출력(하이레벨)을 내보내고, 제2카운터(3)는 20까지 카운트하고 나면 20을 유지하고, 그때에 출력(하이레벨)을 내보낸다. 따라서 키보드(1)의 입력단자가 온되면, 제1카운터(2)는 카운트를 8까지 하고, 8상태가 되면 하이레벨의 출력신호를 출력한다. 제1카운터(2)의 출력레벨이 하이가 되면 마이크로 컴퓨터(6)에 입력되는 AND게이트(5)의 출력신호는 결과적으로 키보드의 펄스신호가 된다. 따라서 자동 반복 기능(키보드의 온상태 유지에 따라 연속되는 펄스신호)은 제1카운터(2)가 8까지 카운트하는 기간동안 지연된다. 이러한 초기 지연기간 동안 제2카운터(3)는 키보드(1)로 부터의 펄스 신호에 따라 계속 클리어단자가 리셋됨으로서 초기 지연에는 기여하지 않는다. 사용자가 자동 반복 기능에 의해 표시되는 변화값을 인식하고 키보드를 온상태에서 오프상태로 전환하면 이때부터 제2카운터(3)는 펄스 발생기(4)로부터 입력되는 펄스를 20까지 카운트한 다음 20을 유지하면서 하이레벨의 출력신호를 제1카운터(2)의 클리어 단자에 인가한다. 제1카운터(2)는 제2카운터(3)로부터 인가된 하이레벨의 출력신호에 따라 카운트 값을 리셋시킨다.The first counter 2 keeps 8 after counting to 8, and outputs the output (high level) at that time, and the second counter 3 keeps 20 after counting to 20, and then outputs (high level) ). Therefore, when the input terminal of the keyboard 1 is turned on, the first counter 2 counts up to eight, and when it is in the eighth state, the first counter 2 outputs a high level output signal. When the output level of the first counter 2 becomes high, the output signal of the AND gate 5 input to the microcomputer 6 becomes a pulse signal of the keyboard as a result. Therefore, the automatic repeat function (continuous pulse signal according to the maintenance of the on state of the keyboard) is delayed for a period during which the first counter 2 counts up to eight. During this initial delay period, the second counter 3 continues to reset the clear terminal according to the pulse signal from the keyboard 1 and thus does not contribute to the initial delay. When the user recognizes the change value displayed by the auto repeat function and switches the keyboard from the on state to the off state, the second counter 3 counts the pulse input from the pulse generator 4 to 20 and then 20 While maintaining, the high level output signal is applied to the clear terminal of the first counter 2. The first counter 2 resets the count value according to the high level output signal applied from the second counter 3.

제1도의 입 출력 파형이 제2도에 도시되었다.The input and output waveforms of FIG. 1 are shown in FIG.

도시된 것과 같이 사용자의 키입력에 따른 펄스 출력은 제1카운터(2)가 8까지 카운트하는 기간 동안 지연된 후 출력되고, 키 입력이 오프(즉, 펄스 신호가 중단)되면 제2카운터(3)는 20까지 카운트한 후에 제1카운터(2)를 리셋시킨다.As shown in the figure, the pulse output according to the user's key input is output after being delayed for a period in which the first counter 2 counts up to eight, and when the key input is turned off (that is, the pulse signal is interrupted), the second counter 3 is output. Resets the first counter 2 after counting to twenty.

이와 같이 종래의 자동반복키의 초기 지연회로는 자동 반복 기능을 부가하기 위하여 2개의 카운터 및 AND게이트를 사용하였다. 이러한 구성 방법은 소요되는 부품의 원가부담 및 외부의 노이즈 등에 의한 오동작 발생요인 등을 안고 있다.As described above, the initial delay circuit of the conventional automatic repeat key uses two counters and an AND gate to add an automatic repeat function. Such a construction method has a cause of malfunction due to the cost of parts required and external noise.

본 고안은 상기와 같은 문제점을 해결하기 위하여 안출된 것으로서, 부품의 원가부담 및 오동작 요인을 해소하여 초기 지연된 자동 반복 기능이 적용된 시스템의 원가절감과 보다 안정된 동작을 제공하는데 그 목적이 있다.The present invention has been made to solve the above problems, the object of the object is to provide a more stable operation and cost reduction of the system to which the initial delayed automatic repeat function is applied by eliminating the cost burden and malfunction factors of parts.

제1도는 종래의 자동 반복키의 초기 지연회로이다.1 is an initial delay circuit of a conventional automatic repeat key.

제2도는 제1도의 동작을 설명하기 위한 파형도이다.2 is a waveform diagram for explaining the operation of FIG.

제3도는 본 고안에 따른 자동 반복키의 초기 지연 처리 흐름도이다.3 is an initial delay processing flowchart of an automatic repeat key according to the present invention.

제4도는 본 고안에 따른 자동 반복키의 초기 지연회로 블록 구성도이다.4 is a block diagram of an initial delay circuit of an automatic repeat key according to the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1,11 : 키보드 2 : 제1카운터1,11: keyboard 2: first counter

3 : 제2카운터 4 : 펄스 발생기3: second counter 4: pulse generator

5 : AND게이트 6,16 : 마이크로 컴퓨터5: AND gate 6,16: microcomputer

상기의 목적을 달성하기 위한 자동 반복 키의 초기 지연회로는 그 입력단자가 온 상태로 유지되면 일정주기의 펄스신호를 출력하는 키보드 및 상기 펄스신호의 입력 유무를 판단하는 제1판단단계; 설정된 임의의 시간주기동안 상기 펄스신호가 입력되지 않을 때는 상기 주기를 단위로하여 자체적인 자리올림에 의한 카운트를 하는 제1카운트 단계; 상기 펄스가 입력되면 상기 제1카운트 단계에서 카운트된 값이 설정된 소정의 값인지를 판단하는 제2판단단계; 상기 제1카운트 단계에서 카운트된 값이 상기 소정의 값 이상일 때는 상기 펄스 신호의 수를 0부터 카운트하는 제2카운트 단계; 상기 제2판단 단계에서 카운트된 값이 상기 소정의 값 미만일 때는 상기 펄스 신호수를 계속 카운트하는 제3카운트 단계; 상기 제3카운트단계에서 출력된 값이 자동반복 기능의 초기 지연을 위해 설정된 값 이상인지를 판단하는 제3판단단계; 상기 제3판단단계에서 상기 설정된 값 이상일 때는 상기 펄스신호를 내장된 신호처리부에 출력하는 실행단계; 상기 제3판단단계에서 상기 설정된 값 미만일 때는 상기 펄스신호를 상기 신호처리부에 출력하지 않는 지연단계; 를 수행하는 프로그램이 기억된 메모리소자를 구비한 마이크로 컴퓨터를 포함하는 것을 그 특징으로 한다.An initial delay circuit of an automatic repeat key for achieving the above object comprises a first determination step of determining a keyboard for outputting a pulse signal of a predetermined period when the input terminal is kept in an on state and whether the pulse signal is input; A first counting step of counting by own rounding in units of the period when the pulse signal is not input for a predetermined time period; A second determination step of determining whether the value counted in the first count step is a predetermined value when the pulse is input; A second counting step of counting the number of pulse signals from zero when the value counted in the first counting step is equal to or greater than the predetermined value; A third counting step of continuously counting the number of pulse signals when the value counted in the second judging step is less than the predetermined value; A third judging step of determining whether a value output in the third count step is equal to or greater than a value set for an initial delay of an automatic repeat function; An execution step of outputting the pulse signal to a built-in signal processor when the value is greater than or equal to the set value in the third determination step; A delay step of not outputting the pulse signal to the signal processor when the value is less than the set value in the third determination step; And a microcomputer having a memory element in which a program for executing the memory is stored.

본 고안에 따른 자동 반복 키의 초기 지연회로는 마이크로 컴퓨터의 메모리 소자에 기억된 프로그램에 따라 인가된 펄스신호를 처리함으로써 별도의 카운터 등을 필요로 하지 않는다.The initial delay circuit of the automatic repeat key according to the present invention does not require a separate counter or the like by processing a pulse signal applied according to a program stored in a memory element of a microcomputer.

이하 첨부된 도면을 참조하여 본 고안에 따른 자동 반복키의 초기지연회로를 보다 상세히 설명한다.Hereinafter, an initial delay circuit of an automatic repeat key according to the present invention will be described in detail with reference to the accompanying drawings.

제3도는 마이크로 컴퓨터의 신호처리 플로우 챠드도이도, 제4도는 자동반복키의 초기지연회로의 블록구성도이다.3 is a block diagram of a signal processing flow diagram of a microcomputer, and FIG. 4 is a block diagram of an initial delay circuit of an automatic repeat key.

도면을 참조하면, 키보드(11)로부터 출력되어 마이크로 컴퓨터(16)에 입력되는 펄스신호에 따라 대응되는 제1 및 제2변수는 메모리소자에 기억된 프로그램의 처리순서에 따라 수행된다. 여기서, 펄스 신호는 제1변수(X)로, 펄스 신호가 없는 것을 제2변수(Y)로 표기한다.Referring to the drawings, the first and second variables corresponding to the pulse signals output from the keyboard 11 and input to the microcomputer 16 are performed in accordance with the processing procedure of the program stored in the memory element. Here, the pulse signal is represented by the first variable X, and the absence of the pulse signal by the second variable Y.

제1판단단계(101단계)에서 먼저 펄스신호의 유무를 판단한다. 펄스신호가 없을때는 제2변수값을 한자리 올리고(제1카운트 단계(102단계)), 펄스신호가 있을때는 제2변수값이 20이상인지를 판단한다(제2판단단계(103단계)). 제2카운트단계(104단계)에서는 제2변수값이 20이상이면 제1변수를 0으로 리셋한다. 제3카운트단계(105단계)에서는 제2변수값이 20미만이면 제1변수값을 한자리 올린다(105단계). 제3판단단계(106단계)에서는 제1변수값이 8이상인지를 비교 판단하고, 그 판단결과로부터 제1변수값이 8이상이면 입력키의 펄스신호가 신호처리부(미도시)에 출력되어 상기 펄스신호에 해당하는 명령이 수행되도록 처리하고(실행단계(107단계)), 제1변수값이 8미만이면 제2변수를 0으로 리셋함으로써 펄스신호의 실행이 지연되는 지연단계(108단계)를 거친다. 이와 같은 처리는 다시 펄스신호의 유무를 판단하는 제1판단단계로부터 반복수행된다.In the first determination step 101, it is first determined whether a pulse signal is present. When there is no pulse signal, the second variable value is increased by one digit (first count step 102), and when there is a pulse signal, it is determined whether the second variable value is 20 or more (second determination step (step 103)). In the second counting step (104), if the second variable value is 20 or more, the first variable is reset to zero. In the third counting step (step 105), if the second variable value is less than 20, the first variable value is raised by one digit (step 105). In the third judging step (106), it is determined whether the first variable value is 8 or more. If the first variable value is 8 or more, the pulse signal of the input key is output to the signal processor (not shown). A process for executing the command corresponding to the pulse signal is executed (step 107), and if the value of the first variable is less than 8, a delay step (step 108) is delayed by delaying the execution of the pulse signal by resetting the second variable to zero. Rough This process is repeated from the first judgment step of determining the presence or absence of the pulse signal again.

상기에서 설정된 제1 및 제2 변수들의 판단 기준값(8.20)들은 하나의 예에 불과하며 신호처리 속도 등에 관련되어 다양한 설정값이 가능하다.The determination reference values 8.20 of the first and second variables set above are just one example, and various setting values are possible in relation to a signal processing speed.

상기 각 단계별 과정을 거치면서 입력펄스는 제1변수가 8이상이 될 때까지는 펄스에 대응되는 명령수행이 지연된다.During each step, the execution of the command corresponding to the pulse is delayed until the input pulse reaches 8 or more.

상기와 같이 마이크로 컴퓨터 자체에 구비된 메모리소자(미도시)에 프로그램을 내장하여 키보드로부터 인가된 펄스신호를 초기 지연된 반복기능을 갖도록 구현함으로써 초기 지연된 자동반복기능을 수행하는 구성 부품수를 줄일수 있고, 조립비용 및 생산 원가를 절감하는 효과가 있다.By embedding a program in a memory device (not shown) included in the microcomputer itself as described above, the pulse signal applied from the keyboard can be implemented to have an initial delayed repetition function, thereby reducing the number of components that perform the initial delayed automatic repeat function. In addition, the assembly cost and production cost can be reduced.

이러한 원가절감은 초기 지연된 자동 반복키의 기능이 적용되는 산업기기가 자체적인 중앙제어부(마이크로 컴퓨터를 포함한)를 구비하기 때문에 이 중앙제어부를 이용할 수 있다는 점에서 비롯된다.This cost reduction comes from the fact that industrial equipment to which the function of the auto delay key is delayed has its own central control unit (including a microcomputer) so that the central control unit can be used.

지금까지 설명된 바와 같이 본 고안에 따른 자동반복키의 초기지연회로가 제공됨으로써, 마이크로 컴퓨터의 메모리소자에 기억된 프로그램에 따라 인가된 펄스 신호 처리에 의해 별도의 카운터 등을 필요로하지 않게 되어 구조가 간단해진다.As described above, since the initial delay circuit of the automatic repeating key according to the present invention is provided, a separate counter or the like is not required by pulse signal processing applied according to a program stored in a memory device of a microcomputer. Becomes simpler.

Claims (1)

그 입력단자가 온 상태로 유지되면 일정주기의 펄스신호를 출력하는 키보드 및 상기 펄스신호의 입력 유무를 판단하는 제1판단단계; 설정된 임의의 시간주기동안 상기 펄스신호가 입력되지 않을 때는 상기 주기를 단위로하여 자체적인 자리 올림에 의한 카운트를 하는 제1카운트 단계; 상기 펄스가 입력되면 상기 제1카운트 단계에서 카운트된 값이 설정된 소정의 값인지를 판단하는 제2판단 단계; 상기 제1카운트 단계에서 카운트된 값이 상기 소정의 값 이상일 때는 상기 펄스 신호의 수를 0부터 카운트하는 제2카운트 단계; 상기 제2판단 단계에서 카운트된 값이 상기 소정의 값 미만일 때는 상기 펄스 신호수를 계속 카운트하는 제3카운트 단계; 상기 제3카운트단계에서 출력된 값이 자동반복 기능의 초기 지연을 위해 설정된 값 이상인지를 판단하는 제3판단 단계; 상기 제3판단단계에서 상기 설정된 값 이상일 때는 상기 펄스신호를 내장된 신호처리부에 출력하는 실행단계; 상기 제3판단단계에서 상기 설정된 값 미만일 때는 상기 펄스신호를 상기 신호처리부에 출력하지 않는 지연단계; 를 수행하는 프로그램이 기억된 메모리소자를 구비한 마이크로 컴퓨터를 포함하는 것을 특징으로 하는 자동 반복 키의 초기 지연회로.A first judging step of determining a keyboard for outputting a pulse signal of a predetermined period and determining whether the pulse signal is input when the input terminal is kept in an on state; A first counting step of counting by a self-raising in units of the period when the pulse signal is not input for a predetermined time period; A second determination step of determining whether the value counted in the first count step is a predetermined value when the pulse is input; A second counting step of counting the number of pulse signals from zero when the value counted in the first counting step is equal to or greater than the predetermined value; A third counting step of continuously counting the number of pulse signals when the value counted in the second judging step is less than the predetermined value; A third judging step of determining whether a value output in the third count step is equal to or greater than a value set for an initial delay of an auto-repeat function; An execution step of outputting the pulse signal to a built-in signal processor when the value is greater than or equal to the set value in the third determination step; A delay step of not outputting the pulse signal to the signal processor when the value is less than the set value in the third determination step; And a microcomputer having a memory element in which a program for executing the memory is stored.
KR2019960026181U 1996-08-27 1996-08-27 Circuit executing repetition after predetermined delay sequence KR200145222Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019960026181U KR200145222Y1 (en) 1996-08-27 1996-08-27 Circuit executing repetition after predetermined delay sequence

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019960026181U KR200145222Y1 (en) 1996-08-27 1996-08-27 Circuit executing repetition after predetermined delay sequence

Publications (2)

Publication Number Publication Date
KR19980012611U KR19980012611U (en) 1998-06-05
KR200145222Y1 true KR200145222Y1 (en) 1999-06-15

Family

ID=19464979

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019960026181U KR200145222Y1 (en) 1996-08-27 1996-08-27 Circuit executing repetition after predetermined delay sequence

Country Status (1)

Country Link
KR (1) KR200145222Y1 (en)

Also Published As

Publication number Publication date
KR19980012611U (en) 1998-06-05

Similar Documents

Publication Publication Date Title
KR830002486A (en) Improved power control using high inrush current element
KR200145222Y1 (en) Circuit executing repetition after predetermined delay sequence
US4039814A (en) Real time programmable digital register analyser
KR100215041B1 (en) Input method of cooking time by encoder for microwave oven
JPH071860Y2 (en) Signal level adjuster
JPS58182924A (en) Signal generating circuit
SU1107108A1 (en) Device for checking correctness of switching control channel of manufacturing equipment
SU911466A1 (en) Programme-control device
GB1587067A (en) Level control systems
KR950006906Y1 (en) Signal generating circuit to set channel
SU1091351A1 (en) Pulse frequency divider having adjustable pulse duration
KR970004947A (en) How to prevent malfunction of the remote control
SU734720A1 (en) Stochastic function converter
SU1205263A1 (en) Pulser
SU1367149A1 (en) Pulsed gate with control signal storage
US6459752B1 (en) Configuration and method for determining whether the counter reading of a counter has reached a predetermined value or not
JPH0229243B2 (en) DENSHIBORYUUMUKAIRO
SU1173540A1 (en) Selector of pulses by duration
KR100206126B1 (en) An error-movement prevention method of a control system
SU1757053A1 (en) Power relay-sampled-data control device
SU1508193A1 (en) Device for cyclic program control
US20020154726A1 (en) Timer control circuit
JPH0322896A (en) Inverter controller
SU423254A1 (en) ADAPTIVE CORRECTOR FOR DISCRET OF CHANNEL CONNECTION! 1Д mm
SU783993A1 (en) Controllable frequency divider

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20100204

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee