KR200141136Y1 - 시스템/키보드 플래쉬 메모리 콘트롤 로직 - Google Patents

시스템/키보드 플래쉬 메모리 콘트롤 로직 Download PDF

Info

Publication number
KR200141136Y1
KR200141136Y1 KR2019930009799U KR930009799U KR200141136Y1 KR 200141136 Y1 KR200141136 Y1 KR 200141136Y1 KR 2019930009799 U KR2019930009799 U KR 2019930009799U KR 930009799 U KR930009799 U KR 930009799U KR 200141136 Y1 KR200141136 Y1 KR 200141136Y1
Authority
KR
South Korea
Prior art keywords
keyboard
bios
flash memory
data
signal
Prior art date
Application number
KR2019930009799U
Other languages
English (en)
Other versions
KR950001972U (ko
Inventor
임수용
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR2019930009799U priority Critical patent/KR200141136Y1/ko
Publication of KR950001972U publication Critical patent/KR950001972U/ko
Application granted granted Critical
Publication of KR200141136Y1 publication Critical patent/KR200141136Y1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/02Input arrangements using manually operated switches, e.g. using keyboards or dials
    • G06F3/023Arrangements for converting discrete items of information into a coded form, e.g. arrangements for interpreting keyboard generated codes as alphanumeric codes, operand codes or instruction codes
    • G06F3/0238Programmable keyboards
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4221Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment
    • G06F8/65Updates
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4411Configuring for operating with peripheral devices; Loading of device drivers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0016Inter-integrated circuit (I2C)

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Human Computer Interaction (AREA)
  • Stored Programmes (AREA)

Abstract

본 발명은 시스템/키보드 플래쉬 메모리 컨트롤 로직에 관한 것으로, 종래의 기술에서 시스템 바이오스(Bios) 롬은 플래쉬 메모리로 장착되고 키보드 바이오스의 롬은 PROM으로 구성되어, 키보드 바이오스 롬에 재프로그래밍이 불가능하였다.
따라서, 본 고안에서는 시스템 바이오스 롬과 키보드 바이오스 롬을 모두 플래시 메모리로 구성하고, 각각에 컨트롤 포트를 별도로 구비하여 재프로그래밍시 어드래스 버스와 데이터 버스를 시스템 바이오스 롬 업데이트(Update)시와 키보드 바이오스 롬 업데이트시로 분리하여 동작시킴으로서 시스템을 분해하지 않고도 시스템/키보드 바이오스 버그(Bug)를 업데이트 시킬 수 있다.

Description

시스템/키보드 플래쉬 메모리 콘트롤 로직
제1도는 종래의 플래쉬 메모리와 PROM 콘트롤 로직
제2도는 본 고안의 시스템/키보드 플래쉬 메모리 콘트롤 로직
* 도면의 주요 부분에 대한 부호의 설명
11 : IC112 : 시스템 컨트롤 포트
12 : IC214 : 키보드 컨트롤 포트
15 : IC316 : 연산처리부
17 : IC부
본 고안은 컴퓨터 시스템과 키보드 콘트롤 로직에 관한 것으로, 특히 시스템과 키보드의 롬(ROM)을 플래쉬 메모리화 시켜 시스템을 분해하지 않고 바이오스(Bios) 버그(Bug)를 쉽게 업데이트(Update)시키도록 한 시스템/키보드의 콘트롤 로직에 관한 것이다.
제1도는 종래의 플래쉬 메모리와 PROM콘트롤 로직을 나타낸 것으로, 이로부터 종래 기술을 설명하면 다음과 같다.
컴퓨터 시스템의 입, 출력데이타를 갖고 주변회로의 입, 출력을 관장하는 기본 입, 출력 시스템의 롬으로서 IC1(플래쉬 메모리 : 27C010)(1)과 IC1(1)의 VPP핀에 병렬로 연결되어 입력전원(+5V)을 정류하는 다이오드(D1)와, IC1(1)의 VPP핀에 직렬로 연결되어 저항 R1, R2(10KΩ, 20KΩ), 트랜지스터(Q1Q2)를 구비하고 12V의 전압과 IC1(1)의 플래쉬 전원을 공급하는 한편 IC1(1)의 재프로그래밍시 제어신호를 인가하는 역할을 하는 컨트롤 포트(2)와, 키보드의 기본 입, 출력 데이터를 갖고, 키보드의 신호를 입, 출력하는 키보드 기본 입, 출력 시스템의 롬(ROM)으로서 IC2(PROM : 87C257)(3)와, IC2(3)의 어드래스 버스(KA0-KA14), 데이터 버스(KD0-KD7)에 연결되고, IC1(1)의 데이터버스(XD0-XD7)에 연결되어 IC1(1)의 출력 데이타를 시스템 어드래스(SA)는 키보드 어드래스(KA)로, 시스템 데이터(SD)는 키보드 데이터(KD)로 바꾸어 주는 키보드 컨트롤러인 IC3(4)를 포함하여 구성한다.
이와 같은 구성을 갖는 콘트롤 로직은, 시스템 바이오스(Bios) 롬(ROM)을 플래쉬 메모리인 IC1(27C010)(1)을 이용하여 각종 바이오스 버그(Bug)들을 업데이트(Update) 시킨다.
이와 같은 업 데이트(Update)를 하기 위해서는 사전에 트랜지스터(Q1, Q2)를 이용하여 IC1(1)의 VPP핀에 12V전압을 인가하고, MEMW *(Memory Write)신호를 플래쉬 메모리 IC1(1)에 공급하여 새로운 프로그램을 기록하게 되는데 이때 기록시간은 프로그램의 크기에 따라 다르나 보통 1-5분 정도의 시간이 소요된다.
그러나 키보드 바이오스 롬인 IC3(3)는 시스템 버스를 사용하지 않고 IC3(80C51SL)(4)의 키보드 콘트롤러에 의한 별도의 버스를 사용하고 있어 플래쉬 메모리화 시키는데 어려움이 있음으로 해서 PROM(Programable ROM)을 사용해 왔다.
즉, 시스템을 분해하지 않고는 키보드 바이오스(BIOS)의 업데이트는 불가능하였다.
이와 같은 종래 기술은 시스템 바이오스 롬만 플래쉬 메모리로 대체하였고 시스템 구성시 필수적으로 돌아가야 하는 키보드 바이오스 롬은 PROM을 사용해, 각종 버그(Bug)발생시 기존의 롬은 버리고 재 프로그램된 PROM으로 교체해야 하는 번거로움이 있었다.
또한 80C51SL을 사용하는 경우 키보드 바이오스는 단지 키보드 서비스 루틴 외에 전원 조정장치 서비스 루우틴도 포함되어 있어 메모리의 용량이 커짐에 따라 버그(Bug)가 발생할 수 있는 빈도수가 많아져 PROM사용시 키보드의 바이오스를 업데이트 시키기 위해서는 장치를 분해하여 새로운 PROM으로 교체해야 하는 등 번거로움이 있었다.
본 고안은 이와 같은 종래 기술의 문제점을 해결하기 위해 안출된 것으로, 키보드의 바이오스 롬을 플래쉬 메모리로 교체하여 키보드의 바이오스를 시스템을 분해하지 않고 업데이트(Update)시킬 수 있도록 하는데 그 목적이 있다.
이와 같은 목적을 실현하기 위한 본 고안의 실시예를 첨부된 도면을 참조하여 설명하면 다음과 같다.
제2도는 본 고안을 설명하기 위한 시스템/키보드 플래쉬 메모리 컨트롤 로직을 나타낸 것으로, 컴퓨터의 운영체제에서 입, 출력 주변장치를 구동하기 위한 루틴들의 집합체인 기본 입, 출력 시스템의 롬(ROM)인 IC1(플래쉬 메모리 : 27C010)(11)과, IC1(11)의 VPP핀에 병렬 연결되어 구동전압(+5V)을 정류하는 다이오드(D1)와, IC1(11)의 VPP핀에 직렬로 연결되어 저항 R1, R2(10KΩ, 20KΩ), 트랜지스터(Q1, Q2)(9953DY)를 구비하고, IC1(11)에 데이터를 업데이트 시킬 때 12V의 전압과 플래쉬 전원을 가하는 컨트롤 포트(12)와, 키보드의 신호의 입, 출력을 제어하는 키보드 바이오스 롬인 IC2(플래쉬 메모리 : 270C010)(13)와, IC2(13)의 VPP핀에 병렬 연결되어 입력되는 구동전압(+5)을 정류하는 다이오드(D2)와, IC2(13)의 VPP핀에 연결되어, 키보드 바이오스 롬인 IC2(13)의 데이터를 업데이트 시킬 때, +12V의 전압과, 플래쉬 키보드(FLASH KBD*)신호를 출력하는 키보드 컨트롤 포트(14)와, IC2(13)의 키보드 어드래스 버스(KA0-KA14), 키보드 데이터 버스(KD0-KA7) 및 키보드 컨트롤 포트(14)의 플래쉬 키보드 신호 입력측에 연결되어 키보드 컨트롤 신호를 출력하는 키보드 컨트롤러용 IC9(80C51SL)(15)와, 롬 칩선택(ROM CS*) 및 플래쉬 키보드(FLASH KBD*)신호 입력측에 접속되어 입력되는 신호를 연산 처리하여 출력하는 인 버터(C1), IC10, IC11로 된 IC부(17)와, IC1(11)의 시스템 어드래스 버스(SA0-SA23), 컨트롤 포트(14)의 플래쉬 키보드 전원측, 시스템 어드래스 버스(XD0-XD7) 및 IC2(13)의 키보드 어드래스 버스(KA0-KA14), 키보드 데이터 버스(KD0-KA7)에 연결되어 플래쉬 키보드(FLASH KBD*) 신호로 키보드 어드래스(KA)에서 시스템 어드래스(SA)로 키보드 데이터(KD)에서 시스템 데이터(SD)로 변환하는 IC3-IC8로 연산처리부(16)를 포함하여 구성된다.
즉, 키보드 바이오스 룸의 루틴의 변경에 따른 재프로그래밍 흐름은 시스템 버스를 이용하여, 키보드 플래쉬 메모리로 어드래싱이 되도록 하였고 이때 키보드 컨트롤러(4)에 의한 컨트롤 혹은 버스들은 차단시키도록 하였다.
따라서 시스템 바이오스의 플래쉬 메모리의 재프로그래밍 방식은 종래와 같이 처리된다.
즉, 사전에 시스템 컨트롤 포트(12)의 트랜지스터(Q1, Q2)를 이용하여 플래쉬 메모리인 IC1(11)에 12V의 전압을 인가하고, 이 때 시스템 콘트롤 포트(12)는 플래쉬 SYS *신호로 선택된다.
그리고 메모리 라이트(MEMW*) 신호를 이용하여 플래쉬 메모리인 IC1(11)에 업데이트(Update)된 데이터를 기록한다.
그리고 키보드 바이오스의 플래쉬 메모리의 재프로그래밍은 키보드 컨트롤러(14)에 할당되어 있던 버스들을 차단시켜 시스템 버스로 할당하고 키보드 컨트롤 포트(14)의 트랜지스터(Q3, Q4)를 이용하여 12V의 전압을 키보드 플래쉬 메모리인 IC2(13)의 VPP핀에 인가하고, 이때 키보드 컨트롤 포트(14)는 시스템 바이오스 플래쉬 메모리의 포트와 구분하기 위해 키보드 플래쉬 전용 포트로써 어드래스 디코딩된 플래시 키보드(FLASH KBD*)신호에 의해 선택된다.
어드래스와 데이터 버스는 플래쉬 키보드(FLASH KBD*)신호로 IC3-IC8의 버퍼 아웃 버스를 키보드 어드래스에서 시스템 어드래스로, 키보드 데이터에서 시스템 데이터로 할당한다.
이와 같은 본 고안은 시스템 바이오스 롬을 플래쉬 메모리로 대체한 것외에 키보드 바이오스 롬도 플래쉬 메모리로 대체한 것으로, 각종 바이오스 버그(Bug)를 수정 혹은 업데이트 할 경우, 시스템을 일부 분해하지 않고도 재프로그래밍이 가능하다.

Claims (1)

  1. 컴퓨터 운영체제의 입, 출력 주변장치 등을 구동하기 위한 시스템 바이오스 ICI와;
    상기 ICI에 연결되어 재프로그래밍시 전압을 인가하는 시스템 컨트롤 포트와;
    키보드의 입, 출력 주변장치들을 구동하기 위한 키보드 바이오스 IC2와;
    상기 IC2의 전원단에 연결되어 업데이트시 전압을 인가하는 키보드 컨트롤 포트와;
    상기 IC2의 키보드 어드레스 및 데이터를 입력받아 키보드를 컨트롤하는 키보드 컨트롤러와;
    롬칩 선택 및 플래쉬 키보드 신호를 입력받아 연산 처리하여 IC2의 칩 동작단에 신호를 출력하는 연산처리부와;
    상기 시스템 및 키보드 컨트롤 포트의 신호에 따라 키보드 어드레스에서 시스템 어드레스로, 키보드 데이터에서 시스템 데이터로 어드레스 및 데이터를 선택 할당하는 IC부로 구성됨을 특징으로 하는 시스템/키보드 플래쉬 메모리 컨트롤 장치.
KR2019930009799U 1993-06-07 1993-06-07 시스템/키보드 플래쉬 메모리 콘트롤 로직 KR200141136Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019930009799U KR200141136Y1 (ko) 1993-06-07 1993-06-07 시스템/키보드 플래쉬 메모리 콘트롤 로직

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019930009799U KR200141136Y1 (ko) 1993-06-07 1993-06-07 시스템/키보드 플래쉬 메모리 콘트롤 로직

Publications (2)

Publication Number Publication Date
KR950001972U KR950001972U (ko) 1995-01-04
KR200141136Y1 true KR200141136Y1 (ko) 1999-05-15

Family

ID=19356593

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019930009799U KR200141136Y1 (ko) 1993-06-07 1993-06-07 시스템/키보드 플래쉬 메모리 콘트롤 로직

Country Status (1)

Country Link
KR (1) KR200141136Y1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100444630B1 (ko) * 2002-01-28 2004-08-21 엘지전자 주식회사 키보드 제어기를 내장한 마이크로 컴퓨터

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100444630B1 (ko) * 2002-01-28 2004-08-21 엘지전자 주식회사 키보드 제어기를 내장한 마이크로 컴퓨터

Also Published As

Publication number Publication date
KR950001972U (ko) 1995-01-04

Similar Documents

Publication Publication Date Title
US4794558A (en) Microprocessor having self-programmed eprom
US4868780A (en) Emulation circuit for interfacing joystick to ROM cartridge slot of computer
EP0431641B1 (en) Microprocessor and method for setting up its peripheral functions
US4450519A (en) Psuedo-microprogramming in microprocessor in single-chip microprocessor with alternate IR loading from internal or external program memories
US6233681B1 (en) Computer system and a control method of the same for in-system reprogramming of a fixed flash ROM when access to the fixed flash ROM is not possible
JPS61500991A (ja) メモリ−・ハイアラ−キを有するデ−タ処理システム
WO2003025728A3 (en) Cpu powerdown method and apparatus therefor
US5812867A (en) Integrated circuit comprising a microprocessor, a memory and internal configurable peripherals
JPH10105386A (ja) システムの製造番号を保護しつつマザーボードの交換を可能にする装置および方法
KR200141136Y1 (ko) 시스템/키보드 플래쉬 메모리 콘트롤 로직
JPH0472271B2 (ko)
KR19990026189A (ko) 바이오스 롬의 업데이트 방법
EP0426331B1 (en) Programmable interrupt controller and method
KR0172001B1 (ko) 바이오스 메모리의 재프로그램 장치 및 그 방법
KR100233182B1 (ko) 마이크로컴퓨터에 내장된 플래쉬 eeprom에 대한 기입장치 및 그 기입방법
US4030079A (en) Processor including incrementor and program register structure
US6000005A (en) Method of writing a flash memory including dynamically switching and allocating memory spaces to the flash memory blocks
JPH07302254A (ja) マイクロコンピュータシステム
JPH0731609B2 (ja) Vmモード変更装置
JP2735838B2 (ja) ワンチップマイクロコンピュータ
US6076118A (en) Attachment or integration of a BIOS device into a computer system using the system memory address and data bus
KR20030003945A (ko) 임베디드 컴퓨터 시스템의 다중 부트모드 구현방법 및부트모드 전환장치
JPH0847259A (ja) インバータ装置
CN110471704B (zh) 服务器及服务器开机初始化方法
KR0119130B1 (ko) 12비트 아날로그/디지탈 변환장치를 이용한 데이타 처리장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20070918

Year of fee payment: 10

EXPY Expiration of term