KR20010085663A - 통신 제어 장치 및 방법 - Google Patents

통신 제어 장치 및 방법 Download PDF

Info

Publication number
KR20010085663A
KR20010085663A KR1020010009983A KR20010009983A KR20010085663A KR 20010085663 A KR20010085663 A KR 20010085663A KR 1020010009983 A KR1020010009983 A KR 1020010009983A KR 20010009983 A KR20010009983 A KR 20010009983A KR 20010085663 A KR20010085663 A KR 20010085663A
Authority
KR
South Korea
Prior art keywords
asynchronous packet
storage size
asynchronous
fifo
packet
Prior art date
Application number
KR1020010009983A
Other languages
English (en)
Other versions
KR100752466B1 (ko
Inventor
하따하지메
Original Assignee
이데이 노부유끼
소니 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이데이 노부유끼, 소니 가부시끼 가이샤 filed Critical 이데이 노부유끼
Publication of KR20010085663A publication Critical patent/KR20010085663A/ko
Application granted granted Critical
Publication of KR100752466B1 publication Critical patent/KR100752466B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/64Hybrid switching systems
    • H04L12/6418Hybrid transport
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40052High-speed IEEE 1394 serial bus
    • H04L12/40071Packet processing; Packet format
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/10Flow control; Congestion control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/10Flow control; Congestion control
    • H04L47/13Flow control; Congestion control in a LAN segment, e.g. ring or bus
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/10Flow control; Congestion control
    • H04L47/26Flow control; Congestion control using explicit feedback to the source, e.g. choke packets
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/10Flow control; Congestion control
    • H04L47/30Flow control; Congestion control in combination with information about buffer occupancy at either end or at transit nodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Communication Control (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Small-Scale Networks (AREA)
  • Information Transfer Systems (AREA)
  • Computer And Data Communications (AREA)

Abstract

비동기 패킷 수신용 FIFO에 있어서의 패킷의 저장 용량과, FIFO로부터 판독된 비동기 패킷을 처리하는 처리 수단의 처리 능력 사이의 균형을 잡을 수 있다.
판정 수단(5)은 패킷 수신 수단(2)으로부터의 그 수신하고자 하는 패킷의 패킷 사이즈 Pin의 데이터, 패킷 수신용 FIFO(4)로부터의 이미 저장되어 있는 패킷의 현재의 저장 사이즈 Pnow 및 최대 저장 사이즈 Pmax의 데이터 및 저장 사이즈 설정 수단(8)으로부터의 설정 저장 사이즈 Pset(단, 0≤Pset≤Pmax)의 데이터를 받아, Pset<Pnow+Pin일 때에는 수신 수단에 의한 새로운 패킷의 수신을 거부해야 한다고 판정하고, Pset≥Pnow+Pin일 때에는 패킷 수신 수단에 의한 새로운 패킷의 수신을 용인해야 한다고 판정한다.

Description

통신 제어 장치 및 방법{COMMUNICATION CONTROL APPARATUS AND METHOD THEREOF}
본 발명은 IEEE1394의 직렬 버스로부터의 비동기 패킷을 수신하고, 그 수신한 비동기 패킷을 비동기 패킷 수신용 FIFO에 저장하고, 그 FIFO에 있어서의 비동기 패킷의 저장 상태에 따라 비동기 패킷의 수신 거부 또는 용인을 나타내는승인(acknowledge)을 IEEE1394의 직렬 버스로 반환하도록 한 통신 제어 장치에 관한 것이다.
이하에, 도 2를 참조하여, 종래의 통신 제어 장치를 설명한다. 참조 부호 1은 IEEE1394의 링크 코어를 나타내고, 이 링크 코어(1)는 IEEE1394의 직렬 버스로부터의 비동기 패킷을 수신하는 비동기 패킷 수신 회로(2) 및 승인 생성 회로(3)를 구비한다.
비동기 패킷 수신 회로(2)에 의해 수신된 비동기 패킷은 비동기 패킷 수신 회로(2)에 의해 수신된 비동기 패킷의 비동기 패킷 수신용 FIFO(4)에 대한 저장의 유무를 제어하는 제어 수단으로서의 온 오프 스위치(6)를 통해, 비동기 패킷 수신용 FIFO(4)에 공급되어 저장된다. 비동기 패킷 수신용 FIFO(4)로부터 판독된 비동기 패킷은 처리 수단으로서의 마이크로 컴퓨터(7)에 공급되어, 그 마이크로 컴퓨터(7)에 탑재된 소프트웨어에 기초하여 신호 처리된다.
스위치(6)는 후술하는 판정 회로(5)로부터의 제어 신호에 의해 온 오프되지만, 스위치(6) 대신에 게이트 회로를 설치하여도 좋고, 또한, 판정 회로(5)로부터의 제어 신호에 의해 비동기 패킷 수신용 FIFO(4)를 직접 제어하여 비동기 패킷 수신 회로(2)에 의해 수신된 비동기 패킷의 비동기 패킷 수신용 FIFO(4)에 대한 저장의 유무를 제어하도록 하여도 좋다. 이 경우에는, 비동기 패킷 수신용 FIFO(4) 자체가 제어 수단을 겸하게 된다.
참조 부호 5는 판정 회로이고, 비동기 패킷 수신 회로(2)로부터의 그 비동기 패킷 수신 회로(2)에 의해 수신하고자 하는 비동기 패킷의 패킷 사이즈 Pin의 데이터, 비동기 패킷 수신용 FIFO(4)로부터의 그 FIFO(4)에 이미 저장되어 있는 비동기 패킷의 현재의 저장 사이즈 Pnow 및 그 FIFO(4)의 최대 저장 사이즈 Pmax의 데이터를 받아,
Pmax<Pnow+Pin
일 때에는, 비동기 패킷 수신 회로(2)에 의한 새로운 비동기 패킷의 수신을 거부해야 한다고 판정함과 함께 스위치(6)를 오프로 하고,
Pmax≥Pnow+ Pin
일 때에는, 비동기 패킷 수신 회로(2)에 의한 새로운 비동기 패킷의 수신을 용인해야 한다고 판정함과 함께 스위치(6)를 온으로 하고, 또한, 그 각 판정 결과를 승인 생성 수단(3)에 공급한다.
판정 회로(5)로부터의 판정 결과인 플래그를 승인 생성 회로(3)에 공급하고, 승인 생성 회로(3)에 의해 새로운 비동기 패킷 (a)를 수신할 수 있는지 여부를 나타내는 승인 (b)를 생성하여 IEEE1394의 직렬 버스로 반환한다. 이 승인 (b)는 판정 회로(5)로부터의 판정 결과를 나타내는 플래그가 각각 논리 H 출력 및 논리 L 출력일 때에는 각각 승인·완성(또는 승인·펜딩) 및 승인·비지가 된다.
이러한 종래의 통신 제어 장치에서는 비동기 패킷 수신용 FIFO(2)의 최대 저장 사이즈가 고정되어 있기 때문에, 다음과 같은 문제가 있었다.
FIFO(4)로부터 판독된 비동기 패킷을, 처리 수단으로서의 마이크로 컴퓨터(7)에 공급하여 그 마이크로 컴퓨터(7)에 탑재된 소프트웨어에 기초하여 처리를 행하는 경우에, FIFO(4)의 최대 저장 사이즈에 대해 마이크로 컴퓨터(7)의 처리 능력이 낮은 경우, 또는, 마이크로 컴퓨터의 처리 능력이 임의의 기간만 낮아져 있는 경우에는 FIFO(4)는 수신한 비동기 패킷을 저장할 여유가 있기 때문에, 승인 생성 회로(3)는 새로운 비동기 패킷의 수신 용인을 나타내는 승인·완성이나 승인·펜딩을 생성하고, 새로운 승인 패킷의 수신 거부를 나타내는 승인·비지를 생성하지 않는다.
마이크로 컴퓨터(7)에 의한 비동기 패킷의 처리 능력 자체가 낮기 때문에, 마이크로 컴퓨터(7)에 의한 그 비동기 패킷의 처리가 개시되고, 그 후 그 처리가 종료되어 비동기 패킷 수신 회로(2)에 의해 수신한 비동기 패킷을 비동기 패킷 FIFO(4)에 저장할 수 있도록 되었을 때, 비동기 패킷의 처리가 개시되고, 그 후 그 처리가 종료되기까지의 시간이 스플리트·트랜잭션의 규정인 100msec를 초과하게 되어 프로토콜 위반을 일으키고, 그 결과, 접속성 문제의 발생 원인이 될 가능성이 있다.
또한, 비동기 패킷 수신용 FIFO(4)로부터 판독된 비동기 패킷을, 마이크로 컴퓨터(7)에 공급하여 그 마이크로 컴퓨터(7)에 탑재된 소프트웨어에 기초하여 처리를 행하는 경우에, FIFO4의 최대 저장 사이즈에 대해 마이크로 컴퓨터(7)의 처리 능력이 높은 경우, 또는, 마이크로 컴퓨터의 처리 능력이 임의의 기간만 높아져 있는 경우에는, FIFO(4)에 그 최대 저장 사이즈를 초과한 양의 비동기 패킷이 공급되어도 그 비동기 패킷을 저장을 할 수 없기 때문에, 비동기 패킷에 대한 마이크로 컴퓨터(7)의 높은 처리 능력을 발휘할 수 없게 된다.
또한, 마이크로 컴퓨터(7)의 처리 능력이 임의의 기간만 높아져(낮아져) 있는 기간이란 마이크로 컴퓨터(7)의 처리가 다른 소프트웨어에 의한 영향을 받는(받지 않는) 기간을 말한다.
즉, IEEE1394의 직렬 버스로부터의 비동기 패킷을 수신하여 FIFO(4)에 저장한 후에, 그 FIFO4에 새로운 비동기 패킷을 저장할 수 있는지 여부의 승인을 생성하도록 한 통신 제어 장치가 있는 장치에 조립된 경우에는, 그 통신 제어 장치가 조립된 장치에서는 그 내장 마이크로 컴퓨터의 처리 능력과, 통신 제어 장치 내의 FIFO의 비동기 패킷의 최대 저장 사이즈 사이의 균형을 잡지 않으면, 프로토콜 위반의 위험성이나, 비동기 패킷에 대한 마이크로 컴퓨터의 처리 능력을 발휘할 수 없게 된다고 하는 문제가 있었다.
이러한 점을 감안하여, 본 발명은 IEEE1394의 직렬 버스로부터의 비동기 패킷을 수신하고, 그 수신한 비동기 패킷을 비동기 패킷 수신용 FIFO에 저장하고, 그 FIFO에 있어서의 비동기 패킷의 저장 상태에 따라 비동기 패킷의 수신 거부 또는 용인을 나타내는 승인을 IEEE1394의 직렬 버스로 반환하도록 한 통신 제어 장치에 있어서, 비동기 패킷 수신용 FIFO에 있어서의 비동기 패킷의 저장 용량과, FIFO로부터 판독된 비동기 패킷을 처리하는 처리 수단의 처리 능력 사이의 균형을 잡을 수 있는 것을 제안하려고 하는 것이다.
도 1은 본 발명의 실시예의 통신 제어 장치의 일례의 블록선도.
도 2는 종래의 통신 제어 장치의 블록선도.
<도면의 주요 부분에 대한 부호의 설명>
1 : IEEE1394의 링크 코어
2 : 비동기 패킷 수신 회로
3 : 승인 생성 회로
4 : 비동기 패킷 수신용 FIFO
5 : 판정 회로
6 : 저장 사이즈 설정 회로
본 발명은 IEEE1394의 직렬 버스로부터의 비동기 패킷을 수신하는 비동기 패킷 수신 수단 및 승인 생성 수단을 구비하는 IEEE1394의 링크 코어와, 비동기 패킷수신 수단에 의해 수신된 비동기 패킷이 공급되어 저장되는 비동기 패킷 수신용 FIFO와, 비동기 패킷 수신 수단에 의해 수신된 비동기 패킷의 비동기 패킷 수신용 FIFO에 대한 저장의 유무를 제어하는 제어 수단과, 비동기 패킷 수신용 FIFO의 저장 사이즈를 설정하는 저장 사이즈 설정 수단과, 비동기 패킷 수신 수단으로부터의 그 비동기 패킷 수신 수단에 의해 수신하고자 하는 비동기 패킷의 패킷 사이즈 Pin의 데이터, 비동기 패킷 수신용 FIFO로부터의 그 비동기 패킷 수신용 FIFO에 이미 저장되어 있는 비동기 패킷의 현재의 저장 사이즈 Pnow 및 최대 저장 사이즈 Pmax의 데이터 및 저장 사이즈 설정 수단으로부터의 설정 저장 사이즈 Pset(단, 0≤Pset≤Pmax)의 데이터를 받아,
Pset<Pnow+Pin
일 때에는, 비동기 패킷 수신 수단에 의한 새로운 비동기 패킷의 수신을 거부해야 한다고 판정함과 함께, 제어 수단을 제어하여 비동기 패킷 수신 수단에 의해 수신된 비동기 패킷의 비동기 패킷 수신용 FIFO에 대한 저장을 행하지 않도록 하고,
Pset≥Pnow+Pin
일 때에는, 비동기 패킷 수신 수단에 의한 새로운 비동기 패킷의 수신을 용인해야 한다고 판정함과 함께, 제어 수단을 제어하여 비동기 패킷 수신 수단에 의해 수신된 비동기 패킷의 비동기 패킷 수신용 FIFO에 대한 저장을 행하도록 하고, 또한, 그 각 판정 결과를 승인 생성 수단에 공급하는 판정 수단을 갖고, 승인 생성 수단에 의해 비동기 패킷 수신 수단에 의한 새로운 비동기 패킷의 수신 거부 또는 용인을 나타내는 승인을 생성하여 IEEE1394의 직렬 버스로 반환하도록 한 통신 제어 장치이다.
이러한 본 발명에 따르면, 판정 수단은 비동기 패킷 수신 수단으로부터의 그 비동기 패킷 수신 수단에 의해 수신하고자 하는 비동기 패킷의 패킷 사이즈 Pin의 데이터, 비동기 패킷 수신용 FIFO에서의 그 비동기 패킷 수신용 FIFO에 이미 저장되어 있는 비동기 패킷의 현재의 저장 사이즈 Pnow 및 최대 저장 사이즈 Pmax의 데이터 및 저장 사이즈 설정 수단으로부터의 설정 저장 사이즈 Pset(단, 0≤Pset≤Pmax)의 데이터를 받아,
Pset<Pnow+Pin
일 때에는, 비동기 패킷 수신 수단에 의한 새로운 비동기 패킷의 수신을 거부해야 한다고 판정함과 함께, 제어 수단을 제어하여 비동기 패킷 수신 수단에 의해 수신된 비동기 패킷의 비동기 패킷 수신용 FIFO에 대한 저장을 행하지 않도록 하고,
Pset≥Pnow+Pin
일 때에는, 비동기 패킷 수신 수단에 의한 새로운 비동기 패킷의 수신을 용인해야 한다고 판정함과 함께, 제어 수단을 제어하여 비동기 패킷 수신 수단에 의해 수신된 비동기 패킷의 비동기 패킷 수신용 FIFO에 대한 저장을 행하도록 하고, 또한, 그 각 판정 결과를 승인 생성 수단에 공급한다. 또한, 승인 생성 수단은 비동기 패킷 수신 수단에 의한 새로운 비동기 패킷의 수신 거부 또는 용인을 나타내는 승인을 생성하여 IEEE1394의 직렬 버스로 반환하도록 한다.
<실시예>
이하에, 도 1을 참조하여, 본 발명의 실시예인 통신 제어 장치의 일례를 상세하게 설명한다. IEEE1394의 직렬 버스 및 외부 기기인 마이크로 컴퓨터(7)를 제외하고, 통신 제어 장치의 전체를 반도체 집적 회로로써 구성할 수 있다. 또한, 도 1에 있어서, 도 2와 대응하는 부분에는 동일 부호를 붙인다. 참조 부호 1은 IEEE1394의 링크 코어이고, 이 링크 코어(1)는 IEEE1394의 직렬 버스로부터의 비동기 패킷을 수신하는 비동기 패킷 수신 회로(2) 및 승인 생성 회로(3)를 구비한다.
비동기 패킷 수신 회로(2)에 의해 수신된 비동기 패킷은 온 오프 스위치(6)를 통해 비동기 패킷 수신용 FIFO(4)에 공급되어 저장된다. 비동기 패킷 수신용 FIFO(4)로부터 판독된 비동기 패킷은 처리 수단으로서의 마이크로 컴퓨터(7)에 공급되어, 그 마이크로 컴퓨터(7)에 탑재된 소프트웨어에 기초하여 신호 처리된다. 또한, 스위치(6)는 후술하는 판정 회로(5)로부터 공급되는 제어 신호에 의해 그 온 오프가 제어된다.
참조 부호 8은 그 비동기 패킷 수신용 FIFO(4)의 저장 사이즈를 설정하는 저장 사이즈 설정 회로로서, 설정 저장 사이즈 Pset의 데이터를 발생하고, 그 데이터는 후술하는 판정 회로(5)에 공급된다.
참조 부호 6은 판정 회로로서, 비동기 패킷 수신 회로(2)로부터의 그 비동기 패킷 수신 회로(2)에 의해 수신하고자 하는 비동기 패킷의 패킷 사이즈 Pin의 데이터, 비동기 패킷 수신용 FIFO(4)로부터의 그 FIFO(4)에 이미 저장되어 있는 비동기 패킷의 현재의 저장 사이즈 Pnow 및 그 FIFO(4)의 최대 저장 사이즈 Pmax의 데이터 및 저장 사이즈 설정 회로(8)로부터의 설정 저장 사이즈 Pset(단, 0≤Pset≤Pmax)의 데이터를 받아,
Pset<Pnow+Pin
일 때에는, 비동기 패킷 수신 회로(2)에 의한 새로운 비동기 패킷의 수신을 거부해야 한다고 판정함과 함께 스위치(6)를 오프로 하고,
Pset≥Pnow+Pin
일 때에는, 비동기 패킷 수신 회로(2)에 의한 새로운 비동기 패킷의 수신을 용인해야 한다고 판정함과 함께 스위치(6)를 온으로 하고, 또한, 그 각 판정 결과를 승인 생성 회로(3)에 공급한다.
판정 회로(5)로부터의 판정 결과인 플래그를 승인 생성 회로(3)에 공급하고, 승인 생성 회로(3)에 의해 새로운 비동기 패킷 (a)를 수신할 수 있는지 여부를 나타내는 승인 (b)를 생성하여 IEEE1394의 직렬 버스로 반환한다. 이 승인 (b)는 판정 회로(5)로부터의 판정 결과를 나타내는 플래그가 각각 비동기 패킷 수신 회로(2)에 의한 새로운 비동기 패킷의 수신을 거부해야 할 것을 나타내는 논리 H 출력 및 비동기 패킷 수신 회로(2)에 의한 새로운 비동기 패킷의 수신을 용인해야 할 것을 나타내는 논리 L 출력에 각각 대응하여, 승인·완성(또는 승인·펜딩) 및 승인·비지가 된다.
저장 사이즈 설정 회로(8)는 수동 등에 의한 정적인 설정 저장 사이즈 Pset의 데이터를 출력하는 회로이어도 좋으며, 혹은 비동기 패킷 FIFO(4)로부터 판독된 비동기 패킷을 처리하는 처리 수단으로서의 마이크로 컴퓨터(7)의 부하 상태에 따라 동적인 설정 저장 사이즈의 데이터를 출력하는 회로이어도 좋다.
상술한 본 발명에 따르면, IEEE1394의 직렬 버스로부터의 비동기 패킷을 수신하는 비동기 패킷 수신 수단 및 승인 생성 수단을 구비하는 IEEE1394의 링크 코어와, 비동기 패킷 수신 수단에 의해 수신된 비동기 패킷이 공급되어 저장되는 비동기 패킷 수신용 FIFO와, 비동기 패킷 수신 수단에 의해 수신된 비동기 패킷의 비동기 패킷 수신용 FIFO에 대한 저장의 유무를 제어하는 제어 수단과, 비동기 패킷 수신용 FIFO의 저장 사이즈를 설정하는 저장 사이즈 설정 수단과, 비동기 패킷 수신 수단으로부터의 그 비동기 패킷 수신 수단에 의해 수신하고자 하는 비동기 패킷의 패킷 사이즈 Pin의 데이터, 비동기 패킷 수신용 FIFO로부터의 그 비동기 패킷 수신용 FIFO에 이미 저장되어 있는 비동기 패킷의 현재의 저장 사이즈 Pnow 및 최대 저장 사이즈 Pmax의 데이터 및 저장 사이즈 설정 수단으로부터의 설정 저장 사이즈 Pset(단, 0≤ Pset≤Pmax )의 데이터를 받아,
Pset<Pnow+Pin
일 때에는, 비동기 패킷 수신 수단에 의한 새로운 비동기 패킷의 수신을 거부해야 한다고 판정함과 함께, 제어 수단을 제어하여 비동기 패킷 수신 수단에 의해서 수신된 비동기 패킷의 비동기 패킷 수신용 FIFO에 대한 저장을 행하지 않도록 하고,
Pset≥Pnow+Pin
일 때에는, 비동기 패킷 수신 수단에 의한 새로운 비동기 패킷의 수신을 용인해야 한다고 판정함과 함께, 제어 수단을 제어하여 비동기 패킷 수신 수단에 의해 수신된 비동기 패킷의 비동기 패킷 수신용 FIFO에 대한 저장을 행하도록 하고, 또한, 그 각 판정 결과를 승인 생성 수단에 공급하는 판정 수단을 갖고, 승인 생성 수단에 의해, 비동기 패킷 수신 수단에 의한 새로운 비동기 패킷의 수신 거부 또는 용인을 나타내는 승인을 생성하여 IEEE1394의 직렬 버스로 반환하도록 하였기 때문에, 하기의 효과가 얻어진다.
본 발명에 따르면, IEEE1394의 직렬 버스로부터의 비동기 패킷을 수신하고, 그 수신한 비동기 패킷을 비동기 패킷 수신용 FIFO에 저장하고, 그 FIFO에 있어서의 비동기 패킷의 저장 상태에 따라, 비동기 패킷의 수신 거부 또는 용인을 나타내는 승인을 IEEE1394의 직렬 버스로 반환하도록 한 통신 제어 장치에 있어서, 비동기 패킷 수신용 FIFO에 있어서의 비동기 패킷의 저장 용량과, FIFO로부터 판독된 비동기 패킷을 처리하는 처리 수단의 처리 능력 사이의 균형을 잡을 수 있다. 이 때문에, 스플리트·트랜잭션의 시간적 제약을 일탈할 우려가 없어지고, 따라서, 프로토콜 위반의 위험성이나, 비동기 패킷에 대한 마이크로 컴퓨터의 처리 능력을 발휘할 수 없게 된다고 하는 문제는 없어진다.
또한, 본 발명에 따르면, 저장 사이즈 설정 수단에 의해 설정되는 저장 사이즈 Pset를 0≤Pset≤Pmax의 범위에서 가변함으로써, 외관상, 최대 저장 사이즈를 가변할 수 있는 비동기 패킷 수신용 FIFO를 구비한 통신 제어 장치를 얻을 수 있다. 이 외관상의 최대 저장 사이즈는 처리 수단이나 통신 제어 장치가 설치되는 장치의 규모, 처리 능력 등에 따라서 가변할 수 있기 때문에, 범용의 통신 제어 장치를 얻을 수 있다.
또한, 본 발명에 따르면, 저장 사이즈 설정 수단에 의해 설정되는 저장 사이즈 Pset를 비동기 패킷 수신용 FIFO로부터 판독된 비동기 패킷을 처리하는 처리 수단의 부하 상태나 처리 능력(퍼포먼스)에 따라 자동적으로 가변할 수 있다.
또한, 본 발명에 따르면, 저장 사이즈 설정 수단에 의해 설정되는 저장 사이즈 Pset를 비동기 패킷 수신용 FIFO로부터 판독된 비동기 패킷을 처리하는 처리 수단의 부하 상태뿐만 아니라, IEEE1394 직렬 버스 상의 안정도(재시행의 횟수 실적) 등의 많은 환경 변화에 따라 비동기·트랜잭션의 처리량을 제어하는 것이 가능해지고, 동작이 안정된 통신 제어 장치를 얻을 수 있다.

Claims (10)

  1. 통신 수단으로부터 비동기 패킷을 수신하는 비동기 패킷 수신 수단과, 상기 비동기 패킷 수신 수단에 의해 수신된 비동기 패킷이 공급되어 저장되는 비동기 패킷 수신용 FIFO를 포함하는 통신 제어 장치에 있어서,
    상기 비동기 패킷 수신 수단에 의해 수신된 비동기 패킷의 상기 비동기 패킷 수신용 FIFO에 대한 저장의 유무를 제어하는 제어 수단과,
    상기 비동기 패킷 수신용 FIFO의 저장 사이즈를 설정하는 저장 사이즈 설정 수단과,
    상기 수신 수단에 의해 수신하고자 하는 비동기 패킷의 패킷 사이즈와, 상기 비동기 패킷 수신용 FIFO의 현재의 저장 사이즈와의 합과, 상기 저장 사이즈 설정 수단으로부터의 설정 저장 사이즈에 기초하여, 상기 수신하고자 하는 비동기 패킷의 수신 가부를 판정하는 판정 수단과,
    상기 판정 수단의 판정 결과에 기초하여, 상기 수신하고자 하는 비동기 패킷의 수신 거부 또는 용인을 나타내는 승인을 생성하는 승인 생성 수단
    을 포함하고
    상기 승인 생성 수단으로부터의 출력을 상기 통신 수단으로 반환하도록 한 것을 특징으로 하는 통신 제어 장치.
  2. 제1항에 있어서,
    상기 저장 사이즈 설정 수단은 정적인 설정 저장 사이즈의 데이터를 출력하는 수단인 것을 특징으로 하는 통신 제어 장치.
  3. 제1항에 있어서,
    상기 저장 사이즈 설정 수단은 동적인 설정 저장 사이즈의 데이터를 출력하는 수단인 것을 특징으로 하는 통신 제어 장치.
  4. 제1항에 있어서,
    상기 통신 수단은 직렬 버스인 것을 특징으로 하는 통신 제어 장치.
  5. 제4항에 있어서,
    상기 직렬 버스는 IEEE1394의 직렬 버스인 것을 특징으로 하는 통신 제어 장치.
  6. 통신 수단으로부터 비동기 패킷을 수신하는 비동기 패킷 수신 수단과, 상기 비동기 패킷 수신 수단에 의해 수신된 비동기 패킷이 공급되어 저장되는 비동기 패킷 수신용 FIFO를 포함하는 통신 제어 장치의 통신 제어 방법에 있어서,
    상기 비동기 패킷 수신 수단에 의해 수신된 비동기 패킷의 상기 비동기 패킷 수신용 FIFO에 대한 저장의 유무를 제어 수단에 의해 제어하는 단계와,
    저장 사이즈 설정 수단에 의해, 상기 비동기 패킷 수신용 FIFO의 저장 사이즈를 설정하는 단계와,
    상기 수신 수단에 의해 수신하고자 하는 비동기 패킷의 패킷 사이즈와, 상기 비동기 패킷 수신용 FIFO의 현재의 저장 사이즈와의 합과, 상기 저장 사이즈 설정 수단으로부터의 설정 저장 사이즈에 기초하여 상기 수신하고자 하는 비동기 패킷의 수신 가부를 판정 수단에 의해 판정하는 단계와,
    상기 판정 수단의 판정 결과에 기초하여, 상기 수신하고자 하는 비동기 패킷의 수신 거부 또는 용인을 나타내는 승인 생성 수단에 의해 생성하는 단계
    를 포함하고,
    상기 승인 생성 수단으로부터의 출력을 상기 통신 수단으로 반환하도록 한 것을 특징으로 하는 통신 제어 방법.
  7. 제6항에 있어서,
    상기 저장 사이즈 설정 수단은 정적인 설정 저장 사이즈의 데이터를 출력하는 것을 특징으로 하는 통신 제어 방법.
  8. 제6항에 있어서,
    상기 저장 사이즈 설정 수단은 동적인 설정 저장 사이즈의 데이터를 출력하는 것을 특징으로 하는 통신 제어 방법.
  9. 제6항에 있어서,
    상기 통신 수단은 직렬 버스인 것을 특징으로 하는 통신 제어 방법.
  10. 제9항에 있어서,
    상기 직렬 버스는 IEEE1394의 직렬 버스인 것을 특징으로 하는 통신 제어 방법.
KR20010009983A 2000-02-29 2001-02-27 통신 제어 장치 및 방법 KR100752466B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2000-054281 2000-02-29
JP2000054281A JP2001244952A (ja) 2000-02-29 2000-02-29 通信制御装置

Publications (2)

Publication Number Publication Date
KR20010085663A true KR20010085663A (ko) 2001-09-07
KR100752466B1 KR100752466B1 (ko) 2007-08-24

Family

ID=18575556

Family Applications (1)

Application Number Title Priority Date Filing Date
KR20010009983A KR100752466B1 (ko) 2000-02-29 2001-02-27 통신 제어 장치 및 방법

Country Status (5)

Country Link
US (1) US7050446B2 (ko)
EP (1) EP1130859B1 (ko)
JP (1) JP2001244952A (ko)
KR (1) KR100752466B1 (ko)
TW (1) TWI256209B (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3400772B2 (ja) * 2000-04-25 2003-04-28 松下電器産業株式会社 パケット送受信処理装置
JP4217386B2 (ja) * 2001-05-15 2009-01-28 株式会社リコー Fifo装置
JP3633507B2 (ja) * 2001-05-25 2005-03-30 ソニー株式会社 データ転送処理装置、データ転送方法およびデータ転送プログラム
US9270642B2 (en) * 2011-10-13 2016-02-23 Rosemount Inc. Process installation network intrusion detection and prevention
CN105511835B (zh) * 2014-09-24 2019-11-15 深圳市中兴微电子技术有限公司 一种异步fifo控制器及防止异步fifo缓存数据溢出的方法

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4958341A (en) * 1988-03-31 1990-09-18 At&T Bell Laboratories Integrated packetized voice and data switching system
US5144692A (en) * 1989-05-17 1992-09-01 International Business Machines Corporation System for controlling access by first system to portion of main memory dedicated exclusively to second system to facilitate input/output processing via first system
US5155809A (en) * 1989-05-17 1992-10-13 International Business Machines Corp. Uncoupling a central processing unit from its associated hardware for interaction with data handling apparatus alien to the operating system controlling said unit and hardware
US5517626A (en) * 1990-05-07 1996-05-14 S3, Incorporated Open high speed bus for microcomputer system
DE69428627T2 (de) * 1993-06-10 2002-08-08 Koninkl Philips Electronics Nv Dekodierer für Wörter variabler Länge mit hohem Durchfluss und Vorrichtung mit einem solchen Dekodierer
US6519268B1 (en) * 1996-03-07 2003-02-11 Sony Corporation Asynchronous data pipe for automatically managing asynchronous data transfers between an application and a bus structure
US6081852A (en) * 1996-04-26 2000-06-27 Texas Instruments Incorporated Packet data transferring system for autonomously operating a DMA by autonomous boot mode select signal wherein the DMA is enabled to at least one program control list
EP0804033A3 (en) * 1996-04-26 2003-12-10 Texas Instruments Incorporated Improvements in or relating to electronic devices
US6006286A (en) * 1996-04-26 1999-12-21 Texas Instruments Incorporated System for controlling data packet transfers by associating plurality of data packet transfer control instructions in packet control list including plurality of related logical functions
SG77135A1 (en) * 1996-04-26 2000-12-19 Texas Instruments Inc Method and system for assigning a channel number to a received data packet
JPH1040211A (ja) * 1996-04-30 1998-02-13 Texas Instr Inc <Ti> パケット化されたデータ通信インタフェース機器内での直接メモリアクセス優先順位を割り当てるための方法ならびにdmaチャンネル回路
US5996032A (en) * 1996-04-30 1999-11-30 Texas Instruments Incorporated System for writing a plurality of data bits less than from the total number of bits in a data register using a single register write operation
US5860119A (en) * 1996-11-25 1999-01-12 Vlsi Technology, Inc. Data-packet fifo buffer system with end-of-packet flags
JPH10224719A (ja) * 1997-01-31 1998-08-21 Canon Inc 電子機器、像形成システム、ビデオプリントシステム及びカメラ一体型記録再生装置
JPH10229427A (ja) * 1997-02-14 1998-08-25 Canon Inc 情報処理装置及び方法
US5991304A (en) * 1998-02-13 1999-11-23 Intel Corporation Method and apparatus for minimizing asynchronous transmit FIFO under-run and receive FIFO over-run conditions
US6463485B1 (en) * 1998-06-03 2002-10-08 Cisco Technology, Inc. System for providing cell bus management in a switch platform including a write port cell count in each of a plurality of unidirectional FIFO for indicating which FIFO be able to accept more cell
US6438102B1 (en) * 1998-06-03 2002-08-20 Cisco Technology, Inc. Method and apparatus for providing asynchronous memory functions for bi-directional traffic in a switch platform
KR100359092B1 (ko) * 1998-11-18 2003-02-19 삼성전자 주식회사 가변 등시성 데이터 전송방법 및 그 장치
KR100299138B1 (ko) * 1999-09-28 2001-11-02 윤종용 에이티엠 장치에서 비실시간 트래픽 제어장치 및 방법
KR20010078626A (ko) * 2000-02-09 2001-08-21 서평원 데이터 폭주 방지용 전송장치
KR20040045596A (ko) * 2002-11-25 2004-06-02 엘지전자 주식회사 가변 큐 할당장치

Also Published As

Publication number Publication date
US7050446B2 (en) 2006-05-23
EP1130859A3 (en) 2002-02-06
EP1130859B1 (en) 2007-06-13
KR100752466B1 (ko) 2007-08-24
TWI256209B (en) 2006-06-01
JP2001244952A (ja) 2001-09-07
US20010017860A1 (en) 2001-08-30
EP1130859A2 (en) 2001-09-05

Similar Documents

Publication Publication Date Title
JPH06209347A (ja) 信号接続制御部
US20080109587A1 (en) Switch control of usb transceiver between a plurality of processors
JPH07154421A (ja) バッファへのアクセス制御方法およびデータパケットの一時的記憶装置およびこのような装置を有する交換器
CA2030349A1 (en) Dynamic window sizing in a data network
JP2002259327A (ja) バス制御回路
WO1999045685A1 (en) Audio device selector for wireless communication
KR100752466B1 (ko) 통신 제어 장치 및 방법
EP0350637A3 (en) Switching method for multistage interconnection networks with hot spot traffic
EP3107231B1 (en) Data processing method and device
EP1636945A2 (en) Master node for a lin network
US5864300A (en) Communication system for selecting a communication transmission method
Cisco W1
Cisco wrr-queue bandwidth
Cisco w Commands
WO2000002361A1 (en) Module for mobile terminals
KR100747442B1 (ko) 수신제한기능을 갖는 이동 무선 단말기 및 수신 제한 방법
US20110096786A1 (en) Paired node controllers
KR100350470B1 (ko) 광통신 시스템에서의 자동경로 스위치 제어장치
JP2916185B2 (ja) 着呼通信アダプタの動的選定方法
JP2003091468A (ja) 通信制御システム
JPH08340345A (ja) Lan集線装置
KR930006893B1 (ko) 신호단말 제어장치의 삼중화 송신회로
JPH0451735A (ja) ブリッジ装置
JPS62235845A (ja) 電子メ−ル利用によるフアイルの送受信方式
KR960027791A (ko) Cdma 이동통선 네트워크 노드에서의 멀티캐스팅 통신경로 제어 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Re-publication after modification of scope of protection [patent]
LAPS Lapse due to unpaid annual fee