KR20010079326A - 리스크 코아의 집적회로 - Google Patents

리스크 코아의 집적회로 Download PDF

Info

Publication number
KR20010079326A
KR20010079326A KR1020010040566A KR20010040566A KR20010079326A KR 20010079326 A KR20010079326 A KR 20010079326A KR 1020010040566 A KR1020010040566 A KR 1020010040566A KR 20010040566 A KR20010040566 A KR 20010040566A KR 20010079326 A KR20010079326 A KR 20010079326A
Authority
KR
South Korea
Prior art keywords
integrated circuit
data
register
microprocessor
multiplexer
Prior art date
Application number
KR1020010040566A
Other languages
English (en)
Inventor
한제섭
Original Assignee
한제섭
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한제섭 filed Critical 한제섭
Priority to KR1020010040566A priority Critical patent/KR20010079326A/ko
Publication of KR20010079326A publication Critical patent/KR20010079326A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/22Microcontrol or microprogram arrangements
    • G06F9/28Enhancement of operational speed, e.g. by using several microcontrol devices operating in parallel
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/54Interprogram communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Microcomputers (AREA)

Abstract

본 특허자료는 리스크형 마이크로프로세서로써 증가기와 산술논리연산기, 멀티플렉서, 멀티플렉서 배이스 쉬프터, 명령어세트 논리제어 와 리셋, 레지스터를 구성하는 형태로 집적화 한다.그리고 면적의 축소와 저전력화 한다. 설계방식은 Full-custom화한다.

Description

리스크 코아의 집적회로{The Integrated Circuit of a RISC core}
마이크로프로세서는 두개로 나눈다. 첫번째가 시스크(CISC)형 마이크로프로세서이고, 두번째가 리스크(RICS)형 마이크로프로세서이다. 본 특허내용은 두번째인 리스크형 마이크로프로세서이며, 리스크형 마이크로프로세서는 전문적으로 사용하는 단문명령어가 있으며, 명령어 처리과정도 단순하여, 속도가 빠르다는 장점을 가지고 있다는 것이다. 그리고 면적을 작아서 핸드폰에 사용하는데 좋다. 초장기에 인텔의 칩을 사용하고 있으며, 최근 암사에서 개발하여, 사용하고 있다.
자체적으로 원초적인 기술을 가지고 있으며, 더 나아가서 향상된 것으로 만들어 갈 것이다. 단순명령처리구조와 속도향상과 안정된 수행능력을 이루고자 본 특허을 제출하게 된 것이다.
도1은 전체구조의 평면도
주소에 있는 데이터를 받는다. 증가기는 PC(Program Counter) 기능의 역할을한다. 레지스터에 데이터를 저장하고,데이터가 산술연산, 쉬프트, 곱셈을 처리한다. 마지막으로 쓰기 레지스터에 저장하여 출력한다.
휴대폰의 부품을 국산화하고, 컴퓨터분야에서 마이크로프로세서로써 면적의 축소와 저전력화를 이룩하려고 한다. 또한 향후에는 다음세대의 처리능력을 가진 형태로 설계하는데, 밑 거름이 될 것이다. 그리고 이 제품은 외국에서 들어오는 제품으로 사용하고 있어 대체효과가 크다.

Claims (8)

  1. CMOS소자는 집적회로를 구현 하였다.
  2. MUX는 집적회로를 구현 하였다.
  3. 곱셈기는 집적회로를 구현 한다.
  4. ALU는 집적회로를 구현 하였다.
  5. 레지스터는 집적회로를 구현 하였다.
  6. Multiplexer-base-shifter는 집적회로를 구현 하였다.
  7. 리셋,명령어제어장치는 집적회로를 구현한다.
  8. 최종적으로 본 특허의 집적회로는 리스크 코아로 구현한다.
KR1020010040566A 2001-07-06 2001-07-06 리스크 코아의 집적회로 KR20010079326A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020010040566A KR20010079326A (ko) 2001-07-06 2001-07-06 리스크 코아의 집적회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020010040566A KR20010079326A (ko) 2001-07-06 2001-07-06 리스크 코아의 집적회로

Publications (1)

Publication Number Publication Date
KR20010079326A true KR20010079326A (ko) 2001-08-22

Family

ID=19711885

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010040566A KR20010079326A (ko) 2001-07-06 2001-07-06 리스크 코아의 집적회로

Country Status (1)

Country Link
KR (1) KR20010079326A (ko)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05250156A (ja) * 1992-03-10 1993-09-28 Toshiba Corp Riscプロセッサ
KR19980074437A (ko) * 1997-03-25 1998-11-05 문정환 리스크/디에스피 원칩 프로세서
KR20000076310A (ko) * 1997-03-27 2000-12-26 페레고스 조지, 마이크 로스 리스크 구조를 갖는 8 비트 마이크로콘트롤러
KR20010014964A (ko) * 1999-05-24 2001-02-26 니시무로 타이죠 프로세서 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05250156A (ja) * 1992-03-10 1993-09-28 Toshiba Corp Riscプロセッサ
KR19980074437A (ko) * 1997-03-25 1998-11-05 문정환 리스크/디에스피 원칩 프로세서
KR20000076310A (ko) * 1997-03-27 2000-12-26 페레고스 조지, 마이크 로스 리스크 구조를 갖는 8 비트 마이크로콘트롤러
KR20010014964A (ko) * 1999-05-24 2001-02-26 니시무로 타이죠 프로세서 장치

Similar Documents

Publication Publication Date Title
Gautschi et al. Near-threshold RISC-V core with DSP extensions for scalable IoT endpoint devices
Ozaki et al. Cool mega-arrays: Ultralow-power reconfigurable accelerator chips
Singh et al. Evolution of processor architecture in mobile phones
RU2006134978A (ru) Цифровые сигнальные процессоры с конфигурируемым сдвоенным блоком умножения-накопления и сдвоенным арифметико-логическим устройством
KR20030011071A (ko) 결합된 곱셈-축적 유닛을 가지고 있는 디지털 신호 프로세서
CN102799563A (zh) 一种可重构计算阵列及构建方法
Anders et al. 2.9 tops/w reconfigurable dense/sparse matrix-multiply accelerator with unified int8/inti6/fp16 datapath in 14nm tri-gate cmos
Ibrahim et al. Optimized structures of hybrid ripple carry and hierarchical carry lookahead adders
Oklobdzija et al. High-performance energy-efficient microprocessor design
Piguet Low-power processors and systems on chips
El-Bendary et al. Efficient multiple 4-Bit ALU designs for fast computation and reduced area
Verma et al. Analysis of low power consumption techniques on FPGA for wireless devices
KR20010079326A (ko) 리스크 코아의 집적회로
Pu et al. FPMax: A 106GFLOPS/W at 217GFLOPS/mm2 single-precision FPU, and a 43.7 GFLOPS/W at 74.6 GFLOPS/mm2 double-precision FPU, in 28nm UTBB FDSOI
Woo et al. A 195 mW, 9.1 MVertices/s fully programmable 3-D graphics processor for low-power mobile devices
Kumar et al. FPGA based implementation of 32 bit risc processor
Sawitzki et al. Increasing microprocessor performance with tightly-coupled reconfigurable logic arrays
Kawakami et al. A 32b floating point CMOS digital signal processor
Le et al. Design of a low-power fixed-point 16-bit digital signal processor using 65nm SOTB process
Yu et al. Architecture and evaluation of an asynchronous array of simple processors
Kamaraju et al. Power optimized programmable embedded controller
Yue-Li et al. Design of a high performance microcontroller
Lin et al. A novel register organization for VLIW digital signal processors
ATE371213T1 (de) Prozessor mit interner speicherkonfiguration und anordnung mit diesem prozessor
Khera et al. Reconfigurable Architecture: An Approach to Design Low Power Digital Signal Processor

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application