KR20010054643A - 디지털 신호 프로세서 알고리즘에 대한 상태 관리방법 및장치 - Google Patents

디지털 신호 프로세서 알고리즘에 대한 상태 관리방법 및장치 Download PDF

Info

Publication number
KR20010054643A
KR20010054643A KR1019990055531A KR19990055531A KR20010054643A KR 20010054643 A KR20010054643 A KR 20010054643A KR 1019990055531 A KR1019990055531 A KR 1019990055531A KR 19990055531 A KR19990055531 A KR 19990055531A KR 20010054643 A KR20010054643 A KR 20010054643A
Authority
KR
South Korea
Prior art keywords
dsp
packet
algorithm
svp
test packet
Prior art date
Application number
KR1019990055531A
Other languages
English (en)
Inventor
이완복
박성욱
정재용
Original Assignee
박종섭
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박종섭, 주식회사 하이닉스반도체 filed Critical 박종섭
Priority to KR1019990055531A priority Critical patent/KR20010054643A/ko
Publication of KR20010054643A publication Critical patent/KR20010054643A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/2236Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test CPU or processors
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • G06F11/263Generation of test inputs, e.g. test vectors, patterns or sequences ; with adaptation of the tested hardware for testability with external testers

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Monitoring And Testing Of Transmission In General (AREA)

Abstract

본 발명은 이동 통신에 있어서, 특히 디지털 이동 통신 시스템에서 사용되는 DSP(Digital Signal Processor ; 이하, DSP 라 약칭함)의 알고리즘을 점검하여 오류를 검출하고, 이를 자동으로 복구하기 위한 DSP 알고리즘에 대한 상태 관리 방법 및 그를 위한 장치에 관한 것으로, 셀렉터/보코더 프로세서(Selector/Vocoder Processor ; 이하, SVP 라 약칭함)에서 시험용 패킷을 생성하는 단계와, 상기 생성된 시험용 패킷을 DSP에게 전달하는 단계와, 상기 DSP에서 운용중인 알고리즘을 통해 상기 전달된 시험용 패킷을 신호 처리하는 단계와, 상기 SVP가 상기 DSP로부터 상기 신호 처리된 패킷을 전달받아 상기 생성된 시험용 패킷과 비교하는 단계와, 상기 비교 결과에 따라, 상기 SVP에서 정상적인 알고리즘 코드를 상기 DSP에 선택적으로 재로딩(reloading)하는 단계로 이루어지는 DSP 알고리즘에 대한 상태 관리 방법과 이들 절차를 수행하는 장치에 관한 것이다.

Description

디지털 신호 프로세서 알고리즘에 대한 상태 관리 방법 및 장치{Management Method for Algorithm of DSP, and Apparatus for the same}
본 발명은 이동 통신에 관한 것으로, 특히 디지털 이동 통신 시스템에서 사용되는 DSP의 알고리즘을 점검하여 오류를 검출하고, 이를 자동으로 복구하기 위한 DSP 알고리즘에 대한 상태 관리 방법 및 그를 위한 장치에 관한 것이다.
일반적으로 디지털 이동 통신 시스템에는 여러 프로세서들이 사용된다.
그 중에서 DSP는 호 서비스를 위한 디지털 신호 처리(부호화, 복호화 등)에 사용되는 프로세서로써, 최상의 품질로 이동 통신 서비스가 제공되기 위해서는 이 DSP가 정상적으로 동작해야 한다.
따라서, 기존에는 DSP에 대한 오류 진단 및 복구를 위한 여러 기법들이 사용되어 왔다.
그러나 종래에는 호 서비스를 위해 사용되는 DSP에서 하드웨어적인 오류가 발생했을 경우에만 이를 감지하여 운용자에게 보고하였으며, 하드웨어적으로는 정상일 때 소프트웨어적인 오류가 발생했을 경우에는 이를 감지하지 못하였다.
그런데 통화 중 발생될 수 있는 묵음(dumb sound)이나 잡음(noise) 현상들은 DSP의 소프트웨어적인 오류에 의해 생길 수 있는 문제들이다.
결국 종래에는 DSP에 소프트웨어적인 오류가 발생될 경우, 즉 DSP 알고리즘에 오류가 발생될 경우에 생길 수 있는 문제들에 대한 오류 원인 분석과 복구에 필요한 인력이나 비용의 낭비가 많았다.
본 발명의 목적은 상기한 문제점을 해결하기 위해 안출한 것으로, 디지털 이동 통신 시스템에서 호 서비스를 위해 사용되는 DSP에서 소프트웨어적인 오류를 검출하여 보다 정확한 상태 관리를 유지토록 하고, 검출된 오류를 자동으로 복구할 수 있도록 하는 DSP 알고리즘에 대한 상태 관리 방법 및 그를 위한 장치를 제공한다.
상기한 목적을 달성하기 위한 본 발명에 따른 DSP 알고리즘에 대한 상태 관리 방법의 특징은, SVP에서 시험용 패킷을 생성하는 단계와, 상기 생성된 시험용 패킷을DSP에게 전달하는 단계와, 상기 DSP에서 운용중인 알고리즘을 통해 상기 전달된 시험용 패킷을 신호 처리하는 단계와, 상기 SVP가 상기 DSP로부터 상기 신호 처리된 패킷을 전달받아 상기 생성된 시험용 패킷과 비교하는 단계와, 상기 비교 결과에 따라, 상기 SVP에서 정상적인 알고리즘 코드를 상기 DSP에 선택적으로 재로딩(reloading)하는 단계로 이루어진다.
바람직하게는, 상기 정상적인 알고리즘 코드를 재로딩하는 단계 이후, 상기 DSP가 정상적으로 동작하지 않을 경우에는 상기 DSP를 호 서비스 자원에서 제외시킨 후 이에 대한 하드웨어적인 오류를 진단하여 그 결과를 운용자에게 출력한다.
또한, 상기 DSP는 상기 SVP로부터 전달받은 시험용 패킷을 부호화(encoding)하고 다시 복호화(decoding)하며, 상기 SVP가 복호화된 패킷을 상기 DSP로부터 전달받아 해당 시험용 패킷과 일치되는지를 비교함으로써 상기 DSP의 정상 동작 여부가 확인된다.
상기한 목적을 달성하기 위한 본 발명에 따른 DSP 알고리즘에 대한 상태 관리 장치의 특징은, 자신의 신호 처리 알고리즘을 사용하여 입력되는 시험용 패킷에 대해 부호화하고 복호화하는 특정 DSP와, 상기 DSP가 부호화하고 복호화하는데 필요한 알고리즘 코드를 저장하는 정적 램(SRAM)과, 상기 DSP에게 시험용 패킷을 생성하여 주기적으로 전달하며, 상기 DSP로부터 전달받은 부호화 및 복호화된 시험용 패킷과 최초 생성된 자신의 시험용 패킷과의 일치 여부에 따라 상기 정적 램에 새로운 정상 알고리즘 코드를 재로딩시키는 SVP가 포함되어 구성된다.
바람직하게는, 상기 정적 램(SRAM)에 재로딩되는 상기 DSP의 정상 알고리즘을 저장하는 동적 램(DRAM)이 상기 SVP 내부에 구비된다.
도 1은 본 발명에 따른 DSP의 알고리즘에 대한 상태 관리 장치의 구성을 나타낸 블록도.
도 2는 본 발명에 따른 DSP의 알고리즘에 대한 상태 관리 절차를 나타낸 플로우챠트.
*도면의 주요 부분에 대한 부호의 설명*
10 : SVP 11 : DRAM
12 : CPU 30∼60 : SRAM
70∼100 : DSP
이하 본 발명에 따른 DSP 알고리즘에 대한 상태 관리 방법 및 그를 위한 장치에 대한 바람직한 일 실시 예를 첨부된 도면을 참조하여 설명한다.
본 발명에서는 DSP 알고리즘을 분석하여 오류 발생 여부를 확인할 수 있으며, 확인된 오류를 자동으로 복구할 수 있다.
특히 본 발명에서는 DSP 알고리즘에 대한 오류 분석 및 복구 기능을 DSP의 하드웨어에 대한 오류 분석 및 복구 기능과 병행함으로써, 디지털 이동 통신 시스템에 의한 호 서비스를 최상의 품질로 제공할 수 있다.
도 1은 본 발명에 따른 DSP의 알고리즘에 대한 상태 관리 장치의 구성을 나타낸 블록도이다.
도 1을 참조하면, 먼저 여러 DSP들(70∼100)을 관리하는 SVP(10)는 시험용 패킷을 생성하여 버스(bus)를 통해 특정 DSP에게 전달한다.
이 DSP는 현재 운용 중인 알고리즘을 사용하여 전달받은 시험용 패킷을 부호화(encoding)하고, 다시 복호화(decoding)한다. 여기서 DSP의 알고리즘 코드는 자신의 정적 램(SRAM : Static Random Access Memory)에 저장되어 있다.
이후 SVP(10)는 버스를 통해 상기 부호화/복호화된 패킷을 전달받고, 이를 최초 생성된 패킷과 일치되는지 비교한다.
이 비교 결과에서 일치되면 DSP 알고리즘이 정상 동작함을 운용자에게 알린다.
그러나 만약 일치되지 않으면 SVP(10)는 자신의 동적 램(DRAM : DynamicRandom Access Memory)(11)에 저장된 정상 알고리즘을 해당 DSP의 정적 램(SRAM)에 재로딩(reloading)시킨 후 지금까지의 절차를 다시 수행하여 해당 DSP 알고리즘의 정상 동작 여부를 확인한다. 이 때는 해당 DSP를 호 서비스 자원에서 제외시킨다.
그런데 이 때 만약 상기 DSP에서 전달받은 부호화/복호화된 패킷이 최초 생성된 패킷과 일치되면 자동 복구가 완료된 것으로 판단하여 다시 이 DSP를 호 서비스 자원으로 포함시키지만, 반면에 일치되지 않을 경우에는 이 DSP의 알고리즘 오류가 아닌 하드웨어적인 오류가 발생된 것으로 판단하고, 해당 DSP의 하드웨어를 진단한다.
이후 이상에서 실행된 DSP 알고리즘의 진단 결과와, DSP 하드웨어의 진단 결과를 출력하여 운용자에게 알림으로써, 발생된 오류에 대해 신속히 대처하도록 한다.
도 2는 본 발명에 따른 DSP의 알고리즘에 대한 상태 관리 절차를 나타낸 플로우챠트이다.
도 2를 참조하면, 먼저 DSP 알고리즘 진단의 초기 시점(COUNT=0)에서(S1), 여러 DSP들을 관리하는 SVP는 시험용 패킷을 생성하여 버스(bus)를 통해 특정 DSP에게 전달한다(S2).
이 DSP는 전달받은 시험용 패킷을 자신의 정적 램(SRAM)에 저장된 신호 처리 알고리즘을 사용하여 부호화(encoding)하고(S3), 다시 복호화(decoding)한다(S4).
이후 이 DSP가 자신의 알고리즘으로 부호화 및 복호화된 패킷을 SVP로 전달하면, SVP는 이 전달된 패킷이 최초 생성된 시험용 패킷과 일치되는지 비교한다(S5).
이 비교 결과에서 일치되고, 해당 DSP 알고리즘의 진단 회수(COUNT)를 확인한 후 최초 진단 절차이면, DSP 알고리즘이 정상 동작함을 운용자에게 알린다(S6,S7).
그러나 만약 일치되지 않고, 해당 DSP 알고리즘의 진단 회수(COUNT)를 확인한 후 최초 진단 절차이면, SVP는 해당 DSP의 정상 알고리즘을 해당 DSP에게 재로딩(reloading)시킨다(S8, S9).
이렇게 DSP에 정상적인 신호 처리 알고리즘이 재로딩된 후 지금까지의 절차(S2∼S5)를 다시 수행하여 해당 DSP 알고리즘의 정상 동작 여부를 확인한다.
이 때 SVP는 상기 DSP로부터 전달받은 부호화 및 복호화된 패킷이 최초 생성된 패킷과 일치되면 자동 복구가 완료된 것으로 판단하고 이 복구 결과를 출력한다(S10).
반면에 재로딩된 신호 처리 알고리즘에 의해 부호화 및 복호화된 패킷이 최초 생성된 시험용 패킷과 일치되지 않을 경우에는 이 DSP의 알고리즘 오류가 아닌 하드웨어적인 오류가 발생된 것으로 판단하고, 해당 DSP의 하드웨어를 진단한다(S11).
이후 이상에서 실행된 DSP 알고리즘의 진단 결과와, DSP 하드웨어의 진단 결과를 출력하여 운용자에게 알림으로써, 발생된 오류에 대해 신속히 대처하도록 한다(S12).
지금까지의 SVP에 의한 DSP 상태 관리는 주기적으로 실행된다.
이상에서 설명된 바와 같이 본 발명에서는, 현재 디지털 이동 통신 시스템에서 운용 중인 DSP에 대한 알고리즘의 오류를 감지할 수 있고, 또한 이를 자동으로 복구해 주기 때문에, DSP에 소프트웨어적인 오류가 발생될 경우에 생길 수 있는 문제들에 대한오류 원인 분석과 복구에 필요한 인력이나 비용이 현저히 절감된다는 효과가 있다.
또한 본 발명의 DSP 알고리즘에 대한 상태 관리 방법은 현재 운용 중인 통신 시스템뿐만 아니라, 앞으로 전개될 차세대 이동 통신 시스템에도 확대 적용될 수 있다.

Claims (5)

  1. SVP에서 시험용 패킷을 생성하는 단계와,
    상기 생성된 시험용 패킷을 DSP에게 전달하는 단계와,
    상기 DSP에서 운용중인 알고리즘을 통해 상기 전달된 시험용 패킷을 신호 처리하는 단계와,
    상기 SVP가 상기 DSP로부터 상기 신호 처리된 패킷을 전달받아 상기 생성된 시험용 패킷과 비교하는 단계와,
    상기 비교 결과에 따라, 상기 SVP에서 정상적인 알고리즘 코드를 상기 DSP에 선택적으로 재로딩(reloading)하는 단계로 이루어지는 것을 특징으로 하는 DSP 알고리즘에 대한 상태 관리 방법.
  2. 제 1 항에 있어서, 상기 정상적인 알고리즘 코드를 재로딩하는 단계 이후, 상기 DSP가 정상적으로 동작하지 않을 경우에는 상기 DSP를 호 서비스 자원에서 제외시킨 후 이에 대한 하드웨어적인 오류를 진단하여 그 결과를 운용자에게 출력하는 것을 특징으로 하는 DSP 알고리즘에 대한 상태 관리 방법.
  3. 제 1 항에 있어서, 상기 DSP는 상기 SVP로부터 전달받은 시험용 패킷을 부호화(encoding)하고 다시 복호화(decoding)하며, 상기 SVP가 복호화된 패킷을 상기 DSP로부터 전달받아 해당 시험용 패킷과 일치되는지를 비교함으로써 상기 DSP의정상 동작 여부가 확인되는 것을 특징으로 하는 DSP 알고리즘에 대한 상태 관리 방법.
  4. 자신의 신호 처리 알고리즘을 사용하여 입력되는 시험용 패킷에 대해 부호화하고 복호화하는 특정 DSP와,
    상기 DSP가 부호화하고 복호화하는데 필요한 알고리즘 코드를 저장하는 정적 램(SRAM)과,
    상기 DSP에게 시험용 패킷을 생성하여 주기적으로 전달하며, 상기 DSP로부터 전달받은 부호화 및 복호화된 시험용 패킷과 최초 생성된 자신의 시험용 패킷과의 일치 여부에 따라 상기 정적 램에 새로운 정상 알고리즘 코드를 재로딩시키는 SVP가 포함되어 구성되는 것을 특징으로 하는 DSP 알고리즘에 대한 상태 관리 장치.
  5. 제 4 항에 있어서, 상기 정적 램(SRAM)에 재로딩되는 상기 DSP의 정상 알고리즘을 저장하는 동적 램(DRAM)이 상기 SVP 내부에 구비되는 것을 특징으로 하는 DSP 알고리즘에 대한 상태 관리 장치.
KR1019990055531A 1999-12-07 1999-12-07 디지털 신호 프로세서 알고리즘에 대한 상태 관리방법 및장치 KR20010054643A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990055531A KR20010054643A (ko) 1999-12-07 1999-12-07 디지털 신호 프로세서 알고리즘에 대한 상태 관리방법 및장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990055531A KR20010054643A (ko) 1999-12-07 1999-12-07 디지털 신호 프로세서 알고리즘에 대한 상태 관리방법 및장치

Publications (1)

Publication Number Publication Date
KR20010054643A true KR20010054643A (ko) 2001-07-02

Family

ID=19624047

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990055531A KR20010054643A (ko) 1999-12-07 1999-12-07 디지털 신호 프로세서 알고리즘에 대한 상태 관리방법 및장치

Country Status (1)

Country Link
KR (1) KR20010054643A (ko)

Similar Documents

Publication Publication Date Title
US6973643B2 (en) Method, system and program for handling errors occurring in function calls
US6742159B2 (en) Address parity error processing method, and apparatus and storage for the method
KR20010054643A (ko) 디지털 신호 프로세서 알고리즘에 대한 상태 관리방법 및장치
CN112395129A (zh) 存储校验方法、装置、计算芯片、计算机设备及存储介质
EP2370899A2 (en) Poison bit error checking code scheme
CN111367934A (zh) 数据一致性的检验方法、装置、服务器和介质
CN104280747A (zh) 一种卫星导航电文容错方法及装置
US7089484B2 (en) Dynamic sparing during normal computer system operation
CN116089141A (zh) 数据库故障修复方法、装置、应急库系统设备及存储介质
CN112052165B (zh) 一种检测目标函数被调试的方法、系统及存储介质
US6681203B1 (en) Coupled error code protection for multi-mode vocoders
US20190018663A1 (en) Code lineage tool
CN110362464B (zh) 软件分析方法及设备
JPH05313908A (ja) プログラムダウンロード型符号化装置のプログラム保証方法
CN112241556B (zh) 控制电路的中断管理方法、装置、设备及存储介质
CN112825057A (zh) 一种可快速定位错误代码、监控ajax请求服务异常的监控方法
CN112286797B (zh) 一种服务监控方法、装置、电子设备及存储介质
KR20000020220A (ko) 디지털 이동통신 시스템내 보코더의 오류 자동 검출 및복구방법
CN111258886B (zh) 一种应用程序的异常定位方法及装置
US20020087951A1 (en) Method for debugging in application program and apparatus thereof
KR100264913B1 (ko) 디지털신호처리프로세서를이용한오차제어방법
CN117312037A (zh) 内存修复方法、装置、电子设备及存储介质
JPH05225077A (ja) Eccを保持したメモリ制御回路のハードエラー検出方式
KR100282845B1 (ko) 코드비교를 통한 보코더의 진단방법
CN115080400A (zh) 一种测试结果比对方法、装置及电子设备

Legal Events

Date Code Title Description
N231 Notification of change of applicant
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application