KR20010053694A - 게이트 온 신호의 폭을 조절하는 액정표시장치 - Google Patents

게이트 온 신호의 폭을 조절하는 액정표시장치 Download PDF

Info

Publication number
KR20010053694A
KR20010053694A KR1019990054162A KR19990054162A KR20010053694A KR 20010053694 A KR20010053694 A KR 20010053694A KR 1019990054162 A KR1019990054162 A KR 1019990054162A KR 19990054162 A KR19990054162 A KR 19990054162A KR 20010053694 A KR20010053694 A KR 20010053694A
Authority
KR
South Korea
Prior art keywords
gate
signal
line
enable
data
Prior art date
Application number
KR1019990054162A
Other languages
English (en)
Other versions
KR100635942B1 (ko
Inventor
마원석
김준식
도명세
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019990054162A priority Critical patent/KR100635942B1/ko
Publication of KR20010053694A publication Critical patent/KR20010053694A/ko
Application granted granted Critical
Publication of KR100635942B1 publication Critical patent/KR100635942B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance

Abstract

이 발명은 게이트 온 신호의 폭을 조절하는 액정표시장치에 관한 것으로, 다수의 데이터 선, 다수의 데이터 선에 절연되어 수직 교차된 다수의 게이트 선과, 화소 전극, 공통 전극 및 박막 트랜지스터로 이루어진 화소가 매트릭스 형태로 배열되어 있는 액정 패널; 게이트 펄스와 게이트 온 인에이블 신호를 포함하는 타이밍 신호를 출력하는 타이밍 제어부; 상기 타이밍 제어부에서 출력하는 타이밍 신호에 따라 구동하여 데이터 신호를 상기 데이터 선에 인가하는 소스 구동부; 및 상기 타이밍 제어부에서 출력하는 상기 게이트 펄스와 게이트 온 인에이블 신호에 동기하여 발생하는 게이트 구동 신호를 게이트 선에 순차적으로 인가하는 게이트 구동부를 포함하여, 게이트 구동 신호가 최초 인가되는 게이트 선에서부터 최종 인가되는 게이트 선으로 갈수록 게이트 온 신호의 폭이 점차적으로 늘어나도록 한다.
이 발명의 실시예에 따르면, 이 발명은 게이트 온 신호의 유효 구간을 마지막 게이트 선으로 갈수록 줄어들도록 하여 LCD 패널의 화질을 양호한 상태로 유지할 수 있다.

Description

게이트 온 신호의 폭을 조절하는 액정표시장치{LIQUID CRYSTAL DISPLAY FOR CONTROLLING A WIDTH OF GATE ON PULSE}
본 발명은 박막트랜지스터(TFT:Thin Film Transistor) 액정 표시 장치(LCD: Liquid Crystal Display)의 구동 장치에에 관한 것으로서, 특히 게이트 구동부에서 출력하는 게이트 온 신호의 폭을 조절하여 데이터 신호의 지연과 데이터 신호의 지연을 보상하 TFT LCD에 관한 것이다.
TFT LCD 패널에는 다수의 게이트 선, 게이트 선에 절연하는 수직 교차하는 다수의 데이터선, 상기 게이트 선에 연결되는 게이트 전극과 상기 데이터 선에 연결되는 소스 전극을 가지는 다수의 박막 트랜지스터와, 상기 박막 트랜지스터의 드레인 전극에 연결되는 화소 전극이 형성되어 있으며, 다수의 데이터 선에는 데이터 드라이버에서 출력하는 데이터 신호가 인가되고 다수의 게이트 선에는 게이트 드라이버에서 출력하는 게이트 구동 신호가 인가된다. 이때, 데이터 드라이버는 데이터 선의 일측 끝단에 연결되어 이 끝단을 통해 데이터 신호를 인가하고, 게이트 드라이버는 게이트 선의 일측 끝단에 연결되어 이 끝단을 통해 게이트 구동 신호를 인가한다.
그런데, 데이터 선과 게이트 선은 라인(line) 저항 성분이 존재하고, 이 저항 성분에 의해 게이트 구동 신호와 데이터 신호의 지연이 발생하고, 이에 의해 액정 용량에서의 충전량이 달라지게 된다. 이때, 게이트 구동 신호는 데이터 신호보다 응답 속도가 늦기 때문에 게이트 지연이 데이터 지연보다 크게 되어 도1에 도시된 바와 같은 전압 파형이 나타난다.
도1은 게이트 구동 신호와 데이터 신호의 지연을 보인 도면이다. 도1에서, 점선으로 나타낸 것은 데이터 신호이고, 실선으로 나타낸 것은 게이트 구동 신호이다. 도1에서, A 구간은 게이트 드라이버와 데이터 드라이버에 근접한 지점에서의 신호 파형으로 두 신호의 지연이 적어서 인벨리드(invaild) 데이터가 발생하지 않는다, 반면에, B 구간은 게이트 드라이버와 데이터 드라이버에 먼 지점에서의 신호파형으로 두 신호의 지연이 커서 C 구간과 같이 인벨리드 데이터가 발생한다.
따라서, 상기와 같은 신호 지연에 의해 B 구간과 같이 인벨리드 데이터가 발생하게 되면, 도2에 도시된 바와 같이 LCD 패널의 4 모서리(P1, P2, P3, P3) 중 모서리(P3)측의 충전량이 가장 높고 모서리(P2)측의 충전량이 가장 낮게 된다. 이는 모서리(P2)측의 밝기 즉, 휘도가 가장 밝고 모서리(P3)측의 밝기가 가장 어두움을 나타낸다. 여기서, 모서리(P1)측은 모서리(P3) 보다 밝지만 모서리(P2)보다 어둡고, 모서리(P4)측은 모서리(P1) 보다 밝지만 모서리(P2) 보다 어둡다.
결국, 종래에는 액정 패널의 우상측에서는 휘도가 가장 밝고 좌하측에서는 휘도가 가장 어두우면서 4 모서리측의 휘도가 서로 달라 전체적인 휘도의 균일성(uniformity)이 저하되는 문제점이 있다.
따라서, 본 발명은 종래의 문제점을 해결하기 위한 것으로, 데이터 신호의 폭과 게이트 온 신호의 폭을 동일하게 하여 게이트 구동 신호와 데이터 신호의 지연에 의해 발생하는 휘도의 불균일성을 개선하고자 한다.
도1은 게이트 구동 신호와 데이터 신호의 지연을 보인 도면이다.
도2는 종래의 TFT LCD 화면의 디스플레이 상태를 나타낸 도면이다.
도3은 이 발명의 실시예에 따른 게이트 온 신호의 폭을 조절하는 액정 표시 장치의 블록 구성도이다.
도4는 도3의 타이밍 제어기에서 게이트 구동부로 출력하는 신호 및 게이트 구동 신호의 타이밍도이다.
도5는 도3의 CPV와 OE에 의해 게이트 온 신호의 폭이 가변되는 것을 보인 타이밍도이다.
도6은 이 발명의 실시예에 따른 액정표시장치 패널의 휘도 상태도이다.
상기의 목적을 달성하기 위한 본 발명의 특징에 따른 게이트 온 신호의 폭을 조절하는 액정표시장치는,
다수의 데이터 선, 다수의 데이터 선에 절연되어 수직 교차된 다수의 게이트 선과, 화소 전극, 공통 전극 및 박막 트랜지스터로 이루어진 화소가 매트릭스 형태로 배열되어 있는 액정 패널, 게이트 펄스와 점차적으로 인에이블(enable) 구간이늘어나는 가변 게이트 온 인에이블 신호를 출력하는 타이밍 제어부, 상기 타이밍 제어부에서 출력하는 타이밍 신호에 따라 구동하여 데이터 신호를 상기 데이터 선에 인가하는 소스(source) 구동부, 및 상기 타이밍 제어부에서 출력하는 타이밍 신호에 따라 구동하여 게이트 구동 신호를 게이트 선에 순차적으로 인가하는 게이트 구동부를 포함하는 박막 트랜지스터 액정표시장치에 있어서,
게이트 구동 신호가 최초 인가되는 게이트 선에서부터 최종 인가되는 게이트 선으로 갈수록 게이트 온 신호의 폭이 점차적으로 늘어나도록 한다.
이에 의해, 게이트 선과 데이터 선에 의한 신호 지연을 보상하여 인벨리드 데이터 신호가 발생하지 않도록 한다.
이하, 상기 구성에 의한 이 발명의 실시예를 첨부된 도면을 참조로 설명하면 다음과 같다.
도3은 이 발명의 실시예에 따른 게이트 온 신호의 폭을 조절하는 액정표시장치의 블록 구성도이다.
도3에 도시된 바와 같이, 이 발명의 실시예에 따른 게이트 온 신호의 폭을 조절하는 액정표시장치는, 타이밍 제어부(10), 게이트 구동부(20), 소스 구동부(30), 액정 패널(40)로 이루어진다.
타이밍 제어부(10)는 도시하지않은 그래픽 컨트롤러(graphic controller)로부터 수직 동기 신호(Hsync), 수평 동기 신호(Vsync) 및 R, G, B 데이터 신호를 입력받아 가공하여 소스 구동부(30)와 게이트 구동부(20)를 구동시키기 위한 타이밍 신호를 각 구동부(20, 30)로 출력한다.
즉, 타이밍 제어부(10)에서 소스 구동부(30)로 출력하는 신호로는 스타트 수평(horizon) 신호(STH), 수평 클럭 신호(HCLK)와, R(red), G(green), B(blue) 데이터 신호(R, G, B) 등이 있으며, 소스 구동부(30)로 출력하는 신호로는 스타트 수직 신호(STV), 게이트 온 인에이블 신호(OE)와 게이트 클럭(CPV) 등이 있다.
한편, 소스 구동부(30)는 타이밍 제어부(10)에서 출력하는 신호에 의해 구동하여 게이트 구동부(20)의 구동에 동기하여 데이터 신호를 모든 데이터 선에 인가한다.
게이트 구동부(20)는 타이밍 제어부(10)에서 출력하는 게이트 클럭(CPV)와 게이트 온 인에이블 신호(0E)를 입력받아 두 신호(CPV, OE)에 동기하는 게이트 온 신호(Von)를 게이트 선에 순차적으로 인가한다.
액정 패널(50)은 게이트 구동부(20)와 소스 구동부(30)에서 출력하는 데이터 전압과 게이트 온 신호를 인가받아 프레임별 화상을 디스플레이(display)한다.
이하, 도4을 참조로 상기와 같이 구성된 이 발명의 실시예에 따른 게이트 온 신호의 폭을 조절하는 액정표시장치를 설명한다.
타이밍 제어기(10)는 도시하지 않은 그래픽 콘트롤러에서 출력하는 신호를 입력받아 게이트 구동부(20)와 소스 구동부(30)를 구동시키기 위한 신호를 출력한다.
이때, 타이밍 제어기(10)에서 게이트 구동부(20)로 출력하는 신호는 게이트 클럭(CPV)과 게이트 온 인에이블 신호(OE)가 있는데, 게이트 클럭(CPV)와 게이트 온 인에이블 신호(OE)는 도4에 도시된 바와 같은 파형을 나타낸다.
도4는 도2의 타이밍 제어기에서 게이트 구동부로 출력하는 신호 및 게이트 구동 신호의 타이밍도이다. 도4에서 a는 게이트 클럭(CPV)이고, b는 스타트 수직 신호(STV)이며, c는 게이트 온 인에이블 신호(OE)이다.
도4에 도시되어 있듯이, 게이트 클럭(CPV)은 일정 주기를 가지고 시간축을 따라 진행하고 있으며, 스타트 수직 신호(STV)는 게이트 클럭(CPV)의 최초 라이징(rising) 에지에 동기하여 라이징 에지가 발생하고 다음 게이트 클럭(CPV)의 라이징 에지에 동기하여 폴링(falling) 에지가 발생하는 한 주기의 신호로 되어 있다. 이 신호(STV)는 게이트 구동부(20)가 게이트 온 신호를 출력을 시작하도록 하는 신호로서, 이 신호 이후부터 CPV의 라이징 에지에서 다음 라이징 에지까지 게이트 구동부(20)가 게이트 온 신호를 출력한다.
그리고, 게이트 온 인에이블 신호(OE)는 게이트 클럭(CPV)의 라이징 에지에 동기하여 각 인에이블 구간 즉, 폭(E1, E2, E3, ..., En)이 끝난다. 즉, 게이트 온 인에이블 신호(OE)의 폴링 에지가 게이트 클럭(CPV)의 라이징 에지에 동기한다. 이때, 게이트 온 인에이블 신호(OE)의 인에이블 구간(E1, E2, E3, ..., En)은 그 폭이 서로 다르다.
이는 게이트 구동 신호와 데이터 신호가 데이터 선과 게이트 선에 의해 지연되는 것을 보상하기 위한 것으로, 인에이블 구간의 폭을 서로 비교하면 다음의 조건식1과 같다.
(조건식 1)
E1 = E2,... < E3,...< E4, ...< En
조건식1에서 E1의 0번째 게이트 선에 인가되는 게이트 온 신호(Von)를 위한 OE의 인에이블 구간이고, E2는 1번째 게이트 선에 인가되는 게이트 온 신호(Von)를 위한 OE의 인에이블 구간이며, E3은 0번째 게이트 선으로부터 m번째 떨어진 게이트 선에 인가되는 게이트 온 신호(Von)를 위한 OE의 인에이블 구간이고, E4는 E3로부터 m번째 떨어진 게이트 선에 인가되는 게이트 온 신호(Von)를 위한 OE의 인에이블 구간이며, En은 E4로부터 m번째 떨어진 마지막 게이트 선에 인가되는 게이트 온 신호(Von)를 위한 OE의 인에이블 구간이다. 상기 조건식1을 통해, OE의 인에이블 구간이 일정 간격(m) 즉, OE 클럭의 일정 횟수를 기준으로 점차 늘어나고 있음을 알 수 있다.
여기서, OE의 인에이블 구간을 일정 간격(m)으로 하는 것은 이웃하는 게이트 선 간의 신호 지연 즉, 휘도 차이가 거의 없어 사람의 눈으로 확인할 수 없을 정도인 것에 반해, 일정치 만큼 떨어진 게이트 선 부근 간의 휘도 차이가 커서 사람의 눈으로 확인할 수 있을 정도이기 때문이다.
따라서, 일정 간격(m)은 시뮬레이션(simulation)에 의한 실험을 통해 얻을 수 있으며, 이때 가변되는 OE의 인에이블 구간 또한 설정할 수 있다.
도4를 통한 이 발명의 실시예에서는 4개의 지점에서 OE의 인에이블 구간을 가변시키는 것으로 되어 있으나, 이것은 하나의 실시예일 뿐 경우에 따라 4개 이상또는 이하로 할 수 있다.
한편, OE의 인에이블 구간이 변하는 폭의 정도에 대하여 도5를 통해 설명한다.
도5는 도3의 CPV와 OE에 의해 게이트 온 신호의 폭이 가변되는 것을 보인 타이밍도이다. 도5에서, a는 도4의 a와 같은 게이트 클럭(CPV)이고, b는 도4의 c와 같은 게이트 온 인에이블 신호(OE)이며, c는 게이트 온 신호(Von)이다. 그리고, 게이트 온 인에이블 신호(OE)와 게이트 온 신호(Von)에서 점선은 인에이블 구간 가변 전의 상태를 나타내고, 실선은 인에이블 구간 가변 후의 상태를 나타낸다.
도5에서, 게이트 온 신호(Von)는 게이트 클럭(CPV)의 라이징 에지에서 게이트 온 인에이블 신호(OE)의 라이징 에지까지 유효함을 알 수 있다.
이때, 게이트 온 인에이블 신호(OE)는 일정 간격으로 인에이블 구간이 점차적으로 늘어나서 최종적으로 점선과 실선의 차이 구간 즉, 가변 인에이블 구간(Ea)이 생기게 되는데, 해상도가 XGA급인 패널을 가준으로 인에이블 구간(Ea)은 3.5μsec ∼ 5μsec로 변한다. 여기서, 인에이블 구간의 가변 폭은 가변되는 지점의 수에 비례하여 작아진다. 즉, 인에이블 구간의 폭이 가변되는 지점의 수가 10개이면 초기 지점에서 다음 지점까지의 가변 폭은 (5-3.5μsec)/10 만큼 점차적으로 증가한다.
여기서, 설계자는 LCD 패널(50)의 특성을 고려하여 인에이블 구간의 가변 폭이 일정하지 않게 할 수 있다.
한편, 게이트 온 인에이블 신호(OE)의 인에이블 구간(Ea)이 점차적으로 늘어남에 따라, 게이트 구동 신호(Von)의 유효 구간은 점차적으로 줄어들게 된다.
따라서, 이 발명은 상기와 같이 점차적으로 게이트 유효 구간이 줄어들도록 하여, 게이트 선에 의한 신호 지연에 의해 데이터 전압과 게이트 구동 전압이 마지막 게이트 선으로 갈수록 도1에 도시된 바와 같이 인벨리드 구간이 심화되는 것으로, 게이트 구동 전압의 유효 구간이 인벨리드 구간이 심화됨에 비례하여 줄어들므로써 인벨리드 구간이 발생하지 않게 한다.
이는 이 발명의 실시예를 시뮬레이션한 도6을 통해 확연히 증명된다. 도6은 이 발명의 실시예에 따른 액정표시장치 패널의 휘도 상태도이다.
도1에 도시되어 있듯이, 패널(50)의 4 모서리(P1, P2, P3, P4) 중 모서리(P1) 측과 모서리(P3) 측간의 휘도 차이가 거의 없고, 모서리(P2)측와 모서리(P4)측간이 휘도 차이가 거의 없어, 패널(50) 상하간의 휘도는 균등하게 된다.
여기서, 상기의 실시예에 따른 설명은 하나의 실시예일 뿐이며, 본원이 상기 실시예에 한정되지 않고 변형 또는 변경되어 이용되어질 수 있다.
이상에서와 같이, 이 발명은 게이트 온 신호의 유효 구간을 마지막 게이트 선으로 갈수록 줄어들도록 하여 LCD 패널의 화질을 양호한 상태로 유지할 수 있다.

Claims (4)

  1. 다수의 데이터 선, 다수의 데이터 선에 절연되어 수직 교차된 다수의 게이트 선과, 화소 전극, 공통 전극 및 박막 트랜지스터로 이루어진 화소가 매트릭스 형태로 배열되어 있는 액정 패널;
    게이트 펄스와 게이트 온 인에이블 신호를 포함하는 타이밍 신호를 출력하는 타이밍 제어부;
    상기 타이밍 제어부에서 출력하는 타이밍 신호에 따라 구동하여 데이터 신호를 상기 데이터 선에 인가하는 소스 구동부; 및
    상기 타이밍 제어부에서 출력하는 상기 게이트 펄스와 게이트 온 인에이블 신호에 동기하여 발생하는 게이트 구동 신호를 게이트 선에 순차적으로 인가하는 게이트 구동부를 포함하며,
    게이트 구동 신호가 최초 인가되는 게이트 선에서부터 최종 인가되는 게이트 선으로 갈수록 게이트 온 신호의 폭이 늘어나도록 하는 것을 특징으로 하는 게이트 온 신호의 폭을 조절하는 액정표시장치.
  2. 제1항에 있어서,
    상기 타이밍 제어부는,
    상기 게이트 온 인에이블 신호를 제어하여 인에이블 구간이 점차적으로 늘어나도록 하는 것을 특징으로 하는 게이트 온 신호의 폭을 조절하는 액정표시장치.
  3. 제1항에 있어서,
    상기 타이밍 제어부는,
    상기 게이트 온 인에이블 신호를 제어하여 일정 클럭을 단위로 인에이블 구간이 증가되도록 하는 것을 특징으로 하는 게이트 온 신호의 폭을 조절하는 액정표시장치.
  4. 제2항 또는 제3항에 있어서,
    상기 게이트 온 인에이블 신호는,
    게이트 선과 데이터 선에 의한 신호 지연을 보상하여 게이트 온 신호의 폭과 데이터 신호의 폭이 같아지도록 인에이블 구간을 늘이는 것을 특징으로 하는 게이트 온 신호의 폭을 조절하는 액정표시장치.
KR1019990054162A 1999-12-01 1999-12-01 게이트 온 신호의 폭을 조절하는 액정표시장치 KR100635942B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990054162A KR100635942B1 (ko) 1999-12-01 1999-12-01 게이트 온 신호의 폭을 조절하는 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990054162A KR100635942B1 (ko) 1999-12-01 1999-12-01 게이트 온 신호의 폭을 조절하는 액정표시장치

Publications (2)

Publication Number Publication Date
KR20010053694A true KR20010053694A (ko) 2001-07-02
KR100635942B1 KR100635942B1 (ko) 2006-10-18

Family

ID=19622956

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990054162A KR100635942B1 (ko) 1999-12-01 1999-12-01 게이트 온 신호의 폭을 조절하는 액정표시장치

Country Status (1)

Country Link
KR (1) KR100635942B1 (ko)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100764049B1 (ko) * 2001-01-06 2007-10-08 삼성전자주식회사 박막 트랜지스터 액정 디스플레이 장치의 게이트 구동회로 및 그의 구동 방법
KR101441385B1 (ko) * 2007-12-20 2014-09-17 엘지디스플레이 주식회사 액정 표시장치의 구동장치와 그 구동방법
KR101450871B1 (ko) * 2007-09-07 2014-10-15 엘지디스플레이 주식회사 평판 표시 장치 및 그 구동 방법
US9070318B2 (en) 2012-09-21 2015-06-30 Samsung Display Co., Ltd. Display apparatus and a method of driving the same
US9437133B2 (en) 2012-10-16 2016-09-06 Samsung Display Co., Ltd. Organic light emitting diode (OLED) display device
CN109377957A (zh) * 2018-12-03 2019-02-22 惠科股份有限公司 一种驱动方法、驱动电路以及显示装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100502795B1 (ko) * 1997-12-15 2005-10-19 삼성전자주식회사 게이트 온 인에이블 신호의 펄스-폭 제어장치를 갖는 액정표시장치 모듈
KR19990064991A (ko) * 1997-12-31 1999-08-05 윤종용 티에프티 엘씨디의 데이터 전압 인가방법

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100764049B1 (ko) * 2001-01-06 2007-10-08 삼성전자주식회사 박막 트랜지스터 액정 디스플레이 장치의 게이트 구동회로 및 그의 구동 방법
KR101450871B1 (ko) * 2007-09-07 2014-10-15 엘지디스플레이 주식회사 평판 표시 장치 및 그 구동 방법
KR101441385B1 (ko) * 2007-12-20 2014-09-17 엘지디스플레이 주식회사 액정 표시장치의 구동장치와 그 구동방법
US9070318B2 (en) 2012-09-21 2015-06-30 Samsung Display Co., Ltd. Display apparatus and a method of driving the same
US9437133B2 (en) 2012-10-16 2016-09-06 Samsung Display Co., Ltd. Organic light emitting diode (OLED) display device
CN109377957A (zh) * 2018-12-03 2019-02-22 惠科股份有限公司 一种驱动方法、驱动电路以及显示装置

Also Published As

Publication number Publication date
KR100635942B1 (ko) 2006-10-18

Similar Documents

Publication Publication Date Title
KR100870487B1 (ko) 광시야각을 위한 액정디스플레이의 구동 방법 및 장치
US9196206B2 (en) Liquid crystal display
US7154464B2 (en) Liquid crystal display and driving method thereof
US8902203B2 (en) Liquid crystal display and pulse adjustment circuit thereof
KR100929680B1 (ko) 액정 표시 장치 및 영상 신호 보정 방법
KR102371896B1 (ko) 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
US20090219242A1 (en) Liquid crystal display device, liquid crystal panel controller, and timing controller
US20150015564A1 (en) Display device
WO2013121720A1 (ja) 液晶表示装置
US9852707B2 (en) Display apparatus
KR100389027B1 (ko) 액정표시장치 및 그 구동방법
KR100635942B1 (ko) 게이트 온 신호의 폭을 조절하는 액정표시장치
US20060132422A1 (en) Method of driving liquid crystal display and liquid crystal display
KR101363680B1 (ko) 액정표시장치 및 그의 구동방법
KR102238175B1 (ko) 액정표시장치
KR100878235B1 (ko) 액정 표시 장치 및 그 구동 방법
KR100543035B1 (ko) 박막트랜지스터 액정표시장치
KR20060067291A (ko) 표시 장치
KR100984358B1 (ko) 액정 표시 장치 및 그 구동 장치
KR100853215B1 (ko) 액정 표시 장치
KR102323772B1 (ko) 액정표시장치
KR101006443B1 (ko) 신호 처리 장치 및 방법
KR100446378B1 (ko) 액정표시소자 및 그 구동방법
KR20070056183A (ko) 액정표시장치 및 그의 구동방법
KR20070120809A (ko) 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110916

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee