KR20000074624A - 플라즈마 디스플레이 장치 - Google Patents

플라즈마 디스플레이 장치 Download PDF

Info

Publication number
KR20000074624A
KR20000074624A KR1019990018684A KR19990018684A KR20000074624A KR 20000074624 A KR20000074624 A KR 20000074624A KR 1019990018684 A KR1019990018684 A KR 1019990018684A KR 19990018684 A KR19990018684 A KR 19990018684A KR 20000074624 A KR20000074624 A KR 20000074624A
Authority
KR
South Korea
Prior art keywords
data
memory
bit
flip
plasma display
Prior art date
Application number
KR1019990018684A
Other languages
English (en)
Inventor
정안선
Original Assignee
김영환
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김영환, 현대전자산업 주식회사 filed Critical 김영환
Priority to KR1019990018684A priority Critical patent/KR20000074624A/ko
Publication of KR20000074624A publication Critical patent/KR20000074624A/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 간단한 회로구성으로 화상 데이터를 변환하여 저장가능한 플라즈마 디스플레이장치에 관한 것이다.
본 발명은 본 발명은 비디오 보드에서 입력되는 제1의 비트수를 갖는 RGB 데이터를 제1의 주파수를 갖는 데이터 클럭과 제2의 주파수를 갖는 시스템 클럭에 따라 제2의 비트수를 갖는 데이터로 변환하는 제1데이타변환부와; 상기 제1데이타 변환부를 통해 변환되어 인가되는 데이터를 1프레임에 대한 데이터로 저장하는 메모리부와; 상기 메모리부에 저장된 데이터를 변환하여 데이터 드라이버로 전송하기 위한 제2데이타 변환부로 이루어진다.

Description

플라즈마 디스플레이장치{PLASMA DISPLAY DEVICE}
본 발명은 플라즈마 디스플레이장치에 관한 것으로서, 보다 구체적으로는 회로구성이 간단하고, 낮은 동작주파수에서도 동작가능한 화상데이타를 변환 및 저장하기 위한 플라즈마 디스플레이장치에 관한 것이다.
종래의 플라즈마 디스플레이장치는 도 1에 도시된 바와같이, 소정비트, 예를 들면 8비트 디지탈 형태의 RGB 신호를 받아 30MHz의 데이터 클럭에 의해 데이터 변환부(10)의 집적회로소자(ASIC, application specific integrated circuit)를 통해 변환하고, 30MHz 의 데이터 클럭신호와 48Mz 의 시스템 클럭을 인터페이스시켜주기 위한 라인버퍼(20)를 거쳐 32비트의 데이터신호를 메모리부(30)의 메모리(31)에 분할하여 저장한다.
즉, 변환된 32비트의 R 데이터는 메모리(31)의 제1 및 제2데이타 영역(31-1, 31-2)에 각각 16비트씩 분할되어 저장되고, 변환된 32비트의 G 데이터는 메모리(31)의 제3 및 제4데이타 영역(31-3, 31-4)에 각각 16비트씩 분할되어 저장되며, 변환된 32비트의 B 데이터는 메모리(31)의 제5 및 제6데이타 영역(31-5, 31-6)에 16비트씩 분할되어 저장된다.
메모리부(30)의 메모리(31)에 분할되어 저장된 데이터를 드라이버 IC(50)로 전송하는 경우에는, 집적회로소자(ASIC)를 통해 다시 데이터를 변환한 후 드라이버 IC(40)로 전송하게 된다.
이때, 메모리부(30)의 메모리(31)의 다수의 데이터 영역에 분할되어 저장된 데이터를 드라이버 IC(50)로 전송하는 경우에는 시스템 클럭에 동기시키기 위하여 시스템 클럭을 2분주한 24MHz 의 클럭신호를 사용한다.
상기 메모리부(30)로부터 변환된 데이터는 24MHz 의 클럭신호에 따라 4비트씩 16번 드라이버 IC(50)로 전송되어진다.
상기 데이터 변환부(10), 라인버퍼(20) 및 메모리부(30)는 콘트롤부(40)로부터 제공되는 콘트롤신호(CS)에 의해 제어되어진다.
그러나, 상기한 바와같은 종래의 플라즈마 디스플레이장치는 데이터 변환부를 통해 변환된 데이터를 메모리부의 메모리의 분할된 다수의 데이터 영역에 분할저장하기 위해서는, 다수의 분할된 데이터 영역을 동시에 사용할 수 없기 때문에, 데이터 클럭신호와는 상대적으로 높은 주파수를 갖는 시스템 클럭을 이용하여 메모리를 동작시켜야 하였다. 이와같이 높은 주파수에서 동작하기 때문에, 시스템의 안정성이 떨어지는 문제점이 있었다.
또한, 데이터 변환부를 통해 변환된 데이터를 메모리로 전송하기 위해서는 서로 다른 주파수를 갖는 데이터 클럭과 시스템클럭을 동기시키기 위하여 인터페이스용 라인버퍼를 사용하여야 하고, 메모리에서 드라이버 IC 로 데이터를 전송하는 경우 데이터를 다시 변환한 다음 전송하여야 하는데 이러한 데이터 변환을 위하여 다수의 IC 를 사용하기 ??문에, 회로 구성이 복잡한 문제점이 있었다.
게다가, RGB 데이터를 변환하여 메모리에 저장하고 메모리에 저장된 데이터를 드라이버 IC로 전송하기 위하여 3개의 클럭신호가 요구되는 문제점이 있었다.
본 발명은 상기한 바와같은 종래 기술의 문제점을 해결하기 위한 것으로서, 화상데이타를 분할하여 메모리에 저장하는 대신에 RGB 로 분리된 데이타를 각각의 메모리에 동시에 사용하므로, 회로구성이 간단하고 낮은 주파수에서 동작가능한 플라즈마 디스플레이장치를 제공하는 데 그 목적이 있다.
도 1은 일반적인 플라즈마 디스플레이장치의 구성도를 도시한 도면,
도 2는 본 발명의 실시예에 따른 플라즈마 디스플레이장치의 구성도,
도 3는 도 2의 본 발명의 플라즈마 디스플레이장치에 있어서, 제1데이타 변환부의 상세도,
도 4도는 도 2의 본 발명의 플라즈마 디스플레이장치에 있어서, 제2데이타 변환부의 상세도,
(도면의 주요 부분에 대한 부호의 설명)
100 : 제1데이타 변환부 200 : 메모리부
300 : 제2데이타 변환부 400 : 드라이버 IC
111 - 116, 321 - 32n : 16비트 D 플립플롭
121 - 126 : 16비트 시프트 레지스터
311 - 31n : 32비트 시프트 레지스터
131 - 133 : 멀티플렉서
상기한 본 발명의 목적을 달성하기 위하여, 본 발명은 비디오 보드에서 입력되는 제1의 비트수를 갖는 RGB 데이터를 제1의 주파수를 갖는 데이터 클럭과 제2의 주파수를 갖는 시스템 클럭에 따라 제2의 비트수를 갖는 데이터로 변환하는 제1데이타변환부와; 상기 제1데이타 변환부를 통해 변환되어 인가되는 데이터를 1프레임에 대한 데이터로 저장하는 메모리부와; 상기 메모리부에 저장된 데이터를 변환하여 데이터 드라이버로 전송하기 위한 제2데이타 변환부로 이루어지는 플라즈마 디스플레이장치를 제공하는 것을 특징으로 한다.
상기 제1의 비트수를 갖는 데이터는 8비트의 데이터이고, 제2의 비트수를 갖는 데이터는 16비트의 데이터이고, 상기 데이터 클럭은 30MHz 의 주파수를 갖으며, 상기 시스템 클럭은 20MHz 의 주파수를 갖는 것을 특징으로 한다.
상기 제1 데이터 변환부는 비디오보드로부터 입력되는 8비트의 RGB 데이터를 데이터 클럭의 16클럭수동안 저장하기 위한 다수의 시프트 레지스터 및 플립플롭과; 시스템 클럭에 동기되어 상기 다수의 플립플롭의 출력을 하나씩 8클럭수동안 선택하여 16비트의 변환된 데이터를 출력하기 위한 다수의 멀티플렉서로 이루어지는 것을 특징으로 한다.
상기 제1데이터 변환부는 파이프라인 방식으로 16 데이터클럭수동안 상기 8비트의 RGB 데이터를 시프트 레지스터 및 플립플롭에 저장 및 전송하고 8 시스템 클럭동안 상기 플립플롭에 저장된 데이터를 멀티플렉서를 통해 16비트 변환된 멀티플렉서를 통해 출력하는 것을 특징으로 한다.
상기 데이터 변환부는 상기 메모리부의 메모리로부터 1라인에 해당하는 데이터를 순차적으로 저장하기 위한 다수의 플립플롭과, 상기 다수의 플립플롭의 데이터를 저장하기 위한 32비트 시프트 레지스터로 이루어지는 것을 특징으로 한다.
이하 첨부한 도면에 의거하여 본 발명의 바람직한 실시예를 자세히 설명하도록 한다.
첨부한 도면 도 2는 본 발명의 실시예에 따른 플라즈마 디스플레이장치의 구성도를 도시한 것이다.
본 발명의 실시예에 따른 플라즈마 디스플레이장치는 외부로부터 입력되는, 즉 비디오 보드(도면상에는 도시되지 않음)에서 입력되는 8비트 RGB 데이터를 30MHz 의 데이터 클럭의 16클럭수동안 16비트의 데이터로 변환하는 제1데이타변환부(100)를 포함한다.
상기 제1 데이터 변환부(100)는 도 3에 도시된 바와같이, 비디오보드로부터 입력되는 8비트의 RGB 데이터를 30MHz 데이터 클럭의 16클럭수동안 저장하기 위한 시프트 레지스터(110-116) 및 D플립플롭(121-126)과, 20MHz 의 시스템 클럭에 동기되어 상기 D 플립플롭(121-126)의 출력을 하나씩 8클럭수동안 선택하여 16비트의 데이터를 출력하기 위한 멀티플렉서(131-133)로 이루어진다.
16 데이터 클럭동안 8 비트 R 데이터(R0-R7)는 다수의 시프트 레지스터(111-112)중 해당하는 8개의 시프트 레지스터(111, 112)에 저장한 다음 다수의 D 플립플롭(121-126)중 해당하는 8개의 플립플롭(121, 122)으로 전송한다.
16 데이터 클럭동안 8 비트 G 데이터(G0-G7)는 다수의 시프트 레지스터(111-112)중 해당하는 8개의 시프트 레지스터(113, 114)에 저장한 다음 다수의 D 플립플롭(121-126)중 해당하는 8개의 플립플롭(123, 124)으로 전송한다.
16 데이터 클럭동안 8 비트 B 데이터(B0-B7)는 다수의 시프트 레지스터(111-116)중 해당하는 8개의 시프트 레지스터(115, 116)에 저장한 다음 다수의 D 플립플롭(121-126)중 해당하는 8개의 플립플롭(125, 126)으로 전송한다.
상기와 같이 16 데이터 클럭동안 8 비트의 RGB 데이터가 16비트의 시프트 레지스터(110) 및 D 플립플롭(120)에 저장 및 전송된 다음, 저장된 16비트 데이터는 시스템 클럭에 동기되어 멀티플렉서(130)를 통해 D 플립플롭을 선택하여 데이터를 메모리부(300)로 16비트로 변환된 RGB 데이터로서 전송하게 된다.
즉, 본 발명에서는 파이프 라인방식으로 RGB 데이터를 입력하여 시프트 레지스터(110)가 다시 새로운 RGB 데이터를 비디오 보드로부터 받는동안 멀 시프트 레지스터 RGB 로 데이터를 받는 동안 멀티플렉서는 시스템 클럭에 동기되어 플립플롭을 선택하여 줌으로써 8 시스템 클럭동안 메모리로 전송한다.
따라서, 본 발명에서는 콘트롤러에 의하여 프레임이 바뀔 때마다 메모리의 쓰기 동작과 읽기 동작이 바뀌고, 화상 데이터를 메모리의 데이터 영역을 분리하여 저장하는 것이 아니라, 상기에서 설명한 바와같이 1 프레임에 해당하는 데이터를 순차적으로 저장한다.
본 발명의 플라즈마 디스플레이장치는 메모리부(200)를 포함하는데, 상기 메모리부(200)는 종래와는 달리 메모리만로 이루어진다. 상기 메모리는 데이터 영역(311, 312)에는 R 데이터가 저장되고, 데이터 영역(313, 314)에는 G 데이터가 저장되며, 데이터 영역(315, 316)에는 B 데이터가 저장된다.
본 발명의 플라즈마 디스플레이장치는 메모리부(200)에 저장된 데이터를 변환하여 드라이버 IC(400)로 전송하기 위한 제2데이타 변환부(300)를 포함한다.
제2데이타 변환부(300)는 상기 메모리부(200)의 메모리로부터 1라인에 해당하는 데이터를 순차적으로 저장하기 위한 다수의 플립플롭(311 - 31n)과, 상기 다수의 플립플롭(311 - 31n)의 데이터를 32비트 저장하기 위한 32비트 시프트 레지스터(321 - 32n)로 이루어진다.
제2데이타 변환부(300)는 메모리부(200)로부터 1라인에 해당하는 RGB 각 16비트의 데이터를 입력하여 각 D 플립플롭(311 - 31n)에 각각 저장하고, D플립플립에 저장된 데이터는 32비트 시프트 레지스터(321 - 32n)로 인가되어 32비트 데이터로 변환되어 저장된다. 이어서, 드라이버 IC 의 시프트 클럭과 동기시켜 시프트 레지스터로부터 변환된 데이터를 드라이버 IC(400)로 전송하게 된다.
이상에서 자세히 설명된 바와 같이, 본 발명의 플라즈마 디스플레이장치에 따르면, 화상 데이터를 메모리에 저장하는 경우 메모리의 데이터 영역을 분할하여 RGB 데이터를 저장하는 대신에 화상 데이터를 RGB 로 분할하여 저장함으로써 메모리의 동작주파수를 낮추어 회로를 안정하게 할 수 있고, 데이터를 변환하는 과정이 종래의 기술에 비하여 간단하기 때문에 회로구성이 간단한 이점이 있다.
기타, 본 발명은 그 요지를 일탈하지 않는 범위에서 다양하게 변경하여 실시할 수 있다.

Claims (6)

  1. 비디오 보드에서 입력되는 제1의 비트수를 갖는 RGB 데이터를 제1의 주파수를 갖는 데이터 클럭과 제2의 주파수를 갖는 시스템 클럭에 따라 제2의 비트수를 갖는 데이터로 변환하는 제1데이타변환부와;
    상기 제1데이타 변환부를 통해 변환되어 인가되는 데이터를 1프레임에 대한 데이터로 저장하는 메모리부와;
    상기 메모리부에 저장된 데이터를 변환하여 데이터 드라이버로 전송하기 위한 제2데이타 변환부로 이루어지는 것을 특징으로 하는 플라즈마 디스플레이장치.
  2. 제1항에 있어서, 상기 제1의 비트수를 갖는 데이터는 8비트의 데이터이고, 제2의 비트수를 갖는 데이터는 16비트의 데이터인 것을 특징으로 하는 플라즈마 디스플레이장치.
  3. 제2항에 있어서, 상기 데이터 클럭은 30MHz 의 주파수를 갖으며, 상기 시스템 클럭은 20MHz 의 주파수를 갖는 것을 특징으로 하는 플라즈마 디스플레이장치.
  4. 제3항에 있어서, 상기 제1 데이터 변환부는
    비디오보드로부터 입력되는 8비트의 RGB 데이터를 데이터 클럭의 16클럭수동안 저장하기 위한 다수의 시프트 레지스터 및 플립플롭과;
    시스템 클럭에 동기되어 상기 다수의 플립플롭의 출력을 하나씩 8클럭수동안 선택하여 16비트의 변환된 데이터를 출력하기 위한 다수의 멀티플렉서로 이루어지는 것을 특징으로 하는 플라즈마 디스플레이장치.
  5. 제4항에 있어서, 상기 제1데이터 변환부는 파이프라인 방식으로 16 데이터클럭수동안 상기 8비트의 RGB 데이터를 시프트 레지스터 및 플립플롭에 저장 및 전송하고 8 시스템 클럭동안 상기 플립플롭에 저장된 데이터를 멀티플렉서를 통해 16비트 변환된 멀티플렉서를 통해 출력하는 것을 특징으로 하는 플라즈마 디스플레이장치.
  6. 제1항에 있어서, 상기 데이터 변환부는 상기 메모리부의 메모리로부터 1라인에 해당하는 데이터를 순차적으로 저장하기 위한 다수의 플립플롭과, 상기 다수의 플립플롭의 데이터를 저장하기 위한 32비트 시프트 레지스터로 이루어지는 것을 특징으로 하는 플라즈마 디스플레이장치.
KR1019990018684A 1999-05-24 1999-05-24 플라즈마 디스플레이 장치 KR20000074624A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990018684A KR20000074624A (ko) 1999-05-24 1999-05-24 플라즈마 디스플레이 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990018684A KR20000074624A (ko) 1999-05-24 1999-05-24 플라즈마 디스플레이 장치

Publications (1)

Publication Number Publication Date
KR20000074624A true KR20000074624A (ko) 2000-12-15

Family

ID=19587387

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990018684A KR20000074624A (ko) 1999-05-24 1999-05-24 플라즈마 디스플레이 장치

Country Status (1)

Country Link
KR (1) KR20000074624A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100377402B1 (ko) * 2001-03-10 2003-03-26 삼성에스디아이 주식회사 복수의 프레임-메모리들을 사용한 플라즈마 디스플레이패널의 디스플레이중-어드레스 구동 방법
KR20130015031A (ko) * 2011-08-02 2013-02-13 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100377402B1 (ko) * 2001-03-10 2003-03-26 삼성에스디아이 주식회사 복수의 프레임-메모리들을 사용한 플라즈마 디스플레이패널의 디스플레이중-어드레스 구동 방법
KR20130015031A (ko) * 2011-08-02 2013-02-13 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치

Similar Documents

Publication Publication Date Title
KR0157924B1 (ko) 데이타 전송 시스템 및 그 방법
RU2134447C1 (ru) Устройство пересылки данных и видеоигровое устройство, в котором оно используется
EP0666653B1 (en) Input/output data ports
KR100572218B1 (ko) 평판디스플레이시스템의화상신호인터페이스장치및그방법
US20080143637A1 (en) Multiscreen display apparatus
US6684275B1 (en) Serial-to-parallel/parallel-to-serial conversion engine
GB1581836A (en) Cpu-i/o bus interface for a data processing system
US7372381B2 (en) Programmable serializer for a video display
US4994914A (en) Composite video image device and related method
WO2016003207A1 (ko) 양방향 통신 방법 및 이를 이용한 양방향 통신 장치
KR940004477A (ko) 메모리 디스플레이 인터페이스에 가변 픽셀주파수 및 픽셀깊이를 클록하는 방법 및 장치
EP0549334B1 (en) A data input and output control device and a one-chip microcomputer integrating the same
KR20010069146A (ko) 포맷 변환 장치
WO2017199596A1 (ja) データ伝送回路、データ伝送システムおよびデータ伝送回路の制御方法
US5022090A (en) Digital image processing apparatus for correctly addressing image memory
KR20000074624A (ko) 플라즈마 디스플레이 장치
GB1581838A (en) I/o bus transceiver for a data processing system
KR19980069825A (ko) 동기식 직렬 데이터 전송장치
US7185218B2 (en) Synchronous controlling unit and synchronous control method
US6771246B2 (en) Data transmission method and apparatus for driving a display
JPH0535442A (ja) 画像データ変換回路
KR100433239B1 (ko) 데이터 전송장치 및 방법과 이를 이용한 액정디스플레이의 구동장치 및 방법
CN112712769A (zh) 显示装置和数据通信用的微控制器单元
KR20220001979A (ko) 디스플레이 모듈 검사 시스템
US5644757A (en) Apparatus for storing data into a digital-to-analog converter built-in to a microcontroller

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application