KR20000040701A - 데이터선 리페어 - Google Patents

데이터선 리페어 Download PDF

Info

Publication number
KR20000040701A
KR20000040701A KR1019980056414A KR19980056414A KR20000040701A KR 20000040701 A KR20000040701 A KR 20000040701A KR 1019980056414 A KR1019980056414 A KR 1019980056414A KR 19980056414 A KR19980056414 A KR 19980056414A KR 20000040701 A KR20000040701 A KR 20000040701A
Authority
KR
South Korea
Prior art keywords
line
repair line
repair
gate
repaired
Prior art date
Application number
KR1019980056414A
Other languages
English (en)
Inventor
김명철
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019980056414A priority Critical patent/KR20000040701A/ko
Publication of KR20000040701A publication Critical patent/KR20000040701A/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136259Repairing; Defects
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136259Repairing; Defects
    • G02F1/136263Line defects

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Optics & Photonics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

제 1 수리선을 LCD 패널에 형성하고, 제 2 수리선을 게이트 PCB에 형성하여 제 1 수리선과 전기적으로 연결시키고, 제 3 수리선을 소스 PCB에 형성한 후 소스 PCB에 실장된 오피 엠프의 입력단과 제 3 수리선을 연결시키고 오피 엠프의 출력단과 제 2 수리선을 연결시키며, 소스 PCB와 LCD 패널을 연결시키는 TCP의 가장자리에 형성된 더미 리드를 이용하여 제 3 수리선과 제 1 수리선을 연결시킨다.
따라서, 제 1 수리선의 자체 저항 및 캐패시터 값을 줄일 수 있어 수리된 데이터선이 눈으로 식별되는 리페어 불량을 방지함으로써, LCD 패널의 수율 및 신뢰성을 향상시킬 수 있는 효과가 있다.

Description

데이터선 리페어
본 발명은 데이터선 리페어에 관한 것으로, 더욱 상세하게는 TCP의 길이방향에 더미리드를 형성하고, TCP가 본딩되는 소스 인쇄회로기판에 수리선을 형성하여 LCD 패널에 형성된 수리선과 소스 인쇄회로기판에 형성된 수리선을 더미리드로 연결시켜 저항 및 캐피시터값에 의해 신호가 왜곡되는 것을 최소화한 데이터선 리페어에 관한 것이다.
액정표시장치는 박막트랜지스터 기판, 박막트랜지스터 기판과 마주보는 칼라필터 기판, 그리고, 양 기판 사이에 주입되는 액정물질을 포함하는 장치로서, 내부에 삽입되는 액정의 전기 광학적 성질을 이용한 표시장치이다.
일반적으로 박막트랜지스터 기판에는 다수의 게이트선 및 데이터선이 서로 교차하여 형성되고, 교차영역의 각각에는 스위칭소자인 박막트랜지스터와 화소전극이 형성되어 있다.
액정표시장치의 대형화, 고정세화의 경향에 따라 박막트랜지스터 기판의 게이트선과 데이터선의 수는 상당히 증가하였으며 이에 따라 각각의 배선의 저저항화 및 단선방지를 위한 여러 가지 방법 등이 등장하였다.
특히, 화상신호를 전달하는 데이터선의 불량, 즉, 단선된 데이터선을 리페어하기 위한 방법으로는 국내 출원번호 97-022279에 제시된 바와 같이 박막트랜지스터기판의 가장자리를 따라 형성된 수리선과 인쇄회로기판에 형성된 오피 엠프를 전기적으로 연결하여 단선된 데이터 라인을 리페어한다.
이를 좀더 상세히 설명하면, 도 1에 도시된 바와 같이 TFT 기판(10)의 가장자리를 따라 제 1 수리선(15)이 형성되고, TFT 기판(10)의 단변에 설치된 게이트 PCB(20)가 TCP(40)에 의해 제 1 수리선(15) 및 TFT 기판(10)과 연결되고, 게이트 PCB(20)의 가장자리에는 제 1 수리선(15)의 양단과 연결되는 제 2 수리선(25)이 형성된다.
또한, 소스 PCB(30)의 소정영역에는 왜곡된 화상신호를 보상해주는 오피 엠프(32)가 실장되며, 오피 엠프(32)의 입력단과 출력단에는 제 2 수리선(25)이 전기적으로 연결된다.
이와 같이 구성된 LCD 패널에서 단선된 데이터선(14)이 존재할 경우 단선된 데이터선(14)의 양단과 제 1 수리선(15)의 교차점을 레이저로 연결시키고, 단선된 데이터선(14)을 중심으로 게이트 PCB(20)로부터 먼 거리에 위치한 쪽, 즉 단선된 데이터선(14)의 후단에서 제 1 수리선(15)을 절단한다.
이후, LCD 패널을 구동시키면 TCP(45)에서 출력된 화상신호가 각각의 데이터선들(12, 14)에 입력되고, 화상신호는 각각의 데이터선들(12, 14)을 따라 흐르게 된다. 이때, 단선된 데이터선(14)에서 화상신호의 일부는 데이터선(14)을 따라 흐르게되고, 나머지 일부는 제 1 수리선(15)을 따라 우회한 다음 제 2 수리선(25)으로 전달된 후 오피 엠프(32)를 통해 제 2 수리선(25)으로 입력된다.
또한, 제 2 수리선(25)으로 입력된 화상신호는 다시 제 1 수리선(15)으로 전달된 후 제 1 수리선(15)에 의해 수리된 데이터선(14)에 전달되므로 수리된 데이터선(14) 전체에 화상신호가 흐르게 된다.
그러나, 제 1 수리선(15)의 자체저항과 화상신호가 흐르는 제 1 수리선(15)이 복수개의 데이터선들(12, 14)과 절연층을 사이에 두고 교차함과 동시에 제 1 수리선(15)이 액정을 사이에 두고 칼라필터 기판에 형성된 공통 전극과 교차함에 따라 캐패시터 값이 증가되어 신호의 왜곡이 발생된다.
앞에서 설명한 원인으로 인해 신호의 왜곡이 심한 경우 TCP(45)에서 출력된 원래의 화상신호와 오피 엠프(32)에서 출력된 화상신호가 상이함에 따라 수리된 데이터선(14)이 눈으로 인식되는 리페어 불량이 발생되어 LCD 패널의 수율 및 신뢰성이 저하된다.
따라서, 본 발명의 목적은 상기와 같은 문제점을 감안하여 안출된 것으로써, 수리선의 자체저항 및 캐패시터 값을 줄여 리페어된 데이터선이 눈으로 인식되는 것을 방지하는데 있다.
본 발명의 다른 목적은 다음의 상세한 설명과 첨부된 도면으로부터 보다 명확해 질 것이다.
도 1은 종래의 TFT 기판과 인쇄회로기판의 연결 구조를 도시한 평면도이고,
도 2는 본 발명에 의한 TFT 기판과 인쇄회로기판의 연결 구조를 도시한 평면도이다.
이와 같은 목적을 달성하기 위해서 본 발명은 단선된 데이퍼 라인과 연결되는 제 1 수리선을 LCD 패널에 형성하고, 제 1 수리선과 전기적으로 연결되는 제 2 수리선을 게이트 PCB에 형성하며, 소스 PCB 소정영역에 구성된 오피 엠프의 입력단과 연결되도록 제 3 수리선을 소스 PCB에 형성한 후 소스 PCB와 LCD 패널을 연결시키는 TCP의 가장자리에 더미 리드를 형성하여 제 3 수리선과 제 1 수리선을 연결시킨다.
이하, 본 발명에 의한 데이터선 리페어 과정을 첨부된 도면 도 2를 참조하여 설명하면 다음과 같다.
도 2에 도시된 바와 같이 TFT 기판(110)의 가로방향으로 복수개의 게이트선들(111)이 형성되고, 게이트선들(111)과 수직으로 교차되도록 복수개의 데이터선들(112, 114)이 TFT 기판(110)의 세로방향으로 형성된다.
또한, 게이트선들 및 데이터선들(111, 112, 114)의 각 교차영역에는 스위칭소자인 박막트랜지스터(도시 안됨)와 픽셀(113)이 형성되고, 각각의 게이트선들(111)과 데이터선들(112, 114)의 일단에는 신호가 입력되는 게이트 및 데이터 입력패드들(111a, 113a)이 형성된다.
또한, 게이트 입력패드들(111a)이 형성된 TFT 기판(100)의 일단을 제외한 가장자리에는 단선된 데이터선(114)을 리페어하기 위한 제 1 수리선(115)이 ⊃ 형태로 형성되어 데이터선(112, 114)의 양단과 교차된다.
여기서, 데이터 입력패드들(113a)을 기준으로 데이터 입력패드(113a)에서 먼쪽에 위치한 제 1 수리선(115)의 타단은 액정을 밀봉하는 씰(117)의 외측에 형성되어 캐패시터 값을 저하시킨다.
또한, 게이트 및 데이터 입력패드들(111a, 113a)이 형성된 TFT 기판(110)의 단변과 장변에는 게이트 PCB(120) 및 소스 PCB(130)가 설치되는데, 게이트 PCB(120)는 게이트 구동드라이브 IC(143)가 탑재된 TCP(140)에 의해 게이트 입력패드들(111a) 및 제 1 수리선(115)과 전기적으로 연결되며, 소스 PCB(130)는 소스 구동드라이브 IC(147)가 탑재된 TCP(145)에 의해 데이터 입력패드들(113a) 및 제 1 수리선(115)과 전기적으로 연결된다
여기서, TCP(140)가 본딩되지 않은 게이트 PCB(120)의 가장자리에는 제 2 수리선(125)이 형성되어 있어 소스 PCB(130)에서 멀리 떨어진 쪽에 위치한 제 1 수리선(115)의 타단과 전기적으로 연결된다.
또한, 게이트 PCB(120)와 인접한 소스 PCB(130)의 소정영역에는 왜곡된 화상신호를 보상해주는 오피 엠프(132)가 설치되고, TCP(145)와 인접한 소스 PCB(130)의 소정영역에는 제 3 수리선(135)이 형성되어 오피 엠프(132)의 입력단과 제 1 수리선(115)에 연결된다.
여기서, TFT 기판(110)에 형성된 제 1 수리선(115)과 소스 PCB(130)에 형성된 제 3 수리선(135)은 TCP(145)에 의해 전기적으로 연결되는데, TCP(145)의 가장자리에는 신호가 인가되지 않는 더미 리드들(148)이 형성되어 있어, 이 더미 리드들(148)이 제 1 수리선(115)과 제 3 수리선(135)을 연결시킨다.
한편, 오피 엠프(132)의 출력단은 제 2 수리선(125)과 전기적으로 연결된다.
이와 같이 구성된 제 1과 제 2 및 제 3 수리선을 이용하여 단선된 데이터선을 리페어하는 과정을 개략적으로 설명하면 다음과 같다.
먼저, TCP(140)를 이용하여 게이트 PCB(120)를 TFT 기판(110)의 단변에 연결시키는 동시에 제 1 수리선(115)과 제 2 수리선(125)의 타단을 전기적으로 연결시킨다.
이후, TCP(145)를 이용하여 소스 PCB(130)와 TFT 기판(110)의 장변을 연결시키고, TCP(145)의 가장자리에 형성된 더미 리드(148)를 이용하여 제 1 및 제 3 수리선(115, 135)을 연결시키며, 제 2 수리선(125)의 일단과 오피 엠프(132)의 출력단을 전기적으로 연결시킨다.
이어, TFT 기판(110)에 형성된 복수개의 데이터선들(112, 114) 중 임의의 데이터선에 단선이 발생된 경우 단선된 데이터선(114)의 양단과 제 1 수리선(115)의 교차점을 레이저로 연결시킨다.
계속해서, 제 1 수리선(115)의 자체저항 및 제 1 수리선(115)과 데이터선(112, 114)의 교차로 인해 캐패시터 값이 증가되는 것을 방지하기 위해서 제 1 수리선(115)의 일단에서는 단선된 데이터선(114)을 중심으로 게이트 PCB(120)와 가까운 쪽, 즉 단선된 데이터선(114)의 전단 및 더미 리드(148)의 후단에서 제 1 수리선(115)을 절단한다. 또한, 제 1 수리선(115)의 타단에서는 단선된 데이터선(114)을 중심으로 게이트 PCB(120)와 먼쪽 즉, 단선된 데이터선(114)의 후단에서 제 1 수리선(115)을 절단한다.
이와 같이 단선된 데이터선(114)이 수리되면, LCD 패널을 구동시켜 소스 구동드라이브 IC(147)에서 출력된 화상신호를 각각의 데이터선들(112, 114)에 전달한다.
이때, 정상적인 데이터선(112)에 전달된 화상신호는 소스 구동드라이브 IC(147)와 본딩된 데이터선(112)의 일단에서부터 타단까지 곧바로 흘러 정보를 표시한다.
그러나, 수리된 데이터선(114)에 전달된 화상신호는 단선된 부분으로 인해 화상신호가 데이터선(114)의 끝까지 전달되지 못하고, 일부는 소스 구동드라이브 IC(147)와 본딩된 일단에서 단선된 부분까지 전달되고 나머지 일부는 제 1 수리선(115)으로 우회한 후 더미 리드를 통하여 제 3 수리선(135)으로 전달된다.
이어, 제 3 수리선(135)으로 전달된 화상신호는 제 3 수리선(135)과 연결된 오피 엠프(132)로 입력되는데, 오피 엠프(132)로 입력된 화상신호는 저항 및 캐피시터 값의 증가로 인해 신호의 왜곡이 발생되었으므로 오피 엠프(132)에서 화상신호의 전류 또는 전압을 높여줘 화상신호의 출력을 보상한다.
여기서, 캐패시터 값의 증가되는 이유는 제 1 수리선(115)이 복수개의 데이터선(112, 114)과 절연층을 사이에 두고 교차함과 동시에 제 1 수리선(115)이 액정을 사이에 두고 칼라필터 기판에 형성된 공통 전극과 교차하기 때문이다.
그러나, 본 발명에서는 도 1에 도시된 바와 같이 더미 리드(148)로 인해 데이터선(112, 114)과 교차되는 제 1 수리선(115)의 길이가 짧기 때문에 종래보다 캐패시터 값이 줄어 들고, 제 3 수리선(135)의 폭이 넓기 때문에 저항에 크게 문제가 되지 않으므로, 소스 구동드라이브 IC(147)에서 출력된 화상신호와 오피 엠프(132)에서 보상된 화상신호는 거의 동일하다.
이와 같이 오피 엠프(132)에서 보상된 화상신호는 제 2 수리선(125)으로 전달되고, 제 2 수리선(125)을 통과한 화상신호는 소스 구동드라이브 IC(147)와 먼쪽에 위치한 제 1 수리선(115)의 타단으로 입력된 후 수리된 데이터선(114)의 타단부에서 단선된 부분까지 흐르게 된다.
여기서, 소스 PCB(130)와 먼쪽에 위치한 제 1 수리선(115)은 씰(117)의 외측에 존재하므로 제 1 수리선(115)과 공통전극 사이에 형성되던 캐패시터를 제거할 수 있어 수리된 데이터선(114)으로 전달된 화상신호의 왜곡이 적다.
이상에서 설명한 바와 같이 본 발명은 제 1 수리선을 LCD 패널에 형성하고, 제 2 수리선을 게이트 PCB에 형성하여 제 1 수리선과 전기적으로 연결시키고, 제 3 수리선을 소스 PCB에 형성한 후 소스 PCB에 실장된 오피 엠프의 입력단과 제 3 수리선을 연결시키고 오피 엠프의 출력단과 제 2 수리선을 연결시키며, 소스 PCB와 LCD 패널을 연결시키는 TCP의 가장자리에 형성된 더미 리드를 이용하여 제 3 수리선과 제 1 수리선을 연결시킨다.
따라서, 제 1 수리선의 자체 저항 및 캐패시터 값을 줄일 수 있어 수리된 데이터선이 눈으로 식별되는 리페어 불량을 방지함으로써, LCD 패널의 수율 및 신뢰성을 향상시킬 수 있는 효과가 있다.

Claims (2)

  1. 복수개의 게이트선들과 데이터선들이 수직으로 교차되고, 상기 게이트선들 및 데이터선들의 일단에 게이트 입력패드들과 데이터 입력패드들이 형성되며, 상기 게이트 입력패드들이 형성된 단변을 제외한 가장자리를 따라 제 1 수리선이 형성된 박막트랜지스터기판과;
    상기 게이트 입력패드들이 형성된 단변으로부터 소정간격 이격되어 설치되고, 상기 제 1 수리선과 전기적으로 연결되는 제 2 수리선이 장변 일측과 단변 일측을 따라 형성된 게이트 PCB와;
    상기 데이터 입력패드들이 형성된 장변으로부터 소정간격 이격되어 설치되고 소정영역에 오피 엠프가 구성되며 상기 오피 엠프의 입력단 및 상기 제 1 수리선에 연결되도록 제 3 수리선이 형성된 소스 PCB와;
    상기 게이스 PCB 와 상기 소스 PCB를 상기 박막트랜지스터 기판에 연결시키고, 소정부분에 더미리드들이 형성되어 제 1 수리선과 제 3 수리선을 연결시키는 TCP를 포함하는 것을 특징으로하는 데이터선 리페어.
  2. 제 1 항에 있어서, 상기 제 1 수리선은 상기 박막트랜지스터 기판에서 액정을 밀봉하기 위해 형성된 씰 라인의 외측에 형성되는 것을 특징으로 하는 데이터선 리페어.
KR1019980056414A 1998-12-19 1998-12-19 데이터선 리페어 KR20000040701A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980056414A KR20000040701A (ko) 1998-12-19 1998-12-19 데이터선 리페어

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980056414A KR20000040701A (ko) 1998-12-19 1998-12-19 데이터선 리페어

Publications (1)

Publication Number Publication Date
KR20000040701A true KR20000040701A (ko) 2000-07-05

Family

ID=19563933

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980056414A KR20000040701A (ko) 1998-12-19 1998-12-19 데이터선 리페어

Country Status (1)

Country Link
KR (1) KR20000040701A (ko)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4688896A (en) * 1985-03-04 1987-08-25 General Electric Company Information conversion device with auxiliary address lines for enhancing manufacturing yield
JPH05341312A (ja) * 1992-06-05 1993-12-24 Toshiba Corp アクティブマトリクス型液晶表示素子
JPH09146121A (ja) * 1995-09-21 1997-06-06 Advanced Display:Kk 液晶表示装置
KR19980059993A (ko) * 1996-12-31 1998-10-07 김광호 액정 표시 장치의 수리선 구조
KR19980086041A (ko) * 1997-05-30 1998-12-05 윤종용 수리선이 형성된 액정표시장치
KR20000037847A (ko) * 1998-12-02 2000-07-05 윤종용 데이터선 리페어

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4688896A (en) * 1985-03-04 1987-08-25 General Electric Company Information conversion device with auxiliary address lines for enhancing manufacturing yield
JPH05341312A (ja) * 1992-06-05 1993-12-24 Toshiba Corp アクティブマトリクス型液晶表示素子
JPH09146121A (ja) * 1995-09-21 1997-06-06 Advanced Display:Kk 液晶表示装置
KR19980059993A (ko) * 1996-12-31 1998-10-07 김광호 액정 표시 장치의 수리선 구조
KR19980086041A (ko) * 1997-05-30 1998-12-05 윤종용 수리선이 형성된 액정표시장치
KR20000037847A (ko) * 1998-12-02 2000-07-05 윤종용 데이터선 리페어

Similar Documents

Publication Publication Date Title
KR100242943B1 (ko) 수리선이 형성된 액정표시장치
KR100372300B1 (ko) 수리선을 가지는 액정 표시 장치용 박막 트랜지스터 기판
KR101349094B1 (ko) 박막 트랜지스터 기판, 이를 갖는 액정표시장치
US6937313B2 (en) Liquid crystal display device implementing improved electrical lines and the fabricating method
KR20020004253A (ko) 액정표시소자 및 배열 기판 형성 방법
CN101320148B (zh) 显示基板及其制造方法以及具有该基板的显示器
KR20080022716A (ko) 박막 트랜지스터 기판 및 이를 갖는 액정표시장치
KR100517135B1 (ko) 박막트랜지스터 기판
KR100734232B1 (ko) 액정표시장치 제조방법
KR20000040701A (ko) 데이터선 리페어
KR20000007892A (ko) 액정 표시 장치용 패널
KR100777697B1 (ko) 수리선을 가지는 액정 표시 장치용 박막 트랜지스터어레이 기판
KR100559975B1 (ko) 액정표시장치
KR101241759B1 (ko) 어레이 기판 및 이를 구비한 표시 장치
KR100488943B1 (ko) 리페어라인이 형성된 액정표시장치 및 그 제조방법
JP2001242488A (ja) 液晶表示装置及びその製造方法
KR20040017504A (ko) 액정 표시 장치
KR100488944B1 (ko) 박막 트랜지스터 액정표시장치의 리페어 라인 구조
KR100679514B1 (ko) 액정표시장치
KR100486493B1 (ko) 데이터 라인 리페어 구조
KR100585825B1 (ko) 엘시디 패널
KR100523292B1 (ko) 표시기판
KR101264788B1 (ko) 액정표시장치용 테이프 캐리어 패키지
KR101054342B1 (ko) 표시 장치용 박막 트랜지스터 표시판
KR19980066964A (ko) 액정 표시 장치용 박막 트랜지스터 기판 및 그 수리 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application