KR20000023118A - 동기화 방법 및 통신 장치 - Google Patents

동기화 방법 및 통신 장치 Download PDF

Info

Publication number
KR20000023118A
KR20000023118A KR1019990039197A KR19990039197A KR20000023118A KR 20000023118 A KR20000023118 A KR 20000023118A KR 1019990039197 A KR1019990039197 A KR 1019990039197A KR 19990039197 A KR19990039197 A KR 19990039197A KR 20000023118 A KR20000023118 A KR 20000023118A
Authority
KR
South Korea
Prior art keywords
information
medium
indication
boundary
receiver
Prior art date
Application number
KR1019990039197A
Other languages
English (en)
Inventor
페티노만더블유
Original Assignee
루센트 테크놀러지스 인크
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 루센트 테크놀러지스 인크 filed Critical 루센트 테크놀러지스 인크
Publication of KR20000023118A publication Critical patent/KR20000023118A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0428Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
    • H04Q11/0478Provisions for broadband connections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5614User Network Interface
    • H04L2012/5618Bridges, gateways [GW] or interworking units [IWU]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/5649Cell delay or jitter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5672Multiplexing, e.g. coding, scrambling

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

ATM 송신기의 ATM 셀 구성자(100)는 ATM 적응 계층(ATM adaptation layer; AAL)1(AAL1)을 이용하여 리슨(listen) TDM 버스(102) 상에서 셀 페이로드(cell payload)(1104)로 수신된 고정 비트율 트래픽(constant bit-rate traffic)의 프레임들의 스트림을 조립한다. 8 셀당 한 번, AAL1 구조형 데이터 전송(structured data transfer; SDT) 셀 구성자층(112)은 페이로드 내로 1 옥텟(octet) SDT 오프세트 포인터(offset pointer)(1120)를 도입한다. 이 포인터는 트래픽 블럭(traffic-block)(TDM 프레임) 경계를 지시한다. ATM 헤더가 부착된 페이로드는 ATM 셀을 형성하며, 구성자는 ATM 셀들의 스트림을 ATM 수신기의 ATM 셀 해체자(2100)로 송신한다. 해체자는 수신된 ATM 셀들의 페이로드를 해체하여, 고정 비트율 트래픽의 프레임들의 스트림을 토크(talk) TDM 버스(102) 상으로 송신한다. 수신된 각각의 SDT 오프세트 포인터에 응답하여, 해체자의 타임 슬롯 교환자(time slot interchanger)(TSI 2108)는 프레임 처리의 개시를 리세트하며, 그로 인해 TSI에 의해 형성된 프레임이 수신된 프레임과 정렬된다. 해체자(2100:2104)는 토크 TDM 버스 상에 TDM 프레임이 발생된 것을 검출하여, TSI에 의해 형성된 프레임의 송신과 토크 TDM 버스 상의 TDM 프레임을 동기화(정렬)한다. 따라서, 리슨 및 토크 TDM 버스는 서로 동기화된다.

Description

동기화 방법 및 통신 장치{AN ARRANGEMENT FOR SYNCHRONIZATION OF A STREAM OF SYNCHRONOUS TRAFFIC DELIVERED BY AN ASYNCHRONOUS MEDIUM}
본 발명은 전반적으로 비동기 전송 모드(Asynchronous Transfer Mode; ATM) 시스템과 같은 패킷 교환 시스템(packet-switching system)에 관한 것으로서, 보다 구체적으로는 그러한 시스템에서의 송신 지연 변화(transmission-delay variation)에 관한 것이다.
오늘날의 상업적 통신 환경은 두 가지의 분리된 네트워크 하부 구조, 즉 실시간, 고신뢰도, 고정 비트율(CBR)을 특징으로 하는 (구내 교환(private branch exchange; PBX)과 같은) 음성 네트워크(voice network) 및 고대역폭 가변 비트율(VBR) 접속을 특징으로 하는 (패킷 네트워크와 같은) 데이터 네트워크로 구성된다. 다양한 네트워크 상의 정보를 간단하게 유지, 관리 및 액세스하고자 하는 상업적 필요성으로 인해, 새로운 부류의 실시간 멀티미디어 네트워크와 더불어 이들 네트워크의 집중이 요구되고 있다. 비동기 전송 모드(ATM)는 근거리 네트워크(local-area network) 및 원거리 네트워크(wide-area network) 모두에 대해, 전술한 트래픽 타입(음성, 비디오 및 데이터)에 대한 스위칭 및 전송을 비용 효율적이고, 유연하게 처리하는 단일 하부 구조를 제공한다. 네트워크 집중을 발전시키기 위해서는 기존의 PBX 음성 트래픽을 ATM에 적응시킬 필요성이 있다. ATM 상에서의 음성 전화 통신(voice telephony over ATM; VTOA) 사양은 압축 및 비압축 음성 펄스 부호 변조(pulse-code modulation; PCM)된 데이터 스트림을 CBR 셀의 스트림(가상 회로)으로 적응하는 것을 가능하게 한다.
ATM 셀은, 전송되는 트래픽과는 무관하게, 53 옥텟(octet) 길이의 패킷으로서, 48 옥텟의 페이로드(payload)에 5 옥텟의 헤더가 부가된 것이다. 헤더는 소스로부터 목적지로 셀을 유도하고, ATM 네트워크를 통한 트래픽 흐름의 협상된 양상이 일치하는 것을 보장하는데 사용되는 주소 할당(addressing) 및 관리 정보를 포함한다. CBR 트래픽은 ATM 적응층 1(ATM Adaptation Layer 1)(AAL1)을 이용하여 셀 페이로드로 조립된다. AAL1 셀 구성자층은 그 헤더를 위해 페이로드의 제 1 옥텟을 이용하며, CBR 정보를 전달하기 위해 나머지 47 옥텟을 이용한다. 8 셀당 한 번, AAL1 구조 데이터형 전송(structured data transfer; SDT) 셀 구성자층은 CBR 페이로드 내로 1 옥텟 포인터를 도입한다. 이 포인터는 트래픽 블럭 경계(traffic-block boundary)들을 지시한다. 이것은 수신 단부(receiving end)에서 ATM 트래픽을 T1 또는 E1(전화 통신 중계선(telephony trunk)) 트래픽으로 변환하는 장치를 위한 프레임화 신호(framing signal)를 생성하는데 사용된다. 그 후, 페이로드에 ATM 헤더를 붙임으로써 ATM 셀 구성이 완성된다.
ATM 트래픽을 T1 또는 E1 트래픽으로 변환하는, 알려져 있는 현존 장치는 수신된 트래픽의 블럭을, 다른 소스(예를 들면, 목적지 동기화 소스(destination synchronization source))에 동기화된 T1, E1 또는 TDM 버스 상의 적절한 비트와 동기화(정렬)시키지 않는다.
본 발명은 종래 기술의 이들 및 다른 문제와 단점을 해결하는 것에 관한 것이다. 본 발명에 따르면, 수신된 트래픽의 블럭은 목적지 동기화 소스와 동기화된다. 동기화는 SDT 블럭 경계 포인터(block-boundary pointer)를 이용하여 유리하게 행해진다. 일반적으로, 본 발명의 하나의 특징에 따라, 비동기 통신 링크를 통해 수신기에 의해 수신된 동기 정보는, 다음과 같이 수신기에서 동기 통신 매체와 동기화된다. 수신기는 동기 정보를 포함하는 정보의 스트림과, 정보의 스트림의 블럭들(예를 들면, 시분할 다중화(time-division multiplex; TDM) 프레임) 사이에서의 경계가 발생된 위치의 지시(indication)(예를 들면, SDT 블럭 경계 포인터)를 비동기 수신하고, 수신된 스트림을 매체(예를 들면, TDM 버스) 상에서 전송한다. 또한, 수신기는 정보를 위한 블럭들 사이(예를 들면, TDM 프레임들 사이)의 경계가 매체 상에서 나타나는 위치를 검출하고, 지시(포인터)를 이용하여 정보의 스트림에서의 경계에서 정보의 매체 상의 수신기로부터의 송신과 매체 상의 블럭들 사이에서의 경계의 발생을 동기화한다. 예시적으로, 지시 및 매체 상의 정보에 대한 블럭들 사이의 경계들은 수신된 트래픽의 TDM 프레임들 사이의 경계를 나타내어, 수신기가 수신된 트래픽의 TDM 프레임과 매체 상의 TDM 프레임을 정렬시키도록 한다. 수신기가 수신된 트래픽의 TDM 프레임의 순서 재배치(reordering)를 위한 타임 슬롯 교환자(time-slot interchanger; TSI)를 포함하면, TSI는 각각의 지시에 의해 리세트되어, 매체 상에서의 전송을 위해 TSI에 의해 생성된 TDM 프레임이 수신된 트래픽의 TDM 프레임과 정렬되도록 한다.
본 발명의 다른 특징에 따르면, 비동기 통신 링크(예를 들면, ATM 버스)의 수신기에서의 제 1 동기 통신 매체(예를 들면, TDM 버스)는, 다음과 같이 비동기 통신 링크의 송신기에서 제 2 동기 통신 매체(예를 들면, TDM 버스)와 동기화된다. 송신기는 제 2 매체로부터 수신되는 정보의 스트림 내의 정보의 블럭들(예를 들면, TDM 프레임들) 사이의 경계(예를 들면, 프레임화 신호)를 검출하여, 송신기로부터 정보의 스트림 내에서 경계가 나타나는 위치에 대한 제 1 지시(예를 들면, SDT 포인터)를 갖는 수신기로 정보를 비동기 전송한다. 정보 및 제 1 지시는 수신기에 의해 수신되며, 수신기는 제 1 매체 상에서 정보를 전송한다. 또한, 수신기는 정보를 위한 블럭들(예를 들면, TDM 프레임들) 사이의 경계(예를 들면, 프레임화 신호)가 제 1 매체 상에서 발생되는 위치를 검출하고, 제 1 지시의 수신에 응답하여 수신기는 정보의 제 1 매체 상의 송신을, 제 1 지시에 의해 지시된 경계에서 제 1 매체 상의 블럭들 사이의 경계의 발생과 동기화한다. 또한, 수신기가 TSI를 포함하면, TSI는 수신된 각각의 제 1 지시에 의해 프레임 생성의 시작으로 바람직하게 리세트된다.
본 발명은 방법 뿐만 아니라 대응하는 장치와, 컴퓨터 상에서 실행될 때 컴퓨터가 방법을 수행하도록 하는 소프트웨어를 포함하는 컴퓨터 판독가능 매체를 포함한다. 바람직하게, 본 발명의 장치는 각각의 방법의 단계에 대한 실행자(effector)―실행자는 수단과는 달리, 대응하는 단계를 실행하는 소정의 개체임―를 포함한다.
본 발명의 이들 및 다른 특징 및 이점들은 도면과 함께 고려된 본 발명의 예시적인 실시예에 대한 이하의 기술로부터 보다 명백히 이해될 것이다.
도 1은 본 발명의 예시적인 실시예를 포함하는 ATM 셀 구성자의 블럭도,
도 2는 도 1의 ATM 셀 구성자의 시스템 시퀀서의 동작을 도시하는 기능적 흐름도,
도 3은 도 1의 ATM 셀 구성자의 AA1 요구 구성 요소의 AAL-1 요구 동기화 함수의 동작을 도시하는 기능적 흐름도,
도 4는 도 1의 ATM 셀 구성자의 타임 슬롯 교환(Time Slot Interchange)(TSI)의 동작을 도시하는 기능적 흐름도,
도 5는 도 1의 ATM 셀 구성자의 DSP(Digital Signal Processor)의 동작을 도시하는 기능적 흐름도,
도 6 내지 7은 도 1의 ATM 셀 구성자의 AA1 요구 구성 요소의 동작을 도시하는 기능적 흐름도,
도 8은 도 1의 ATM 셀 구성자의 AAL1 요구 구성 요소의 AAL1 요구 광대역 동기화 함수의 동작을 도시하는 기능적 흐름도,
도 9는 ATM 셀의 블럭도,
도 10은 본 발명의 예시적인 실시예를 포함하는 ATM 셀 해체자의 블럭도,
도 11은 도 10의 ATM 셀 해체자의 AAL1 지시 구성 요소의 AAL1 지시 동기화 함수의 동작을 도시하는 기능적 흐름도,
도 12 내지 13은 도 10의 ATM 셀 해체자의 AAL1 지시 구성 요소의 동작을 도시하는 기능적 흐름도,
도 14는 도 10의 ATM 셀 해체자의 토크 TSI 구성 요소의 동작을 도시하는 기능적 흐름도,
도 15는 본 발명과 관련된, 도 1 및 도 10의 ATM 셀 구성자 및 해체자의 기능을 요약하여 도시한 흐름도.
도면의 주요 부분에 대한 부호의 설명
100 : ATM 셀 구성자 104 : TDM 리슨 ISR
106 : TDM 리슨 큐 108 : 리슨 TSI
110 : 디지털 신호 처리기 112 : AAL1 요구 프로세서
114 : ATM 요구 프로세서 116 : ATM 큐
118 : ATM 물리 계층 프로세서 124 : 명령 기능
126, 128, 130 : 제어기 132 : TSI 제어기
136 : 프레임 동기 ISR 138 : 시스템 시퀀서
도 1은 음성 및/또는 비디오 트래픽과 같은 CBR 트래픽으로부터 ATM 셀을 구성하는, PBX의 인터페이스 포트 회로(interface port circuit) 또는 소정의 다른 ATM 인터페이스 장치에서 사용될 수 있는 것과 같은, ATM 셀 조립자(assembler)라고도 알려진 ATM 셀 구성자(100)를 도시하고 있다. 셀 구성자(100) 및 그 각각의 구성 요소들은 하드웨어 또는 소프트웨어/팜웨어에서 각각 구현될 수 있다. 후자의 경우에서, 소프트웨어 또는 팜웨어는 컴퓨터에 의해 판독가능한 소정의 원하는 메모리 장치, 예를 들면, 인터페이스 포트 회로 프로세서에 의해 판독가능한 ROM 장치 내에 저장될 수 있다. CBR 트래픽의 다수의 스트림(또한, 본 명세서에서는 채널, 호출 또는 통신이라 지칭됨)이 통신 매체(102)를 통해 ATM 셀 구성자(100)에 수신되고, 연속적인 트래픽 스트림의 세그먼트가 패킷(ATM 셀)으로 형성되는 ATM 셀 구성자(100)를 통해 데이터 경로(150)를 따르게 된다. ATM 셀 구성자(100)를 사용하는 스위칭 시스템이 루슨트 테크놀로지스사의 등록 상표인 Definity PBX라면, 매체(102)는 반복되는 프레임의 242 개의 각각의 타임 슬롯 내에 각각의 트래픽의 스트림을 242 개까지 전송하는 시분할 다중화(TDM)된 버스이다. 각각의 프레임은 채널의 트래픽 스트림의 하나(협대역) 또는 그 이상(광대역)의 타임 슬롯을 전송한다. 각각의 타임 슬롯은 1 바이트(옥텟)의 트래픽을 전송한다.
TDM 리슨(listen) 인터럽트 서비스 루틴(interrupt service routine; ISR)(104)은 매체(102)의 지정된 타임 리슨 슬롯으로부터 트래픽을 수신하여, 이들을 TDM 리슨 큐(queue)(106)에 직렬로 공급한다. 리슨 타임 슬롯 교환자(TSI)(108)는 TDM 리슨 큐(106)로부터 트래픽의 타임 슬롯을 인출하여, 소정의 필요한 타임 슬롯 교환 기능을 수행한다. 리슨 TSI(108)는 다수의 타임 슬롯을 포함하는 광대역 채널에 대한 지원을 제공하며, 그것은 이들 타임 슬롯이 그들의 적절한 순서로 처리되는 것을 보장한다. 그 후, 리슨 TSI(108)는 순서가 재배열된 트래픽의 타임 슬롯을 하나 이상의 디지털 신호 처리기(DSP)(110)로 공급한다. 단일의 DSP(110)는 다수의 채널에 의해 시공유되거나, 또는 개개의 DSP(110)들이 각각의 채널을 지원하도록 제공될 수 있다. DSP(110)는 각각의 채널의 트래픽에 대해 지정된 처리, 예를 들면, 협의(conferencing), 에코 제거(echo cancellation), 이득 조정(gain adjustment), 압축 등을 수행한다. 각 채널의 처리된 트래픽은 DSP(110)에 의해 각각의 AAL1 요구 프로세서(AAL1-request processor)(112)로 출력되며, 각각의 AAL1 요구 프로세서(112)는 서로 다른 채널을 지원하도록 제공된다. 각 경우의 AAL1 요구 프로세서(112)는 대응하는 채널의 수신된 트래픽으로부터 ATM 셀 페이로드를 구성한다. AAL1 요구 프로세서(112)가 단일 셀의 페이로드 구성을 완료할 때마다, AAL1 요구 프로세서(112)의 경우는 그 페이로드를 대응하는 경우의 ATM 요구 프로세서(114)로 전송한다. 채널당 하나의 ATM 요구 프로세서(114)가 있다. ATM 요구 프로세서(114)의 경우는 ATM 셀 헤더를 페이로드에 부착하여, ATM 셀의 구성을 완료한 후, 그 ATM 셀을 ATM 큐(116)로 공급한다. ATM 큐(116)는 ATM 요구 프로세서(114)의 모든 경우에 의해 공급을 받는다. ATM 물리 계층 프로세서(physical layer processor)(118)는 ATM 큐(116)로부터 셀을 순차적으로 인출하여, 그 셀을 ATM 통신 매체(120) 상에서 그들의 목적지로 송신한다.
그것은 TDM 버스 프레임 간격(frame-interval)의 순서를 취하여, 데이터 경로(150)를 통해 각각의 트래픽의 타임 슬롯을 처리하는데, 물론 이것은 한 프레임 만큼의 타임 슬롯이 병렬로 처리될 수 있을 때까지이다. 따라서, TDM 버스 프레임 간격은 셀 구성 주기로서 취해진다. 이것은 사전결정된 시간 간격이며, 이 간격 동안 각 경우의 ATM 요구 프로세서(114)는 송신을 위한 ATM 셀을 완성시킬 수 있다. 그러나, 이것은 셀을 구성하기 위해 47 프레임까지 취할 수 있다.
제어 구조(160)는 데이터 경로(150)의 구성 요소들의 동작을 제어한다. 셀 구성자(100)는 제어 매체(122)를 통해 제어 정보를 수신한다. 셀 구성자(100)를 사용하는 스위칭 시스템이 전술한 Definity PBX라면, 제어 매체(122)는 예시적으로 PBX의 TDM 버스의 프레임의 처음 5 개의 타임 슬롯에 의해 정의되는 제어 채널 또는 PBX의 패킷 버스이다. 제어 정보는 명령 기능(124)에 의해 셀 구성자(100)에 수신된다. 명령 기능(124)은 데이터 경로(150)의 각각의 구성 요소의 제어기(126-132)에게 그들의 구성 요소가 동작을 해야하며, 그것이 언제인지를 지시해주는 관리 기능이다. 예를 들면, 명령 기능(124)은 TSI 제어기(132)에게 리슨 TSI(108)가 새로운 타임 슬롯을 지원하기 시작해야 하는 시기 및 타임 슬롯이 관련되어야 하는 ALL1 요구(112)가 어느 것인지를 지시해주고, 제어기(126)에게 특정의 채널을 위해 어느 VCI/VPI ATM 요구(114)를 사용해야 하는지를 지시해주며, 제어기(128)에게 새로운 채널을 위해 AAL1 요구(112)를 초기화해야 하는 시기를 지시해주고, DSP(110)에게는 채널에 대해 어떤 처리를 수행해야 하는지를 지시해준다. 그 후, 제어기(126-132)는 데이터 경로(150) 내의 관련 구성 요소들에 대해서 그에 대응하는 필요한 제어를 행한다.
매체(102)가 TDM 버스인 경우, 셀 구성자(100)가 통신 매체(102)의 동작과 적절하게 동기화되도록 하기 위해, 신호 라인(134)을 경유하여 셀 구성자(100)에 프레임 개시 신호(start-of-frame signal)가 공급된다. 라인(134)은 프레임 개시 신호를 검출하는 인터럽트를 매 시간 발행하는 프레임 동기 인터럽트 서비스 루틴(ISR)(136)에 의해 모니터링된다. 인터럽트는 데이터 경로(150)의 구성 요소가 각각의 프레임 주기 동안 그들의 함수를 통한 단계를 진행하도록 하는 상태 머신(state machine)인 시스템 시퀀서(system sequencer)(138)에 의해 수신된다.
도 9에는 ATM 셀 구성자(100)에 의해 조립된 ATM 셀(1100)의 구조가 도시되어 있다. ATM 셀(1100)은 종래의 5 옥텟 ATM 계층 헤더(1102) 및 종래의 48 옥텟 페이로드(1104)를 포함한다. 또한, 종래의 경우와 같이 모든 ATM 셀(1100) 내의 페이로드의 제 1 옥텟은 AAL1 계층 헤더(1106)이고, 여덟 번째 ATM 셀(1100)마다의 페이로드(1104)의 제 2 옥텟은 P 포맷 포인터(1108)이다. AAL1 헤더(1106)는 통상적으로 1 비트의 집중 하위 계층 지시(convergence sublayer indication) C(1110)와, 3 비트의 호출 시퀀스 번호(call sequence number) SEQ(1112)와, 시퀀스 번호에 대한 3 비트의 주기적 중복 코드(cyclic redundancy code) CRC(1114) 및 1 비트의 패리티(parity) 지시 P(1116)를 포함한다. C(1110)는 송신 및 수신 장비 간에 클럭 동기화를 제공하는데 사용된다. 이것은 짝수 시퀀스 카운트값에 대해 "1"로 설정되어, P 포맷 페이로드를 나타낸다. SEQ(112)는 수신 장비에 의해 셀의 누락 또는 오류 삽입을 검출하는데 사용된다. P(1116)는 AAL1 헤더(1106)에 대해 짝수 패리티를 유지한다. P 포맷 포인터(1108)는 7 비트의 SDT 오프세트(1120) 및 1 비트의 짝수 패리티 지시 O(1118)를 포함한다. SDT 오프세트는 페이로드(1104) 내의 데이터의 블럭들 사이의 경계(블럭의 시작)를 식별하는, 페이로드(1104) 내로의 포인터이다. O(1118)는 SDT 오프세트(1120)에 대해 짝수 패리티를 유지한다.
도 2에는 시스템 시퀀서(138)의 고급 기능이 도시되어 있다. 시스템 시퀀서(138)는 프레임 동기 ISR(136)로부터 프레임 동기 인터럽트의 수신을 기다린다(단계 200). 인터럽트의 수신시, 시스템 시퀀서(138)는 (AAL1 요구(112)의 글로벌 함수인) AAL1 요구 동기화(AAL1-request-sync)를 시작(예를 들면, AAL1 요구 동기화의 실행을 호출)하고(단계 202), TSI(108)를 시작한다(단계 204). 그 후, 시스템 시퀀서(138)는 명령 기능(124)을 시작한다(단계 208). 단계 (208) 또는 (210)에 이어서, 시스템 시퀀서(138)는 프레임 동기 인터럽트를 클리어한 후(단계 212), 단계 (200)으로 복귀하여 다음 프레임 동기 인터럽트를 기다린다.
도 3에는 AAL1 요구(112)의 AAL1 요구 동기화 함수의 기능이 도시되어 있다. 호출시(단계 300), 이 함수는 "SDT 오프세트" 글로벌 변수(654)를 클리어한 후(단계 303), 그 호출 시점으로 복귀한다(단계 304).
도 4에는 TSI(108)의 고급 기능이 도시되어 있다. 호출시(단계 400), TSI(108)는 그 자신의 제어 데이터 구조에 대한 포인터를 인출한 후(단계 402), 포인터를 이용하여 제어 데이터 구조로부터 타임 슬롯 식별자 및 그 타임 슬롯에 대한 상위 계층 제어 정보를 인출한다. 상위 계층 제어 정보는 어느 처리 DSP(110)가 이 타임 슬롯을 수행해야 하는지에 대한 정보와, 이 타임 슬롯이 관련된 AAL1 요구(112)의 식별자를 포함한다. 그 후, TSI(108)는 타임 슬롯 ID를 이용하여 TDM 큐(106)로부터 대응하는 트래픽의 타임 슬롯을 인출하며(단계 406), 필요하다면 타임 슬롯의 대응하는 DSP(110)를 호출하여(단계 408), 트래픽 및 상위 계층 제어 정보를 DSP(110)로 전달한다(단계 410). 그 후, TSI(108)는 그 자신의 제어 데이터 구조에 대한 포인터를 증가시키고(단계 412), 포인터가 마지막 제어 데이터 구조 엔트리 이후의 위치를 지시하고 있는지 여부를 체크한다(단계 414). 만약 그렇지 않다면, TSI(108)가 타임 슬롯의 전체 TDM 프레임을 아직 처리하지 않았음을 의미하는 것이므로, TSI(108)는 단계 (404)로 복귀한다. 포인터가 제어 데이터 구조의 마지막 이후를 지시한다면, 그것은 TSI(108)가 전체 TDM 프레임에 대한 처리를 완료했음을 의미하는 것이므로, TSI(108)는 포인터를 리세트 및 저장하기만 하며(단계 416), 그 호출 시점으로 복귀한다(단계 418).
도 5에는 DSP(110)의 각 경우의 고급 기능이 도시되어 있다. 호출시(단계 500), DSP(110)의 경우는 TSI(108)로부터 트래픽의 타임 슬롯 및 상위 계층 제어 정보를 수신한다(단계 502). 그 후, DSP(110)는 수신된 트래픽에 대해 수신된 제어 정보에 의해 지정된 처리를 수행한다(단계 504). 그 후, DSP는 수신된 제어 정보에 의해 지정되는 AAL1 요구(112)를 호출한 후(단계 506), 제어 정보 및 처리된 트래픽을 호출된 AAL1 요구(112)로 전달한다(단계 508). 그 후, DSP(110)는 그 호출 시점으로 복귀한다(단계 510).
도 6에는 각 경우의 AAL1 요구(112)의 고급 기능이 도시되어 있다. 호출시(단계 600), 호출된 AAL1 요구(112)의 경우는 DSP(110)로부터 처리된 트래픽의 옥텟 및 그에 수반되는 제어 정보를 수신한다(단계 602). 그 후, 호출된 AAL1 요구(112)의 경우는 수신된 트래픽을 ATM 셀 페이로드로 조립한다(단계 604 내지 636). 호출된 AAL1 요구(112)가 현재 부분적으로 형성된 셀 페이로드를 갖는다면, AAL1 요구(112)는 수신된 트래픽을 그 페이로드에 부가한다. 호출된 AAL1 요구(112)가 부분적으로 형성된 셀 페이로드를 현재 갖고 있지 않다면, AAL1 요구(112)는 (여덟 개의 셀당 하나의 P 포맷 포인터(1108) 뿐만 아니라) AAL1 계층 헤더 바이트(1106)를 생성하고, 수신된 트래픽을 그곳에 붙임으로써 새로운 셀 페이로드 조립을 시작한다. AAL1 요구(112)는 간격 변수인 옥텟 #(650)이 0인지 여부를 체크한다(단계 604). 만약 0 이면, 부분적으로 형성된 셀 페이로드가 없는 것이다. 따라서, AAL1 요구는 다른 간격 변수인 시퀀스 #(652)을 증가시키고, 그것을 7과 더하여 모듈로(modulo) 8 연산을 행한 후(단계 606), 시퀀스 #(652)의 값이 0인지 여부를 체크한다(단계 608). 만약 0 이면, AAL1 요구(112)는 새로운 ATM 셀 페이로드(1104)에 대한 AAL 계층 헤더(1106) 및 P 포맷 포인터(1108)를 형성하도록 진행된다. AAL1 요구(112)는 페이로드(1104)의 옥텟 #0에 C 비트(1110)를 설정하고(단계 610), 옥텟 #0에 CRC(1114) 및 P(1116)를 계산 및 저장하고(단계 612), SEQ(1112)가 시퀀스 #(652)의 값과 동일하도록 옥텟 #0에 설정하고(단계 614), 페이로드(1104)의 옥텟 #1의 SDT 오프세트(1120) 내에 SDT 오프세트(654)의 값을 저장하고(단계 616), 옥텟 #1에 O(1118)를 계산 및 저장하고(단계 618), 옥텟 #(650)의 값을 2로 설정한다(단계 620). SDT 오프세트(654)는 모든 AAL1 요구(112)에 의해 공유되고, TDM 버스(102) 상의 각각의 프레임 동기 신호의 발생시에 리세트되는 글로벌 변수이다(도 3의 단계 303 참조). 결과적으로, SDT 오프세트(1120)는 TDM 버스(102) 상에서 프레임 동기 신호와 동기화되고, ATM 트래픽 스트림 내의 TDM 프레임의 경계를 나타낸다. 단계 (608)로 되돌아가서, 시퀀스 #(652)의 값이 홀수이면, AAL1 요구(112)는 AAL1 계층 헤더(1106)만을 형성하도록 진행된다. AAL1 요구(112)는 페이로드(1104)의 옥텟 #0에 CRC(1114) 및 P(1116)를 계산 및 저장하고(단계 622), SEQ(1112)가 시퀀스 #(652)의 값과 동일하도록 옥텟 #0에 설정하며(단계 624), 옥텟 #(650)의 값을 1로 설정한다(단계 626).
페이로드(1104)의 처음의 1 또는 2 바이트가 형성되거나, 또는 단계 (604)에서 부분적으로 형성된 셀 페이로드(1104)가 이미 존재하는 경우, AAL1 요구(112)는 단계 (602)에서 수신한 트래픽을 옥텟 #(650) 값에 의해 지시되는 페이로드(1104)의 옥텟에 저장한다(단계 628). 그 후, AAL1 요구(112)는 SDT 오프세트(654)의 값을 감소시키고(단계 630), 그 값이 0보다 작은지를 체크한다(도 7의 단계 632). 만약 0보다 작다면, AAL1 요구(112)는 글로벌 변수 채널(656)의 값을 SDT 오프세트(654)에 가산한다(단계 634). 채널(656)의 값은 ATM 셀 구성자(100)가 처리하고 있는 가상 채널의 수를 나타낸다. 단계 (634) 이후에, 또는 단계 (632)에서 SDT 오프세트(654)의 값이 0보다 작지 않다고 판정되면, AAL1 요구(112)는 옥텟 #(650)의 값을 증가시킨 후(단계 636), 그 값이 48인지를 체크한다(단계 638). 만약 그 값이 48이 아니면, 셀 페이로드(1104)의 조립이 아직 완성되지 않은 것이므로, AAL1 요구(112)는 단지 복귀될 뿐이고(단계 649), 그 값이 48이면, 셀 페이로드의 조립이 완성된 것이므로, AAL1 요구(112)는 옥텟 #(650)의 값을 0으로 설정하며(640), 대응하는 ATM 요구(114)를 호출하여(단계 642), 완성된 ATM 셀 페이로드를 ATM 요구(114)로 전달한다(단계 644). 그 후, AAL1 요구(112)는 복귀한다(단계 649).
도 8에는 AAL1 요구(112)의 AAL1 요구 광대역 동기화 함수의 고급 기능이 도시되어 있다. 호출시(단계 1000), 함수는 루프 카운터 변수를 모든 경우의 AAL1 요구(112)에 의해 현재 처리되고 있는 광대역 채널의 전체 수와 같도록 설정한 후(단계 1002), 루프 카운터의 값이 0인지 여부를 체크한다(1003). 루프 카운터의 값이 0이면, 그것은 함수가 현재 광대역 채널을 처리하고 있는 모든 경우의 AAL1 요구(112)를 분석한 것을 의미하므로, 함수는 그 호출 시점으로 복귀한다(단계 1018). 루프 카운터의 값이 0이 아니면, 함수는 단계 (1004)로 진행하여, 광대역 채널을 처리하고 있는 다음 AAL1 요구(112)를 분석한다. 단계 (1004)에서, 함수는 광대역 채널을 현재 처리하고 있는 제 1 AAL1 요구(112)에 대한 포인터를 인출하여, 그 AAL1 요구(112)로부터 다음 프레임 간격 동안 AAL1 요구(112)가 셀 페이로드 내에 조립할 다음 ATM 셀 옥텟을 지시하는 조립 포인터를 얻는다(단계 1006). 그 후, 함수는 광대역 채널(여기서, 모든 광대역 채널은 동일한 공지의 크기를 갖는다고 가정함)을 구성하는 협대역 채널의 수(프레임당 타임 슬롯)에 의해 조립 포인터를 증가시킨 후(단계 1008), 루프 카운터를 감소시키고(1014), 단계 (1003)으로 복귀하여 광대역 채널을 현재 처리하고 있는 모든 경우의 AAL1 요구(112)를 분석하였는지 여부를 판정한다.
도 10은 ATM 셀을 CBR 트래픽 스트림으로 해체하는, PBX의 인터페이스 포트 회로 또는 소정의 다른 ATM 인터페이스 장치에서 사용될 수 있는 것과 같은, ATM 셀 재조립체로서도 알려져 있는 ATM 셀 해체자(2100)를 도시하고 있다. 구성자(100)와 같이, 해체자(2100)는 하드웨어 또는 소프트웨어/펌웨어에서 구현될 수 있다. 해체자(2100) 및 그 구성 요소는 기능적으로 구성자(100) 및 그 구성 요소의 미러 이미지(mirror image)이다. ATM 셀은 ATM 통신 매체(120) 상에서 ATM 물리 계층(2118)에 의해 순차적으로 수신되어, 셀이 CBR 트래픽 스트림의 연속적인 세그먼트로 분리되는 ATM 셀 해체자(2100)를 통한 데이터 경로(2150)를 따르며, 트래픽 스트림은 통신 매체(102) 상에서 전송된다. ATM 물리 계층(2118)은 수신된 ATM 셀을 ATM 큐(2116)에 공급하고, ATM 큐(2116)는 이것을 ATM 지시 프로세서(2114)에 공급한다. 채널당 하나의 ATM 지시 프로세서(2114)가 있다. ATM 지시 프로세서(2114)의 경우 채널의 트래픽을 전달하는 ATM 셀로부터 ATM 셀 헤더를 분리하여, ATM 셀 페이로드를 각각 상이한 채널을 지원하도록 제공된 대응하는 AAL1 지시 프로세서(2112)로 전송한다. 각 경우의 AAL1 지시 프로세서(2112)는 수신된 페이로드로부터 대응하는 채널의 트래픽의 옥텟을 추출한 후, 처리를 위해 그 옥텟을 하나 이상의 DSP(2110)로 출력한다. 단일 DSP(2110)는 다수의 채널에 의해 시공유되거나, 또는 각각의 채널을 지원하도록 개개의 DSP(2110)가 제공될 수도 있다. DSP(2110)는 각 채널의 트래픽에 대해 지정된 처리를 수행한 후, 처리된 트래픽을 토크(talk) TSI(2108)로 출력한다. 토크 TSI(2108)는 그 트래픽에 대해 소정의 필요한 타임 슬롯 교환 기능을 수행하여, 상이한 채널의 트래픽 옥텟과 매체(102) 상의 그들의 대응하는 타임 슬롯의 시퀀스와 정렬한다. 또한, 토크 TSI(2108)는 다수의 타임 슬롯을 포함하는 광대역 채널에 대한 지원을 제공하며, 이것은 타임 슬롯이 그들의 적절한 순서로 출력되는 것을 보장한다. 그 후, 토크 TSI(2108)는 순서가 정해진 트래픽의 타임 슬롯을 TDM 토크 큐(2106)로 공급하고, 이들 트래픽의 타임 슬롯은 TDM 토크 ISR(2104)에 의해 매체(102) 상의 지정된 프레임의 타임 슬롯으로 송신된다.
제어 구조(2160)는 데이터 경로(2150)의 구성 요소들의 동작을 제어한다. 셀 해체자(2100)는 제어 매체(2122)를 통해 제어 정보를 수신하며, 제어 매체(2122)는 예시적으로 셀 구성자(100)의 제어 매체(122)와 유사하다. 제어 정보는 명령 기능(2124)에 의해 셀 해체자(2100)에 수신된다. 명령 기능(2124)은 데이터 경로(2150)의 각각의 구성 요소의 제어기(2126-2132)에게 그들의 구성 요소가 동작해야 하고, 그것이 언제인지를 지시해주는 관리 기능이다. 예를 들면, 명령 기능(2124)은 토크 TSI(2108)가 새로운 타임 슬롯을 지원하기 시작해야 하는 시기 및 타임 슬롯이 관련되어야 하는 ALL1 지시(2112)가 어느 것인지를 TSI 제어기(2132)에게 지시해주며, 제어기(2126)에게 특정 채널을 위해 어느 VCI/VPI ATM 지시(2114)를 사용해야 하는지를 지시해주고, 제어기(2128)에게 새로운 채널을 위해 AAL1 지시(2112)를 초기화해야 하는 시기를 지시해주고, DSP(2110)에게는 채널에 대해 어떤 처리를 수행해야 하는지를 지시해준다. 그 후, 제어기(2126-2132)는 데이터 경로(2150) 내의 관련 구성 요소에 대해서 대응하는 필요한 제어를 변경한다.
매체(102)가 TDM 버스인 경우, 셀 해체자(2100)가 통신 매체(102)의 동작과 적절하게 동기화되도록 하기 위해, 신호 라인(134)에서 셀 해체자(2100)로 프레임 개시 신호가 공급된다. 라인(134)은 프레임 개시 신호를 검출하는 인터럽트를 매 시간 발행하는 프레임 동기 ISR 루틴(2136)에 의해 모니터링된다. 인터럽트는 데이터 경로(2150)의 구성 요소가 각각의 프레임 주기 동안 그들의 함수를 통해 단계를 진행하도록 하는 상태 머신인 시스템 시퀀서(2138)에 의해 수신된다. 이러한 인터럽트를 수신시, 시스템 시퀀서(2138)는 (AAL 지시(2112)의 글로벌 함수인) AAL1 지시 동기화 함수를 또한 시작(예를 들면, 실행을 호출)한다. 도 11에는 AAL1 지시 동기화 함수의 기능이 도시되어 있다. 호출시(단계 1400), 함수는 ATM 셀 해체자(2100)의 글로벌 변수인 "STD 오프세트(1654)"를 클리어한 후(단계 1404), 그 호출 시점으로 복귀한다(단계 1406).
도 12, 13에는 각 경우의 AAL1 지시(2112)의 고급 기능이 도시되어 있다. 호출시(단계 1500), 호출된 AAL1 지시(2112)는 ATM 셀 페이로드(1104)로부터 옥텟을 분해하도록 진행한다. AAL1 지시(2112)는 우선 ATM 셀 해체자(2100)의 글로벌 변수인 옥텟 #(1650)의 값이 0인지 여부를 체크한다(단계 1502). 만약 0이 아니면, AAL1 지시(2112)는 ATM 셀 페이로드(1104)를 분해하는 중이며, 도 13으로 진행되어 페이로드로부터 다른 옥텟을 분해한다. 옥텟 #(1650)의 값이 0이면, AAL 지시(2112)는 ATM 셀 페이로드(1104)의 해체를 완료한 것이며, 다음 ATM 셀 페이로드(1104)의 해체를 시작할 준비가 되어 있는 것이다. 따라서, 대응하는 ATM 지시(2114)로부터 ATM 셀 페이로드(1104)를 수신하도록 진행한다(단계 1504). 그 후, AAL1 지시(2112)가 그 페이로드의 옥텟 #0으로부터 SEQ(1112)를 인출하여(단계 1506), 그 값이 시퀀스 #(1652)의 값과 동일한지 여부를 체크한다(단계 1508). 만약 두 값이 동일하지 않으면, 그것은 ATM 셀이 송신 중에 손실되었음을 의미하므로, AAL1 지시(2112)는 손실 셀 에러 카운터(loss cell error counter)(1658)를 증가시켜 이러한 손실을 나타낸다(단계 1510). 단계 (1510) 이후에, 또는 SEQ(1112)의 값이 시퀀스 #(1652)의 값과 동일하면(단계 1508), AAL1지시(2112)는 시퀀스 #(1652)을 증가시키고, 증가된 값을 7과 가산하여 모듈로 8 연산을 수행한다(단계 1512). 그 후, AAL1 지시(2112)는 해체되고 있는 ATM 셀 페이로드(1104)의 옥텟 #0의 C 비트(1110)가 설정되어 있고, SEQ(1112)가 짝수인지를 체크한다(단계 1514). 만약 그렇다면, 그 페이로드의 옥텟 #1은 P 포맷 포인터(1108)임을 의미한다. 따라서, AAL1 지시(2112)는 옥텟 #1로부터 SDT 오프세트(1120)를 인출하고(단계 1516), SDT 오프세트(1654)의 값을 인출된 SDT 오프세트(1120)의 값으로 설정하여, SDT 오프세트(1654)의 값이 SDT 오프세트(1120)의 값과 동기화되도록 보장하며(단계 1518), 그 후 옥텟 #(1650)의 값을 2로 설정한다(단계 1520). 단계 (1514)로 되돌아가서, 만약 조건이 일치하지 않으면, 해당 페이로드의 제 2 옥텟은 정상적인 페이로드 옥텟이다. 따라서, AAL1 지시(2112)는 옥텟 #(1650)의 값을 1로 설정한다(단계 1522).
단계 (1520) 또는 (1522) 이후에, 또는 만약 단계 (1502)에서 옥텟 #(1650)의 값이 0이 아니라고 판정되면, AAL1 지시(2112)는 분해되고 있는 ATM 페이로드(1104)로부터, 옥텟 #(1650)의 값에 의해 지시되는 옥텟을 인출하도록 진행한다(도 13의 단계 1530). 그 후, AAL1 지시(2112)는 SDT 오프세트(1654)를 감소시킨 후(단계 1532), 감소된 값이 0보다 작은지 여부를 체크한다(단계 1534). 만약 0보다 작으면, 그것은 정보의 블럭(채널의 프레임)이 분해되었으며, 새로운 블럭의 분해가 시작되고 있음을 의미하거나, 또는 새로운 프레임이 TDM 버스(102) 상에서 시작되고 있음을 의미한다. 따라서, AAL1 지시(2112)는 채널(656)의 값을 SDT 오프세트(1654)에 가산하여, SDT 오프세트(1654)를 다시 초기화하고(단계 1536), 또한 방금 인출된 옥텟을 수반할 "제 1 채널" 플래그를 데이터 경로(2150)의 후속 구성 요소(2104-2110)에 설정한다. 단계 (1538) 이후에, 또는 단계 (1534)에서 SDT 오프세트(1654)의 값이 0보다 작지 않다고 판정되면, AAL1 지시(2112)는 옥텟 #(1650)을 증가시킨 후(단계 1540), 그 증가 값이 48을 초과하는지를 체크한다(단계 1542). 만약 48을 초과한다면, 그것은 이 ATM 셀 페이로드의 분해가 완료된 것을 의미하므로, AAL1 지시(2112)는 옥텟 #(1650)의 값을 0으로 리세트한다(단계 1544). 단계 (1544) 이후에, 또는 단계 (1542)에서 옥텟 #(1650)의 값이 48을 초과하지 않는다고 판정되면, AAL1 지시(2112)는 그 호출 시점으로 복귀한다(단계 1546).
도 14에는 토크 TSI(2108)의 고급 기능이 도시되어 있다. 호출시(단계 1700), TSI(2108)는 TSI 포인터(1750)를 초기화한다. TSI 포인터(1750)는 TSI가 현재 출력해야 하는 수신된 타임 슬롯을 지정하는 위치를 TSI 제어 메모리 내로 지시한다. 또한, TSI(2108)는 루프 카운터(1752)의 값을 채널(656)의 값으로 초기화한다(단계 1704). 따라서, 루프 카운터(1752)는 수신된 프레임에 의해 전송된 트래픽의 채널의 수로 초기화된다. 그 후, TSI(2108)는 루프 카운터(1752)의 값이 0보다 큰지를 체크한다(1706). 만약 그렇지 않다면, TSI(2108)는 프레임의 타임 슬롯 교환을 완료한 것이므로, 그 호출 시점으로 복귀한다(단계 1722). 그러나, 루프 카운터의 값이 0보다 크다면, TSI(2108)는 DSP(2110)의 버퍼로부터, TSI 포인터(1750)에 의해 지시되는 타임 슬롯(트래픽의 옥텟)을 인출함으로써 그 기능을 계속한다(단계 1708). TSI(2108)는 인출된 타임 슬롯이 "제 1 채널" 플래그에 의해 수반되는지를 체크한다(단계 1710). 만약 그렇다면, TSI(2108)는 TSI 포인터(1750)를 0으로 다시 초기화하고, 루프 카운터(1752)를 채널(656)의 값으로 다시 초기화함으로써, 그 자신을 프레임 처리의 시작으로 설정한다(단계 1712). 따라서, TSI(2108)는 그 동작이, 수신되는 트래픽 및 TDM 버스(102)의 스트림 모두에서의 프레임 경계의 발생과 동기화되는 것을 보장한다.
단계 (1714) 이후에, 또는 단계 (1710)에서 인출된 타임 슬롯이 "제 1 채널" 플래그에 의해 수반되지 않는다고 판정되면, TSI(2108)는 인출된 타임 슬롯을 TDM 토크 큐(2106)로 출력한다(단계 1716). 그 후, TSI(2108)는 루프 카운터(1752)의 값을 감소시키고(단계 1718), TSI 포인터(1750)의 값을 증가시킨 후(단계 1720), 단계 (1706)으로 복귀하여, 전체 트래픽의 프레임을 처리하였는지를 판정한다.
도 15에는 본 발명과 관련된 ATM 셀 구성자(100) 및 해체자(2100)의 고급 동작이 요약되어 있다. 구성자(100)는 TDM 버스(102)로부터 하나의 정보(트래픽)를 수신하여(단계 1802), 그것을 ATM 셀 내로 조립한다(단계 1804). 그러한 하나의 정보가 리슨 버스(102) 상의 프레임 신호에 의해 수반된다면(단계 1806), 구성자(100)는 조립되고 있는 ATM 셀 내의 그 하나의 정보에 대한 SDT 오프세트 포인터(1120)를 포함한다(단계 1810). 단계 (1806) 또는 (1810) 이후에, 구성자(100)는 셀 조립이 행해졌는지를 체크하고, 만약 조립이 행해지지 않았다면, 단계 (1802)로 복귀하고, 조립이 행해졌다면, ATM 셀을 ATM 링크(120) 상에서 송신한다(단계 1812).
송신된 ATM 셀은 해체자(2100)에 의해 수신되며(단계 1814), 해체자(2100)는 ATM 셀로부터 정보(트래픽)를 하나씩 분해한다(단계 1816). 해체자(2100)는 분해된 정보가 SDT 오프세트 포인터(1120)에 의해 지시되는지 여부를 체크하거나(단계 1818), 또는 토크 버스(102) 상의 프레임 신호에 의해 수반되는지 여부를 체크한다(단계 1819). 만약 지시되거나, 또는 수반된다면, 토크 TSI(2108)는 리세트되며(단계 1820), 새로운 TDM 프레임 처리가 시작된다(단계 1821). 단계 (1819) 또는 (1821) 이후에, 토크 TSI(2108)는 하나의 정보를 토크 버스(102) 상의 프레임에 효과적으로 더하고, 토크 TDM 버스(102) 상에서의 송신을 위해 TDM 토크 큐(2106)로 정보를 출력하는 처리를 행한다. 그 후, TSI(2108)는 TDM 프레임의 출력이 완료되었는지를 체크한다(단계 1824). 만약 그렇지 않다면, 동작은 단계 (1816)으로 복귀하며, 완료되었다면, TSI(2108)는 새로운 TDM 프레임에 대한 처리를 시작하고(단계 1826), 그 동작은 단계 (1816)으로 복귀한다.
물론, 전술한 바와 같은 예시적인 실시예를 다양하게 변경 및 변형하는 것도 가능하다. 예를 들어, 본 발명은 ATM 시스템 뿐만 아니라, 프레임 중계(frame relay), IP(internet protocol) 상의 음성(voice-over-IP) 및 동기 고정 비트율(예를 들면, 음성, 비디오, 데이터) 접속을 지원하는 다른 시스템에도 적용할 수 있다. 이러한 변경 및 변형은 본 발명의 사상 내에서, 본 발명의 이점들을 그대로 유지하면서 이루어질 수 있다. 따라서, 그러한 변경 및 변형은 이하의 특허 청구 범위에 의해 포괄하고자 한다.
본 발명에 의한 동기화 방법 및 통신 장치에 의하면, ATM 송신기의 ATM 셀 구성자가 ATM 적응 계층(AAL1)을 이용하여 리슨 TDM 버스 상에서 셀 페이로드로 수신된 고정 비트율 트래픽의 프레임들의 스트림을 조립하여 ATM 셀을 형성한 후, ATM 수신기의 ATM 셀 해체자로 송신하고, 해체자는 수신된 ATM 셀들의 페이로드를 해체하여, 고정 비트율 트래픽의 프레임들의 스트림을 토크 TDM 버스 상으로 송신하며, 토크 TDM 버스 상에 TDM 프레임이 발생된 것을 검출하여, TSI에 의해 형성된 프레임의 송신과 토크 TDM 버스 상의 TDM 프레임을 동기화시킬 수 있다.

Claims (10)

  1. 비동기 통신 링크(asynchronous communications link)를 통해 수신기에 의해 수신된 동기 정보(synchronous information)를 상기 수신기에서의 동기 통신 매체와 동기화하는 방법에 있어서,
    상기 동기 정보와, 정보의 스트림에서 정보 블럭들 사이의 경계가 발생되는 위치에 대한 지시(indication)를 포함하는 상기 정보의 스트림을 상기 수신기에서 비동기 수신하는 단계와,
    상기 수신기로부터 상기 매체 상으로 상기 정보의 스트림을 송신하는 단계와,
    상기 수신기에서, 상기 매체 상에서 정보에 대한 블럭들 사이의 경계 발생 위치를 검출하는 단계와,
    상기 지시의 수신에 응답하여, 상기 정보의 스트림 내의 상기 지시에 의해 지시되는 경계에서, 상기 수신기로부터 상기 정보의 매체 상으로의 송신과 상기 매체의 블럭들 사이의 경계의 발생을 동기화하는 단계
    를 포함하는 동기화 방법.
  2. 제 1 항에 있어서,
    상기 지시는 상기 동기 정보 내에서 상기 동기 정보의 블럭들 사이의 경계가 발생되는 위치를 지시하는 동기화 방법.
  3. 제 1 항에 있어서,
    상기 비동기 수신 단계는,
    상기 정보의 스트림의 순차적인 블럭들 사이의 경계 발생의 지시를 반복적으로 수신하는 단계를 포함하고,
    상기 동기화 단계는,
    각각의 지시의 수신에 응답하여, 상기 정보의 스트림 내의 각각의 지시에 의해 지시되는 경계에서, 상기 수신기로부터 상기 정보의 매체 상으로의 송신과 상기 매체의 블럭들 사이의 경계의 발생을 동기화하는 단계를 포함하는
    동기화 방법.
  4. 제 3 항에 있어서,
    상기 매체는 시분할 다중화(time division multiplex; TDM)된 매체이고,
    상기 정보의 블럭들 사이 및 정보에 대한 블럭들 사이의 각 경계는 정보의 인접한 TDM 프레임들 사이의 경계를 포함하고,
    상기 각각의 지시는 상기 TDM 프레임의 제 1 타임 슬롯에 의해 전달된 정보를 지시하는 TDM 프레임화 신호(framing signal) 발생의 지시이며,
    상기 수신기로부터 송신하는 단계는,
    상기 정보를 타임 슬롯 교환(time-slot interchanging)하여, 새로운 정보의 TDM 프레임을 형성하는 단계와,
    상기 새로운 TDM 프레임을 상기 수신기로부터 상기 매체 상에서 상기 매체의 TDM 프레임으로 송신하는 단계를 포함하고,
    상기 검출 단계는,
    상기 매체 상의 TDM 프레임 신호를 검출하는 단계를 포함하고,
    상기 동기화 단계는,
    상기 각각의 지시의 수신에 응답하여, 상기 지시에 의해 지시되는 정보로 시작하는 새로운 TDM 프레임을 형성하기 위해 상기 타임 슬롯 교환을 재설정하는 단계를 포함하는
    동기화 방법.
  5. 제 1 항에 있어서,
    상기 비동기 수신 단계는,
    비동기 전송 모드(asynchronous transfer mode; ATM) 셀 내의 상기 정보의 스트림을 수신하는 단계를 포함하고,
    상기 지시는,
    ATM 셀의 AAL 페이로드(payload)의 구조형 데이터 전송(structured data transfer; SDT) 오프세트 포인터를 포함하고,
    상기 매체는 시분할 다중화(TDM)된 매체이며,
    상기 검출 단계는,
    상기 매체 상의 상기 TDM 프레임 신호를 검출하는 단계를 포함하고,
    상기 SDT 포인터는 정보의 TDM 프레임의 제 1 타임 슬롯에 의해 전달된 정보를 지시하는
    동기화 방법.
  6. 비동기 통신 링크의 수신기에서의 제 1 동기 통신 매체를 상기 비동기 통신 링크의 송신기에서의 제 2 동기 통신 링크와 동기화하는 방법에 있어서,
    상기 수신기에서 상기 제 1 항의 방법을 포함하고, 상기 송신기에서 더 포함하며,
    상기 송신기에서의 상기 제 2 매체로부터 수신되는 정보의 스트림 내의 정보의 블럭들 사이의 경계의 발생을 송신기에서 검출하는 단계와,
    상기 정보의 스트림에서 상기 경계가 발생된 위치에 대한 제 1 지시를 갖는 정보를 상기 송신기로부터 상기 수신기로 비동기 송신하는 단계
    를 포함하는 동기화 방법.
  7. 제 6 항에 있어서,
    상기 송신기에서 검출하는 단계는,
    상기 정보의 순차적인 블럭들 사이에서의 경계의 발생을 반복적으로 검출하는 단계를 포함하고,
    상기 송신기로부터 송신하는 단계는,
    각각의 검출된 경계에 응답하여, 상기 정보 내에서 상기 각각의 경계가 발생된 위치에 대한 상기 제 1 지시를 송신하는 단계를 포함하고,
    상기 수신기에서 수신하는 단계는,
    상기 수신기에서 상기 제 1 지시를 반복적으로 수신하는 단계를 포함하고,
    상기 동기화 단계는,
    상기 각각의 제 1 지시의 수신에 응답하여, 상기 각각의 제 1 지시에 의해 지시되는 상기 각각의 경계에서, 상기 수신기로부터 상기 정보의 제 1 매체 상으로의 송신을 상기 제 1 매체 상의 블럭들 사이의 경계의 발생과 동기화하는 단계를 포함하는
    동기화 방법.
  8. 제 7 항에 있어서,
    상기 제 1 및 제 2 매체는 시분할 다중화(TDM)된 매체이고,
    상기 정보의 블럭들 사이 및 정보에 대한 블럭들 사이의 각 경계는 인접한 TDM 프레임들 사이의 경계를 포함하고,
    상기 각각의 검출 단계는,
    TDM 프레임 신호를 검출하는 단계를 포함하고,
    상기 각각의 제 1 지시는 상기 TDM 프레임의 제 1 타임 슬롯에 의해 전달되는 정보를 지시하며,
    상기 수신기로부터 송신하는 단계는,
    상기 정보를 타임 슬롯 교환하여 정보의 TDM 프레임을 형성하는 단계와,
    상기 수신기로부터 상기 제 1 매체 상으로 상기 정보의 TDM 프레임을 송신하는 단계를 포함하고,
    상기 동기화 단계는,
    상기 제 1 지시의 수신에 응답하여, 상기 제 1 지시에 의해 지시되는 정보로 시작하는 TDM 프레임을 형성하기 위해 타임 슬롯 교환을 재설정하는 단계와,
    각각의 형성된 TDM 프레임을 상기 제 1 매체의 TDM 프레임에 송신하는 단계를 포함하는
    동기화 방법.
  9. 제 6 항에 있어서,
    상기 정보를 비동기 송신하는 단계는,
    비동기 전송 모드(ATM) 셀 내의 상기 정보를 송신하는 단계를 포함하고,
    상기 제 1 지시는 ATM 셀의 AAL 페이로드의 SDT 오프세트 포인터를 포함하고,
    상기 제 1 및 제 2 매체는 시분할 다중화(TDM)된 매체이며,
    상기 각각의 검출 단계는,
    상기 TDM 프레임 신호를 검출하는 단계를 포함하고,
    상기 SDT 오프세트 포인터는 상기 TDM 프레임의 제 1 타임 슬롯에 의해 전달되는 정보를 지시하는
    동기화 방법.
  10. 제 1 내지 제 9 항 중 어느 한 항의 방법을 수행하는 통신 장치.
KR1019990039197A 1998-09-15 1999-09-14 동기화 방법 및 통신 장치 KR20000023118A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US9/153,834 1998-09-15
US09/153,834 US6480511B1 (en) 1998-09-15 1998-09-15 Arrangement for synchronization of a stream of synchronous traffic delivered by an asynchronous medium

Publications (1)

Publication Number Publication Date
KR20000023118A true KR20000023118A (ko) 2000-04-25

Family

ID=22548941

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990039197A KR20000023118A (ko) 1998-09-15 1999-09-14 동기화 방법 및 통신 장치

Country Status (6)

Country Link
US (1) US6480511B1 (ko)
EP (1) EP0987919B1 (ko)
JP (1) JP2000101609A (ko)
KR (1) KR20000023118A (ko)
CA (1) CA2280203C (ko)
DE (1) DE69900194T2 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101355059B1 (ko) * 2011-01-19 2014-01-24 브로드콤 코포레이션 독립적인 시간 소스로부터 시간 신호(들)를 사용한 미디어 스트림들의 동기화

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IES80915B2 (en) * 1997-12-15 1999-06-30 Tellabs Research Limited Telecommunication systems
US6885661B1 (en) * 1998-12-30 2005-04-26 Nortel Networks Limited Private branch exchange built using an ATM Network
US6778538B2 (en) 1998-12-30 2004-08-17 Nortel Networks Limited Virtual junctors
US6788703B2 (en) 1998-12-30 2004-09-07 Nortel Networks Limited DS0 on ATM, mapping and handling
US6735191B1 (en) * 1998-12-30 2004-05-11 At&T Corp. Method and apparatus for transporting TDM voice traffic over an ATM network
US6728272B1 (en) 1998-12-30 2004-04-27 At&T Corp. Method and apparatus for transporting private line traffic over an ATM network
US6768736B1 (en) 1998-12-30 2004-07-27 Nortel Networks Limited Using an ATM switch to grow the capacity of a switching stage
US6804229B2 (en) 1998-12-30 2004-10-12 Nortel Networks Limited Multiple node network architecture
FI19992246A (fi) * 1999-10-18 2001-04-19 Nokia Networks Oy Järjestely tietoliikenneverkkojen yhdistämiseksi
GB2355883B (en) * 1999-10-27 2003-10-08 Mitel Corp Transmission rate control system for ATM cells
US7050428B1 (en) * 1999-12-22 2006-05-23 Alcatel Stackplane architecture
DE60031090T2 (de) * 2000-03-22 2007-04-05 Alcatel Verfahren und Vorrichtung zur Wiederzusammensetzung von Rahmen
US6731649B1 (en) * 2000-07-26 2004-05-04 Rad Data Communication Ltd. TDM over IP (IP circuit emulation service)
US6819678B2 (en) * 2000-12-21 2004-11-16 Nortel Networks Limited Interworking of dissimilar packet networks for telephony communications
US20020176410A1 (en) * 2001-05-16 2002-11-28 Macadam Dave Time-slot interchange switches having automatic frame alignment measurement and programming capability
US7065091B2 (en) * 2002-03-21 2006-06-20 Cisco Technology, Inc. Method and apparatus for scheduling and interleaving items using quantum and deficit values including but not limited to systems using multiple active sets of items or mini-quantum values
US7289538B1 (en) 2001-08-14 2007-10-30 Atrica Israel Ltd. Clock reconstruction for time division multiplexed traffic transported over asynchronous ethernet networks
US7154910B2 (en) * 2002-03-05 2006-12-26 Sony Corporation Method for any speed dubbing using isochronous packets on isochronous channels or on asynchronous streams over an IEEE 1394-2000 serial bus network
US7929447B2 (en) * 2002-03-05 2011-04-19 Sony Corporation Method of flow control for data transported using isochronous packets over an IEEE 1394-2000 serial bus network
US20030227913A1 (en) * 2002-06-05 2003-12-11 Litchfield Communications, Inc. Adaptive timing recovery of synchronous transport signals
US7236495B2 (en) * 2002-10-25 2007-06-26 Alcatel Lucent Calendar heap system and method for efficient sorting
US7336662B2 (en) * 2002-10-25 2008-02-26 Alcatel Lucent System and method for implementing GFR service in an access node's ATM switch fabric
US7280542B2 (en) * 2002-10-25 2007-10-09 Alcatel Lucent Multicasting system and method for use in an access node's ATM switch fabric
US7283532B2 (en) * 2002-10-25 2007-10-16 Alcatel Lucent Hierarchical scheduler architecture for use with an access node
US8045539B2 (en) * 2002-10-25 2011-10-25 Alcatel Lucent Virtual group connection scheme for ATM architecture in an access node
US7499452B2 (en) * 2004-12-28 2009-03-03 International Business Machines Corporation Self-healing link sequence counts within a circular buffer
JP4577163B2 (ja) * 2005-09-06 2010-11-10 株式会社日立製作所 インターワーキング方法及び装置
US9338172B2 (en) * 2013-03-13 2016-05-10 Futurewei Technologies, Inc. Enhanced IPsec anti-replay/anti-DDOS performance

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2291561B (en) * 1994-05-21 1998-09-23 Northern Telecom Ltd Communications system
SE505845C2 (sv) * 1995-04-24 1997-10-13 Ericsson Telefon Ab L M Telekommunikationssystem och sätt att överföra mikroceller i detta
JP3357973B2 (ja) * 1996-03-08 2002-12-16 株式会社日立製作所 Aal1処理方法とその装置
US6151325A (en) * 1997-03-31 2000-11-21 Cisco Technology, Inc. Method and apparatus for high-capacity circuit switching with an ATM second stage switch
US5982783A (en) * 1997-06-16 1999-11-09 Lucent Technologies Inc. Switch distribution via an intermediary switching network
US5999529A (en) * 1997-09-16 1999-12-07 Nortel Networks Corporation Method and apparatus for interworking ATM adaptation layer formats

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101355059B1 (ko) * 2011-01-19 2014-01-24 브로드콤 코포레이션 독립적인 시간 소스로부터 시간 신호(들)를 사용한 미디어 스트림들의 동기화

Also Published As

Publication number Publication date
EP0987919B1 (en) 2001-07-25
US6480511B1 (en) 2002-11-12
CA2280203A1 (en) 2000-03-15
DE69900194T2 (de) 2001-11-22
EP0987919A1 (en) 2000-03-22
JP2000101609A (ja) 2000-04-07
DE69900194D1 (de) 2001-08-30
CA2280203C (en) 2003-11-04

Similar Documents

Publication Publication Date Title
KR20000023118A (ko) 동기화 방법 및 통신 장치
US6038231A (en) Data suppression and regeneration
EP0530680B1 (en) ATM cell assembling and disassembling system and method
US6178184B1 (en) Arrangement for synchronization of multiple streams of synchronous traffic delivered by an asynchronous medium
AU736824B2 (en) AAL2 processing device and method for ATM network
EP0700232A2 (en) A network interface
WO1997038550A1 (en) Minicell segmentation and reassembly
JP3452549B2 (ja) Atmを基にする接続構造を有する移動通信システム
JPH1065681A (ja) 多重化装置
US20030103508A1 (en) Multiple node network architecture
JPH11298495A (ja) 2重化構成aal終端装置および同期化方法
US6778538B2 (en) Virtual junctors
US6577602B1 (en) Module for OAM processing of ATM cells of a cell flux on virtual connections
EP0964602B1 (en) An arrangement for minimizing cell-delay variations in a communications system that supports multiple constant-bit-rate connections
EP0979566B1 (en) Data suppression and regeneration
KR20010048182A (ko) 에이에이엘5 타입 에이티엠 셀 역다중화 및 에이에이엘2타입 에이티엠 셀변환 장치
US6424651B1 (en) Arrangement for performing automatic build out in a communications system that supports multiple constant-bit-rate connections
KR0153955B1 (ko) 에이.티.엠 망을 위한 엠펙 운송 스트림 정합 장치
JP2002034062A (ja) 呼制御システムおよび呼制御方法
JP2000232453A (ja) ショートセル受信誤り検出システム及びショートセル受信誤り検出方法
JP2000031996A (ja) Atm交換装置
JPH08167904A (ja) 非同期通信網内での動的pvcの抑制による高効率セル多重方式
KR20030059538A (ko) 에이티엠 셀 스위칭 장치 및 방법
KR19980039220A (ko) Atm 셀 손실방지를 고려한 mpeg운송 스트림 복원장치
JPH11331173A (ja) 電話装置およびその会議通話処理回路

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid