KR20000019804A - 부분 충전 비동기 전송 모드 어뎁테이션 레이어1 셀의 셀지연 최소화 방법 - Google Patents
부분 충전 비동기 전송 모드 어뎁테이션 레이어1 셀의 셀지연 최소화 방법 Download PDFInfo
- Publication number
- KR20000019804A KR20000019804A KR1019980038077A KR19980038077A KR20000019804A KR 20000019804 A KR20000019804 A KR 20000019804A KR 1019980038077 A KR1019980038077 A KR 1019980038077A KR 19980038077 A KR19980038077 A KR 19980038077A KR 20000019804 A KR20000019804 A KR 20000019804A
- Authority
- KR
- South Korea
- Prior art keywords
- cell
- partial
- cdvt
- value
- average
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L47/00—Traffic control in data switching networks
- H04L47/10—Flow control; Congestion control
- H04L47/32—Flow control; Congestion control by discarding or delaying data units, e.g. packets or frames
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L2012/5638—Services, e.g. multimedia, GOS, QOS
- H04L2012/5646—Cell characteristics, e.g. loss, delay, jitter, sequence integrity
- H04L2012/5649—Cell delay or jitter
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L2012/5638—Services, e.g. multimedia, GOS, QOS
- H04L2012/5646—Cell characteristics, e.g. loss, delay, jitter, sequence integrity
- H04L2012/5652—Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly
- H04L2012/5653—Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly using the ATM adaptation layer [AAL]
- H04L2012/5654—Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly using the ATM adaptation layer [AAL] using the AAL1
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L2012/5678—Traffic aspects, e.g. arbitration, load balancing, smoothing, buffer management
- H04L2012/5681—Buffer or queue management
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
본 발명은, AAL1(ATM Adaptation Layer 1) 기술에 있어서, 부분 충전 AAL1셀의 셀 지연 최소화 방법에 대해 개시한다. 본 방법은, 부분 충전 셀의 CDVT(Cell Delay Variation Tolerance) 값을 평균 셀의 CDVT 값에 부분 충전 셀 길이 대비 평균 셀 길이의 비율을 곱한 값으로 계산하는 것을 특징으로 한다. 본 방법의 다른 실시예는, 부분 충전 셀의 버퍼 크기를 평균 셀의 버퍼 크기에 부분 충전 셀 길이대비 평균 셀 길이의 비율을 곱한 값으로 계산하는 것을 특징으로 한다. 본 발명은, cell payload assembly delay를 최소화하고, CDVT값 조정에 따른 payload assembly를 위한 버퍼 크기를 조정함으로서 언더 플로우(underflow)와 오버 플로우(over flow) 상태로부터 정상적인 상태로 복구하는 시간을 줄일 수 있다.
Description
본 발명은 부분 충전(partially filled) 비동기 전송 모드 어뎁테이션 레이어 1(AAL 1) 셀의 셀 지연 최소화 방법에 관한 것이다.
AAL1 셀의 부분 충전 셀 Scheme은 ATM 포럼인 Circuit Emulation Service (Interoperability Specification Version 2.0 ; CES-IS 2.0)의 요구조건이 아니므로 현재까지는 구현하지 않은 시스템이 많으며, 구현이 되어있는 시스템에서조차 셀 지연 변동 허용치를 기존의 셀과 마찬가지로 완전 충전 셀(Full Cell)의 경우와 같이 정함으로서 이에 따른 CDVT(Cell Delay Variation Tolerance)값으로 수신버퍼의 크기도 커질 수밖에 없었다. 그러나 송신시 완전 충전 셀이 아닌 경우는 더 빨리 송신되므로 셀과 셀 간의 간격이 좁아지지만 수신측의 CDVT값은 완전 충전 셀인 경우와 같이 쓰여졌다.
또한 수신측의 버퍼는 CDVT값으로 정해지는 것이므로 완전 충전 셀인 경우의 버퍼 크기는 부분 충전 셀보다 크고, 따라서 언더 플로우나 오버 플로우의 경우 정상적인 복구가 필요 이상으로 오래 걸리는 문제점이 있었다.
본 발명에서는 상기 문제점들을 해결하기 위해 수신측의 CDVT값을 줄여 payload assembly 시간을 줄이고, CDVT값에 따른 수신버퍼 크기를 줄여서 언더 플로우나 오버 플로우시 복구시간을 줄이는데 목적이 있으며, CDVT값을 완전 충전 셀과 대비하여 셀이 채워진 정도에 따라 비례하는 값을 취하였다.
상기한 목적을 달성하기 위한 본 발명에 따른 부분 충전 AAL1(ATM Adaptation Layer 1) 셀의 셀 지연 최소화 방법의 바람직한 실시예는, 부분 충전 셀의 CDVT(Cell Delay Variation Tolerance) 값을 평균 셀의 CDVT 값에 부분 충전 셀 길이 대비 평균 셀 길이의 비율을 곱한 값으로 계산하는 것을 특징으로 한다.
본 발명의 바람직한 다른 실시예는, 부분 충전 셀의 버퍼 크기를 평균 셀의 버퍼 크기에 부분 충전 셀 길이대비 평균 셀 길이의 비율을 곱한 값으로 계산하는 것을 특징으로 한다.
이하 본 발명의 동작원리 및 작용에 대하여 상세히 설명한다. 상기한 구성을 갖는 본 발명에 있어서, 부분 충전 셀의 길이를 X, 평균 완전 충전 셀의 길이를 Y 라 하면, 부분 충전 셀의 CDVT값은 수학식 1 과 같이 구할 수 있다.
또한 부분 충전 셀의 버퍼 크기는 수학식 2 와 같이 구할 수 있다.
부분 충전 셀의 크기는 X/Y 만큼의 평균 셀 크기와 같기 때문에 만큼 자주 수신된다. 그러므로 payload assembly 시간도 만큼 줄이는 것이 가능하게 되므로, 결국 CDVT값도 로 줄여야 한다.
버퍼 크기 역시 같은 방법으로 크기를 조정해도 서비스를 하는 정합부분에서는 문제가 생기지 않는다. 언더 플로우나 오버 플로우 경우에는 수학식 3 과 같은 정도의 시간을 기다리지 않아도 되므로 그 만큼의 지연시간을 줄일 수 있다.
AAL1 셀의 셀 지연 변동 허용치를 조절함으로써 cell payload assembly delay를 최소화 할 수 있고, CDVT값 조정에 따른 payload assembly를 위한 버퍼 크기를 조정함으로서 언더 플로우와 오버 플로우 상태로부터 정상적인 상태로 복구하는 시간을 줄일 수 있다.
Claims (2)
- 부분 충전 셀의 CDVT(Cell Delay Variation Tolerance) 값을 평균 셀의 CDVT 값에 부분 충전 셀 길이 대비 평균 셀 길이의 비율을 곱한 값으로 계산하는 것을 특징으로 하는, 부분 충전 AAL1(ATM Adaptation Layer 1) 셀의 셀 지연 최소화 방법.
- 부분 충전 셀의 버퍼 크기를 평균 셀의 버퍼 크기에 부분 충전 셀 길이 대비 평균 셀 길이의 비율을 곱한 값으로 계산하는 것을 특징으로 하는, 부분 충전 AAL1(ATM Adaptation Layer 1) 셀의 셀 지연 최소화 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019980038077A KR20000019804A (ko) | 1998-09-15 | 1998-09-15 | 부분 충전 비동기 전송 모드 어뎁테이션 레이어1 셀의 셀지연 최소화 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019980038077A KR20000019804A (ko) | 1998-09-15 | 1998-09-15 | 부분 충전 비동기 전송 모드 어뎁테이션 레이어1 셀의 셀지연 최소화 방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20000019804A true KR20000019804A (ko) | 2000-04-15 |
Family
ID=19550693
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019980038077A KR20000019804A (ko) | 1998-09-15 | 1998-09-15 | 부분 충전 비동기 전송 모드 어뎁테이션 레이어1 셀의 셀지연 최소화 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20000019804A (ko) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR940017456A (ko) * | 1992-12-29 | 1994-07-26 | 양승택 | 서비스 품질(qos)등급에 따라 atm 셀 다중화 처리 장치 |
JPH07221761A (ja) * | 1994-02-04 | 1995-08-18 | Fujitsu Ltd | セル遅延吸収回路 |
KR970056360A (ko) * | 1995-12-20 | 1997-07-31 | 양승택 | 비동기 전달모드 계층 처리 장치 |
KR19980027627A (ko) * | 1996-10-17 | 1998-07-15 | 양승택 | 한 개의 임계값을 가진 셀 간격 조정 방법 |
-
1998
- 1998-09-15 KR KR1019980038077A patent/KR20000019804A/ko not_active Application Discontinuation
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR940017456A (ko) * | 1992-12-29 | 1994-07-26 | 양승택 | 서비스 품질(qos)등급에 따라 atm 셀 다중화 처리 장치 |
JPH07221761A (ja) * | 1994-02-04 | 1995-08-18 | Fujitsu Ltd | セル遅延吸収回路 |
KR970056360A (ko) * | 1995-12-20 | 1997-07-31 | 양승택 | 비동기 전달모드 계층 처리 장치 |
KR19980027627A (ko) * | 1996-10-17 | 1998-07-15 | 양승택 | 한 개의 임계값을 가진 셀 간격 조정 방법 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
AU740680B2 (en) | Short packet circuit emulation | |
EP0752798A2 (en) | Method and apparatus for partitioning data load and unload functions within an ITM interface | |
US6181675B1 (en) | Uninterrupted switching between active and backup systems in ATM communication apparatus | |
US5914954A (en) | Buffer control system | |
US6721310B2 (en) | Multiport non-blocking high capacity ATM and packet switch | |
US6996109B2 (en) | ATM cell transmitting/receiving device of ATM switching system | |
EP0909105A2 (en) | A short-cell multiplexing device | |
US7944900B2 (en) | Base station modulator/demodulator and send/receive method | |
KR20000019804A (ko) | 부분 충전 비동기 전송 모드 어뎁테이션 레이어1 셀의 셀지연 최소화 방법 | |
SE506080C2 (sv) | Virtuell tidsslinga | |
CA2206322A1 (en) | Method for reducing jitter of atm cells | |
CA2269371C (en) | Aal terminal system of duplex configuration and synchronization method | |
EP0878068A1 (en) | Controlling the flow of atm cells in an atm network | |
US6011797A (en) | ATM communication device using interface signal of HIPPI | |
US7006531B2 (en) | Method and apparatus for transmitting streamed ingressing data through a switch fabric that provides read requests at an ingress independent request rate | |
JP3055530B2 (ja) | Atmをstmデータに変換するaal1終端装置の2重化方法及びその構成 | |
KR0185867B1 (ko) | 유토피아 인터페이스에 있어서 통합 버퍼를 갖춘 분할 및 조립 계층과 물리계층간의 접속장치 | |
EP0852449A3 (en) | ATM system and method for transferring a cell payload between a host and a SAR-subsystem across a system bus | |
Serizawa et al. | ATM transmissions of microprocessor-based current differential teleprotection signals | |
KR960003225B1 (ko) | 서비스 품질(qos)등급에 따른 atm 셀 다중화 처리 장치 | |
CA2146691A1 (en) | Translator Chip for a Wideband Network | |
CA2295221A1 (en) | Method for processing atm cells in bidirectional data streams | |
JPH05260076A (ja) | Atm/stmインターフェイス回路 | |
JPH03230640A (ja) | セル組立装置 | |
KR960004716B1 (ko) | 비동기 전송 모드(atm) 적응 계층과 비동기 전송 모드(atm) 계층간의 정합제어장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application |