KR20000018789A - 텔레비젼 영상신호에서 수직귀선소거구간의 데이터 검출방법 - Google Patents
텔레비젼 영상신호에서 수직귀선소거구간의 데이터 검출방법 Download PDFInfo
- Publication number
- KR20000018789A KR20000018789A KR1019980036553A KR19980036553A KR20000018789A KR 20000018789 A KR20000018789 A KR 20000018789A KR 1019980036553 A KR1019980036553 A KR 1019980036553A KR 19980036553 A KR19980036553 A KR 19980036553A KR 20000018789 A KR20000018789 A KR 20000018789A
- Authority
- KR
- South Korea
- Prior art keywords
- data
- bit
- start bit
- vertical blanking
- bit pattern
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/08—Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division
- H04N7/087—Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical blanking interval only
- H04N7/088—Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical blanking interval only the inserted signal being digital
- H04N7/0882—Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical blanking interval only the inserted signal being digital for the transmission of character code signals, e.g. for teletext
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/41—Structure of client; Structure of client peripherals
- H04N21/426—Internal components of the client ; Characteristics thereof
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Television Systems (AREA)
Abstract
가.청구범위에 기재된 발명이 속한 기술분야
텔레비젼 수신기로 입력되는 텔레비젼 영상신호의 처리방법에 관한 것이다.
나.발명이 해결하려고 하는 기술적 과제
텔레비젼 영상신호의 수직귀선소거구간의 문자데이터의 오차범위가 스펙에 미리 설정된 오차범위를 벗어나더라도 상기 문자데이터를 정확히 인식할 수 있는 수직귀선소거구간의 문자데이터 검출방법을 제공함에 있다.
다.발명의 해결방법의 요지
텔레비젼 수신기의 튜너를 통해 상기 수직귀선소거구간에 해당하는 텔레비젼 영상신호가 입력되면 상기 수직귀선소거구간중 선택된 수평주사라인의 수평동기신호 하강에지 검출 후, 클럭동기신호를 이용하여 일정한 피엘엘 클럭신호를 생성하고, 미리 설정된 일정구간동안 상기 피엘엘 클럭신호에 따라 데이터를 인식하여 미리 설정된 시작비트 패턴의 데이터가 검출되면 이후의 16비트 데이터를 상기 수직귀선소거구간의 문자데이터로 인식하도록 함을 특징으로 한다.
라.발명의 중요한 용도
수직귀선소거구간에 다중화된 문자데이터를 정확히 인식하는데 이용한다.
Description
본 발명은 텔레비젼 수신기로 수신되는 영상신호의 처리방법에 관한 것으로, 특히 텔레비젼 영상신호에서 수직귀선소거구간(Vertical Blanking Interval)의 데이터를 검출하는 방법에 관한 것이다.
통상적으로 텔레비젼 수신기는 입력되는 영상신호를 텔레비젼 수상기의 좌상부에서 수평방향으로 525수평라인을 주사해서 1장의 텔레비젼 화면을 생성하는데 비월주사라하여 우선 홀수필드로부터 시작하여 262.5수평라인까지 주사한 후 다시 되돌아와 나머지 262.5수평라인의 짝수필드를 홀수필드의 주사선 사이에 끼워넣어 주사한다. 이때 홀수필드를 주사한 다음 짝수필드 주사를 개시하기 위하여 돌아오는 21개 수평라인 길이에 해당하는 구간을 수직귀선소거구간이라고 한다. 상기 수직귀선소거구간에 해당하는 21개의 수평라인은 안정된 주사를 실행하기 위해 필요로 하는 여유분에 해당하지만 어떤 영상신호도 포함되어 있지 않기 때문에 문자다중신호 및 간단한 문자데이터의 통신 등을 위해 사용되고 있다.
도 1은 통상적인 NTSC 영상신호의 존재하는 수직귀선소거기간중 임의의 1수평라인에 해당하는 영상신호를 도시한 것이다. 상기 도 1을 참조하면, 수평동기신호는 매 수평라인의 동기를 맞추기 위해 사용된다. 클럭동기신호는 피엘엘((Phase Look Loop: 이하 "PLL"이라 함) 클럭신호의 생성을 위해 사용되며, 상기 도 1에 도시된 바와 같이 미리 설정된 스펙에 따라 상기 수평동기신호의 하강 에지 후 10.5μsec∼23.41μsec 동안 검출된다. 시작비트는 미리 설정된 일정한 코드로 구성되어 이후에 입력되는 영상신호에 포함된 16비트의 데이터를 인식하기 위해 사용되며, 미리 설정된 스펙에 따라 클럭동기신호 검출 이후 5.968μsec타이밍구간동안 검출된다. 데이터 16비트는 각종 부가데이터를 위해 사용되며, 미리 설정된 스펙에 따라 시작비트 검출 이후 31.728μsec타이밍구간동안 검출된다. 상기 부가데이터는 상기 도 1에 도시된 바와 같이 두 개의 데이터 바이트(Byte)로 이루어진 16비트의 데이터로 이루어지며 각 바이트의 마지막에는 에러검사를 위한 1비트의 패리티 비트가 포함된다. 상기 부가데이터의 예로는 방송국에서 문자방송을 위해 영상신호에 다중화하여 전송하는 영문 캡션데이터, 한글 캡션데이터 또는 KBPS(Korea Broadcasting Program System) 신호 등이 될 수 있다. 따라서 사용자는 상기 수직귀선소거구간에 다중화된 데이터를 검출하여 재생시킬 수 있는 기능을 구비한 텔레비젼 수신기를 이용하면, 문자방송 수신시 텔레비젼 영상신호에 따른 텔레비젼 화면 뿐만아니라 텔레비젼 영상신호와 함께 전송되는 문자데이터도 복원하여 텔레비젼 화면과 함께 문자를 디스플레이시켜서 볼 수 있었다.
그런데 상기한 종래의 텔레비젼 수신기에서는 상기 도 1에 도시된 수직귀선소거구간 수평라인의 데이터 스펙(Spec)에서와 같이 오차범위가 ±0.25μsec라 가정했을 때 수평동기신호의 하강 에지(Edge)부터 23.41μsec 경과한 시점부터 일괄적으로 매 PLL클럭신호의 상승 에지때 데이터를 인식하여 첫 3비트는 시작비트로 나머지 16비트는 데이터로 인식하였다.
따라서 상기한 종래 텔레비젼 수신기에서의 수직귀선소거구간의 데이터 인식방법은 문자방송시 방송국에서 전송하는 문자데이터의 오차범위가 스펙에 미리 설정되어 있는 ±0.25μsec의 범위를 벗어나는 경우 시작비트의 검출을 위한 타이밍(Timing) 구간이 어긋남으로 인해 미리 설정된 일정한 코드의 시작 비트 패턴을 제대로 인식하지 못하여 디스플레이시 문자데이터가 제대로 복원되지 못하는 문제점이 있었다.
상술한 바와 같이 종래 텔레비젼 수신기에서 수직귀선소거구간의 데이터 인식방법은 문자방송시 방송국에서 전송하는 문자데이터의 오차범위가 스펙에 미리 설정되어 있는 일정 오차범위를 벗어나는 경우 시작비트를 검출하기 위한 타이밍 구간이 어긋남으로 인해 미리 설정된 일정한 코드의 시작 비트 패턴을 제대로 인식하지 못하여 디스플레이시 문자데이터가 제대로 복원되지 못하는 문제점이 있었다.
따라서 본 발명의 목적은 수직귀선소거구간의 데이터가 스펙에 미리 설정된 오차범위를 벗어나더라도 상기 데이터를 제대로 복원할 수 있는 수직귀선소거구간의 데이터 검출방법을 제공함에 있다.
도 1은 통상적인 수직귀선소거구간중 1수평라인의 데이터 포맷 및 타이밍도,
도 2는 통상적인 텔레비젼 수신기에서 수직귀선소거구간의 데이터를 재생하기 위한 문자데이터 재생장치의 블록 구성도,
도 3은 본 발명의 실시 예에 따른 수직귀선소거구간중 1수평라인의 데이터 포맷 및 타이밍도,
도 4는 본 발명의 실시 예에 따른 수직귀선소거구간의 데이터 검출 처리 흐름도,
도 5는 통상적인 3비트 쉬프트 레지스터를 나타낸 도면,
도 6은 본 발명의 다른 실시 예에 따른 수직귀선소거구간의 데이터 검출 처리 흐름도.
상술한 목적을 달성하기 위한 본 발명은 텔레비젼 수신기의 튜너를 통해 상기 수직귀선소거구간에 해당하는 텔레비젼 영상신호가 입력되면 상기 수직귀선소거구간중 선택된 수평주사라인의 수평동기신호 하강에지 검출 후, 클럭동기신호를 이용하여 일정한 피엘엘 클럭신호를 생성하고, 미리 설정된 일정구간동안 상기 피엘엘 클럭신호에 따라 데이터를 인식하여 미리 설정된 시작비트 패턴의 데이터가 검출되면 이후의 16비트 데이터를 상기 수직귀선소거구간의 문자데이터로 인식하도록 함을 특징으로 한다.
이하 본 발명의 바람직한 실시 예를 첨부한 도면을 참조하여 상세히 설명한다. 하기 설명 및 첨부 도면에서 구체적인 처리 흐름과 같은 많은 특정 상세들이 본 발명의 보다 전반적인 이해를 제공하기 위해 나타나 있다. 이들 특정 상세들없이 본 발명이 실시될 수 있다는 것은 이 기술분야에서 통상의 지식을 가진 자에게 자명할 것이다. 그리고 본 발명의 요지를 불필요하게 흐릴 수 있는 공지 기능 및 구성에 대한 상세한 설명은 생략한다.
도 2는 텔레비젼 수신기에 구비되는 통상적인 문자데이터 재생장치(216)의 블록구성도를 도시한 것이다. 상기 도 2를 참조하면, 데이터 슬라이서(Slicer)(206)는 튜너(200)를 통해 입력되는 텔레비젼 영상신호의 수직귀선소거구간중 선택된 수평라인에 해당하는 텔레비젼 영상신호를 검출하여 데이터 검출부(208)로 인가한다. 동기 분리부(Sync Seperator)(204)는 상기 수직귀선소거구간중 선택된 수평라인의 수평동기신호 하강 에지 검출 후, 수신되는 클럭동기신호를 이용해 동기를 찾아서 일정한 PLL 클럭신호를 생성하고, 이를 데이터 검출부(208) 및 문자생성부(212)로 공급한다. 데이터 검출부(208)는 상기 동기 분리부(204)로부터 인가되는 PLL 클럭신호에 따라 PLL 클럭신호의 상승 에지에서 데이터를 인식하여 CPU(Center Processor Unit)(214)로 출력한다. 패리티 검사부(210)는 데이터 검출부(208)로부터 인가되는 16비트 데이터의 패리티 비트를 검사하여 CPU(214)로 인가한다. CPU(214)는 데이터 검출부(208)로부터 인가되는 데이터를 받아들여 미리 설정된 일정한 코드의 시작비트 패턴이 검출될 때 데이터 검출부(208)가 이후의 16비트 데이터를 문자데이터로 인식하도록 제어한다. 또한 상기 문자데이터로 인식되어 데이터 검출부(208)로부터 인가되는 16비트의 데이터를 받아들여 OSD(On Screen Display) 폰트롬(Font ROM)으로부터 해당하는 문자를 읽어내 후, 문자생성부(212)로 출력한다. 문자생성부(212)는 CPU(214)로부터 인가되는 폰트 지정된 문자를 생성하고, 멀티플랙서(202)를 통해 튜너(200)로부터 입력된 원래의 텔레비젼 영상신호와 다중화하여 텔레비젼 수상기(218)로 디스플레이시킨다.
도 3은 본 발명의 실시 예에 따라 텔레비젼 영상신호의 수직귀선소거구간중 선택된 수평라인의 데이터 시작비트의 검출을 위한 일정구간(T2)이 종래보다 확장 설정된 것을 보여주는 도면이다. 상기 도 3을 참조하면, 종래에 시작비트의 검출을 위한 타이밍구간이 5.968μsec였던 것이 본 발명의 실시 예에서는 13μsec로 확장된 것을 알 수 있다. 이와 같이 시작비트 검출을 위한 일정구간(T2)을 확장하는 것은 전술한 바와 같이 입력되는 영상신호가 스펙에 미리 설정된 오차범위를 벗어나는 경우 시작비트 검출 타이밍구간이 어긋나는 것을 방지하기 위함이다.
상기와 같이 시작비트 검출을 위한 일정구간(T2)을 확장함에 따라 시작비트의 검출 시점이 앞당겨지게 된다. 이에 따라 본 발명의 실시 예에서는 수평동기신호의 하강 에지 검출 후부터 상기 앞당겨진 시작비트의 검출시점(T1)까지의 스펙에 새로이 설정된 일정시간이 경과하면, 상기 확장된 시작비트 검출을 위한 일정구간(T2)동안 미리 설정된 일정코드의 시작비트 패턴이 검출되는지 여부를 검사하여 시작비트 패턴이 정확히 검출될 때 이후의 데이터를 문자데이터로 인식하게 된다. 상기 시작비트의 검출시점(T1)은 상기 도 3에 도시된 바와 같이 예를 들면, 20μsec가 될 수 있다. 즉, 상기한 바와 같은 사항이 입력되는 영상신호가 스펙에 미리 설정된 오차범위를 벗어나는 경우에도 동일하게 수평동기신호의 하강 에지 검출 후부터 시작비트를 검출할 시점(T1)까지 스펙에 미리 설정된 일정시간이 경과하면 이후에 입력되는 첫 3비트의 데이터를 무조건 시작비트로 인식하던 종래의 데이터 인식방법과 다른 점이라 하겠다.
도 4는 상기한 바와 같은 본 발명의 실시 예에 따른 데이터 인식방법을 이용하여 수직귀선소거구간에 실린 문자데이터를 인식하는 처리 흐름도를 도시한 것이다. 상기 도 4의 흐름도에 따른 동작은 상기 도 2의 CPU(214)에 의해 수행되도록 한다. 이제 상기 도 2, 도 3 및 도 4를 참조하여 본 발명의 실시 예를 상세히 설명한다.
먼저 튜너(200)를 통해 상기 도 3에 도시된 바와 같은 수직귀선소거구간중 선택된 수평라인에 해당하는 텔레비젼 영상신호가 입력되면 데이터 슬라이서(206)는 상기 수평라인에 해당하는 텔레비젼 영상신호를 데이터 검출부(208)로 인가하고, 동기 분리부(204)는 미리 설정된 스펙에 따라 수평동기신호의 하강에지부터 10.5μsec가 경과한 시점부터 클럭동기신호를 검출하고, 상기 클럭동기신호를 이용해 일정한 PLL 클럭신호를 생성하여 데이터 검출부(208)로 공급한다. 이에 따라 데이터 검출부(208)에서는 수평동기신호의 하강 에지부터 시작비트를 검출하는 시점(T1)까지 스펙에 미리 설정된 일정시간 즉, 20μsec 경과 후부터 PLL 클럭의 상승 에지때 3비트의 데이터를 차례로 인식하여 CPU(214)로 출력한다. 그러면 CPU(214)는 (400)단계에서 상기 데이터 검출부(208)로부터 인가되는 3비트의 데이터를 내부에 구비된 도 5에 도시된 바와 같은 3비트 쉬프트 레지스터(Shift Register)에 차례로 쉬프트시켜서 저장시키고, (402)단계로 진행하여 상기 3비트 데이터가 미리 설정된 일정 코드의 시작비트 패턴과 일치하는지 여부를 검사한다. 상기 일정 코드의 시작비트를 본 발명의 실시 예에서는 예를 들어 "0,0,1"이라 가정하여 설명한다. 그러면 CPU(214)는 상기 (402)단계에서 만일 상기 3비트 데이터가 상기 시작비트 패턴 즉, "0,0,1"과 일치하는 경우 (410)단계로 진행해서 데이터 검출부(208)를 제어하여 이후에 16비트 데이터를 문자데이터로 받아들이도록 한다. 이와 달리 상기 3비트의 데이터가 상기 시작비트 패턴과 일치하지 않으면 CPU(214)는 (404)단계로 진행하여 3비트 쉬프트 레지스터를 1비트씩 레프트(Left) 쉬프트 시켜서 먼저 들어온 1비트 데이터를 버리고, (406)단계에서 데이터 검출부(208)로부터 입력되는 새로운 1비트 데이터를 저장시킨다. 이어 CPU(214)는 (408)단계로 진행하여 다시 상기 3비트 쉬프트 레지스터에 저장된 3비트 데이터가 상기 미리 설정된 시작비트 패턴과 일치하는지 여부를 검사한다. 이때 만일 상기 쉬프트 레지스터에 새로이 저장된 3비트의 데이터가 상기 시작비트 패턴과 일치하면 CPU(214)는 상기 (410)단계로 진행하여 전술한 바와 같이 이후에 데이터 검출부(208)로부터 입력되는 16비트 데이터를 문자데이터로 인식한다. 이와 달리 상기 (408)단계에서 상기 3비트 쉬프트 레지스터에 새로이 저장된 3비트의 데이터가 상기 시작비트 패턴과 일치하지 않으면 CPU(214)는 상기 (404)단계로 돌아가서 다시 상기 (404)∼(408)단계를 수행하면서 데이터 검출부(208)로부터 미리 설정된 시작비트 패턴과 일치하는 데이터가 입력되는지 여부를 검사한다.
따라서 시작비트의 검출 타이밍 구간을 확장 설정함으로써 입력되는 영상신호가 스펙에 정하여진 일정기준의 오차범위를 벗어나는 경우에도 정확히 시작비트를 찾아내어 문자데이터를 인식할 수 있게 된다.
도 6은 본 발명의 다른 실시 예에 따라 수직귀선소거구간의 문자데이터를 인식하는 처리 흐름도를 도시한 것이다. 상기 도 6의 흐름도에 따른 동작은 상기 도 2의 CPU(214)에 의해 수행되도록 한다. 이제 상기 도 2, 도 3 및 도 6를 참조하여 본 발명의 실시 예를 상세히 설명한다.
먼저 튜너(200)를 통해 상기 도 3에 도시된 바와 같은 수직귀선소거구간중 선택된 수평라인에 해당하는 텔레비젼 영상신호가 입력되면 데이터 슬라이서(206)는 상기 수평라인에 해당하는 텔레비젼 영상신호를 데이터 검출부(208)로 인가하고, 동기 분리부(204)는 미리 설정된 스펙에 따라 수평동기신호의 하강에지부터 10.5μsec가 경과한 시점부터 클럭동기신호를 검출하고, 상기 클럭동기신호를 이용해 일정한 PLL 클럭신호를 생성하여 데이터 검출부(208)로 공급한다. 이에 따라 데이터 검출부(208)에서는 수평동기신호의 하강 에지부터 시작비트를 검출하는 시점(T1)까지 스펙에 미리 설정된 일정시간 즉, 20μsec 경과 후부터 PLL 클럭의 상승 에지때 3비트의 데이터를 차례로 인식하여 CPU(214)로 출력한다. 상기 20μsec는 시작비트의 검출 타이밍구간을 넓게 설정하기 위해 임의로 설정된 시작비트 검출시점(T1)으로 종래의 시작비트 검출시점보다 앞서서 설정됨을 의미하는 것이지 꼭 20μsec여야하는 것은 아니다. 그러면 CPU(214)는 (600)단계에서 상기 데이터 검출부(208)로부터 인가되는 데이터를 1비트씩 받아들이고, (602)단계로 진행하여 상기 1비트의 데이터가 상기 미리 설정된 일정 코드의 시작비트 패턴 "0,0,1"의 첫 번째 데이터인 "0"과 일치하는지 여부를 검사한다. 이때 만일 상기 1비트의 데이터가 "0"이 아니면 CPU(214)는 상기 (600)단계로 돌아가서 다시 상기 (600)∼(602)단계를 수행한다. 이와 달리 상기 1비트의 데이터가 "0"이면 CPU(214)는 (604)단계로 진행하여 상기 1비트의 데이터를 상기 도 5에 도시된 바와 같은 3비트 쉬프트 레지스터의 3번 레지스터에 저장시킨다. 이어 CPU는 (606)단계로 진행하여 데이터 검출부(208)로부터 PLL 클럭의 다음 상승에지에서 인식되어 인가되는 1비트의 데이터를 다시 받아들이고, (608)단계로 진행하여 상기 1비트의 데이터가 상기 미리 설정된 시작비트 패턴의 두 번째 데이터 "0"과 일치하는지 여부를 검사한다. 이때 만일 상기 1비트의 데이터가 "0"이 아니면 CPU(214)는 상기 (600)단계로 돌아가서 다시 상기 (600)∼(608)단계를 수행한다. 이와 달리 상기 (608)단계에서 상기 1비트의 데이터가 "0"이면 CPU(214)는 (610)단계로 진행하여 상기 1비트의 데이터를 상기 도 5에 도시된 바와 같은 3비트 레지스터의 2번 레지스터에 저장시킨다. 이어 CPU(214)는 (612)단계로 진행하여 데이터 검출부(208)로부터 PLL 클럭의 다음 상승 에지에서 인식되어 인가되는 1비트의 데이터를 다시 받아들이고, (614)단계로 진행하여 상기 1비트의 데이터가 상기 미리 설정된 시작비트 패턴의 세 번째 데이터 "1"과 일치하는지 여부를 검사한다. 이때 만일 상기 1비트의 데이터가 "1"이 아니면 CPU(214)는 상기 (612)단계로 진행하여 다시 상기 (612)∼(614)단계를 수행한다. 이와 달리 상기 (614)단계에서 상기 1비트의 데이터가 "1"이면 CPU(214)는 (616)단계로 진행하여 상기 1비트의 데이터를 상기 도 5의 3비트 레지스터의 1번 레지스터에 저장시키고, (618)단계로 진행하여 시작비트를 인식한 이후에 입력되는 16비트 데이터를 문자데이터로 인식하여 받아들이도록 데이터 검출부(208)를 제어한다.
따라서 시작비트의 검출 타이밍구간을 확장 설정함으로써 입력되는 영상신호가 스펙에 정하여진 일정기준의 오차범위을 벗어나는 경우에도 정확히 시작비트를 찾아내어 문자데이터를 인식할 수 있게 된다.
상술한 바와 같이 본 발명은 문자데이터의 시작비트를 검출하는 시작비트 검출 타이밍 구간을 좀더 넓게 설정하고 시작비트를 정확히 검출하는 경우에만 문자데이터를 인식하도록 함으로써 텔레비젼 영상신호가 스펙에 정하여진 일정기준의 오차범위를 초과하는 경우에도 문자데이터를 정확히 인식하여 복원할 수 있는 이점이 있다.
Claims (5)
- 텔레비젼 영상신호의 수직귀선소거구간에 삽입된 데이터를 검출하는 방법에 있어서,상기 텔레비젼 영상신호의 수직귀선소거구간중 선택된 수평라인의 클럭동기신호를 이용하여 피엘엘(PLL) 클럭신호를 생성하는 과정과,상기 수평동기신호의 하강 에지 검출 후 시작비트 검출 시작시점(T1)까지의 일정시간이 경과되면 시작비트 검출을 위해 미리 설정된 일정구간(T2)동안 상기 피엘엘(PLL) 클럭신호의 상승 에지에서 데이터를 인식하여 미리 설정된 일정 코드의 시작비트 패턴의 데이터가 검출되는지 여부를 검사하는 과정과,상기 일정구간(T2)동안 상기 피엘엘(PLL) 클럭신호의 상승 에지에서 인식되는 데이터중 상기 시작비트 패턴과 일치하는 데이터가 검출되면 이후에 입력되는 16비트 데이터를 상기 수직귀선소거구간에 삽입된 문자데이터로 인식하는 과정으로 이루어짐을 특징으로 하는 텔레비젼 영상신호에서 수직귀선소거구간의 데이터 검출방법.
- 제1항에 있어서, 상기 시작비트 패턴 데이터 검사 과정이,상기 수평동기신호의 하강 에지 검출 후, 시작비트 검출시점(T1)까지 상기 일정시간이 경과되면 상기 피엘엘(PLL) 클럭신호의 상승 에지에서 데이터를 인식하여 3비트의 데이터를 차례로 3비트 쉬프트 레지스터에 저장하는 과정과,상기 쉬프트 레지스터의 저장된 3비트 데이터가 미리 설정된 일정 코드의 시작비트 패턴과 일치하는지 여부를 검사하는 과정과,상기 검사결과 상기 3비트 데이터가 미리 설정된 시작비트 패턴과 일치하지 않으면 상기 쉬프트 레지스터에 저장된 3비트 데이터를 1비트씩 쉬프트시키고, 다시 상기 피엘엘(PLL) 클럭신호에 의해 1비트 데이터를 상기 쉬프트 레지스터에 저장시키는 과정과,상기 쉬프트 레지스터에 새로이 저장된 3비트 데이터를 상기 미리 설정된 시작비트 패턴과 비교하는 과정과,상기 비교결과 상기 쉬프트 레지스터에 새로이 저장된 3비트 데이터가 상기 시작비트 패턴과 일치하면 상기 3비트 데이터 이후에 입력되는 16비트 데이터를 상기 수직귀선소거구간에 삽입된 문자데이터로 인식하는 과정으로 이루어짐을 특징으로 하는 텔레비젼 영상신호에서 수직귀선소거구간의 데이터 검출방법.
- 제1항에 있어서, 상기 시작비트 패턴 데이터 검사 과정이,상기 수평동기신호의 하강 에지 검출 후, 시작비트 검출시점(T1)까지 상기 일정시간이 경과되면 상기 피엘엘(PLL) 클럭신호의 상승 에지에서 1비트의 데이터를 인식하여 상기 시작비트 패턴의 첫 번째 데이터와 일치하는지 여부를 검사하는 제1과정과,상기 검사결과 상기 1비트의 데이터가 상기 시작비트 패턴의 첫 번째 데이터와 일치하면 상기 피엘엘(PLL) 클럭신호의 다음 상승 에지에서 다시 1비트의 데이터를 인식하여 상기 시작비트 패턴의 두 번째 데이터와 일치하는지 여부를 검사하는 제2과정과,상기 검사결과 상기 두 번째 1비트의 데이터가 상기 시작비트 패턴의 두 번째 데이터와 일치하면 상기 피엘엘(PLL) 클럭신호의 다음 상승 에지에서 다시 1비트의 데이터를 인식하여 상기 시작비트 패턴의 세 번째 데이터와 일치하는지 여부를 검사하는 제3과정과,상기 검사결과 상기 세 번째 1비트의 데이터가 상기 시작비트 패턴의 세 번째 데이터와 일치하면 상기 3비트 데이터 이후에 입력되는 16비트 데이터를 상기 수직귀선소거구간에 삽입된 문자데이터로 인식하는 제4과정으로 이루어짐을 특징으로 하는 텔레비젼 영상신호에서 수직귀선소거구간의 데이터 검출방법.
- 제3항에 있어서,상기 제2과정에서의 검사결과 상기 두 번째 1비트의 데이터가 상기 시작비트 패턴의 두 번째 데이터와 일치하지 않으면 상기 제1과정과 제2과정을 다시 순차적으로 수행함을 특징으로 하는 텔레비젼 영상신호에서 수직귀선소거구간의 데이터 검출방법.
- 제3항에 있어서,상기 제3과정에서의 검사결과 상기 세 번째 1비트의 데이터가 상기 시작비트 패턴의 세 번째 데이터와 일치하지 않으면 상기 제3과정을 다시 수행함을 특징으로 하는 텔레비젼 영상신호에서 수직귀선소거구간의 데이터 검출방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019980036553A KR20000018789A (ko) | 1998-09-04 | 1998-09-04 | 텔레비젼 영상신호에서 수직귀선소거구간의 데이터 검출방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019980036553A KR20000018789A (ko) | 1998-09-04 | 1998-09-04 | 텔레비젼 영상신호에서 수직귀선소거구간의 데이터 검출방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20000018789A true KR20000018789A (ko) | 2000-04-06 |
Family
ID=19549647
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019980036553A KR20000018789A (ko) | 1998-09-04 | 1998-09-04 | 텔레비젼 영상신호에서 수직귀선소거구간의 데이터 검출방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20000018789A (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100606692B1 (ko) * | 1999-02-12 | 2006-07-31 | 엘지전자 주식회사 | 캡션 방송 시스템의 문자정보 코드처리방법 |
-
1998
- 1998-09-04 KR KR1019980036553A patent/KR20000018789A/ko not_active Application Discontinuation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100606692B1 (ko) * | 1999-02-12 | 2006-07-31 | 엘지전자 주식회사 | 캡션 방송 시스템의 문자정보 코드처리방법 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5589886A (en) | Multistandard decoder for data stored in the vertical blanking interval of a video signal | |
US6014416A (en) | Method and circuit for detecting data segment synchronizing signal in high-definition television | |
US9055275B2 (en) | Image information playback unit, image information playback device and synchronization control method | |
JP4604417B2 (ja) | 伝送モードの決定方法及びts合成装置 | |
IE57406B1 (en) | Coder for moving pictures recognizing the stuffing characters by itself | |
CA2153214C (en) | Data extracting apparatus for validating data multiplexed in a video signal | |
KR20000018789A (ko) | 텔레비젼 영상신호에서 수직귀선소거구간의 데이터 검출방법 | |
US5557540A (en) | Coding and transmitting system | |
US7768580B2 (en) | Image display delay time shortening apparatus during channel change, method thereof and broadcasting receiving apparatus thereof | |
USRE40606E1 (en) | Television signal processor that is operable to generate a television signal from broadcast waves with a plurality of different broadcast standards | |
JPH1056625A (ja) | 同期誤りを修正する方法及び装置 | |
US7321403B2 (en) | Video signal transmitting/receiving system | |
US20170187767A1 (en) | Method for detecting data stream synchronization | |
US5383188A (en) | Receiver having clock phase memory for receiving short preamble time slots | |
KR20000046145A (ko) | 디지털 텔레비전의 잔류측파대 모드 검출장치 | |
EP0119751B1 (en) | Scrambling system of television signal | |
KR100269359B1 (ko) | 디지털텔레비전의수직동기신호검출장치 | |
KR19980047867A (ko) | 공중파 방송의 데이터 검출회로 | |
JP2828819B2 (ja) | キャプションデコーダ | |
KR100223574B1 (ko) | Kbps 시각 보정방법 | |
KR100556447B1 (ko) | 캡션 데이터 처리 장치 | |
KR100281050B1 (ko) | 디지털 텔레비전의 수직 동기 신호 검출 장치및 방법 | |
KR940000466B1 (ko) | 데이타 정렬 방법 및 회로 | |
KR100246431B1 (ko) | 고스트 영향 배제를 위한 자막 방송 수신 장치 및 방법 | |
KR100294232B1 (ko) | Stb신호의 포맷검출장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application |