KR20000014098A - 이원부호의 프레임 동기 검출방법 - Google Patents

이원부호의 프레임 동기 검출방법 Download PDF

Info

Publication number
KR20000014098A
KR20000014098A KR1019980033309A KR19980033309A KR20000014098A KR 20000014098 A KR20000014098 A KR 20000014098A KR 1019980033309 A KR1019980033309 A KR 1019980033309A KR 19980033309 A KR19980033309 A KR 19980033309A KR 20000014098 A KR20000014098 A KR 20000014098A
Authority
KR
South Korea
Prior art keywords
binary code
frame synchronization
binary
value
received
Prior art date
Application number
KR1019980033309A
Other languages
English (en)
Other versions
KR100577144B1 (ko
Inventor
한영열
송영준
정옥현
Original Assignee
구자홍
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자 주식회사 filed Critical 구자홍
Priority to KR1019980033309A priority Critical patent/KR100577144B1/ko
Publication of KR20000014098A publication Critical patent/KR20000014098A/ko
Application granted granted Critical
Publication of KR100577144B1 publication Critical patent/KR100577144B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/041Speed or phase control by synchronisation signals using special codes as synchronising signal
    • H04L7/042Detectors therefor, e.g. correlators, state machines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2656Frame synchronisation, e.g. packet synchronisation, time division duplex [TDD] switching point detection or subframe synchronisation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

본 발명은 정확한 이원부호의 동기 검출 방법을 제공하기 위한 것으로, 수신되는 이원부호 a에 수신기에 내장된 상기 수신된 이원부호와 동일 이원부호 a를 곱한 후 1주기(N)구간 동안 적분하여 제 1자기 상관값을 구함과 동시에 상기 수신되는 이원부호 a에 이 이원부호보다 D만큼 지연되고 반전되는 이원부호 D를 곱한 후 1주기 구간에 걸처 적분하여 제 2자기 상관값을 구하는 단계와, 상기 제 1자기 상관값과 제 2자기 상관값을 합산하는 단계와, 상기 각 상관값의 합산값을 기설정 임계치와 비교하여 이원부호의 프레임 동기를 검출하는 단계를 구비한다.

Description

이원부호의 프레임 동기 검출방법
본 발명은 이원부호의 프레임 동기 검출 방법에 관한 것으로, 특히 한 번 수신되는 이원부호에 대하여 두 번의 임계치를 적용하여 이원부호의 프레임 동기상태를 검출하도록 하는 이중 임계치 적용에 의한 이원부호의 프레임 동기 검출 방법에 관한 것이다.
종래의 이원부호 프레임 동기 검출방법은 도 1에 도시된 바와 같다.
상기 도 1에서 사용하는 이원부호 a는 a=(a1, a2...aN-1, aN)(단 N은 주기)이라 정의 되고 이원부호 a의 자기 상관함수는 수학식 1과 같이 표현된다.
상기 이원부호 a중에서 지연이 영일 때 최대값 "N"을 갖고, 지연이 N/2일 때 음의 최대값 "-B"을 가지며 그 이외의 지연에서는 영의 자기 상관값을 갖는 이원부호가 존재한다.
이러한 특성을 갖는 이원부호는 유럽 이동 통신 시스템인 GSM(Group Special Mobile)시스템 등에서 동기용으로 사용한다.
그리고 이러한 이원부호의 자기 상관함수 특성을 수학식 2로 나타내진다.
여기서 N > B > 0의 관계가 있다.
종래에 의한 이원부호의 프레임 동기 검출 방법은 도 1에서 도시된 바와 같이, 곱셈기(11)에서 수신되는 이원부호 a에 수신기에 내장된 동일이원 부호 a를 곱한 후 1주기 구간에 걸처 적분기(12)에서 적분함으로써 자기 상관값을 구한다.
이와같은 자기 상관값은 임계치 비교기(13)에서 비교되어 임계치 이상값을 취함으로써 이원부호의 동기가 검출되며, 이와같은 이원부호의 동기를 이용하여 수신신호와 프레임 동기를 맞추게 된다.
그러나 종래의 이원부호의 프레임 동기 검출 방법은 수신되는 이원부호에 대하여 한 번의 임계치를 적용하여 이원부호의 프레임 동기를 검출하기 때문에 잡음이나 에러가 발생될 때 정확한 이원부호의 동기 상태를 검출할 수 없다는 문제점이 있었다.
따라서 본 발명은 이와 같은 종래 기술의 문제점을 감안하여 발명한 것으로 정확한 이원부호의 동기 검출 방법을 제공함을 목적으로 한다.
도 1은 종래에 의한 이원부호의 프레임 동기 검출방법을 설명하기 위한 도면,
도 2는 본 발명에 의한 이원부호의 프레임 동기 검출방법을 설명하기 위한 도면이다.
도면의 주요부분에 대한 부호의 설명
11,21,22 : 곱셈기 12,23,24 : 적분기
13,25 : 덧셈기 14,26 : 임계치 비교기
이와 같은 목적을 달성하기 위한 본 발명의 이원 부호의 프레임 동기 검출방법은, 수신되는 이원부호 a에 수신기에 내장된 상기 수신된 이원부호와 동일 이원부호 a를 곱한 후 1주기(N)구간에 걸쳐 적분하여 제 1자기 상관값을 구함과 동시에 상기 수신되는 이원부호 a에 이 이원부호보다 D만큼 지연되고 반전되는 이원부호 D를 곱한후 역시 1주기 구간에 걸처 적분하여 제 2자기 상관값을 구하는 단계와, 상기 제 1자기 상관값과 제 2자기 상관값을 합산하는 단계와, 상기 각 상관값의 합산값을 기설정 임계치와 비교하여 이원부호의 프레임 동기를 검출하는 단계를 구비함을 특징으로 한다.
이하 첨부 도면을 참조하여 본 발명의 실시예에 대하여 상세히 설명한다.
도 2는 본 발명에 따른 이원부호의 프레임 동기 검출 방법을 설명하기 위한 도면으로서, 본 발명에 따른 이원부호의 프레임 동기 검출방법은, 먼저 수신되는 이원부호 a=(a1, a2, .... aN-1, aN)에 수신기에 내장된 상기 이원부호와 동일한 이원부호 a를 곱셈기(21)에서 곱한 후 1주기 기간(T)동안 걸처 적분기(23)에서 적분하여 자기 상관값 P3를 구한다.
또한 곱셈기(22)에서 수신되는 동일 이원부호 a에 이 이원부호와는 N/2(단 N은 주기)만큼 지연되고 반전되는 이원부호 N/2을 곱한 후 적분기(24)에서 1주기 기간(T)동안 적분하여 자기 상관값 P4를 구한다.
이렇게 구한 각 상관값(P3, P4)을 덧셈기(25)에서 합산하여 합산값 P5를 구한다.
이어 임계치 비교기(28)에서 상기 합산값 P5를 기 설정된 2개의 임계치를 적용, 비교하여 출력값 P6을 얻으므로써 이원부호의 프레임 동기를 검출한다.
이와 같은 본 발명의 동기 검출 방법에 따르면, 먼저 수신되는 이원부호 a에 이원부호와 동일한 수신기 내장 이원부호 a를 곱한 후 1주기(N) 기간에 대하여 적분하면, 도 2에 도시된 P3의 자기 상관값을 구하게 된다.
그리고 상기 수신되는 이원부호 a에 수신기에 내장된 이원부호 보다 N/2(단 N은 주기)만큼 지연되고 반전되는 이원부호 N-2를 곱한 후 1주기 기간에 대하여 적분하면 도 2에 도시된 P4의 상관값을 구하게된다.
이들 상관값(P3, P4)을 합산하면 도 2에 도시된 P5의 상관값을 얻을 수 있고 이 상관값 p5를 임계치 비교기를 통하여 2중의 임계치를 적용 비교하여 출력하면, P6의 결과값을 얻게되고 이 결과값 P6은 이원부호의 프레임 동기상태를 지연이 없는 상태와 N/2만큼 지연된 상태에서의 동기상태를 구할 수 있게되어 2중으로 프레임 동기를 체크할 수 있게 된다.
본 발명의 상기 실시예에는 제 2자기 상관값을 구함에 있어서, 수신되는 이원부호 a에, 이 수신 이원부호 a와는 N/2 지연되고 반전되는 수신기 내장 이원부호 N-2를 이용하였으나, 본 발명은 이것에 한정되는 것이 아니고 상기 이원부호의 자기 상관값이 수학식 3과 같은 특성을 나타내는 이원부호를 사용함과 동시에
수신되는 이원부호 a에 대하여 D만큼 지연되고 반전되는 D인 수신기 내장 이원부호를 이용하여 제 2자기 상관값을 구하여도 된다.
이상과 같이 본 발명은 2중의 임계값을 적용하여 이원부호의 프레임 동기를 검출하기 때문에 잡음이나 오신호에 대하여 2중으로 체크할 수 있어 보다 정확한 이원부호의 동기 검출을 할 수 있다는 효과가 있다.

Claims (2)

  1. 수신되는 이원부호 a에 수신기에 내장된 상기 수신된 이원부호와 동일 이원부호 a를 곱한 후 1주기(N)구간 동안 적분하여 제 1자기 상관값을 구함과 동시에 상기 수신되는 이원부호 a에 이 이원부호보다 D만큼 지연되고 반전되는 이원부호 D를 곱한 후 1주기 구간에 걸쳐 적분하여 제 2자기 상관값을 구하는 단계와,
    상기 제 1자기 상관값과 제 2자기 상관값을 합산하는 단계와,
    상기 각 상관값의 합산값을 기설정 임계치와 비교하여 이원부호의 프레임 동기를 검출하는 단계를 구비함을 특징으로 하는 이원부호의 프레임 동기 검출 방법.
  2. 제 1항에 있어서,
    상기 지연시간 D는 상기 주기 N의 1/2임을 특징으로 하는 이원부호의 프레임 동기 검출 방법.
KR1019980033309A 1998-08-17 1998-08-17 이원부호의 프레임 동기 검출방법 KR100577144B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980033309A KR100577144B1 (ko) 1998-08-17 1998-08-17 이원부호의 프레임 동기 검출방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980033309A KR100577144B1 (ko) 1998-08-17 1998-08-17 이원부호의 프레임 동기 검출방법

Publications (2)

Publication Number Publication Date
KR20000014098A true KR20000014098A (ko) 2000-03-06
KR100577144B1 KR100577144B1 (ko) 2006-08-10

Family

ID=19547444

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980033309A KR100577144B1 (ko) 1998-08-17 1998-08-17 이원부호의 프레임 동기 검출방법

Country Status (1)

Country Link
KR (1) KR100577144B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8311081B2 (en) 2008-12-02 2012-11-13 Electronics And Telecommunications Research Institute Frame synchronization method and receiver for communication modem using the same

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06244829A (ja) * 1993-02-16 1994-09-02 N T T Idou Tsuushinmou Kk 相関検出回路
JP3461522B2 (ja) * 1993-02-26 2003-10-27 松下電器産業株式会社 フレーム信号処理装置
JPH0818548A (ja) * 1994-06-28 1996-01-19 Kokusai Electric Co Ltd フレーム同期方式
FR2726711B1 (fr) * 1994-11-07 1996-12-20 Alcatel Telspace Procede de detection de symboles de reference pour recepteur de donnees numeriques

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8311081B2 (en) 2008-12-02 2012-11-13 Electronics And Telecommunications Research Institute Frame synchronization method and receiver for communication modem using the same

Also Published As

Publication number Publication date
KR100577144B1 (ko) 2006-08-10

Similar Documents

Publication Publication Date Title
US6064688A (en) CDMA synchronous acquisition circuit
KR960028392A (ko) 엔티에스씨 간섭 검출기
KR970060859A (ko) 필드 동기신호 검출회로 및 그 방법
US5426670A (en) Interference compensating circuit including a matched filter followed by a median filter
JPH0120823B2 (ko)
CA2160431C (en) Method and apparatus for burst detecting
KR20080060297A (ko) 신호 경로 집중에 기초한 레이크 수신기 핑거 할당
US7280587B2 (en) Spectrum spread reception apparatus
KR970060707A (ko) 데이터 동기화기 록 검출기 및 록 검출 신호 발생 방법
JP2780692B2 (ja) Cdma受信装置
US5832029A (en) Apparatus for and method of acquiring synchronization for spread-spectrum communication system
KR20050004199A (ko) 통신 신호를 위한 시간 구간 추적 방법
KR100577144B1 (ko) 이원부호의 프레임 동기 검출방법
EP0082575A1 (en) An energy-synchronised demodulator circuit
US5850438A (en) Transmission system with improved tone detection
KR20040003226A (ko) 이동무선단말기 및 프레임동기신호를 발생하는 방법
TWI575896B (zh) 訊號偵測方法及裝置
JPH0537511A (ja) ユニークワード検出回路
US7010067B2 (en) Methods and apparatus for feature recognition time shift correlation
RU2460224C1 (ru) Демодулятор сигналов с относительной фазовой модуляцией
KR20010008537A (ko) 이중 임계값을 갖는 이원부호의 프레임 동기 검출방법
EP1139579A3 (en) Code synchronization in a receiving device for spread spectrum communication systems
KR100323590B1 (ko) 최대 상관값과 주변 상관값들의 상대적 차이를 이용한동기화 장치 및 그 방법
JP3533147B2 (ja) フェージング周波数検出方法および回路
KR100212065B1 (ko) 에이엠피에스시스템에서의 에프엠 디지털 데이터 복조를 위한 심볼동기회로

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130326

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20140414

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20160324

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20170324

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee