KR19990084641A - 박막형 광로 조절 장치의 제조 방법 - Google Patents

박막형 광로 조절 장치의 제조 방법 Download PDF

Info

Publication number
KR19990084641A
KR19990084641A KR1019980016547A KR19980016547A KR19990084641A KR 19990084641 A KR19990084641 A KR 19990084641A KR 1019980016547 A KR1019980016547 A KR 1019980016547A KR 19980016547 A KR19980016547 A KR 19980016547A KR 19990084641 A KR19990084641 A KR 19990084641A
Authority
KR
South Korea
Prior art keywords
layer
mirror
lower electrode
manufacturing
metal layer
Prior art date
Application number
KR1019980016547A
Other languages
English (en)
Inventor
박명현
Original Assignee
전주범
대우전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전주범, 대우전자 주식회사 filed Critical 전주범
Priority to KR1019980016547A priority Critical patent/KR19990084641A/ko
Publication of KR19990084641A publication Critical patent/KR19990084641A/ko

Links

Landscapes

  • Mechanical Light Control Or Optical Switches (AREA)
  • Micromachines (AREA)

Abstract

제조 공정을 단축할 수 있는 박막형 광로 조절 장치의 제조 방법이 개시된다. 상부 전극, 변형층, 하부 전극, 그리고 지지층을 패터닝하여 액츄에이터를 형성하고, 상기 변형층의 일측으로부터 비어 홀을 형성하며, 액츄에이터의 상부에 포토레지스트를 도포하고 패터닝하여 상기 지지층의 일부 및 비어 홀을 노출시킨 후, 상기 노출된 지지층의 일부 및 비어 홀에 각각 거울 및 비어 컨택을 동시에 형성한다. 비어 홀 및 거울을 동시에 형성함으로써, 제조 공정을 단축하여 제조 시간 및 제조 비용을 절감할 수 있다.

Description

박막형 광로 조절 장치의 제조 방법
본 발명은 박막형 광로 조절 장치인 AMA(Actuated Mirror Array) 및 그 제조 방법에 관한 것으로, 보다 상세하게는 비어 컨택과 거울을 동시에 형성하여 제조 단계를 줄임으로써, 제조 비용 및 제조 시간을 절감할 수 있는 박막형 광로 조절 장치의 제조 방법에 관한 것이다.
광학 에너지(optical energy)를 스크린 상에 투영하기 위한 광로 조절 장치 또는 공간적 광 변조기(optical light modulator)는 광통신, 화상 처리, 그리고 정보 디스플레이 장치와 같은 다양한 분야에 응용될 수 있다. 이러한 광 변조기를 이용한 화상 처리 장치는 통상적으로 광학 에너지를 스크린 상에 표시하는 방법에 따라 직시형 화상 표시 장치(direct-view image display device)와 투사형 화상 표시 장치(projection-type image display device)로 구분된다.
직시형 화상 표시 장치의 예로서는 CRT(Cathode Ray Tube)를 들 수 있는데, 이러한 CRT 장치는 소위 브라운관으로 불리는 것으로서 화질은 우수하나 화면의 대형화에 따라 그 중량과 용적이 증가하여 제조 비용이 상승하게 되는 문제가 있다. 투사형 화상 표시 장치로서 액정 표시 장치(Liquid Crystal Display : LCD), DMD(Deformable Mirror Device), 그리고 AMA를 들 수 있다. 이러한 투사형 화상 표시 장치는 다시 그들의 광학적 특성에 따라 2개의 그룹으로 나뉠 수 있다. 즉, LCD와 같은 장치는 전송 광 변조기(transmissive spatial light modulators)로 분류될 수 있는데 반하여, DMD 및 AMA는 반사 광 변조기(reflective spatial light modulators)로 분류될 수 있다.
LCD와 같은 전송 광 변조기는 광학적 구조가 매우 간단하므로, 얇게 형성하여 중량을 가볍게 할 수 있으며 용적을 줄이는 것이 가능하다. 그러나, 빛의 극성으로 인하여 광효율이 낮으며, 액정 재료에 고유하게 존재하는 문제, 예를 들면 응답 속도가 느리고 그 내부가 과열되기 쉬운 단점이 있다. 또한, 현존하는 전송 광 변조기의 최대 광효율은 1 내지 2 % 범위로 한정되며, 수용 가능한 디스플레이 품질을 제공하기 위해서 암실 조건을 필요로 한다. 따라서, 상술한 문제점들을 해결하기 위하여 DMD 및 AMA와 같은 광 변조기가 개발되었다.
DMD는 5% 정도의 비교적 양호한 광효율을 나타내지만, DMD에 채용된 힌지 구조물에 의해서 심각한 피로 문제가 발생할 뿐만 아니라, 매우 복잡하고 값비싼 구동 회로가 요구된다는 단점이 있다. AMA는 그 내부에 설치된 각각의 거울들이 광원으로부터 입사되는 빛을 소정의 각도로 반사하고, 상기 반사된 빛이 슬릿(slit)이나 핀홀(pinhole)과 같은 개구(aperture)를 통과하여 스크린에 투영되어 화상을 맺도록 광속을 조절할 수 있는 장치이다. 따라서, 그 구조와 동작 원리가 간단하며, LCD나 DMD에 비해 높은 광효율(10% 이상의 광효율)을 얻을 수 있다. 또한, 스크린에 투영되는 화상의 콘트라스트(contrast)가 향상되어 보다 밝고 선명한 화상을 얻을 수 있다.
AMA의 각 액츄에이터는 인가되는 전기적인 화상 신호 및 바이어스 신호에 의하여 발생되는 전기장에 따라 변형을 일으킨다. 상기 액츄에이터가 변형을 일으킬 때 그 상부에 장착된 각각의 거울들이 경사지게 된다. 따라서, 상기 경사진 거울들은 광원으로부터 입사된 빛을 소정의 각도로 반사시켜 스크린 상에 화상을 맺을 수 있도록 한다. 상기 각각의 거울들을 구동하는 액츄에이터로서 PZT(Pb(Zr, Ti)O3) 또는 PLZT((Pb, La)(Zr, Ti)O3)등의 압전 물질이 이용된다. 또한, PMN(Pb(Mg, Nb)O3) 등의 전왜 물질로서 상기 액츄에이터를 구성할 수도 있다.
이러한 AMA 장치는 크게 벌크형(bulk type)과 박막형(thin film type)으로 구분된다. 상기 벌크형 광로 조절 장치는 Gregory Um 등에게 허여된 미합중국 특허 제5,085,497호에 개시되어 있다. 벌크형 광로 조절 장치는 다층 세라믹을 얇게 절단하여 내부에 금속 전극이 형성된 세라믹 웨이퍼를 트랜지스터가 내장된 액티브 매트릭스(active matrix)에 장착한 후, 쏘잉 방법으로 가공하고 그 상부에 거울을 설치함으로써 이루어진다. 그러나, 벌크형 광로 조절 장치는 설계 및 제조에 있어서 매우 높은 정밀도가 요구되며, 변형층의 응답이 느리다는 단점이 있다.
이에 따라, 반도체 제조 공정을 이용하여 제조할 수 있는 박막형 광로 조절 장치가 개발되었다. 상기 박막형 광로 조절 장치는 본 출원인이 1997년 10월 30일 대한민국 특허청에 특허 출원한 특허출원 제97-56264호(발명의 명칭 : 박막형 광로 조절 장치 및 그 제조 방법)에 개시되어 있다.
도 1은 상기 선행 출원에 기재된 박막형 광로 조절 장치의 단면도를 도시한 것이다.
도 1을 참조하면, 상기 박막형 광로 조절 장치는 액티브 매트릭스(1), 액티브 매트릭스(1)의 상부에 형성된 액츄에이터(70), 그리고 거울(85)을 포함한다. M×N(M, N은 정수) 개의 MOS 트랜지스터가 내장된 상기 액티브 매트릭스(1)는, 상기 MOS 트랜지스터의 소오스(25) 및 드레인(20)으로부터 연장되는 제1 금속층(35), 제1 금속층(35)의 상부에 형성된 제1 보호층(40), 제1 보호층(40)의 상부에 형성된 제2 금속층(45), 제2 금속층(45)의 상부에 형성된 제2 보호층(50), 그리고 제2 보호층(50)의 상부에 형성된 식각 방지층(55)을 포함한다. 제1 금속층(35)은 상기 MOS 트랜지스터의 드레인(20)으로부터 연장되는 드레인 패드(도시되지 않음)를 포함한다.
상기 액츄에이터(70)는, 상기 식각 방지층(55) 중 아래에 제1 금속층(35)의 드레인 패드가 형성된 부분에 일측이 접촉되며 타측이 에어 갭(80)을 개재하여 수평하게 형성된 지지층(72), 지지층(72)의 상부에 형성된 하부 전극(74), 하부 전극(74)의 상부에 형성된 변형층(76), 변형층(76)의 상부에 형성된 상부 전극(78), 그리고 상기 변형층(76)의 일측으로부터 변형층(76), 하부 전극(74), 지지층(72), 식각 방지층(55), 제2 보호층(50) 및 제1 보호층(40)을 통하여 상기 제1 금속층(35)의 드레인 패드까지 수직하게 형성된 비어 홀(65)의 내부에 상기 하부 전극(74)과 드레인 패드가 연결되도록 형성된 비어 컨택(67)을 포함한다.
상기 지지층(72)은 양측 지지부로부터 평행하게 형성된 2 개의 사각형 형상의 암(arm)들의 사이에 중앙부인 사각 평판이 동일 평면상에서 상기 암들과 일체로 형성되어 있는 형상을 갖는다. 상기 지지층(72)의 사각 평판의 상부에는 거울(85)이 형성된다. 따라서, 상기 거울(85)은 사각형의 평판의 형상을 갖는다.
이하 상술한 박막형 광로 조절 장치의 제조 방법을 도면을 참조하여 설명한다.
도 2a 내지 도 2e는 도 1에 도시한 장치의 제조 공정도이다. 도 2a를 참조하면, n형으로 도핑된 실리콘(Si) 웨이퍼인 액티브 매트릭스(1)를 준비한 후, 통상의 소자 분리 공정, 예를 들면, 실리콘 부분 산화법(LOCOS)을 이용하여 상기 액티브 매트릭스(1)에 액티브 영역 및 필드 영역을 구분하기 위한 소자 분리막(10)을 형성한다. 이어서, 상기 액티브 영역의 상부에 불순물이 도핑된 폴리실리콘과 같은 도전 물질로 이루어진 게이트(15)를 형성한 후, 이온 주입 공정으로 p+소오스(25) 및 드레인(20)을 형성함으로써, M×N(M, N은 정수) 개의 P-MOS 트랜지스터를 형성한다.
상기 P-MOS 트랜지스터가 형성된 결과물의 상부에 산화물로 이루어진 절연막(30)을 형성한 후, 사진 식각 공정으로 상기 소오스(25) 및 드레인(20)의 일측 상부를 각각 노출시키는 개구부들을 형성한다. 이어서, 상기 개구부들이 형성된 결과물의 상부에 티타늄, 질화티타늄 및 텅스텐(W)과 같은 금속으로 이루어진 제1 금속층(35)을 증착한 후 제1 금속층(35)을 사진 식각 공정으로 패터닝한다. 상기와 같이 패터닝된 제1 금속층(35)은 상기 P-MOS 트랜지스터의 드레인(20)으로부터 액츄에이터(70)의 지지부의 일측까지 연장되는 드레인 패드를 포함한다.
도 2b를 참조하면, 상기 제1 금속층(35)의 상부에는 제1 보호층(40)이 형성된다. 제1 보호층(40)은 인 실리케이트 유리(PSG)를 화학 기상 증착(CVD) 방법을 이용하여 8000Å 정도의 두께를 가지도록 형성한다. 상기 제1 보호층(40)은 후속하는 공정 동안 상기 MOS 트랜지스터가 내장된 액티브 매트릭스(1)가 손상을 입게 되는 것을 방지한다.
상기 제1 보호층(40)의 상부에는 제2 금속층(45)이 형성된다. 제2 금속층(45)을 형성하기 위하여, 먼저 티타늄(Ti)을 스퍼터링하여 300Å 정도의 두께로 티타늄층(45a)을 형성한다. 이어서, 상기 티타늄층(45a)의 상부에 질화티타늄을 물리 기상 증착(PVD) 방법을 사용하여 적층하여 1200Å 정도의 두께로 질화티타늄층(45b)을 형성한다. 상기 제2 금속층(45)은 광원으로부터 입사되는 광이 거울(85)뿐만 아니라, 거울(85)이 형성된 부분을 제외한 부분에도 입사됨으로 인하여, 액티브 매트릭스(1)에 광 누설 전류가 흐르게 되는 것을 방지한다. 이어서, 상기 제2 금속층(45) 중 후속 공정에서 비어 컨택(67)이 형성될 부분을 사진 식각 공정을 통해 식각하여 제2 금속층(45)에 개구부(47)를 형성한다.
상기 제2 금속층(45)의 상부에는 제2 보호층(50)이 형성된다. 제2 보호층(50)은 인 실리케이트 유리(PSG)를 사용하여 2000Å 정도의 두께를 갖도록 형성한다. 상기 제2 보호층(50) 역시 후속하는 공정 동안 상기 MOS 트랜지스터가 내장된 액티브 매트릭스(1)와 액티브 매트릭스(1) 상에 형성된 상기 결과물들이 손상을 입게 되는 것을 방지한다.
상기 제2 보호층(50)의 상부에는 식각 방지층(55)이 형성된다. 식각 방지층(55)은 상기 액티브 매트릭스(1) 및 제2 보호층(50)이 후속되는 식각 공정으로 인하여 식각되는 것을 방지한다. 상기 식각 방지층(55)은 질화물(Si3N4)을 저압 화학 기상 증착(LPCVD) 방법으로 증착하여 1000∼2000Å 정도의 두께를 가지도록 형성한다.
상기 식각 방지층(55)의 상부에는 희생층(60)이 형성된다. 희생층(60)은 인 실리케이트 유리(PSG)를 대기압 화학 기상 증착(APCVD) 방법을 이용하여 2.0∼3.0㎛ 정도의 두께로 증착하여 형성한다. 이 경우, 희생층(60)은 상기 P-MOS 트랜지스터가 내장된 액티브 매트릭스(1)의 상부를 덮고 있으므로 그 표면의 평탄도가 매우 불량하다. 따라서, 스핀 온 글래스(Spin On Glass; SOG)를 사용하는 방법 또는 화학 기계적 연마(CMP) 방법을 이용하여 상기 희생층(60)이 1.1㎛ 정도의 두께가 되도록 희생층(60)의 표면을 연마함으로써 평탄화시킨다. 이어서, 상기 제1 희생층(60) 중 아래에 제2 금속층(45)의 개구부(47)가 형성된 부분을 식각하여 식각 방지층(55)의 일부를 노출시킴으로써, 액츄에이터(70)를 지지하는 앵커(anchor)(79)가 형성될 위치를 만든다.
도 2c를 참조하면, 지지층(72)을 상기 노출된 식각 방지층(55)의 상부 및 희생층(60)의 상부에 형성한다. 지지층(72)은 질화물을 저압 화학 기상 증착(LPCVD) 방법을 이용하여 0.1∼1.0㎛ 정도의 두께를 가지도록 형성한다.
상기 지지층(72)의 상부에 하부 전극(74)이 형성된다. 하부 전극(74)은 전기 전도성을 갖는 금속인 알루미늄(Al), 백금(Pt), 또는 탄탈륨(Ta)을 스퍼터링 방법 또는 화학 기상 증착 방법을 이용하여 증착시켜 0.1∼1.0㎛ 정도의 두께를 가지도록 형성한다. 이어서, 하부 전극(74)을 각각의 화소별로 분리시킴으로써 각 화소들에 독립적인 제1 신호(화상 신호)가 인가되도록 한다(Iso-cut 공정). 상기 하부 전극(74)에는 외부로부터 액티브 매트릭스(1)에 내장된 트랜지스터, 제1 금속층(35)의 드레인 패드 및 비어 컨택(67)을 통하여 제1 신호가 인가된다.
상기 하부 전극(74)의 상부에는 PZT 또는 PLZT 등의 압전 물질로 이루어진 변형층(76)이 형성된다. 변형층(76)은 졸-겔법, 스퍼터링 방법, 또는 화학 기상 증착 방법을 이용하여 0.1∼1.0㎛ 정도의 두께를 갖도록 형성한다. 바람직하게는, 상기 변형층(76)은 PZT를 졸-겔법을 이용하여 0.4㎛ 정도의 두께를 가지도록 형성한다. 그리고, 급속 열처리(RTA) 방법으로 상기 변형층(76)을 구성하는 압전 물질을 열처리하여 상변이시킨다. 상기 변형층(76)은 상부 전극(78)에 제2 신호(바이어스 신호)가 인가되고 하부 전극(74)에 제1 신호가 인가되어 상부 전극(78)과 하부 전극(74) 사이의 전위차에 따라 발생하는 전기장에 의하여 변형을 일으킨다.
상부 전극(78)은 상기 변형층(76)의 상부에 형성된다. 상부 전극(78)은 전기 전도성을 갖는 금속인 알루미늄(Al), 백금(Pt), 또는 탄탈륨(Ta)을 스퍼터링 방법 또는 화학 기상 증착 방법을 이용하여 증착시켜 0.1∼1.0㎛ 정도의 두께를 가지도록 형성한다. 상부 전극(78)에는 외부로부터 공통 전극선(도시되지 않음)을 통하여 제2 신호(바이어스 신호)가 인가된다.
상기 상부 전극(78)의 상부에 제1 포토레지스트(도시되지 않음)를 스핀 코팅(spin coating) 방법으로 도포한 후, 상기 상부 전극(78)이 거울상의 'ㄷ'자의 형상을 가지도록 패터닝한다. 이어서, 상기 제1 포토레지스트를 제거한 후, 상기 패터닝된 상부 전극(78) 및 변형층(76)의 상부에 제2 포토레지스트(도시되지 않음)를 스핀 코팅 방법으로 도포한 후, 상기 변형층(76)이 상부 전극(78) 보다 약간 넓은 거울상의 'ㄷ'자의 형상을 갖도록 패터닝한다.
도 2d를 참조하면, 상기 제2 포토레지스트를 제거하고 상기 상부 전극(78), 변형층(76) 및 하부 전극(74)의 상부에 제3 포토레지스트(도시되지 않음)를 스핀 코팅 방법으로 도포한 후, 상기 하부 전극(74)을 상기 변형층(76) 보다 약간 넓은 거울상의 'ㄷ'자의 형상을 갖도록 패터닝한다.
이어서, 상기 변형층(76) 중 아래에 제2 금속층(45)의 개구부(47)가 형성되어 있는 부분으로부터 변형층(76), 하부 전극(74), 지지층(72), 식각 방지층(55), 제2 보호층(50), 그리고 제1 보호층(40)을 차례로 식각하여 상기 변형층(76)의 일측으로부터 제1 금속층(35)의 드레인 패드까지 비어 홀(65)을 형성한 후, 비어 홀(65)의 내부에 텅스텐(W), 백금, 알루미늄, 또는 티타늄 등의 금속을 스퍼터링 방법을 이용하여 상기 제1 금속층(35)의 드레인 패드와 하부 전극(74)이 전기적으로 연결되도록 비어 컨택(67)을 형성한다(리프트-오프(lift-off 공정)). 그러므로, 비어 컨택은(85)은 비어 홀(65) 내에서 상기 하부 전극(74)으로부터 드레인 패드의 상부까지 형성된다. 외부로부터 전달된 제1 신호는 액티브 매트릭스(1)에 내장된 트랜지스터, 제1 금속층(35)의 드레인 패드 및 비어 컨택(67)을 통하여 하부 전극(74)에 인가된다.
계속하여, 상기 패터닝된 하부 전극(74) 및 비어 홀(65)의 상부에 제4 포토레지스트(도시되지 않음)를 스핀 코팅 방법으로 도포한 후, 지지층(72)의 양측 지지부로부터 연장된 부분은 상기 하부 전극(74) 보다 약간 넓은 사각형의 형상을 가지며, 이와 일체로 형성된 지지층(72)의 중앙부는 사각형의 평판의 형상을 갖도록 패터닝한다. 즉, 도 4에 도시한 바와 같이 지지층(72)은 양측 지지부로부터 사각형 형상의 암들이 연장되고, 이러한 암들 사이에 보다 넓은 면적을 갖는 사각형 형상의 평판이 동일 평면상에서 상기 암들과 일체로 형성된 형상을 가진다. 그리고, 상기 제4 포토레지스트를 제거한다. 상기와 같이 지지층(72)이 패터닝된 결과, 희생층(60)의 일부가 노출된다.
이어서, 상기 노출된 희생층(60)의 상부 및 지지층(72)의 상부에 제5 포토레지스트(도시되지 않음)를 스핀 코팅 방법으로 도포한 후, 상기 지지층(72)의 중앙부인 사각 평판이 노출되도록 패터닝한다. 그리고, 상기 사각형 형상의 노출된 지지층(72)의 중앙부의 상부에 은, 백금, 또는 알루미늄 등의 반사성을 갖는 금속을 0.3∼2.0㎛ 정도의 두께로 스퍼터링 방법 또는 화학 기상 증착 방법을 이용하여 증착시킨다(리프트 오프 공정). 계속하여, 상기 증착된 금속이 상기 사각형 형상의 노출된 지지층(72)의 중앙부와 동일한 형상을 갖도록 상기 증착된 금속을 패터닝하여 거울(85)을 형성한 후, 상기 제5 포토레지스트를 제거한다.
도 2e를 참조하면, 상기 희생층(60)을 플루오르화 수소(HF) 증기를 사용하여 제거하여 희생층(60)의 위치에 에어 갭(80)을 형성한 후, 세정(rinse) 및 건조(dry)하여 박막형 광로 조절 장치를 완성한다.
상기 박막형 광로 조절 장치에 있어서, 상부 전극(78)에는 외부로부터 공통 전극선을 통하여 제2 신호가 인가된다. 동시에 하부 전극(74)에는 외부로부터 액티브 매트릭스(1)에 내장된 트랜지스터, 제1 금속층(35)의 드레인 패드 및 비어 컨택(67)을 통하여 제1 신호가 인가되어, 상부 전극(78)과 하부 전극(74) 사이에 전위차에 따른 전기장이 발생한다. 이러한 전기장에 의하여 상부 전극(78)과 하부 전극(74) 사이에 형성된 변형층(76)이 변형을 일으킨다. 변형층(76)은 상기 전기장에 대하여 직교하는 방향으로 수축하며, 따라서, 변형층(76) 및 지지층(72)을 포함하는 액츄에이터(70)는 소정의 각도를 가지고 휘어진다. 광원으로부터 입사되는 광을 반사하는 거울(85)은 상기 지지층(72)의 중앙부의 상부에 형성되어 있으므로 액츄에이터(70)와 같은 각도로 휘어진다. 이에 따라, 상기 거울(85)은 입사되는 광을 소정의 각도로 반사하며, 반사된 광은 슬릿을 통과하여 스크린에 투영되어 화상을 맺게 된다.
상술한 장치의 제조 방법에 있어서, 비어 컨택을 형성하는 공정 및 거울을 형성하는 공정은 동일한 리프트-오프(lift-off) 공정을 이용한다. 하부 전극을 패터닝한 후 비어 컨택을 형성하는 공정은 하부 전극에 제1 신호를 인가하기 위한 전기적인 연결을 위한 공정이며, 지지층을 패터닝한 후 거울을 형성하는 공정은 입사되는 광을 반사하기 위한 금속을 적층하는 공정이다. 따라서, 상기 비어 컨택을 형성하는 공정 및 거울을 형성하는 공정을 각기 다른 과정에 실시하므로 인하여 공정이 복잡해지며 이로 인하여 제조 시간이 증가하고 제조 비용이 상승하는 문제가 있다.
따라서, 본 발명의 목적은, 비어 컨택과 거울을 동시에 형성함으로써, 제조 공정을 단순화하여 제조 비용 및 제조 시간을 절감할 수 박막형 광로 조절 장치의 제조 방법을 제공하는 것이다.
도 1은 본 출원인이 선행 출원한 박막형 광로 조절 장치의 단면도이다.
도 2a 내지 도 2e는 도 1에 도시한 장치의 제조 공정도이다.
도 3은 본 발명에 따른 박막형 광로 조절 장치의 평면도이다.
도 4는 도 3에 도시한 장치를 확대한 사시도이다.
도 5는 도 4에 도시한 장치를 A­A′선으로 자른 단면도이다.
도 6a 내지 도 6e는 도 5에 도시한 장치의 제조 공정도이다.
〈도면의 주요 부분에 대한 부호의 설명〉
100 : 액티브 매트릭스 110 : 소자 분리막
115 : 게이트 120 : 드레인
125 : 소오스 130 : 절연막
135 : 제1 금속층 140 : 제1 보호층
145 : 제2 금속층 150 : 제2 보호층
155 : 식각 방지층 160 : 희생층
165 : 비어 홀 167 : 비어 컨택
170 : 액츄에이터 172 : 지지층
174 : 하부 전극 176 : 변형층
178 : 상부 전극 179 : 앵커
180 : 에어 갭 185 : 거울
상술한 본 발명의 목적을 달성하기 위하여 본 발명은, MOS 트랜지스터가 내장되고 상기 트랜지스터의 드레인으로부터 연장되는 드레인 패드를 갖는 제1 금속층을 포함하는 액티브 매트릭스를 제공하고, 상기 액티브 매트릭스의 상부에 보호층, 개구부를 갖는 제2 금속층 및 식각 방지층을 형성하며, 상기 식각 방지층의 상부에 지지층, 하부 전극, 변형층, 및 상부 전극을 포함하는 액츄에이터를 형성하고, 상기 변형층 중 아래에 상기 제2 금속층의 개구부가 형성된 부분으로부터 상기 제1 금속층의 드레인 패드까지 비어 홀을 형성하며, 상기 액츄에이터의 상부에 포토레지스트를 도포하고, 상기 포토레지스트를 패터닝하여 상기 지지층의 중앙부 및 상기 비어 홀을 노출시킨 후, 상기 노출된 지지층의 중앙부 및 상기 비어 홀 내에 각각 거울 및 비어 컨택을 동시에 형성하는 단계를 포함하는 박막형 광로 조절 장치의 제조 방법을 제공한다.
본 발명에 따른 광로 조절 장치의 제조 방법에 의하면, 하부 전극에 제1 신호를 인가하기 위한 전기적인 연결을 위한 비어 컨택을 형성하는 공정과 반사성을 가지는 금속을 증착하여 입사되는 광을 반사하기 위한 거울을 형성하는 공정을 동시에 실시하여 공정을 단순함으로써, 장치의 제조 비용을 절감하고 제조 시간을 단축할 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예에 따른 박막형 광로 조절 장치 및 그 제조 방법을 상세하게 설명한다.
도 3은 본 발명에 따른 박막형 광로 조절 장치의 평면도를 도시한 것이며, 도 4는 도 3에 도시한 장치를 확대한 사시도를 도시한 것이며, 도 5는 도 4에 도시한 장치를 A­A′선으로 자른 단면도를 도시한 것이다.
도 3, 도 4 및 도 5를 참조하면, 본 발명에 따른 박막형 광로 조절 장치는 액티브 매트릭스(100), 액츄에이터(170), 그리고 거울(185)을 포함한다.
M×N(M, N은 정수) 개의 P-MOS 트랜지스터가 내장된 상기 액티브 매트릭스(100)는, 상기 MOS 트랜지스터의 소오스(125) 및 드레인(120)으로부터 연장되는 제1 금속층(135), 제1 금속층(135)의 상부에 형성된 제1 보호층(140), 제1 보호층(140)의 상부에 형성된 제2 금속층(145), 제2 금속층(145)의 상부에 형성된 제2 보호층(150), 그리고 제2 보호층(150)의 상부에 형성된 식각 방지층(155)을 포함한다. 제1 금속층(135)은 상기 MOS 트랜지스터의 드레인(120)으로부터 연장되는 드레인 패드를 포함하며, 제2 금속층(145)은 티타늄층(145a) 및 질화티타늄(145b)으로 이루어진다.
도 4를 참조하면, 상기 액츄에이터(170)는, 상기 식각 방지층(155) 중 아래에 제1 금속층(135)의 드레인 패드가 형성된 부분에 일측이 접촉되며 타측이 에어 갭(180)을 개재하여 수평하게 형성된 지지층(172), 지지층(172)의 상부에 형성된 하부 전극(174), 하부 전극(174)의 상부에 형성된 변형층(176), 변형층(176)의 상부에 형성된 상부 전극(178), 그리고 상기 변형층(176)의 일측으로부터 변형층(176), 하부 전극(174), 지지층(172), 식각 방지층(155), 제2 보호층(150) 및 제1 보호층(140)을 통하여 상기 제1 금속층(135)의 드레인 패드까지 수직하게 형성된 비어 홀(165)의 내부에 상기 하부 전극(174)과 드레인 패드가 연결되도록 형성된 비어 컨택(167)을 포함한다. 상기 지지층(172)은 양측 지지부로부터 평행하게 형성된 2 개의 사각형 형상의 암(arm)들의 사이에 사각형 형상의 평판이 동일 평면상에서 상기 암들과 일체로 형성되어 있는 형상을 갖는다. 상기 지지층(172)의 사각형 형상의 평판의 상부에는 거울(185)이 형성된다. 따라서, 상기 거울(185)은 사각형의 평판의 형상을 갖는다.
이하 본 발명에 따른 박막형 광로 조절 장치의 제조 방법을 도면을 참조하여 상세하게 설명한다.
도 6a 내지 도 6e는 본 발명에 따른 박막형 광로 조절 장치의 제조 공정도를 도시한 것이다.
도 6a를 참조하면, n형으로 도핑된 실리콘(Si) 웨이퍼인 액티브 매트릭스(100)를 준비한 후, 통상의 소자 분리 공정, 예를 들면, 실리콘 부분 산화법(LOCOS)을 이용하여 상기 액티브 매트릭스(100)에 액티브 영역 및 필드 영역을 구분하기 위한 소자 분리막(110)을 형성한다. 이어서, 상기 액티브 영역의 상부에 불순물이 도핑된 폴리실리콘과 같은 도전 물질로 이루어진 게이트(115)를 형성한 후, 이온 주입 공정으로 p+소오스(125) 및 드레인(120)을 형성함으로써, M×N(M, N은 정수) 개의 P-MOS 트랜지스터를 형성한다.
상기 P-MOS 트랜지스터가 형성된 결과물의 상부에 산화물로 이루어진 절연막(130)을 형성한 후, 사진 식각 공정으로 상기 소오스(125) 및 드레인(120)의 일측 상부를 각각 노출시키는 개구부들을 형성한다. 이어서, 상기 개구부들이 형성된 결과물의 상부에 티타늄, 질화티타늄, 텅스텐(W)과 같은 금속으로 이루어진 제1 금속층(135)을 증착한 후 제1 금속층(135)을 사진 식각 공정으로 패터닝한다. 상기와 같이 패터닝된 제1 금속층(135)은 상기 P-MOS 트랜지스터의 드레인(120)으로부터 액츄에이터(170)의 지지부의 일측까지 연장되는 드레인 패드를 포함한다.
도 6b를 참조하면, 상기 제1 금속층(135)의 상부에는 제1 보호층(140)이 형성된다. 제1 보호층(140)은 인 실리케이트 유리(PSG)를 화학 기상 증착(CVD) 방법을 이용하여 약 8000Å 정도의 두께를 가지도록 형성한다. 상기 제1 보호층(140)은 후속하는 공정 동안 상기 MOS 트랜지스터가 내장된 액티브 매트릭스(100)가 손상을 입게 되는 것을 방지한다.
상기 제1 보호층(140)의 상부에는 제2 금속층(145)이 형성된다. 제2 금속층(145)을 형성하기 위하여, 먼저 티타늄(Ti)을 스퍼터링하여 약 300Å 정도의 두께로 티타늄층(145a)을 형성한다. 이어서, 상기 티타늄층(145a)의 상부에 질화티타늄을 물리 기상 증착(PVD) 방법을 사용하여 적층하여 약 1200Å 질화티타늄(145b)을 형성한다. 상기 제2 금속층(145)은 광원으로부터 입사되는 광이 거울(185)뿐만 아니라, 거울(185)이 형성된 부분을 제외한 부분에도 입사됨으로 인하여, 액티브 매트릭스(100)에 광 누설 전류가 흐르게 되는 것을 방지한다. 이어서, 상기 제2 금속층(145) 중 후속 공정에서 비어 컨택(167)이 형성될 부분을 사진 식각 공정을 통해 식각하여 제2 금속층(145)에 개구부(147)를 형성한다.
상기 제2 금속층(145)의 상부에는 제2 보호층(150)이 형성된다. 제2 보호층(150)은 인 실리케이트 유리(PSG)를 사용하여 약 2000Å 정도의 두께를 갖도록 형성한다. 상기 제2 보호층(150) 역시 후속하는 공정 동안 상기 MOS 트랜지스터가 내장된 액티브 매트릭스(100)와 액티브 매트릭스(100) 상에 형성된 상기 결과물들이 손상을 입게 되는 것을 방지한다.
상기 제2 보호층(150)의 상부에는 식각 방지층(155)이 형성된다. 식각 방지층(155)은 상기 액티브 매트릭스(100) 및 제2 보호층(150)이 후속되는 식각 공정으로 인하여 식각되는 것을 방지한다. 상기 식각 방지층(155)은 질화물(Si3N4)을 저압 화학 기상 증착(LPCVD) 방법으로 증착하여 약 1000∼2000Å 정도의 두께를 가지도록 형성한다.
상기 식각 방지층(155)의 상부에는 희생층(160)이 형성된다. 희생층(160)은 인 실리케이트 유리(PSG)를 대기압 화학 기상 증착(APCVD) 방법을 이용하여 약 2.0∼3.0㎛ 정도의 두께로 증착하여 형성한다. 이 경우, 희생층(160)은 상기 P-MOS 트랜지스터가 내장된 액티브 매트릭스(100)의 상부를 덮고 있으므로 그 표면의 평탄도가 매우 불량하다. 따라서, 스핀 온 글래스(SOG)를 사용하는 방법 또는 화학 기계적 연마(CMP) 방법을 이용하여 상기 희생층(160)이 약 1.1㎛ 정도의 두께가 되도록 희생층(160)의 표면을 연마함으로써 평탄화시킨다. 이어서, 상기 제1 희생층(160) 중 아래에 제2 금속층(145)의 개구부(147)가 형성된 부분을 식각하여 상기 식각 방지층(155)의 일부를 노출시킴으로써, 액츄에이터(170)를 지지하는 앵커(anchor)(179)가 형성될 위치를 만든다.
도 6c를 참조하면, 제1 층(171)을 상기 노출된 식각 방지층(155)의 상부 및 희생층(160)의 상부에 형성한다. 제1 층(171)은 질화물을 저압 화학 기상 증착(LPCVD) 방법을 이용하여 약 0.1∼1.0㎛ 정도의 두께를 가지도록 형성한다.
상기 제1 층(171)의 상부에는 하부 전극층(173)이 형성된다. 하부 전극층(173)은 전기 전도성을 갖는 금속인 알루미늄(Al), 백금(Pt), 또는 탄탈륨(Ta)을 스퍼터링 방법 또는 화학 기상 증착 방법을 이용하여 증착시켜 약 0.1∼1.0㎛ 정도의 두께를 가지도록 형성한다. 이어서, 하부 전극층(173)을 각각의 화소별로 분리시킴으로써 각 화소들에 독립적인 제1 신호(화상 신호)가 인가되도록 하부 전극(173)을 Iso-cutting한다. 상기 하부 전극층(173)에는 외부로부터 액티브 매트릭스(100)에 내장된 트랜지스터, 제1 금속층(135)의 드레인 패드 및 비어 컨택(167)을 통하여 제1 신호가 인가된다.
상기 하부 전극층(173)의 상부에는 PZT 또는 PLZT 등의 압전 물질로 이루어진 제2 층(도시되지 않음)이 형성된다. 제2 층은 졸-겔법, 스퍼터링 방법, 또는 화학 기상 증착 방법을 이용하여 약 0.1∼1.0㎛ 정도의 두께를 갖도록 형성한다. 바람직하게는, 상기 제2 층은 졸-겔법으로 제조된 PZT를 스퍼터링 방법을 이용하여 약 0.4㎛ 정도의 두께를 가지도록 형성한다. 그리고, 급속 열처리(RTA) 방법으로 상기 제2 층을 구성하는 압전 물질을 열처리하여 상변이시킨다. 이후 상기 제2 층은 변형층(176)으로 패터닝된다. 상기 변형층(176)은 상부 전극(178)에 제2 신호(바이어스 신호)가 인가되고 하부 전극(174)에 제1 신호가 인가되어 상부 전극(178)과 하부 전극(174) 사이의 전위차에 따라 발생하는 전기장에 의하여 변형을 일으킨다.
상부 전극층(도시되지 않음)은 상기 제2 층의 상부에 형성된다. 상부 전극층은 전기 전도성을 갖는 금속인 알루미늄(Al), 백금(Pt), 또는 탄탈륨(Ta)을 스퍼터링 방법 또는 화학 기상 증착 방법을 이용하여 증착시켜 약 0.1∼1.0㎛ 정도의 두께를 가지도록 형성한다. 상부 전극층은 이후 상부 전극(178)으로 패터닝된다. 상부 전극(178)에는 외부로부터 공통 전극선(도시되지 않음)을 통하여 제2 신호(바이어스 신호)가 인가된다.
상기 상부 전극층의 상부에 제1 포토레지스트(도시되지 않음)를 스핀 코팅(spin coating) 방법으로 도포한 후, 상기 상부 전극층이 도 4에 도시한 바와 같이 거울상의 'ㄷ'자의 형상을 가지도록 패터닝하여 상부 전극(178)을 형성한다. 이어서, 상기 제1 포토레지스트를 제거한 후, 상기 패터닝된 상부 전극(178) 및 제2 층의 상부에 제2 포토레지스트(도시되지 않음)를 스핀 코팅 방법으로 도포한 후, 상기 제2 층이 상부 전극(178) 보다 약간 넓은 거울상의 'ㄷ'자의 형상을 갖도록 패터닝하여 변형층(176)을 형성한다(도 4 참조).
도 6d를 참조하면, 상기 제2 포토레지스트를 제거하고 상기 상부 전극(178), 변형층(176) 및 하부 전극층(173)의 상부에 제3 포토레지스트(도시되지 않음)를 스핀 코팅 방법으로 도포한 후, 상기 하부 전극층(173)을 상기 변형층(176) 보다 약간 넓은 거울상의 'ㄷ'자의 형상을 갖도록 패터닝하여 하부 전극(174)을 형성한다.
계속하여, 상기 하부 전극(174)의 상부에 제4 포토레지스트(도시되지 않음)를 스핀 코팅 방법으로 도포한 후, 제1 층(171)의 양측 지지부로부터 연장된 부분은 상기 하부 전극(174) 보다 약간 넓은 사각형의 형상을 가지며, 이와 일체로 형성된 제1 층(171)의 중앙부는 사각형의 평판의 형상을 갖도록 패터닝하여 변형층(172)을 형성한다. 즉, 도 4에 도시한 바와 같이 지지층(172)은 양측 지지부로부터 사각형 형상의 암들이 연장되고, 이러한 암들 사이에 보다 넓은 면적을 갖는 사각형 형상의 평판이 동일 평면상에서 상기 암들과 일체로 형성된 형상을 가진다. 그리고, 상기 제4 포토레지스트를 제거한다. 상기와 같이 제1 층이 지지층(172)으로 패터닝된 결과, 희생층(160)의 일부가 노출된다.
이어서, 상기 변형층(176) 중 아래에 제2 금속층(145)의 개구부(147)가 형성되어 있는 부분으로부터 변형층(176), 하부 전극(174), 지지층(172), 식각 방지층(155), 제2 보호층(150), 그리고 제1 보호층(140)을 차례로 식각하여 상기 변형층(176)의 일측으로부터 제1 금속층(135)의 드레인 패드까지 비어 홀(165)을 형성한다.
이어서, 상기 노출된 희생층(160)의 상부 및 지지층(172)의 상부에 제5 포토레지스트(도시되지 않음)를 스핀 코팅 방법으로 도포한 후, 상기 지지층(172)의 중앙부인 사각 평판 및 비어 홀(165)이 노출되도록 패터닝한다. 그리고, 상기 사각형 형상의 노출된 지지층(172)의 중앙부의 상부 및 비어 홀(165)의 내부에 백금, 또는 알루미늄 등의 반사성 및 전기 전도성을 갖는 금속을 스퍼터링 방법 또는 화학 기상 증착 방법을 이용하여 동시에 증착시키는 리프트-오프를 수행한다. 즉, 상기 사각형 형상의 노출된 지지층(172)의 중앙부의 상부에는 거울(185)을 형성하며 상기 제1 금속층(135)의 드레인 패드와 하부 전극(174)이 전기적으로 연결되도록 비어 컨택(167)을 동시에 형성한다. 따라서, 비어 컨택(167)과 거울(185)을 형성하기 위한 리프트-오프 공정을 동시에 실시되므로 종래에 비하여 제조 단계를 단축할 수 있다. 비어 컨택은(185)은 비어 홀(165) 내에서 상기 하부 전극(174)으로부터 드레인 패드의 상부까지 형성된다. 외부로부터 전달된 제1 신호는 액티브 매트릭스(100)에 내장된 트랜지스터, 제1 금속층(135)의 드레인 패드 및 비어 컨택(167)을 통하여 하부 전극(174)에 인가된다.
계속하여, 상기 증착된 금속이 상기 사각형 형상의 노출된 지지층(172)의 중앙부와 동일한 형상을 갖도록 상기 증착된 금속을 패터닝하여 거울(185)을 형성한 후, 상기 제5 포토레지스트를 제거한다.
도 6e를 참조하면, 상기 희생층(160)을 플루오르화 수소(HF) 증기를 사용하여 제거하여 희생층(160)의 위치에 에어 갭(180)을 형성한 후, 세정(rinse) 및 건조(dry)하여 박막형 광로 조절 장치를 완성한다.
상술한 본 발명에 따른 박막형 광로 조절 장치에 있어서, 상부 전극(178)에는 외부로부터 공통 전극선을 통하여 제2 신호가 인가된다. 하부 전극(174)에는 외부로부터 액티브 매트릭스(100)에 내장된 트랜지스터, 제1 금속층(135)의 드레인 패드 및 비어 컨택(167)을 통하여 제1 신호가 인가되어, 상부 전극(178)과 하부 전극(174) 사이에 전위차에 따른 전기장이 발생한다. 이러한 전기장에 의하여 상부 전극(178)과 하부 전극(174) 사이에 형성된 변형층(176)이 변형을 일으킨다. 변형층(176)은 상기 전기장에 대하여 직교하는 방향으로 수축하며, 따라서, 변형층(176) 및 지지층(172)을 포함하는 액츄에이터(170)는 소정의 각도를 가지고 휘어진다. 광원으로부터 입사되는 광을 반사하는 거울(185)은 상기 지지층(172)의 중앙부의 상부에 형성되어 있으므로 액츄에이터(170)와 같은 각도로 휘어진다. 이에 따라, 상기 거울(185)은 입사되는 광을 소정의 각도로 반사하며, 반사된 광은 슬릿을 통과하여 스크린에 투영되어 화상을 맺게 된다.
본 발명에 따른 광로 조절 장치의 제조 방법에 의하면, 하부 전극에 제1 신호를 인가하기 위한 전기적인 연결을 위한 비어 컨택을 형성하는 공정과 반사성을 가지는 금속을 증착하여 입사되는 광을 반사하기 위한 거울을 형성하는 공정인 리프트 오프 공정을 동시에 실시하여 공정을 단순함으로써, 장치의 제조 비용을 절감하고 제조 시간을 단축할 수 있다.
이상에서 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세하게 설명하였으나, 본 발명은 이에 한정되는 것이 아니며 본 발명의 기술적 사상의 범위 내에서 당업자에 의해 개량이나 변형이 가능하다.

Claims (2)

  1. M×N(M, N은 정수) 개의 MOS 트랜지스터가 내장되고 상기 트랜지스터의 드레인으로부터 연장되는 드레인 패드를 갖는 제1 금속층을 포함하는 액티브 매트릭스를 제공하는 단계;
    상기 액티브 매트릭스의 상부에 보호층을 형성하는 단계;
    상기 보호층의 상부에 개구부를 갖는 제2 금속층 및 식각 방지층을 형성하는 단계;
    상기 식각 방지층의 상부에 지지층, 하부 전극, 변형층, 및 상부 전극을 포함하는 액츄에이터를 형성하는 단계;
    상기 변형층 중 아래에 상기 제2 금속층의 개구부가 형성된 부분으로부터 상기 제1 금속층의 드레인 패드까지 비어 홀을 형성하는 단계;
    상기 액츄에이터의 상부에 포토레지스트를 도포하고, 상기 포토레지스트를 패터닝하여 상기 지지층의 중앙부 및 상기 비어 홀을 노출시키는 단계; 그리고
    상기 노출된 지지층의 중앙부 및 상기 비어 홀 내에 각각 거울 및 비어 컨택을 동시에 형성하는 단계를 포함하는 것을 특징으로 하는 박막형 광로 조절 장치의 제조 방법.
  2. 제1항에 있어서, 상기 거울 및 비어 컨택을 형성하는 단계는 백금 또는 알루미늄을 스퍼터링 방법 또는 화학 기상 증착 방법을 이용하여 형성하는 것을 특징으로 하는 박막형 광로 조절 장치의 제조 방법.
KR1019980016547A 1998-05-08 1998-05-08 박막형 광로 조절 장치의 제조 방법 KR19990084641A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980016547A KR19990084641A (ko) 1998-05-08 1998-05-08 박막형 광로 조절 장치의 제조 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980016547A KR19990084641A (ko) 1998-05-08 1998-05-08 박막형 광로 조절 장치의 제조 방법

Publications (1)

Publication Number Publication Date
KR19990084641A true KR19990084641A (ko) 1999-12-06

Family

ID=65891865

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980016547A KR19990084641A (ko) 1998-05-08 1998-05-08 박막형 광로 조절 장치의 제조 방법

Country Status (1)

Country Link
KR (1) KR19990084641A (ko)

Similar Documents

Publication Publication Date Title
KR19990004774A (ko) 박막형 광로 조절 장치의 제조 방법
KR100270990B1 (ko) 박막형 광로 조절 장치 및 그 제조 방법
KR100256791B1 (ko) 박막형 광로 조절 장치의 제조 방법
KR100257603B1 (ko) 박막형 광로 조절 장치 및 그 제조 방법
KR100256874B1 (ko) 박막형 광로 조절 장치의 제조 방법
KR100257605B1 (ko) 박막형 광로 조절 장치의 제조 방법
KR100276664B1 (ko) 박막형 광로조절 장치 및 그 제조 방법
KR100256873B1 (ko) 박막형 광로 조절 장치의 제조 방법
KR19990084641A (ko) 박막형 광로 조절 장치의 제조 방법
KR100276665B1 (ko) 박막형 광로조절 장치 및 그 제조방법_
KR100256880B1 (ko) 박막형 광로 조절 장치 및 그 제조 방법
KR100251101B1 (ko) 박막형 광로 조절 장치 및 그 제조 방법
KR100257606B1 (ko) 변위 측정 부재를 장착한 박막형 광로 조절 장치 및 그 제조 방법
KR19990035316A (ko) 박막형 광로 조절 장치
KR20000003887A (ko) 박막형 광로 조절 장치의 제조 방법
KR19990035329A (ko) 박막형 광로 조절 장치의 제조 방법
KR20000004787A (ko) 박막형 광로 조절 장치의 제조 방법
KR19990058708A (ko) 박막형 광로 조절 장치의 제조 방법
KR19990035328A (ko) 박막형 광로 조절 장치
KR19990055235A (ko) 박막형 광로 조절 장치의 제조 방법
KR19990019076A (ko) 박막형 광로 조절 장치의 제조 방법
KR19990035331A (ko) 박막형 광로 조절 장치의 제조 방법
KR19990043714A (ko) 박막형 광로 조절 장치의 제조 방법
KR20000004799A (ko) 박막형 광로 조절 장치
KR19990035320A (ko) 박막형 광로 조절 장치의 제조 방법

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid