KR19990077503A - 원격대용량저장주변장치를제어하기위한집적회로 - Google Patents

원격대용량저장주변장치를제어하기위한집적회로 Download PDF

Info

Publication number
KR19990077503A
KR19990077503A KR1019990006707A KR19990006707A KR19990077503A KR 19990077503 A KR19990077503 A KR 19990077503A KR 1019990006707 A KR1019990006707 A KR 1019990006707A KR 19990006707 A KR19990006707 A KR 19990006707A KR 19990077503 A KR19990077503 A KR 19990077503A
Authority
KR
South Korea
Prior art keywords
mass storage
integrated circuit
bus
host computer
computer
Prior art date
Application number
KR1019990006707A
Other languages
English (en)
Inventor
브루너커티스에이치.
하머트래시디.
Original Assignee
윌리엄 비. 켐플러
텍사스 인스트루먼츠 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윌리엄 비. 켐플러, 텍사스 인스트루먼츠 인코포레이티드 filed Critical 윌리엄 비. 켐플러
Publication of KR19990077503A publication Critical patent/KR19990077503A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0626Reducing size or complexity of storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0658Controller construction arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0683Plurality of storage devices
    • G06F3/0689Disk arrays, e.g. RAID, JBOD

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

컴퓨터 판독가능 매체, 매체 상의 정보를 검출하는 센서, 및 증폭된 데이터 신호를 생성하기 위해 매체 상에 검출된 정보를 증폭시키는 데이터 증폭기를 갖고 있는 유형의 연관된 대용량 저장 주변 장치를 갖는 호스트 컴퓨터에서 사용하기 위한 컴퓨터 아키텍쳐가 제공된다. 이 컴퓨터 아키텍처는 대용량 저장 주변 장치와 호스트 컴퓨터 사이의 인터페이스, 및 호스트 컴퓨터 내의 대용량 저장 주변 장치용으로서, 컴퓨터에서 사용하기 위해 매체 상에 검출된 정보를 수신하는 최소한 하나의 제어기 회로를 포함한다. 제어기 회로는 호스트 컴퓨터에서 PCI 또는 1394형 버스와 같은 버스 마스터링 버스 상으로 정보를 이송한다.

Description

원격 대용량 저장 주변 장치를 제어하기 위한 집적 회로{INTEGRATED CIRCUIT FOR CONTROLLING A REMOTELY LOCATED MASS STORAGE PERIPHERAL DEVICE}
본 발명은 집적 회로에 관한 것으로, 보다 구체적으로는, 대용량 저장 주변 장치를 제어하기 위한 집적 회로에서의 개선에 관한 것이다.
대용량 저장 주변 장치는 현대 컴퓨터 개발에 있어서 상당한 역할을 해왔다. 전형적인 대용량 저장 장치는 하드 및 플로피 디스크 드라이브, CD-ROM 드라이브, DVD 장치 등을 포함한다.
컴퓨터와 연관될 수 있는 전형적인 대용량 저장 주변 장치는 이 장치가 여러 가지 프로세서 또는 컴퓨터 구성과 가능한한 보편적으로 사용될 수 있도록 구성되는 장치의 동작을 위한 여러 전자 회로를 갖는다. 전형적으로, 예를 들어, 대용량 저장 주변 장치는 최소한 데이터가 판독되고, 가끔은 데이터가 기입될 수도 있는 스피닝(spinning) 데이터 매체로 구성된다. 이러한 장치는 또한 일반적으로 매체를 스피닝하는 모터, 및 데이터를 매체로부터 판독 및 기록하기 위해 매체 상의 선택 가능한 위치로 이동할 수 있는 하나 이상의 헤드 장치를 포함한다. 연관된 전자 회로는 모터의 회전 및 헤드의 선택적인 위치 설정을 제어하기 위해 스피닝 매체를 갖는 어셈블리 내에 제공된 인쇄 회로 기판 상에 종종 제공된다.
소정의 특정 대용량 저장 장치가 구비될 수 있는 특정 전자 회로는 고려된 주변 장치의 형태와 종류에 따라 변할 수 있다. 예를 들어, 하드 디스크 드라이브(HDD) 어셈블리를 위한 전형적인 전자 회로는 모터를 스피닝하는 서보 또는 모터 제어 회로, 데이터 헤드를 위치설정하는 음성 코일 제어 회로, 스피닝 매체로부터 헤드에 의해 판독된 신호를 증폭시키는 데이터 전치증폭기 회로, 판독된 데이터의 초기 프로세싱을 위한 판독 채널 프로세싱 회로, 및 제어기 회로를 포함할 수 있다. 제어기 회로는 속도 부합 및 신호 타이밍을 위한 버퍼 메모리 소자, 데이터 및 그밖의 신호를 컴퓨터 버스 및 제어 회로로 인터페이스하는 신호 인터페이싱 회로, 에러 정정 및 제어 회로 등을 포함할 수 있다. 이러한 회로는 일반적으로, 9개 정도의 분리된 집적 회로 칩 내에 포함되고, 특정 주변 장치와 관련된 인쇄 회로 기판 상에 실장된 다수의 집적 회로 장치 내에 제공된다.
하드 디스크 드라이브 전자부품은 전형적으로 하나 이상의 버스에 의해 호스트 컴퓨터의 "모판(mother board)" 상의 대응하는 버스에 접속된다. 모판은 주변 장치로/로부터 제공된 여러 신호를 루트 및 제어하기 위해 라인 드라이버 회로 및 데이터 프로세싱 회로와 같은 주변 장치를 위한 자체의 지원 전자부품을 가질 수 있다.
각각의 특정 대용량 저장 주변 장치가 유일하게 될 수 있는 자체의 특정 하드웨어 및 소프트웨어 특성을 가질 수 있기 때문에, 전형적으로 대용량 저장 장치는 또한 관련 컴퓨터가 장치의 데이터를 어드레스 및 억세스하기 위해 적절하게 초기화될 수 있게 하는 자신의 주문형 펌웨어를 포함하도록 요구될 수도 있다. 그 중에서도 특히, 이러한 펌웨어는 컴퓨터로부터 대용량 장치의 실린더, 헤드, 섹터, 존 등과 같은 대용량 저장 장치의 특정 어레인지먼트로 어드레스가 번역되는 방법에 관한 정보를 포함할 수 있다. 이러한 주변 장치는 일반적으로 관련 컴퓨터의 초기화 시에 시스템 RAM 내로 로드되는 주문형 펌웨어가 공급된다.
대부분의 경우에, 소프트웨어 드라이버가 또한 요구될 수도 있다. 이러한 소프트웨어 드라이버는 종종 컴퓨터 오퍼레이팅 시스템 소프트웨어가 공급되는 포괄적 드라이버에 의해 제공될 수 있고, 다른 경우에 드라이버는 특히 특정 주변 장치가 특별하거나 유별난 특성을 가질 때 특정 주변 장치의 제조자에 의해 따로 제공될 수 있다. 그러므로, 주변 장치가 기존의 컴퓨터 하드웨어 아키텍처 및 설계와 호환되어야 할 때, 소정의 주변 장치 상에 제공될 수 있는 특히 하드웨어 상의 변동에 제한점이 있다는 것을 알 수 있다.
데이터 억세스의 속도가 증가함에 따라, 하드웨어 및 소프트웨어 기술은 이러한 대용량 저장 장치로/로부터의 데이터 전송 속도를 증가시키도록 개발되어 왔다. 관심을 끌고 있는 한가지 이러한 기술은 PCI(Peripheral Component Interconnect) 버스의 준비이다. 주변 장치의 데이터에 증가된 데이터 억세스 속도를 제공하는 것 이외에, PCI 버스는 사용되고 있는 CPU 또는 호스트 시스템 컴퓨터 아키텍처에 관계없이 여전히 남아있는 PCI 전기, 프로토콜 및 하드웨어 인터페이스 요구조건과 무관한 프로세서 및 컴퓨터 시스템 아키텍처가 되도록 설계된다. 이것은 장치가 사용될 예정인 호스트 시스템의 각 유형마다 장치의 상이한 버전을 요구하지 않고 동일한 주변 컴퓨터 장치가 여러 가지 상이한 호스트 컴퓨터에 접속될 수 있게 한다.
또한, PCI 버스 아키텍처는 연관된 주변 장치 상에 확장 ROM 위치 어드레스가 재배치 가능하게 한다. 대용량 저장 주변 장치와 관련하여 PCI 버스 특성을 더욱 상세하게 알기 위해, 본 명세서에 참고 문헌으로 사용되고 본 양도인에게 양도된, 발명의 명칭이 "METHOD AND ARRANGEMENT FOR OPERATING A MASS MEMORY STORAGE PERIPHERAL COMPUTER DEVICE CONNECTED TO A HOST COMPUTER"인 PCT 출원 번호 WO 97/18505를 참조하기 바란다.
또한, 대용량 메모리 저장 주변 장치는 연관된 컴퓨터의 초기화 시에 시스템 RAM 내로 로드되는 주문형 확장 BIOS 데이터를 포함할 수 있다. 특정 BIOS 기술에 대한 상세는 본 명세서에 참고 문헌으로 사용되고 본 양도인에게 양도된, 발명의 명칭이 "SYSTEM FOR PROVIDING BIOS TO HOST COMPUTER"인 PCT 출원 WO 97/14095에 기술되어 있다.
대용량 저장 주변 장치 제조자의 한가지 목표는 장치 비용을 가능한 한 감소시키는 것이다. 이것은 주로 반도체의 기하학적 형태의 축소로 인해 제공된 기능에 대한 집적 회로 비용의 감소와 함께 전자부품 집적도의 레벨을 증가시킴으로써 받아들여졌다. 그러나, 이들 감소는 시스템 레벨에서 뛰어나지 못했다. 이러한 방법을 사용하면 요구된 전자부품 및 하드웨어 요구조건이 PCI 버스와 유사하다는 것을 알 수 있다.
그러므로, 상기 기재에 비추어 보아, 본 발명의 목적은 대용량 저장 주변 장치등을 제어하기 위해 호스트 컴퓨터 내에 동작적으로 위치한 개선된 집적 회로를 제공하는 것이다.
본 발명의 다른 목적은 호스트 컴퓨터 내의 버스 마스터링 버스에 인터페이싱할 수 있는, 상술한 유형의 집적 회로를 제공하는 것이다.
본 발명의 역시 또 다른 목적은 하나의 집적 회로가 하나 이상의 관련된 대용량 저장 주변 장치를 제어할 수 있는 상술한 유형의 개선된 집적 회로를 제공하는 것이다.
본 발명의 역시 또 다른 목적은 시스템에 관련된 주변 장치들의 비용을, 필요한 전자 장치를 포함한 현재 사용되고 있는 장치들의 비용보다 훨씬 낮은 비용으로 낮출 수 있는 개선된 집적 회로를 제공하는 것이다.
본 발명의 또 다른 목적은 특정 대용량 저장 장치의 물리적 특성 및/또는 사양을 미리 알지 않고도 다양한 종류의 대용량 저장 주변 장치를 수용하기 위한 컴퓨터의 설계 요구조건을 완화시키는 컴퓨터 아키텍처를 제공하기 위한 것이다.
본 발명의 그 밖의 다른 목적, 특징 및 장점은 첨부된 도면 및 청구범위를 참조하여 본 발명의 후속되는 상세한 설명으로부터 본 분야의 숙련된 기술자들에게 명백해질 것이다.
따라서, 본 발명의 광범위한 특징에 따르면, 호스트 컴퓨터 및 적어도 하나의 대용량 저장 주변 장치를 갖는 컴퓨터 시스템에 사용하기 위한 집적 회로가 제공된다. 집적 회로는 PCI 버스나 1394 버스와 같은 버스 마스터링 버스를 통해 장치에서 호스트 컴퓨터로의 정보를 인터페이싱하기 위한 인터페이스 회로 및 장치로부터 정보를 수신하기 위한 대용량 저장 주변 장치를 위한 제어 회로를 가진다. 이 집적 회로는 호스트 컴퓨터 내에 위치하여 주변 장치에 인터페이싱한다.
집적 회로는 주변 장치로부터 정보를 수신하기 위해 접속된 판독 채널 회로의 일부를 포함활 수 있다. 집적 회로는 디지털 신호 처리기, 버퍼 관리기, 속도 정합 버퍼, 주변 장치등의 모터 스핀에 대한 서보 회로를 제어하기 위한 서보 논리와 같은 주변 장치를 제어하고 동작시키기 위한 다른 회로를 포함할 수도 있다.
도 1은 본 발명의 양호한 실시예에 따라, 부품의 구성 및 위치를 도시한 것으로 호스트 컴퓨터 및 대용량 저장 주변 장치를 갖는 컴퓨터 시스템의 데이터 프로세싱 경로의 블록도.
도 2는 본 발명의 양호한 실시예에 따라,대용량 저장 주변 장치를 지원하기 위한 대부분의 전자부품이 호스트 컴퓨터의 회로 기판 상에 배치되는 컴퓨터 시스템의 블록도.
도 3은 본 발명의 양호한 실시예에 따라, 대용량 저장 주변 장치와 호스트 컴퓨터 사이의 인터페이스의 한 예를 도시한 것으로 컴퓨터 시스템 일부의 블럭도.
<도면의 주요 부분에 대한 부호의 설명>
11 : 호스트 컴퓨터
12 : 대용량 저장 주변 장치
14 : 데이터 매체
15 : 센서
20 : 전치증폭기
22 : 위치 설정 메카니즘
24 : 판독/기입 채널 회로
28 : 제어기
37 : 서보 로직
40 : CPU
52 : 회로 기판
54 : 대용량 저장 집적 회로
72 : 칩셋트
73 : RAM
본 발명의 목적은 더욱 상세하게 후술되는 바와 같이 대용량 저장 주변 장치와 이것의 연관된 호스트 컴퓨터의 구성 및 어레인지먼트에 의해 달성된다. "호스트 컴퓨터"는 대용량 저장 장치가 동작적으로 연관될 수 있고 중앙 처리 장치(CPU), 메모리 및 버스 마스터링 버스를 갖고 있는 소정의 장치를 가르키는데 사용된다. 버스 마스터링 버스는 장치가 CPU와 조정 또는 관계를 필요로 하지 않고 메모리 억세스 요청을 하게 해주는 버스로서, 회로 기판, 또는 "모판" 상에 위치될 수 있고, 집적 회로 칩, 예를 들어 CPU 칩, 케이블, 또는 그 밖의 다른 칩에 내장될 수 있다. 적절한 버스 마스터링 버스의 예로는 PCI 버스 또는 1394 버스가 있으며, 이들은 널리 공지되어 있다. (PCI는 Peripheral Computer Interconnect의 약어로서, PCI는 고속, 고대역폭, 32/64 비트, 33/66 MHz, 프로세서 무관 확장 버스이다.) 그러나, 소정의 적절한 버스 마스터링 버스가 사용될 수 있다는 것을 이해해야 한다.
간단하게, 본 발명은 주변 장치의 회로 기판 상에 고전적으로 위치되어 있는 다수의 오퍼레이팅 회로, 프로그램, 펌웨어를 호스트 컴퓨터 내에 위치시킴으로써 실현된다. 그러므로, 예를 들어 대용량 저장 주변 장치의 제어기는 모판 위와 같은 호스트 컴퓨터 내에 위치된다. 주변 장치의 모터를 스핀하는 서보 회로, 및 주변 장치의 데이터 센서를 위치 설정하기 위한 음성 코일 작동 회로를 포함하는 부수적인 회로 또한 호스트 컴퓨터 내에 위치될 수 있다. 따라서, 주변 장치 상에 종래 방법으로 위치된 전자 회로의 양과 비용은 장치로부터 제거되어, 장치로부터 떨어져서 위치된다. 이것은 본 발명에 관한 특정 대용량 저장 주변 장치의 전체적인 비용을 저감시키는 효과를 갖는다. 이것은 또한 전체적인 부품 총수를 저감시킬 수 있게 한다.
호스트 컴퓨터(11) 및 대용량 저장 주변 장치(12)를 갖고 있는 컴퓨터 시스템(10)의 데이터 프로세싱 경로의 블록도가 도 1에 도시되는데, 도 1은 본 발명의 양호한 실시예에 따른 부품들의 구성과 위치를 도시하고 있다. 대용량 저장 주변 장치는 데이터 매체(14) 및 이 매체(14)로부터 데이터를 최소한 판독하기 위한 센서(15)를 포함한다. 본 분야에 숙련된 기술자들에게 명백해질 수 있는 바와 같이, 데이터 매체 및 센서의 물리적 형태는 고려된 특정 형태의 장치에 따라 다를 수 있다. 예를 들어, 본 발명의 원리는 하드 디스크 드라이브, 플로피 디스크 드라이브, 고밀도 플로피 디스크 드라이브, CD-ROM 드라이브, DVD 드라이브, 소형 드라이브, 및 그 밖의 다른 드라이브와 같은 대용량 저장 주변 장치에 응용 가능해질 수 있다는 것이 예측된다.
전형적으로, 센서(15)에 의해 검출된 신호는 "플렉스 케이블(flex cable)"(17)에 의해 전치증폭기(20)로 전해진다. 전치증폭기(20)는 플렉스 케이블(17) 상에 구성될 수 있고, 또는 이들로부터 분리될 수도 있다. 센서(15)는 공지된 방식으로 데이터 매체(14) 상의 선택 가능한 위치로 위치 설정 메카니즘(22)에 의해 위치 설정된다.
전치증폭기의 출력은 점선으로 표시된 바와 같이, 더욱 상세하게 후술되는 바와 같이 전체적으로 대용량 저장 주변 장치(12) 내에, 전체적으로 호스트 컴퓨터(11) 내에 또는 각각에 부분적으로 내장될 수 있는 판독/기입 채널 회로(24)에 접속된다. 판독/기입 채널은 필터링, 각각의 판독 및 기입 경로에서의 아날로그/디지탈 변환, 자동 이득 제어, 펄스 검출, 판독/기입 기능을 위한 인코딩/디코딩 등과 같이 헤드(15)에 의해 판독된 증폭 아날로그 데이터에 관한 여러 가지 기능들을 실행한다. 라인(26) 상의 판독/기입 채널로부터의 출력은 주변 장치 제어기(28)로 전해지는 원(raw) 디지털 데이터이다.
판독 모드에 있어서, 제어기(28)는 라인(26) 상에서 원 디지털 데이터를 수신하여 이것을 포매터 또는 시??서 회로(30)에서 포맷한다. 그 다음, 포맷된 데이터는 에러 정정 및 제어 회로(ECC)(32)에서 에러 정정된 다음에, 버퍼 매니저(33)의 제어 하에 제2 버퍼(34)에서 버퍼된다. ECC 회로(32)의 기능은 예정된 데이터가 적절하게 사용될 수 있도록 하기 위해 판독된 데이터의 에러 정정부를 사용하기 위한 것이다. 기입 모드에 있어서는 기능들은 동일하지만, 반대 순서이다. 역 경로의 ECC 회로(32)는 에러 정정 데이터를 발생시켜, 이것을 매체(14)에 기입된 데이터에 첨부한다. 본 발명의 양호한 실시예에 따르면, 전체 제어기는 호스트 컴퓨터(11) 내에서, 예를 들어 모판 상의 집적 회로 상에 위치된다. 또한, 제어기(28)는 전형적으로, 도시된 바와 같이, 버스 제어기 회로(35), 서보 로직(37), 프로그램 ROM(39), 및 프로세싱 엔진(41)을 포함한다.
제어기(28)로부터의 출력은 메모리 매니저(43)의 제어 하에 RAM(38)과 같은 메모리 내로 기입 또는 판독되는 상술된 버스 마스터링형 버스(36)에 접속된다. 상술된 바와 같이, CPU(40)는 호스트 컴퓨터(11)의 일부분으로서 포함되지만, 메모리(38)로/로부터의 데이터 전송의 제어 또는 유도에 반드시 관계되지는 않는다.
바람직하게, 대용량 저장 주변 장치의 동작에 필요한 대부분의 전자부품은 도 2에 도시된 바와 같이 호스트 컴퓨터의 모판 상에 위치된다. 그러므로, 검퓨터 시스템(50)은 호스트 컴퓨터의 모판과 같은 회로 기판(52)을 포함한다. 또한, 바람직하게, 제어기 및 다른 전자부품은 하나의 집적 회로(54) 내에 포함될 수 있는데, 주변 장치의 모터를 스핀하는 서보 신호는 제2의 단일 집적 회로(56) 내에 위치된다. 도시된 바와 같이, 컴퓨터(50)와 관련하여 3개의 대용량 표본 저장 주변부(58, 60, 62)가 있다. 도시된 실시예에서 대용량 저장 주변 장치(58)는 하드 디스크 어셈블리(HDA)이다. HDA는 전형적인 하드 디스크 드라이브(HDD)의 일부이다.
알 수 있는 바와 같이, 모판(52) 상에 배치된 제어기, 서보, 및 그 밖의 다른 전자 부품과 같이, 드라이브의 가장 필요한 부품들은 데이터 매체, 이 매체를 스핀하는 모터, 매체로의 데이터를 판독 또는 기입하기 위한 센서 또는 헤드 메카니즘, 매체로부터 판독되거나 매체로 기입될 데이터를 증폭하는 전치증폭기, 및 부품들을 하우징하는 케이스이다. 이러한 최소한의 버전의 HDD는 여기에서 HDA로 언급된다. HDA의 비용이 호환가능한 용량의 전형적인 HDD보다 상당히 저렴해질 수 있다는 것을 용이하게 알 수 있다. 도시된 실시예에 있어서, 대용량 저장 주변 장치(60)는 CD-ROM 또는 디지털 비디오 디바이스(DVD)일 수 있다. 최종적으로, 도시된 실시예에 있어서 대용량 저장 주변 장치(62)는 플로피 드라이브, 고용량 플로피 드라이브, 소형 드라이브, 또는 그 밖의 다른 적절한 디바이스일 수 있다.
각각의 주변 장치(58, 60 및 62)는 또한 각각 연관된 "실재성 ROM"(64, 66 및 68)을 가질 수 있다. 실재성 ROM은 특정의 연관된 대용량 저장 주변 장치 특성의 실제 데이터 정의를 유지하는 기능을 한다.
더욱 구체적으로, 호스트 컴퓨터의 회로 기판(52)은 PCI 대용량 저장 집적 회로(54), 서보 집적 회로(56), CPU(70) 및 이것과 연관된 CPU 칩셋트(72), 및 RAM(73)을 포함한다. 사용될 수 있는 칩셋트 및 CPU의 예는 Cyrix "MediaGX" 제품으로서, 여기에서는 "North Bridge" 칩셋트가 호스트 CPU와 집적되고, 그 밖의 다른 시스템 어레인지먼트가 마찬가지로 사용될 수도 있다. 도시된 PCI 버스(74)와 같은 버스 마스터링 버스는 칩셋트(72)를 PCI 대용량 저장 집적 회로(54)에 상호접속시킨다. PCI 대용량 저장 I/C(54)가 분리된 칩으로서 도시되었지만, 이것은 소정의 특정 컴퓨터 시스템이 구비된 칩셋트(74) 내로 통합될 수도 있다는 것을 알아야 한다.
이제 PCI 대용량 저장 집적 회로에 대해 특별히 참조하면, 도시된 3개의 대용량 저장 주변 장치(58, 60 및 62)를 지원하기 위해 필요한 전자부품을 포함하는 하나의 I/C가 도시된 실시예에서 제공된다. 회로는 하나 이상의 디지털 신호 프로세서(DSP), 판독 채널, 버퍼 매니저, 속도 부합 버퍼, 마스크된 ROM, 서보 로직, 포매팅, 및 에러 검출 및 정정(EDAC) 회로를 포함한다. PCI 대용량 저장 I/C(54) 내에 포함된 특정 회로는 본 분야에 공지되어 있으며, 이러한 회로를 내장하는 집적 회로가 제조될 수 있는 방식 또한 본 분야에 잘 숙달되어 있으므로, 여기에서는 더 이상 상세하게 설명하지 않겠다.
바람직하게, 도시된 바와 같이, 서보 I/C(56)는 연관된 대용량 저장 주변 장치(58, 60 및 62)의 모터를 스핀 및 제어하는데 필요로 된 모든 서보 회로를 포함한다. 도시된 바와 같이, 3개의 분리된 서보 회로(74-76)는 하나의 칩 상에 통합될 수 있다. 선택적으로, 하나의 서보 회로가 사용될 수 있다. 모판(52) 상의 서보 I/C(56)의 위치가 바람직하고, 서보 회로는 여러 가지로 위치될 수 있다는 것을 알아야 한다. 예를 들어, 서보 회로는 그 비용 및 동작적인 이점이 완전히 실현될 수는 없지만, 각각의 대용량 저장 주변 장치(58, 60 및 62) 상에 위치될 수 있다. 또는 서보 회로는 서보 회로의 일부분이 모판(52) 상에 위치되고, 일부분이 각각의 대용량 저장 주변 장치 상에 위치되게 분포될 수 있다.
도 2에 도시된 회로 배치와 함께 사용된 대용량 저장 주변 장치의 한가지 특징은 각각의 대용량 저장 주변 장치(58, 60 및 62)를 각각 갖는 "실재성 ROM"(64, 66 및 68)의 준비이다. 상술된 바와 같이, 실재성 ROM은 상세한 드라이버 소프트웨어의 필요성 없이 적절하게 실행하도록 초기화하기 위해 호스트 컴퓨터에 필요한 정보를 포함한다. 대용량 저장 주변 장치의 실재성 ROM 내에 포함될 수 있는 데이터 아이템의 특성화는 다음의 표에 설명된다. 이 표는 모든 것을 포함하는 것이 아니고, 다른 데이터 아이템이 또한 포함될 수도 있다. 또한, 이 표는 단지 예로서 설명된 것이고, 절대적인 요구조건은 아니다. 다른 어레인지먼트가 본 분야에 숙련된 기술자들에게 명백해질 수 있다.
본 발명의 양호한 실시예에 따라, 호스트 컴퓨터의 모판(52)과 대용량 저장 주변 장치(58) 사이의 인터페이스(74)의 한 예를 도시한 컴퓨터 시스템의 일부분의 블록도가 도 3에 도시된다. 그러므로, 서보 I/C(56)는 대용량 저장 주변 장치(58)의 모터(도시하지 않음)를 스핀 및 제어하기 위해 모터 권선부(76)의 코일 단자(A, B, C 및 CT)로의 하나의 경로를 제공한다. 판독 채널 회로(80, 80' 및 80")는 시스템 및 대용량 저장 주변 장치의 특정한 필요성에 따라 회로의 가능한 위치를 도시하기 위해 점선으로 도시되었다는 것을 알아야 한다. 그러므로, 판독 채널 회로(80)는 대용량 저장 주변 장치(58) 내에 전체적으로 위치될 수 있고, 또한 선택적으로 전체적으로 PCI 대용량 저장 I/C(54) 내부의 위치(80')에 위치될 수 있다. 또한, 일부분이 대용량 저장 주변 장치(58) 내에, 다른 부분이 대용량 저장 주변 장치(58) 내에 할당될 수도 있다. 또한, 판독 채널 회로는 분리된 칩 내에, 또는 모판(52) 상의 위치(80")에서의 집적 회로 내에 위치될 수도 있다.
따라서, 컴퓨터 아키텍처는 컴퓨터와 연관된 대용량 저장 주변 장치의 오퍼레이팅 회로 및 프로그램이 장치와 멀리 떨어져서 위치될 수 있도록 개선된다.
또한, 컴퓨터 아키텍처는 하나의 집적 회로가 연관된 대용량 저장 주변 장치의 최소한 몇 가지 기능을 제어하도록 제공되고, 예를 들어 컴퓨터 모판 상의 대용량 저장 주변 장치와 떨어져서 배치되게 한다.
또한, 상기 아키텍처와 연관된 주변 장치의 비용이 요구된 장치 전자부품을 포함하는 현재 사용중인 장치보다 저렴해질 수 있다.
또한, 특정 대용량 저장 장치의 명세서보다 우수한 지식을 필요로 하지 않고, 광범위한 대용량 저장 주변 장치를 수용하기 위한 컴퓨터의 설계 요구조건을 완화시킬 수 있다.
본 발명은 몇 가지의 특성에 따라 도시되고 설명되었지만, 이것은 단지 예에 불과하며, 첨부된 청구범위에서와 같이 본 발명의 정신 및 범위를 벗어나지 않고서 본 분야에 숙련된 기술자들에 의해 부품들의 결합 및 배치의 여러 가지 변경이 가능하다.

Claims (9)

  1. 호스트 컴퓨터 및 대용량 저장 주변 장치를 갖는 컴퓨터 시스템에서 사용하기 위한 집적 회로에 있어서,
    상기 장치로부터 정보를 수신하기 위한 상기 대용량 저장 주변 장치용 제어 회로; 및
    상기 호스트 컴퓨터 내의 버스 마스터링 버스를 경유해 상기 장치로부터 상기 호스트 컴퓨터로의 정보를 인터페이싱하기 위한 인터페이스 회로
    를 포함하고,
    상기 집적 회로는 상기 호스트 컴퓨터 내에 위치하여 상기 주변 장치에 인터페이싱하는 집적 회로.
  2. 제1항에 있어서, 상기 버스 마스터링 버스는 PCI 버스인 집적 회로.
  3. 제1항에 있어서, 상기 버스 마스터링 버스는 1394 버스인 집적 회로.
  4. 제1항에 있어서, 상기 주변 장치로부터 정보를 수신하도록 접속된 판독 채널 회로의 적어도 일부를 더 포함하는 집적 회로.
  5. 제1항에 있어서, 상기 주변 장치로부터 정보를 수신하도록 접속된 판독 채널 회로를 더 포함하는 집적 회로.
  6. 제1항에 있어서, 디지털 신호 처리기를 더 포함하는 집적 회로.
  7. 제1항에 있어서, 버퍼 관리기를 더 포함하는 집적 회로.
  8. 제1항에 있어서, 속도 정합 버퍼를 더 포함하는 집적 회로.
  9. 제1항에 있어서, 상기 주변 장치의 모터를 회전시키는 서보 회로를 제어하는 서보 논리를 더 포함하는 집적 회로.
KR1019990006707A 1998-03-09 1999-02-27 원격대용량저장주변장치를제어하기위한집적회로 KR19990077503A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US09/037,182 US6212588B1 (en) 1998-03-09 1998-03-09 Integrated circuit for controlling a remotely located mass storage peripheral device
US9/037,182 1998-03-09

Publications (1)

Publication Number Publication Date
KR19990077503A true KR19990077503A (ko) 1999-10-25

Family

ID=21892898

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990006707A KR19990077503A (ko) 1998-03-09 1999-02-27 원격대용량저장주변장치를제어하기위한집적회로

Country Status (6)

Country Link
US (1) US6212588B1 (ko)
EP (1) EP0942354A3 (ko)
JP (1) JP2000067514A (ko)
KR (1) KR19990077503A (ko)
SG (1) SG83702A1 (ko)
TW (1) TW482958B (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6430660B1 (en) * 1999-05-21 2002-08-06 International Business Machines Corporation Unified memory hard disk drive system
JP2004515019A (ja) * 2000-08-23 2004-05-20 シーゲイト テクノロジー エルエルシー インテリジェントデータ記憶装置
US6958881B1 (en) 2003-11-26 2005-10-25 Western Digital Technologies, Inc. Disk drive control system having a servo processing accelerator circuit
US20110252263A1 (en) * 2010-04-13 2011-10-13 Byungcheol Cho Semiconductor storage device
US8711509B2 (en) 2011-10-31 2014-04-29 Lsi Corporation Disk-based storage device having read channel memory that is selectively accessible to disk controller
US10031864B2 (en) * 2013-03-15 2018-07-24 Seagate Technology Llc Integrated circuit
JP6088464B2 (ja) * 2014-05-29 2017-03-01 ファナック株式会社 アンプ一体型ロボット制御装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04118710A (ja) * 1990-09-10 1992-04-20 Hitachi Ltd コンピュータ装置
US5473775A (en) * 1991-10-11 1995-12-05 Kabushiki Kaisha Toshiba Personal computer using flash memory as BIOS-ROM
US5634081A (en) * 1994-03-01 1997-05-27 Adaptec, Inc. System for starting and completing a data transfer for a subsequently received autotransfer command after receiving a first SCSI data transfer command that is not autotransfer
US5715418A (en) * 1994-07-27 1998-02-03 Seagate Technologies, Inc. Autonomous high speed linear space address mode translation for use with a computer hard disc system
US5884093A (en) * 1994-09-02 1999-03-16 Rock Solid Systems, Inc. Hard disk cache for CD-ROM and other slow access time devices
US5826093A (en) * 1994-12-22 1998-10-20 Adaptec, Inc. Dual function disk drive integrated circuit for master mode and slave mode operations
TW269021B (en) * 1994-12-23 1996-01-21 Ibm Electronic circuit implementing component level disk drive
US5835760A (en) * 1995-10-13 1998-11-10 Texas Instruments Incorporated Method and arrangement for providing BIOS to a host computer
US6393492B1 (en) * 1995-11-03 2002-05-21 Texas Instruments Incorporated Method and arrangement for operating a mass memory storage peripheral computer device connected to a host computer
US5867645A (en) * 1996-09-30 1999-02-02 Compaq Computer Corp. Extended-bus functionality in conjunction with non-extended-bus functionality in the same bus system
US5875313A (en) * 1997-04-08 1999-02-23 National Instruments Corporation PCI bus to IEEE 1394 bus translator employing write pipe-lining and sequential write combining

Also Published As

Publication number Publication date
JP2000067514A (ja) 2000-03-03
EP0942354A3 (en) 2005-02-23
SG83702A1 (en) 2001-10-16
EP0942354A2 (en) 1999-09-15
US6212588B1 (en) 2001-04-03
TW482958B (en) 2002-04-11

Similar Documents

Publication Publication Date Title
US6633933B1 (en) Controller for ATAPI mode operation and ATAPI driven universal serial bus mode operation and methods for making the same
JP2000030364A (ja) その装置から離れて配置される、関連するマスストレ―ジ即ち大量記憶周辺装置の回路及びプログラムを作動させるコンピュ―タ・システム
US20060161703A1 (en) Mixed-signal single-chip integrated system electronics for data storage devices
US6044412A (en) Integrated circuit pin sharing method and apparatus for diverse memory devices by multiplexing subsets of pins in accordance with operation modes
US20070236819A1 (en) Hard Disk Drive Preamplifier with Reduced Pin Count
KR19990077503A (ko) 원격대용량저장주변장치를제어하기위한집적회로
US7787206B2 (en) Systems and methods for accessing preamp registers using commands via read channel/hard disk controller interface
US8090932B1 (en) Communication bus with hidden pre-fetch registers
US4736341A (en) Intelligent hard disk drive subsystem
US20070230004A1 (en) Read channel/hard disk controller interface including power-on reset circuit
US20070260758A1 (en) Read Channel on a Flex Cable
US20040005145A1 (en) DVD-ROM controller and MPEG decoder with shared memory controller
JP2000030361A (ja) 大量記憶周辺装置
US8107182B2 (en) Systems and methods for accessing read channel registers using commands on data lines
JP2003186818A (ja) 集積化大量記憶部を具備するシステム用集積化ドライブ制御器
KR19990077504A (ko) 연관된대용량저장주변장치의오퍼레이팅회로및프로그램이상기장치와이격되어위치될수있게하는컴퓨터아키텍처
JP2000030363A (ja) 関連するパ―ソナリティromを有するマスストレ―ジ即ち大量記憶周辺装置
US6301631B1 (en) Memory mapping method for eliminating dual address cycles in a peripheral component interconnect environment
EP0942353A2 (en) Computer system with operating circuitry and programs of an associated mass storage peripheral device located remotely from the device
US20070230005A1 (en) High-speed interface between a read channel and a disk controller
KR100280972B1 (ko) Ata/ide인터페이스를 통한 광학디스크드라이브용펌웨어 코드의 업그래이드 방법 및 장치
US7441050B2 (en) Data processing system, data processing method, computer-readable storage medium, and disk drive
JP2910097B2 (ja) 光ディスク記憶装置を有するデータ処理装置
JP2001014780A (ja) ディスク記憶装置及びヘッド制御装置
JP3603474B2 (ja) ディスク装置

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid