KR19990026551A - Signal transmission method of PLL IC - Google Patents

Signal transmission method of PLL IC Download PDF

Info

Publication number
KR19990026551A
KR19990026551A KR1019970048736A KR19970048736A KR19990026551A KR 19990026551 A KR19990026551 A KR 19990026551A KR 1019970048736 A KR1019970048736 A KR 1019970048736A KR 19970048736 A KR19970048736 A KR 19970048736A KR 19990026551 A KR19990026551 A KR 19990026551A
Authority
KR
South Korea
Prior art keywords
pll
signal
line
enable
transmission method
Prior art date
Application number
KR1019970048736A
Other languages
Korean (ko)
Inventor
김종관
Original Assignee
왕중일
대우전자부품 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 왕중일, 대우전자부품 주식회사 filed Critical 왕중일
Priority to KR1019970048736A priority Critical patent/KR19990026551A/en
Publication of KR19990026551A publication Critical patent/KR19990026551A/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

본 발명은 PLL IC의 신호 전송방법에 관한 것으로, PLL IC의 내부에 인에이블 회선을 통하여 인에이블 신호가 유입될 경우 상기 인에이블 신호의 주파수 구간중에 유기된 클럭 회선의 동기 신호를 이용하여 데이터 회선을 통한 데이터 신호를 인식한 후 마이콤에 궤환시킬 수 있도록 스위칭 동작되는 3 와이어 전송동작 단계와, 상기 PLL IC의 내부에 상기 인에이블 회선을 통하여 인에이블 신호가 유입되지 않을 경우 상기 클럭 회선의 동기 신호를 이용하여 상기 데이터 회선을 통한 데이터 신호를 인식한 후 상기 마이콤에 궤환시킬 수 있도록 스위칭 동작되는 I2C 전송동작 단계로 이루어진다.The present invention relates to a signal transmission method of a PLL IC. When an enable signal is introduced into an PLL IC through an enable line, the present invention relates to a data line using a synchronization signal of a clock line induced in a frequency section of the enable signal. A three-wire transmission operation step of switching to recognize the data signal through the microcomputer and returning it to the microcomputer; and a synchronization signal of the clock line when the enable signal does not flow through the enable line into the PLL IC. I 2 C transmission operation step of switching operation to recognize the data signal through the data line and to be fed back to the microcomputer using a.

따라서, 인에이블 신호가 PLL IC의 내부에 유입되거나 유입되지 않을 경우의 각각에 대하여 능동적으로 3 와이어 전송동작 단계 및 I2C 전송동작 단계로 자동 스위칭 전환되어 동작되도록 하므로써, PLL IC의 신호 전송방법의 구분관리가 특별히 필요치 않고, 제품의 생산 후 그 용도가 폭넓게 적용되어 비용절감 및 효율적인 활용을 기할 수 있는 유용한 효과가 있다.Therefore, the PLL IC signal transmission method is performed by automatically switching to the three wire transmission operation step and the I 2 C transmission operation step for each of the cases where the enable signal is introduced into or not introduced into the PLL IC. No special management is needed, and its use is widely applied after the production of the product, which has a useful effect of reducing cost and efficient utilization.

Description

PLL IC의 신호 전송방법Signal transmission method of PLL IC

본 발명은 PLL IC의 신호 전송방법에 관한 것으로, 더욱 상세하게는 PLL IC의 내부에 인에이블 신호가 유입되거나 유입되지 않을 경우의 각각에 대하여 능동적으로 3 와이어 전송동작 단계 및 I2C 전송동작 단계로 자동 스위칭 전환시켜 동작되도록 한 PLL IC의 신호 전송방법에 관한 것이다.The present invention relates to a signal transmission method of a PLL IC, and more particularly, a three-wire transmission operation step and an I 2 C transmission operation step for each of the cases where an enable signal is introduced or not introduced into the PLL IC. The present invention relates to a signal transmission method of a PLL IC which is operated by switching automatically.

일반적으로 PLL IC의 신호 전송방법은, 데이터(DATA)회선 및 클럭(CLOCK)회선, 인에이블(ENABLE) 회선과 같은 3 개의 회선으로 마이콤과의 신호교류를 하는 3 와이어(three wire) 전송방법과, 데이터 회선 및 클럭 회선과 같은 2 개의 회선으로 마이콤과의 신호교류를 하는 I2C 전송방법이 있다.In general, the signal transmission method of the PLL IC includes a three wire transmission method that performs signal exchange with a microcom in three lines, such as a data line, a clock line, and an enable line. There is an I 2 C transmission method that exchanges signals with a microcomputer through two lines, a data line and a clock line.

즉, 종래 기술에 따른 PLL IC의 신호 전송방법은, 도 1에 도시된 바와 같이 PLL IC(10)내의 A단자의 단락유무에 따라 3 와이어 전송방법과 I2C 전송방법으로 각각 나뉘어지는데, 예를 들면, 상기 A단자 회선의 단락시에는 E단자의 클럭 회선(11) 및 F단자의 데이터 회선(12)을 이용한 I2C 전송방법이 적용되고, 반면, 상기 A단자 회선의 개방시에는 E단자의 클럭 회선(11) 및 F단자의 데이터 회선(12), 그리고, G단자의 인에이블 회선(13)을 이용한 3 와이어 전송방법이 적용된다.That is, the signal transmission method of the PLL IC according to the prior art is divided into a three-wire transmission method and an I 2 C transmission method, respectively, according to whether there is a short circuit in the A terminal in the PLL IC 10, as shown in FIG. For example, when the terminal A line is shorted, the I 2 C transmission method using the clock line 11 of the E terminal and the data line 12 of the F terminal is applied. The three-wire transmission method using the clock line 11 of the terminal, the data line 12 of the F terminal, and the enable line 13 of the G terminal is applied.

이때, 3 와이어 전송방법은, 마이콤(미 도시됨)과의 1 대 1의 통신에서 주로 사용되는 데, 도 2에 도시된 바와 같이 인에이블 신호의 주파수 구간 중에 데이터 신호를 인식한 후 임의의 주파수를 발생시켜 마이콤에 궤환시키는 방법으로, 통상적으로 1 개의 마이콤에서 여러 개를 제어할 경우에는 불가능하다는 단점이 있다.At this time, the three-wire transmission method is mainly used in one-to-one communication with a microcomputer (not shown), and as shown in FIG. As a method of generating a feedback to the microcomputer, there is a disadvantage in that it is usually impossible to control a plurality of microcomputers in one.

즉, 하나의 마이콤에서 여러 개를 제어할 경우에는 복수 개가 동작하므로 원하지 앓는 동작이 발생하기도 하는 문제점이 있다.In other words, when a plurality of microcomputers control a plurality, a plurality of devices operate, causing a problem in which unwanted pain occurs.

반면, 상기 I2C 전송방법은 도 3에 도시된 바와 같이 인에이블 신호에 관계없이 클력 신호에 맞추어 데이터 신호를 인식하는 방법으로, 여러 개의 디바이스(device)를 동일한 버스(bus)에서 어드레스(address) 지정방식에 의해 사용되어지므로써 상기 3 와이어 전송방법에 비하여 여러 가지 디바이스를 사용가능함을 알수 있다. 즉, 데이터 전송시 어드레스 지정방식이므로 윈하지 않는 동작을 막을수 있고, SERIAL SBIT DATA 전송시 양 방향성으로 표준 MODE에서는 100KBIT/S, FAST MODE에서는 400KBIT/S의 전송이 가능하다.On the other hand, the I 2 C transmission method is a method of recognizing the data signal according to the clock signal regardless of the enable signal, as shown in Figure 3, a number of devices (device) on the same bus (address) (address) As it is used by the designation method, it can be seen that various devices can be used as compared to the three-wire transmission method. That is, it is possible to prevent the operation that does not win because of the address designation method during data transmission, and it is possible to transfer 100KBIT / S in standard mode and 400KBIT / S in FAST mode due to bidirectionality when transmitting SERIAL SBIT DATA.

그런데, 상술한 바와 같은 종래 기술에 따른 PLL IC의 신호 전송방법은, PLL IC(10) 내의 A단자의 단락유무에 따라 클럭 회선(11) 및 데이터 회선(12) 그리고 인에이블 회선(13)을 이용한 3 와이어 전송방법과, 클력 회선(11) 및 데이터 회선 (12)을 이용한 I2C 전송방법으로 나뉘어지는 방법이 적용되므로 인하여, 각각 별도의 PLL IC(10)를 구비해야만 되는 단점이 있었다.However, according to the conventional method of transmitting a signal of the PLL IC, the clock line 11, the data line 12, and the enable line 13 are connected in accordance with the presence or absence of the short circuit of the A terminal in the PLL IC 10. Since the three-wire transmission method used and the I 2 C transmission method using the clink line 11 and the data line 12 are applied, there is a disadvantage in that a separate PLL IC 10 must be provided.

즉, PLL IC(10)내의 A단자의 결선에 따라 신호 전송방법이 결정되므로 인하여 각각 3 와이어 전송방법에 해당된 PLL IC와 I2C 전송방법에 해당된 PLL IC를 별도 구비해야만되어 PLL IC(10)의 공용화를 이룰 수 없는 커다란 문제점이 있었다.That is, since the signal transmission method is determined according to the connection of the A terminal in the PLL IC 10, the PLL IC corresponding to the three wire transmission method and the PLL IC corresponding to the I 2 C transmission method must be separately provided. There was a big problem that could not achieve the publicization of 10).

이에, 본 발명은 상기와 같은 제반 문제점을 해결하기 위하여 창출된 것으로, 그 목적으로 하는 바는 인에이블 신호가 PLL IC의 내부에 유입되거나 유입되지 않을 경우의 각각에 대하여 능동적으로 3 와이어 전송동작 단계 및 I2C 전송동작 단계로 자동 스위칭 동작되도록 하여 PLL IC의 신호 전송방법의 구분관리가 특별히 필요치 않는 PLL IC의 신호 전송방법을 제공함에 있다.Accordingly, the present invention was created to solve the above problems, and an object of the present invention is to actively perform a three-wire transmission operation step for each of the enable signals that do not flow into the PLL IC or not. And an automatic switching operation in an I 2 C transmission operation step, thereby providing a signal transmission method of the PLL IC, which does not require special management of the signal transmission method of the PLL IC.

도 1은 종래 기술에 따른 PLL IC의 신호 전송방법을 설명하기 위한 PLL IC를 나타내는 설명도1 is an explanatory diagram showing a PLL IC for explaining a signal transmission method of a PLL IC according to the prior art;

도 2는 일반적인 PLL IC의 신호 전송방법에 적용된 3 와이어 전송방법을 설명하기 위한 다이어그램2 is a diagram for explaining a three-wire transmission method applied to a signal transmission method of a general PLL IC.

도 3은 일반적인 PLL IC의 신호 전송방법에 적용된 I2C 전송방법을 설명하기 위한 다이어그램3 is a diagram for explaining an I 2 C transmission method applied to a signal transmission method of a general PLL IC.

도 4는 본 발명에 따른 PLL IC의 신호 전송방법을 설명하기 위한 PLL IC를 나타내는 설명도4 is an explanatory diagram showing a PLL IC for explaining a signal transmission method of the PLL IC according to the present invention;

*도면의 주요 부분에 대한 부호의 설명* Explanation of symbols for the main parts of the drawings

100:PLL IC 110:클럭 회선100: PLL IC 110: Clock line

120:데이터 회선 130:인에이블 회선120: data line 130: enable line

따라서, 상기 목적을 달성하기 위한 본 발명에 따른 PLL IC의 신호 전송방법은 PLL IC의 내부에 인에이블 회선을 통하여 인에이블 신호가 유입될 경우 상기 인에이블 신호의 주파수 구간 중에 유기된 클럭 회선의 동기 신호를 이용하여 데이터 회선을 통한 데이터 신호를 인식한 후 마이콤에 궤환시킬 수 있도록 스위칭 동작되는 3 와이어 전송동작 단계와, 상기 PLL IC의 내부에 상기 인에이블 회선을 통하여 인에이블 신호가 유입되지 앉을 경우 상기 클럭 회선의 동기 신호를 이용하여 상기 데이터 회선을 통한 데이터 신호를 인식한 후 상기 마이콤에 궤환시킬 수 있도록 스위칭 동작되는 I2C 전송동작 단계로 이루어진다.Accordingly, in order to achieve the above object, a signal transmission method of a PLL IC according to an embodiment of the present invention provides synchronization of a clock line induced during a frequency period of an enable signal when an enable signal is introduced into an PLL IC through an enable line. A 3-wire transmission operation step of switching to recognize the data signal through the data line and returning it to the microcomputer using the signal; and when the enable signal does not flow through the enable line inside the PLL IC. I 2 C transmission operation step of switching operation to recognize the data signal through the data line using the synchronization signal of the clock line and to be fed back to the microcomputer.

이하, 본 발명에 따른 PLL IC의 바람직한 실시에를 도 4를 참조하여 설명하면 다음과 같다.Hereinafter, a preferred embodiment of the PLL IC according to the present invention will be described with reference to FIG. 4.

도 4는 본 발명에 따른 PLL IC의 신호 전송방법을 설명하기 위한 PLL IC를 나타내는 설명도이다.4 is an explanatory diagram showing a PLL IC for explaining a signal transmission method of the PLL IC according to the present invention.

본 발명에 따른 PLL IC의 신호 전송방법은, 도 4에 도시된 바와 같이 PLL IC(100)의 내부에 인에이블 회선을 통하여 인에이블 신호가 유입되거나 유입되지 않을 경우의 각각에 대하여 능동적으로 3 와이어 전송동작 단계 및 I2C 전송동작 단계로 스위칭 전환되어 동작되는 방법이 적용된다.In the PLL IC signal transmission method according to the present invention, as shown in FIG. 4, three wires are active for each of the cases where the enable signal is introduced or not introduced through the enable line inside the PLL IC 100. The method of switching and operating in the transmission operation step and the I 2 C transmission operation step is applied.

즉, PLL IC(100)의 내부에 인에이블 희선(130)을 통하여 인에이블 신호가 유입될 경우에는 상기 인에이블 신호의 주파수 구간 중에 유기된 클럭 회선(110)의 동기 신호를 이용하여 데이터 회선(120)을 통한 데이터 신호를 인식한 후 마이콤에 궤환시킬 수 있도록 3 와이어 전송동작 단계가 스위칭 전환되어 동작되도록 하고, 상기 PLL IC(100)의 내부에 상기 인에이블 회선(130)을 통하여 인에이블 신호가 유입되지 않을 경우에는 상기 클럭 회선(110)의 동기 신호를 이용하여 상기 데이터 회선(120)을 통한 데이터 신호를 인식한 후 상기 마이콤에 궤환시킬 수 있도록 I2C 전송동작 단계가 스위칭 전환되어 동작되도록 한다.That is, when the enable signal is introduced into the PLL IC 100 through the enable white line 130, the data line (S) is obtained using the synchronization signal of the clock line 110 induced during the frequency section of the enable signal. After recognizing the data signal through 120, the three-wire transmission operation step is switched and operated so as to be fed back to the microcomputer, and enable signal through the enable line 130 inside the PLL IC 100. If not, the I 2 C transmission operation step is switched and switched to recognize the data signal through the data line 120 using the synchronization signal of the clock line 110 and to feed it back to the microcomputer. Be sure to

이때, 상기 PLL IC(100)는, 평상시에는 I2C 전송동작 단계를 수행하다가 인에이블 회선(130)을 통한 인에이블 신호가 유기될 경우 3 와이어 전송동작 단계로 자동 전환되도록 하므로써, 하나의 PLL IC(100)로서 폭넓게 적용 가능함을 알 수 있다.In this case, the PLL IC 100 normally performs an I 2 C transmission operation step, and then automatically switches to a three-wire transmission operation step when the enable signal through the enable line 130 is released. It can be seen that it is widely applicable as the IC 100.

이상에서와 같이 본 발명에 따른 PLL IC의 신호 전송방법은, 인에이블 신호가 PLL IC의 내부에 유입되거나 유입되지 않을 경우의 각각에 대하여 능동적으로 3와이어 전송동작 단계 및 I2C 전송동작 단계로 자동 스위칭 전환시켜 동작되도록 하므로써, PLL IC의 신호 전송방법의 구분관리가 특별히 필요치 않고, 제품의 생산후 그 용도가 폭넓게 적용되어 비용절감 및 효율적인 활용을 기할 수 있는 유용한 효과가 있다.As described above, the signal transmission method of the PLL IC according to the present invention includes a three-wire transmission operation step and an I 2 C transmission operation step for each of the cases where the enable signal flows into or out of the PLL IC. By operating by switching automatically switching, it is not necessary to manage the PLL IC signal transmission method in particular, and its use is widely applied after the production of the product, which has a useful effect of reducing the cost and effectively utilizing it.

Claims (1)

PLL IC의 내부에 인에이블 회선을 통하여 인에이블 신호가 유입될 경우 상기 인에이블 신호의 주파수 구간 중에 유기된 클럭 회선의 동기 신호를 이용하여 데이터 회선을 통한 데이터 신호를 인식한 후 마이콤에 궤환시킬 수 있도록 스위칭 동작되는 3 와이어 전송동작 단계와, 상기 PLL IC의 내부에 상기 인에이블 회선을 통하여 인에이블 신호가 유입되지 않을 경우 상기 클럭 회선의 동기 신호를 이용하여 상기 데이터 회선을 통한 데이터 신호를 인식한 후 상기 마이콤에 궤환시킬 수 있도록 스위칭 동작되는 I2C 전송동작 단계로 이루어지는 것을 특징으로 하는 PLL IC의 신호 전송방법.When the enable signal flows into the PLL IC through the enable line, the synchronization signal of the clock line induced during the frequency section of the enable signal may be used to recognize the data signal through the data line and return it to the microcomputer. A three-wire transmission operation step of switching operation so as to recognize a data signal through the data line by using a synchronization signal of the clock line when an enable signal does not flow into the PLL IC through the enable line; And I 2 C transmission operation step of switching operation to be fed back to the microcomputer.
KR1019970048736A 1997-09-25 1997-09-25 Signal transmission method of PLL IC KR19990026551A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970048736A KR19990026551A (en) 1997-09-25 1997-09-25 Signal transmission method of PLL IC

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970048736A KR19990026551A (en) 1997-09-25 1997-09-25 Signal transmission method of PLL IC

Publications (1)

Publication Number Publication Date
KR19990026551A true KR19990026551A (en) 1999-04-15

Family

ID=66045117

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970048736A KR19990026551A (en) 1997-09-25 1997-09-25 Signal transmission method of PLL IC

Country Status (1)

Country Link
KR (1) KR19990026551A (en)

Similar Documents

Publication Publication Date Title
US6038623A (en) Electronic network allowing multi-speed communication
KR100224965B1 (en) The diagnostic/control system using the multi-level i2c bus
US5247619A (en) Insertion and removal of a circuit device into a bus network
CA1151315A (en) Electrical equipment
US5455762A (en) Motor controller having multiple command sources
CN111858459B (en) Processor and computer
KR100305312B1 (en) Interface device
KR19990026551A (en) Signal transmission method of PLL IC
JPH11259184A (en) External interface circuit
US6192437B1 (en) Transmission apparatus with control circuit/relay within each card providing connection to related card output depending on related slot ID/ redundancy/non-redundancy, working/protection signals
FI92449C (en) Uninterrupted connection to the time division bus
KR970028966A (en) Integrated Circuit Input / Output Processor with Improved Timer Performance
JPH04286239A (en) Communication equipment
KR0152340B1 (en) Clock synchronization system in switching system using digital lines
KR100206358B1 (en) High speed counter board constructed by vme bus system
RU2740791C1 (en) Transmission of a signals
KR100208227B1 (en) Time slot switch between processor and device
JP3507552B2 (en) Network synchronous clock selection circuit for private branch exchange.
JP2847957B2 (en) Extension system
JPH0870295A (en) Signal transmission method
JPH0569332B2 (en)
KR100202993B1 (en) Conjunction apparatus between two connectors
KR0161152B1 (en) Communication apparatus with the facility of repeating the global bus in rs-485
US4969161A (en) Apparatus for inputting and outputting data
KR100202980B1 (en) Interface apparatus in tdx-100 full electronic switching system

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application