KR19990011767A - 반도체장치 및 그 제조방법 - Google Patents
반도체장치 및 그 제조방법 Download PDFInfo
- Publication number
- KR19990011767A KR19990011767A KR1019970034988A KR19970034988A KR19990011767A KR 19990011767 A KR19990011767 A KR 19990011767A KR 1019970034988 A KR1019970034988 A KR 1019970034988A KR 19970034988 A KR19970034988 A KR 19970034988A KR 19990011767 A KR19990011767 A KR 19990011767A
- Authority
- KR
- South Korea
- Prior art keywords
- layer
- buried insulating
- insulating layer
- silicon layer
- forming
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 42
- 238000004519 manufacturing process Methods 0.000 title description 8
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims abstract description 31
- 229910052710 silicon Inorganic materials 0.000 claims abstract description 31
- 239000010703 silicon Substances 0.000 claims abstract description 31
- 239000000758 substrate Substances 0.000 claims abstract description 28
- 238000005530 etching Methods 0.000 claims abstract description 10
- 238000000034 method Methods 0.000 claims description 17
- 238000009413 insulation Methods 0.000 claims description 2
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 22
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 12
- 239000010408 film Substances 0.000 description 9
- 229910052581 Si3N4 Inorganic materials 0.000 description 7
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 7
- 238000010586 diagram Methods 0.000 description 4
- 239000012535 impurity Substances 0.000 description 4
- 230000003071 parasitic effect Effects 0.000 description 4
- 238000002955 isolation Methods 0.000 description 3
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 2
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 2
- 238000000151 deposition Methods 0.000 description 2
- 239000001301 oxygen Substances 0.000 description 2
- 229910052760 oxygen Inorganic materials 0.000 description 2
- 238000000206 photolithography Methods 0.000 description 2
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 150000002500 ions Chemical class 0.000 description 1
- 238000002844 melting Methods 0.000 description 1
- 230000008018 melting Effects 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 229910052757 nitrogen Inorganic materials 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 229920002120 photoresistant polymer Polymers 0.000 description 1
- 229910021332 silicide Inorganic materials 0.000 description 1
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0603—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
- H01L29/0642—Isolation within the component, i.e. internal isolation
- H01L29/0649—Dielectric regions, e.g. SiO2 regions, air gaps
- H01L29/0653—Dielectric regions, e.g. SiO2 regions, air gaps adjoining the input or output region of a field-effect device, e.g. the source or drain region
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/7624—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
- H01L21/76243—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using silicon implanted buried insulating layers, e.g. oxide layers, i.e. SIMOX techniques
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/76294—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using selective deposition of single crystal silicon, i.e. SEG techniques
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Element Separation (AREA)
- Thin Film Transistor (AREA)
Abstract
본 발명의 반도체장치는 반도체기판과 , 반도체기판에 형성된 매립절연층과 , 매립절연층 상에 형성된 제 1 도전형의 제 1 실리콘층과, 활성층에 매립절연층과 접촉되게 형성된 필드산화층과, 활성층과 매립절연층의 소정 깊이로 형성된 트렌치에 매립되게 형성된 제 2 도전형의 제 2 실리콘층과, 제 1 도전형의 제 1 실리콘층 상에 게이트 산화막을 개재시켜 형성된 게이트전극을 포함하는 구조를 갖으며, 그 제조방법으로는 반도체기판에 매립절연층 및 제 1 도전형의 제 1 실리콘층을 형성하는 단계와, 제 1 실리콘층의 소정 부분에 상기 매립절연층과 접촉되도록 필드산화막을 형성하는 단계와, 제 1 실리콘층 상에 게이트산화층을 개재시켜 게이트전극을 형성하는 단계와, 게이트전극의 양측에 매립절연층이 소정깊이로 식각되어 트렌치를 형성하는 단계와, 트렌치 내에 제 2 도전형의 제 2 실리콘층을 형성하는 단계를 구비한 것이 특징이다.
Description
본 발명은 반도체장치 및 그 제조방법에 관한 것으로, 특히, 매립절연층을 사용하여 인접하는 소자들 사이를 전기적으로 분리시키는데 적당한 반도체장치 및 그 제조방법에 관한 것이다.
절연층 상에 실리콘단결정 박막을 형성하고 그 위에 LSI(Large Scale Integration)를 형성하는 기술이 SOI(Silicon On Insulator)기술이다.
SOI 구조는 완전한 소자분리구조를 실현할 수 있으므로 고속동작이 가능하다.
또한, pn 접합 분리구조에서 나타나는 기생 모스 트랜지스터나 기생 바이폴라 트랜지스터등의 능동적 기생효과가 없으므로 래치 업 현상이나 소프트에러 현상이 없는 CMOS 회로를 구성할 수 있다.
이러한 SOI 구조를 갖는 반도체장치는 SIMOS(Seperation by Implanted Oxygen) 기판 또는 BESOI(Bonded and Etchback SOI)기판 등을 사용하여 형성된다. 우선, SIMOX 기판은 반도체기판 내에 산소 또는 질소를 이온주입하여 매립절연층(buried oxide layer)을 형성함으로써 만든다. 또한 BESOI 기판은 SiO2층 또는 Si3N4층 등의 절연층이 형성된 2개의 반도체기판을 녹여 붙인후 1개의 반도체기판을 소정 두께가 되도록 식각하여 만든다.
상기에서, SOI 구조를 갖는 반도체장치는 절연층에 의해 반도체기판과 단결정실리콘층을 절연시키는 것에 의해 PN 접합을 방지함으로써 기생바이폴라 트랜지스터의 형성과 같은 원하지 않는 전기적 결합을 방지한다.
도 1a 내지 도 1d 는 종래기술에 따른 반도체장치의 제조공정도이다.
도 1a를 참조하면, 반도체기판(100)상에 매립절연층(102)이 형성되고, 매립절연층(102) 상에 P형의 단결정실리콘층(104)이 형성된다. 여기에서, 반도체기판(100) 상에 매립절연층(102) 및 단결정실리콘층(104)이 SIMOX 방법 또는 BE 방법으로 형성된다.
상기에서, 매립절연층(102)가 SIMOX 방법으로 형성되는 경우 반도체기판(100)과 단결정실리콘층(104)은 동일 도전형이 사용되고, BE 방법으로 형성되는 경우는 반도체기판(100)과 단결정실리콘층(104)은 서로 무관하게 N형 또는 P형의 기판이 사용된다.
이어서, 단결정실리콘층(104)의 소정 부분에 소자의 활성영역(F1)(F2)을 한정하는 필드산화막 (104-2)을 형성한다. 상기에서 필드산화막(104-2)은 통상의 LOCOS(LOCOS: Local Oxidation of Silicon) 방법 또는 STI(Swallow Trench Isolation) 방법으로 형성된다.
도 1b를 참조하면, 단결정실리콘층(104)에 트렌치(t1)를 형성한다.
이때, 트렌치(t1) 형성시, 트렌치(t1)의 바닥면이 매립절연층(102)과 닿지 않도록 한다.
도 1c 및 도 1d를 참조하면, 트렌치(t1)의 표면을 포함한 단결정실리콘층(104)표면에 게이트산화막(106)을 형성한다.
게이트산화막(106) 상에 트렌치(t1)를 채우도록 불순물이 도핑된 다결정실리콘을 증착한 후 패터닝하여 트렌치(t1) 내에 게이트전극(108)을 형성한다.
그리고 게이트전극(108)을 형성하기 위한 다결정실리콘을 증착한 후, 질화실리콘을 증착한 후, 패터닝하여 게이트전극(108)상에 캡산화막(110)을 형성하기도 한다.
이 때 , 트렌치(t1) 하부의 단결정실리콘층(104)은 채널(channel)이 된다.
다음에, 단결정실리콘층(104)에 N형의 불순물을 저농도와 고농도로 각각 이온 주입하여 LDD(Lightly Doped Drain) 영역으로 이용되는 저농도영역과 소오스/드레인(source/ drain)영역으로 이용되는 불순물영역(116)을 형성한다.
그러나, 상술한 종래의 반도체장치는 단결정실리콘층에 게이트전극을 형성하기 위한 트렌치를 형성하므로 채널로 이용되기 위해 잔류하는 부분의 표면이 식각에 의해 손상되며, 또한, 손상된 표면에 의해 트렌치내에 형성되는 게이트산화층의 질도 저하된다.
또한, 채널의 두께를 식각 깊이로 조절해야 하는 문제점이 있었다.
본 발명은 이러한 문제점을 해결하고자, 매립절연층을 사용하여 인접하는 소자들 사이를 전기적으로 분리시, 게이트를 형성하기 위한 트렌치 식각공정에 따른 손상을 줄일수 있는 반도체장치 및 그의 제조방법을 제공하려는 것이다.
따라서, 본 발명의 반도체장치는 반도체기판과, 반도체기판에 형성된 매립절연층과, 매립절연층상에 형성된 제 1 도전형의 제 1 실리콘층과, 활성층에 매립절연층과 접촉되게 형성된 필드산화층과, 활성층과 매립절연층의 소정 깊이로 형성된 트렌치에 매립되게 형성된 제 2 도전형의 제 2 실리콘층과, 제 1 도전형의 제 1 실리콘층 상에 게이트산화막을 개재시켜 형성된 게이트전극을 포함하는 구조를 갖으며, 그 제조방법으로는 반도체기판에 매립절연층 및 제 1 도전형의 제 1 실리콘층을 형성하는 단계와, 제 1 실리콘층의 소정 부분에 상기 매립절연층과 접촉되도록 필드산화막을 형성하는 단계와, 제 1 실리콘층 상에 게이트산화층을 개재시켜 게이트전극을 형성하는 단계와, 게이트전극의 양측에 매립절연층의 소정 깊이로 식각되어 트렌치를 형성하는 단계와, 트렌치 내에 제 2 도전형의 제 2 실리콘층을 형성하는 단계를 구비한 것이 특징이다.
이하, 첨부된 도면을 참조하여 본 발명을 설명하겠다.
도 1a 내지 도 1d는 종래기술에 따른 반도체장치의 제조공정도이고,
도 2은 본 발명에 따른 반도체장치의 단면도이고,
도 3a 내지 도 3e 는 본 발명에 따른 반도체장치의 제조공정도이다.
* 도면의 주요 부분에 대한 부호의 설명
100, 200, 300 : 반도체기판, 102, 202, 302 : 매립절연층, 104, 204, 304 : 단결정실리콘층, 104-2, 204-2, 304-2 : 필드산화층, 106, 206, 306 : 게이트산화층, 110, 210, 310 : 질화실리콘층, 116, 312 : 불순물영역
도 2의 본 발명에 따른 반도체장치의 단면도이고, 도 3a 내지 도 3e는 본 발명에 따른 반도체장치의 제조공정도이다.
도 2를 참조하면, 본 발명의 반도체장치는 반도체기판(200)과, 반도체기판(200)상에 형성된 매립절연층(202)과, 매립절연층(202)상에 형성된 제 1 도전형의 제 1 실리콘층(204)과, 제 1 실리콘층(204)상에 매립절연층(202)과 접촉되게 형성된 필드산화층(204-2)과, 제 1 실리콘층(204)과 매립절연층(202)의 소정 깊이로 형성된 트렌치 내에 매립되게 형성된 제 2 도전형의 제 2 실리콘층(216)과, 제 1 도전형의 제 1 실리콘층(204) 상에 게이트산화막(206)을 개재시켜 형성된 게이트전극(G2)을 포함하는 구조를 갖는다.
이때, 매립절연층(202)이 2000∼4000Å의 충분한 두께로 형성되며, 제 1 실리콘층(204)이 300∼1000Å의 두께로 형성된다.
그리고 트렌치는 매립절연층(202)을 1000∼2000Å의 깊이로 형성한다.
이와같은 구조를 갖는 본 발명의 반도체장치의 제조방법에 대해 알아본다.
도 3a를 참조하면, 반도체기판(300)에 매립절연층(302)과 P형의 단결정실리콘층(304)을 순차적으로 형성한다.
이때, 매립절연층(302)은 2000∼4000Å정도의 충분한 두께로 증착하여 형성하고, P형의 단결정실리콘층(304)은 300∼1000Å 정도의 두께로 증착하여 형성한다.
이어서, 매립절연층(302)상에 로코스 또는 STI 방법을 이용하여 필드산화막(304-2)을 형성하며, 이 필드산화층(304-2)은 매립절연층(302)과 접촉하도록 형성되어 인접하는 활성영역과 전기적으로 완전히 절연되도록 한다.
상기에서 매립절연층(202)과 단결정실리콘층(204)의 활성영역은 SOI 구조를 이루는 것으로, SIMOX 나 BE 방법으로 형성한다.
즉, SIMOX으로는 형성되는 경우는 반도체기판(300)과 단결정실리콘층(204-1)은 동일 도전형이 사용되고, BE 방법으로 형성되는 경우는 반도체기판(300)과 단결정실리콘층(304)은 서로 무관하게 P형 또는 N형이 사용된다.
도 3b를 참조하면, 단결정실리콘층(304)상에 게이트산화층(306)을 형성하고, 이 게이트산화층(306) 상에 CVD 방법으로 다결정실리콘층(308) 및 질화실리콘층(310)을 형성한 후, 다결정실리콘층(308) 상에 질화실리콘층(310)을 덮도록 감광막을 증착하여 마스크층(도면에 도시되지 않음)을 형성한다.
그리고 마스크층을 단결정실리콘층(304)이 노출되도록 포토리쏘그래피방법으로 패터닝하여 트랜지스터영역(t2)으로 이루어진 활성영역과 제 1 및 제 2 필드영역(F3)(F4)으로 이루어진 필드영역을 한정한다.
그리고 마스크층을 단결정실리콘층(304)이 노출되도록 포토리쏘그래피방법으로 패터닝하여 한다. 다음에, 마스크층을 식각마스크로 하여 단결정실리콘층(304)의 노출된 부분을 식각한다.
이때, 잔류된 다결정실리콘층(208)은 게이트(G2)로 이용되고, 잔류된 질화실리콘층(210)은 캡산화층으로 사용된다.
상기에서, 게이트산화층(206)은 40∼100Å 정도의 두께로, 다결정실리콘층(208)은 500∼2500Å 정도의 두께로, 질화실리층(210)은 500∼2000Å 정도의 두께로 증착한다.
그리고 다결정실리콘층(208)은 질화실리콘층(210) 사이에 메탈실리사이드층을 형성할 수도 있다.
이어서, 게이트(G2)양측에 활성영역(304-1)에 이온을 주입하여 소스/드레인을 형성하기 위한 불순물영역(312)을 형성한다.
이때, NMOS인 경우에는 P(phosphor) 또는 As를 이용하여 도우즈량이 1E 13∼5E14 Cm-2이 되도록 한다.
도 3c를 참조하면, 게이트(G2) 및 캡산화층(310)의 측면에 측벽(G2-1)을 형성한다.
이어서, 측벽(G2-1)을 포함한 캡산화층(310) 및 필드산화층(304-2)을 마스크로 선택식각하여 매립절연층(302)의 일부가 노출되도록 트렌치(t2)를 형성한다.
이 때, 필드산화층(304-2)도 일부 식각되는데, 필드산화층(304-2)의 높이가 채널표면과 같도록 식각을 조절하여 평탄화한다.
이때, 트렌치(t2) 형성을 위해 식각되는 매립절연층(302)의 깊이는 1000Å∼2000Å 정도로 한다.
도 3d를 참조하면, 트렌치(t2)를 덮도록 불순물이 도핑된 다결정실리콘층(216)을 증착하여 형성한다.
이때 다결정실리콘층(216)은 2000Å∼4000Å정도의 두께범위로 형성한다.
도 3e를 참조하면, 필드산화층(216)을 노출되도록 다결정실리콘층(216)을 에치백하며, 다결정실리콘이 매립된 트렌치(t2)표면을 평탄화한다.
상기에서 살펴본 바와 같이 , 본 발명의 반도체장치 및 그 제조방법에서는 게이트영역 하의 단결정실리콘층의 두께가 얇아서 쇼트 채널효과를 개선시키고, 소오스/드레인영역의 다결정실리콘층은 그 두께를 크게하여 저항을 줄일 수 있는 잇점이 있다.
Claims (5)
- 반도체기판과,상기 반도체기판에 형성된 매립절연층과,상기 매립절연층 상에 형성된 제 1 도전형의 제 1 실리콘층과,상기 활성층에 상기 매립절연층과 접촉되게 형성된 필드산화층과,상기 활성층과 상기 매립절연층의 소정 깊이로 형성된 트렌치에 매립되게 형성된 제 2 도전형의 제 2 실리콘층과,상기 제 1 도전형의 제 1 실리콘층상에 게이트산화막을 개재시켜 형성된 게이트전극을 포함하는 반도체장치
- 청구항 1에 있어서,상기 매립절연층이 2000∼4000Å의 두께로 형성된 것이 특징인 반도체장치
- 청구항 1 에 있어서,상기 제 1 실리콘층이 300∼1000Å의 두께로 형성된 것이 특징인 반도체장치.
- 청구항 1에 있어서,상기 트렌치는 상기 매립절연층을 1000∼2000Å의 깊이로 형성한 것이 특징인 반도체장치.
- 반도체기판에 매립절연층 및 제 1 도전형의 제 1 실리콘층을 형성하는 단계와, 상기 제 1 실리콘층의 소정부분에 상기 매립절연층과 접촉되도록 필드산화막을 형성하는 단계와,상기 제 1 실리콘층 상에 게이트산화층을 개재시켜 게이트전극을 형성하는 단계와,상기 게이트전극의 양측에 상기 매립절연층이 소정 깊이로 식각되어 트렌치를 형성하는 단계와,상기 트렌치 내에 제 2 도전형의 제 2 실리콘층을 형성하는 단계를 구비한 반도체 제조방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970034988A KR100242386B1 (ko) | 1997-07-25 | 1997-07-25 | 반도체장치 및 그 제조방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970034988A KR100242386B1 (ko) | 1997-07-25 | 1997-07-25 | 반도체장치 및 그 제조방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990011767A true KR19990011767A (ko) | 1999-02-18 |
KR100242386B1 KR100242386B1 (ko) | 2000-03-02 |
Family
ID=19515626
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970034988A KR100242386B1 (ko) | 1997-07-25 | 1997-07-25 | 반도체장치 및 그 제조방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100242386B1 (ko) |
-
1997
- 1997-07-25 KR KR1019970034988A patent/KR100242386B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR100242386B1 (ko) | 2000-03-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6815296B2 (en) | Polysilicon back-gated SOI MOSFET for dynamic threshold voltage control | |
US5889293A (en) | Electrical contact to buried SOI structures | |
KR100375752B1 (ko) | Cmos 자기-정합 스트랩상 상호접속 및 그 방법 | |
US6437405B2 (en) | Silicon-on-insulator (SOI) substrate, method for fabricating SOI substrate and SOI MOSFET using the SOI substrate | |
US7018873B2 (en) | Method of making a device threshold control of front-gate silicon-on-insulator MOSFET using a self-aligned back-gate | |
US7115950B2 (en) | Semiconductor device and method of manufacturing the same | |
US6933569B2 (en) | Soi mosfet | |
US6495898B1 (en) | Semiconductor device and method of manufacturing the same | |
JP3965064B2 (ja) | ボディ・コンタクトを有する集積回路の形成方法 | |
US6337230B2 (en) | Semiconductor device and manufacturing method thereof | |
US6579750B1 (en) | Manufacturing method for fully depleted silicon on insulator semiconductor device | |
US20010050397A1 (en) | Semiconductor device and method of manufacturing the same | |
US6403482B1 (en) | Self-aligned junction isolation | |
US6294817B1 (en) | Source/drain-on insulator (S/DOI) field effect transistor using oxidized amorphous silicon and method of fabrication | |
US6506638B1 (en) | Vertical double gate transistor structure | |
KR100593739B1 (ko) | 바디-소스 접속을 갖는 모스 전계효과 트랜지스터 및 그제조방법 | |
US6166412A (en) | SOI device with double gate and method for fabricating the same | |
US6605843B1 (en) | Fully depleted SOI device with tungsten damascene contacts and method of forming same | |
US6509218B2 (en) | Front stage process of a fully depleted silicon-on-insulator device | |
KR100395973B1 (ko) | 적어도하나이상의mos트랜지스터를가진집적회로장치를제조하기위한방법 | |
US7537981B2 (en) | Silicon on insulator device and method of manufacturing the same | |
KR100242386B1 (ko) | 반도체장치 및 그 제조방법 | |
US6518628B1 (en) | Integrated CMOS circuit configuration, and production of same | |
KR100271790B1 (ko) | 반도체장치및그의제조방법 | |
US20020033536A1 (en) | Semiconductor device and manufacturing method thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20101025 Year of fee payment: 12 |
|
LAPS | Lapse due to unpaid annual fee |