KR19980085032A - 플라즈마 방전 표시 소자의 구동 방법 - Google Patents

플라즈마 방전 표시 소자의 구동 방법 Download PDF

Info

Publication number
KR19980085032A
KR19980085032A KR1019970020979A KR19970020979A KR19980085032A KR 19980085032 A KR19980085032 A KR 19980085032A KR 1019970020979 A KR1019970020979 A KR 1019970020979A KR 19970020979 A KR19970020979 A KR 19970020979A KR 19980085032 A KR19980085032 A KR 19980085032A
Authority
KR
South Korea
Prior art keywords
discharge
sustain
discharge sustain
period
pulses
Prior art date
Application number
KR1019970020979A
Other languages
English (en)
Inventor
이승재
Original Assignee
손욱
삼성전관 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 손욱, 삼성전관 주식회사 filed Critical 손욱
Priority to KR1019970020979A priority Critical patent/KR19980085032A/ko
Publication of KR19980085032A publication Critical patent/KR19980085032A/ko

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 3전극 이상의 면방전 교류 플라즈마 방전 표시 소자의 구동 방법에 관한 것이다. 본 발명에 따른 PDP 구동 방법은 표시하고자 하는 계조를 구성하기 위한 서브필드들 중 보다 많은 수의 방전 유지 펄스를 갖는 상위 서브 필드들 유지 펄스의 개수를 그 이하의 적은 수의 방전 유지 펄스를 간는 하위 방전 유지 기간들의 방전 유지 펄스들의 합으로 구성하는 PDP 구동 방법에 있어서, 상기 상위 서브필드들에서는 어드레스 기간 다음에 바로 방전 유지 기간을 두되, 4표시라인 동시 구동시에는 제7 및 8방전 유지 기간 S7 및 S8의 방전유지 펄스수를 각각 제1방전유지펄스 수와 같게하고, 8라인 동시 구동시에는 제6,7 및 8방전유지기간의 펄스 수를 제1방전유지펄스 수와 같게하는 방법으로 구동함으로써, 상기 상위 서브필드의 어드레스 기간에 여기된 하전 입자가 소멸되지 않도록 하여 정확한 계조 표시가 가능하며, 종래의 구동회로를 이용하여 구현한다.

Description

플라즈마 방전 표시 소자의 구동방법
본 발명은 플라즈마 방전 표시 소자의 구동 방법에 관한 것으로, 특히 3전극 이상의 면방전 교류 플라즈마 방전 표시 소자의 구동 방법에 관한 것이다.
도 1 및 도 2는 3 전극 면방전 교류 플라즈마 방전 표시 패널(AC PDP; alternating-current plasma display panel)의 배열을 보여준다. 도 1은 AC PDP의 분리 사시도이고, 도 2는 AC PDP의 전극들 및 M x N 화소점, 즉 X 전극, Y 전극 및 어드레스(데이타) 전극이 만나는 점이 격벽에 의하여 격리되어 구성된 각 단위 방전셀들(cell)을 보여준다.
도 1에서, 부재번호 1은 전면유리기판, 2는 배면 유리기판, 3은 어드레스(데이타) 전극, 4는 격벽, 5는 격벽들 사이에 증착된 형광 물질(형광체), 6은 유전체층, 7 및 8은 각각 유지 전극들로 작용하는 X 및 Y 전극들이다. 방전(유지 방전)은 주로 X전극들(7; 제1유지 방전 전극들)과 Y전극들(8; 제2유지 방전 전극들) 사이에서 이루어진다. 표시 데이터들에 따른 화소들(셀들)을 선택하기 위하여, 선택될 셀들에 대응하는 어드레스 전극(3)들은 상기 셀들에 대응하는 Y전극들 중 하나에 대하여 방전(어드레스 방전)하도록 선택된다. 유전체층(6)은 절연층으로서의 역할을 하며, 유지 방전 전극(7, 8)들 위에 형성된다. MgO 보호막은 유전체층(6) 위에 형성된다. 이 층들에 대향하는 배면 유리 기판(2)(혹은 전면 유리 기판(1))의 대향면 상에 어드레스 전극(3)들 및 형광물질(5)을 갖는다.
격벽(4)은 방전 공간을 한정하도록 하나 혹은 두 유리 기판(1, 2) 상에 형성된다. 각 방전 공간들은 방전을 일으키는 셀(화소)를 한정한다. 방전이 일어날 때, 형광물질(5)이 빛을 방출하도록 자외선이 생성된다. 도 2는 표시 스크린을 형성하는 MxN 매트릭스를 보여준다. 참조부호 A1 내지 Am은 어드레스 전극(3)들을 나타내고, Y1 내지 Yn은 Y전극(8)들을 나타낸다. X전극(7)들은 서로 접속된다.
도 3은 미극 특허 제5,436,634호에 기재된 PDP 구동 방법을 설명하는 타이밍 챠트이다. 도면에서 한 프레임은 제1필드(F1)와 제2필드(F2)로 나누어진다. 강도 레벨(계조 레벨)들을 생성하는 다른 서브 필드들은 각각 홀수 및 짝수 표시 라인들에 할당된다. 즉, 이 실시예는 인터레이스 모드에서 순차적으로 어드레스 기간 동안 표시 데이터에 따라 벽전하들을 형성하고 유지 방전 기간 동안 표시 데이터에 따라 유지 방전을 실행한다.
도 3에 도시된 바와 같은 홀수 표시 라인들에 대하여, 제1필드(F1)는 서브필드 SF1 내지 SF7 및 제2필드(F2)의 서브필드 SF8의 어드레스 기간 A8을포함한다. 홀수 표시 라인들에 대한 이 S81 내지 S87 기간들은 짝수 표시 라인들에 대한 서브 필드 SF1 내지 SF7에서의 유지 방전 기간 S1 내지 S7과 같다. 홀수 표시 라인들이 서브 필드 SF1 내지 SF8의 어드레스 기간 A1 내지 A8에 어드레스되는 동안 짝수 표시 라인들에서는 아무것도 실행되지 않는다.
마찬가지로, 짝수 표시 라인들에 대하여 제2필드 F2는 서브 필드 SF1 내지 SF7 및 다음 프레임의 제1필드 F1'의 서브필드 SF8의 어드레스 기간 A8을 포함하고, 상기 제1필드 F1'는 단지 서브필드 SF8의 유지 방전 기간들 S81 내지 S87을 포함한다. 짝수 표시 라인들에 대한 이 S81 내지 S87 기간들은 홀수 표시 라인들에 대한 서브 필드들 SF1 내지 SF7에서의 유지 방전 기간들 S1 내지 S7과 같다. 서브필드 SF8은 휴지 기간들 N1 내지 N7 뿐 만 아니라 유지 방전 기간 S81 내지 S87도 포함한다.
서브필드들 SF1 내지 SF8의 유지 방전 기간들 S1 내지 S7 및 S81 내지 S87은 다른 수의 유지 방전 사이클들을 포함하고, 각 유지 방전 사이클들은 X 및 Y전극들 사이에서 하나의 방전 펄스를 생성시킨다. 서브필드들 SF1 내지 SF8에서 유지 방전 사이클들의 수는 각각 4, 8, 16, 32, 64, 128, 256 및 508이다. 즉, 그 비는 1:2:4:8:16:32:64:127이다. 상기 서브필드 SF8에서의 508 유지 방전 사이클들은 유지 방전 기간들 S81 내지 S87 중에서 각각 4, 8, 16, 32, 64, 128 및 256으로 나뉘어진다. 즉, 홀수(짝수) 표시 라인들에 대한 서브필드 SF8의 유지 방전 기간들 S81 내지 S87은 짝수(홀수) 표시 라인들에 대한 서브필드들 SF1 내지 SF7의 유지 방전 기간들 S1 내지 S7과 동일한 길이, 위상 및 수의 사이클들을 갖는다. 서브필드 SF8에서, 휴지 기간들 N1 내지 N8 동안 거듭쓰기 동작은 실행되지 않으며, 따라서, 기간 S81 내지 S87에서의 유지 방전 동작은 어드레스 기간 A8에서 선택적으로 쓰여진 표시 데이터에 따라서 실행된다.
이 방법은 255개의 다른 휘도들, 즉 255 강도 레벨들을 제공한다. 유지 방전은 홀수 및 짝수 표시 라인들에서 동일한 위상으로 실행되기 때문에, 별개의 구동 회로들을 구비할 필요는 없다. 따라서 이 방법은 기존의 구동 회로 상에서 성취될 수 있다.
도 4는 도 3의 PDP 구동 방법에 따른 PDP 구동 파형의 예를 보여준다. 각 서브필드에서의 어드레스 기간이 시작되면, 총 쓰기/지우기 동작은 모든 셀에서 균일한 조건(분위기)을 조성하여 실행된다. 이 총 쓰기/지우기 동작은 제1필드에서의 홀수 표시 라인 및 제2필드에서의 짝수 표시 라인 상에서 실행된다. 그러므로, 선택적 쓰기 동작은 제1필드에서의 홀수 표시 라인 상 및 제2필드에서의 짝수 표시 라인 상에서 순차적으로 실행되어 선택된 셀들 내에 벽전하를 형성한다. 어드레스 기간 후에, 유지 방전 기간이 뒤따른다.
도 4에서, YN전극 구동 파형은 제1필드에서의 홀수 표시 라인들 및 제2필드에서의 짝수 표시 라인들에 순차적으로 인가된다. 쓰여지지 않은 표시 라인들은 YN+1전극 구동 파형을 받는다.
유지 방전 기간 동안, 어드레스 기간에 재차-쓰여진 셀들은 상기 새로이 쓰여진 데이터에 따라 유지 방전하게 된다. 재차-쓰여지지 않은 셀들은 이전 서브필드에서의 표시 상태에 따라 유지 방전하게 되어 이전의 상태를 유지하게 된다. 예로서 짝수 표시 라인에 대하여, 제2필드에서의 유지 방전은 제1필드에서의 맨 마지막 어드레스 기간 즉, 최고의 휘도를 갖는 서브필드 SF8의 어드레스 기간에 쓰여진 표시 데이터에 따라 실행된다.
제1필드에서의 어드레스 기간 A1 내지 A8 에 홀수 표시 라인들을 재차-쓰는데에 사용되는 표시 데이터의 양은 이전 방법에 의해 필요한 양의 절반이다. 즉, 기억 용량이 이전 메모리의 절반인 프레임 메모리로 달성될 수 있다.
이 실시예의 PDP 구동 방법에 따르면, 8 서브필드가 255 강도 레벨(계조)을 표시하기 위하여 준비된다. 여기서, 강도 레벨의 수(N(GRAY SCALE))는 다음과 같이 표시된다.
N(GRAY SCALE)= 2N-1 ..............................(1)
여기서 N은 서브필드의 수이다.
한 프레임을 서브필드들로 나누는 표준 강도 레벨 표시 방법에 따르면, 강도 레벨의 수(N(GRAY SCALE))는 다음과 같이 표시된다.
N(GRAY SCALE)= 2N.................................(2)
여기서 N은 서브필드의 수이다.
만약, 8 필드가 있다면 256 강도 레벨들이 제공된다. 그러나, 상기 실시예는 제1필드에서의 유지 방전 펄스의 수가 제2필드에서의 유지 방전 펄스의 수와 같기 때문에 하나의 강도 레벨이 부족하다.
방정식(2)에 표시된 바와 같이 256 강도 레벨을 제공하기 위해서, 제1필드에서의 유지 방전 동작의 수는 제2필드에서의 유지 방전 동작의 수와 달라야한다. 이를 달성하기 위하여, 서브 필드 SF1 및 SF2는 같은 수의 유지 방전 펄스를 가지고, 유지 방전을 일시 휴지시키기 위하여 지우기 펄스가 서브필드 SF1에서의 유지 방전 기간 내에서 삽입된다. 이 예는 도 5를 참조하여 설명된다.
도 5는 상기 미국 특허 제5,346,634호의 또 다른 PDP 구동 방법을 보여주는 타이밍 챠트이다. 도면에서, 서브필드 SF1에서의 유지 방전 기간 S1 및 서브필드 SF2에서의 유지 방전 기간 S2는 같은 수의 유지 펄스들을 포함한다. 지우기 펄스는 유지 방전 기간 S1 내에 삽입되어, 유지 방전 기간 S1을 제1절반 기간 S11 및 제2절반 기간 S12로 나누게 된다. 실제 방전은 제1절반 기간 S11에서만 일어나고, 제2절반 기간 S12에서의 유지 방전은 무효가 된다. 따라서, 서브필드 SF1의 유지 방전 기간 S1에서의 실제 유지 방전 동작의 수는 서브필드 SF2의 유지 방전 기간 S2에서의 유지 방전 동작의 수의 절반이 된다.
서브필드 SF8의 제1유지 방전 기간 S81에서, 지우기 펄스가 삽입되어 대응하는 서브필드 SF1에서의 유지 방전을 휴지시키는 동안 어떤 펄스도 삽입되지 않으므로, 기간 S81에서는 어떠한 지우기 방전도 일어나지 않는다. 따라서, 유지 방전은 이후로 어드레스 기간 A8에서 쓰여진 표시 데이터에 따라 기간 S81에서 되풀이된다.
결과로서, 서브필드 SF1 내지 SF8에서의 유지 방전 동작의 비는 1:2:4:8:16:32:64:128이 되어 방정식(2)에서 표시된 바와 같이 256 강도 레벨들을 제공한다.
도 6은 도 5의 PDP 구동 방법의 PDP 구동 파형의 예를 보여준다. 서브필드 SF1에서의 유지 방전은 지우기 펄스 때문에 일시중지된다. YN전극 구동 파형은 제1필드의 서브 필드 SF1에서의 홀수 표시 라인들에 인가된다. YN+1전극 구동 파형은 대응하는 기간(즉, 일시 중지 기간 N1에 서브필드 SF8의 유지 방전 기간 S81을 더한 기간)에서의 짝수 표시 라인들에 인가된다.
이런 방식으로, 서브필드 SF1에서의 유지 방전 기간 S1은 제1 및 제2절반 기간 S11 및 S12로 나누어진다. 제2절반 기간 S12 직전에, 벽전하가 감소하도록 지우기 펄스가 삽입되어, 유지 방전을 무효화시킨다. 결과로서, 제2절반 기간 S12에서의 유지 펄스들은 무효가 된다. 비록 이 방법이 선택적인 쓰기 어드레스 방법에 근거한다고 할지라도, 그 것은 종래의 자기-지우기 어드레스 방법에 근거할 것이다.
이상 설명한 바와 같이, 도 5는 도6의 구동파형을, 횡축을 시간으로 하여 각각의 시간에 어드레싱(Addressing) 및 유지(Maintenance)와 휴지(Suspension) 기간(Period)을 표시한 것이다. 256계조를 표시하기 위하여 S1 부터 S7 서브필드의 유지펄스 숫자를 더하여 S8의 유지펄수 숫자와 같아지기 위하여 S1의 펄수 숫자를 S2와 같게하고 서브필드 SF1을 표시할때는 Y 전극을 이용하여 지우기 펄스(Erase Pulse)를 주고 서브필드 SF8을 표시할때는 지우기 펄스(Erase Pulse)를 주지않아 S8의 펄수 숫자가 S7의 펄스 숫자의 2 배가 되도록하고 있다.
그러나, 상기와 같은 구동 방법은 서브필드 SF8의 어드레싱 A8 후에 바로 유지 펄스(Maintenance Pulse)가 오지않고 휴지 기간(Suspension Period) 만큼의 시간 지연이 있다는데에 문제점이 있다. 유전층에 축적된 하전입자는 시간이 지남에 따라 소멸하게 되는데, 이것이 어드레싱 라인(Addressing Line)의 갯수를 제한하는 요인이다. 어드레싱(Addressing)을 했다는 의미는 유지 펄스가 오면 생성된 하전입자의 존재 여부로 방전이 개시되느냐 마느냐가 결정되는데 이 하전입자를 생성했다는 것이다. 어드레싱은 주사 라인(Scanning Line)을 한 줄씩 순서대로 하는데 유지 펄스가 오기 전에 어드레싱에 의해 생성된 하전입자가 없어지면 켜주었는데도 불구하고 꺼준 것으로 되기때문에 어드레싱에서 최초로 생성된 하전입자가 사라지기 직전의 라인 갯수가 어드레싱할 수 있는 최대의 갯수가 된다. 따라서 상기와 같은 종래의 PDP구동 방법으로는 A8 어드레싱 다음에 유지 기간이 아닌 휴지 기간이 되기 때문에 서브필드 SF8의 화상표시가 제대로 이루어지기 어렵게 된다.
본 발명은 상기와 같은 문제점을 개선하고자 창안된 것으로, 제1필드 주사 신호의 방전 유지 펄스들을 그대로 상기 제2필드 주사 신호의 방전 유지 펄스들로 이용하는 가스 방전 표시 소자의 구동 방법에 있어서, 제2필드 주사 신호의 첫 번째 어드레스 기간 다음의 휴지 기간에 의한 하전 입자의 소멸로 인한 화상 표시 곤란을 해소한 플라즈마 방전 표시 소자의 구동 방법을 제공하는데 그 목적이 있다.
도 1은 면방전 플라즈마 방전 표시 소자의 분리 사시도.
도 2는 도 1의 면방전 플라즈마 방전 표시 소자의 전극 배치도.
도 3은 도 2의 면방전 플라즈마 방전 표시 소자의 전극들을 구동하기 위한 종래의 구동 방법을 설명하기 위한 도면.
도 4는 도 3의 면방전 플라즈마 방전 표시 소자 구동 방법에 따라 전극들에 인가되는 구동 신호의 파형도.
도 5는 도 2의 면방전 플라즈마 방전 표시 소자의 전극들을 구동하기 위한 종래의 다른 구동 방법을 설명하기 위한 도면.
도 6은 도 5의 면방전 플라즈마 방전 표시 소자 구동 방법에 따라 전극들에 인가되는 구동 신호의 파형도.
도 7은 도 2의 면방전 플라즈마 방전 표시 소자의 전극들을 구동하기 위한 본 발명에 따른 구동 방법을 설명하기 위한 도면.
도 8은 지우기 펄스의 인가 지점을 표시하기 위하여 도 7의 제1표시 라인들을 확대하여 표시한 도면.
그리고 도 9 및 도10은 도 7의 면방전 플라즈마 방전 표시 소자 구동 방법에 따라 전극들에 인가되는 구동 신호의 파형도로서,
도 9는 도 8의 S86 방전 유지 기간의 구동 신호의 파형도이고,
도 10은 도 8의 S816 방전 유지 기간의 구동 신호의 파형도.
* 도면의 주요부분에 대한 부호의 설명 *
1...전면유리기판 2...배면 유리기판
3...데이타(어드레스 전극) 4...격벽
5...형광 물질(형광체) 6...유전체층
7...X전극들(제1유지 방전 전극들) 8...Y전극들(제2유지 방전 전극들)
상기와 같은 목적을 달성하기 위하여 본 발명에 따른 플라즈마 방전 표시 소자의 구동 방법은,M 개의 계조를 표시하기 위한 N 개의 서브필드들 중 상대적으로 많은 수의 방전 유지 펄스를 갖는 상위 서브 필드들의 방전 유지 펄스의 개수를 상대적으로 작은 수의 방전 유지 펄스를 갖는 하위 서브 필드들의 방전 유지 펄스들의 합으로 구성하여 복수개의 표시라인들을 동시에 구동하는 PDP 구동 방법에 있어서, (a) 상기 복수개의 표시라인들을 동시에 구동하는 구동신호들을, 상기 상위 서브필드들이 A(2≤A<N/2)개일 경우, 상기 상위 서브필드를 구성하기 위한 반복필드를 상기 하위 서브 필드들 및 상기 하위 서브 필드 중 최하위 필드의 방전 유지 펄스수와 같은 수의 방전 유지 펄스를 갖는 A개 이상의 방전 유지 기간들로 구성하되, 상기 상위 서브필드들의 어드레스 기간 다음에 바로 방전 유지 기간을 두도록 생성하는 단계; (b) 상기 (a) 단계에 의해 생성된 복수개의 표시라인들의 구동 신호에서 상기 상위 서브필드에서 해당 계조 표시를 위해 필요한 방전 유지 펄스 이외의 나머지 방전 유지 펄스들을 무효화시키기 위하여 지우기 펄스를 인가하는 단계; 및 (c) 상기 (a) 단계에 의해 생성된 복수개의 표시라인들의 구동 신호를 상기 복수개의 표시 라인들에 인가하되, 상기 복수개의 표시 라인들 간에 어드레스 기간이 중복되지 않도록 인가하는 단계;를 포함하는 것을 특징으로 한다.
본 발명에 있어서, 상기 갯수 M 및 N 사이에는 M=2N의 관계가 성립하고,상기 (a) 단계에서 상기 최하위 필드의 방전 유지 펄스수와 같은 수의 방전 유지 펄스를 갖는 방전 유지 기간들의 수를 b라 할 때, 동시 구동할 수 있는 표시라인들의 수는 2b개인 것이 바람직하다.
이하 도면을 참조하면서 본 발명에 따른 가스방전표시소자의 구동 방법을 상세하게 설명한다.
본 발명은 점진적(Progressive) 구동방식(비월적(Interlace) 구동방식의 대칭)에서 표시 실시간(Duty Cycle)을 높이고, 미국 특허 US 5,436,634에 기재된 PDP 구동 방법에 비하여 저주파수의 유지 펄스(Maintenance Pulse)를 이용하기 위하여, 제1필드에서는 A7의 어드레싱 기간 다음에 제1서브 필드(Sub-Field; 제1유지 기간) S1에 주어지는 펄스 갯수와 같은 펄스 개수를 갖는 유지 기간인 제7방전 유지 기간 S7을 두고, N8의 비펄스 기간 다음에 제1서브 필드(Sub-Field; 제1유지 기간) S1에 주어지는 펄스 갯수와 같은 펄스 개수를 갖는 유지 기간인 제8방전 유지 기간 S8을 두며, 제2필드에서는 N7의 비펄스 기간 다음에 제1서브 필드(Sub-Field; 제1유지 기간) S1에 주어지는 펄스 갯수와 같은 펄스 개수를 갖는 유지 기간인 제7방전 유지 기간 S87을 두고, A8의 어드레스 기간 다음에 제1서브 필드(Sub-Field; 제1유지 기간) S1에 주어지는 펄스 갯수와 같은 펄스 개수를 갖는 유지 기간인 제8방전 유지 기간 S88을 두며, 제3필드에서는 N7의 비펄스 기간 다음에 제1서브 필드(Sub-Field; 제1유지 기간) S1에 주어지는 펄스 갯수와 같은 펄스 개수를 갖는 유지 기간인 제7방전 유지 기간 S807을 두며, N8의 비펄스 기간 다음에 제1서브 필드(Sub-Field; 제1유지 기간) S1에 주어지는 펄스 갯수와 같은 펄스 개수를 갖는 유지 기간인 제8방전 유지 기간 S808을 두며, 그리고 제4필드에서는 N7의 비펄스 기간 다음에 제1서브 필드(Sub-Field; 제1유지 기간) S1에 주어지는 펄스 갯수와 같은 펄스 개수를 갖는 유지 기간인 제7방전 유지 기간 S817을 두며, N8의 비펄스 기간 다음에 제1서브 필드(Sub-Field; 제1유지 기간) S1에 주어지는 펄스 갯수와 같은 펄스 개수를 갖는 유지 기간인 제8방전 유지 기간 S818을 두어, 제1필드에서 사용되는 방전 유지 펄스 기간(S1-S8)에 사용되는 방전 유지 펄스를 제2, 3 및 4필드에 그대로 반복 이용하여 256 계조를 표시하는데 특징이 있다. 따라서, 제7어드레스 기간 A7 및 제8어드레스 기간 A8 바로 다음에 각각 방전 유지 기간 S7 및 S88이 뒤따르게 되므로, 미국 특허 US 5,436,634에 게재된 발명에서와 같이 제8서브 필드에 데이타를 입력한 후 여기된 하전 입자(Priming Particle)가 유지 펄스(Maintenance Pulse)가 인가되기 전까지 대기 시간이 길어 소멸되는 현상이 방지되어 미방전이 일어날 확율을 줄이는데 특징이 있다. 즉, 256 계조(gray scale)를 표시하기 위하여 8 개의 서브필드로 하나의 필드를 구성할 때 서브필드 SF1 부터 SF6 까지는 통상의 방법과 같이 구성하고, 나머지 두 개의 서브필드 SF7' 및 SF8'은 각각 어드레싱 기간(Addressing Period) A7 혹은 비펄스 기간 N7 및 제1서브필드 SF1의 유지 기간 S1과 같은 펄스수를 갖는 유지 기간(Maintenance Period) S8(S88, S808, S818) 혹은 비펄스 기간 N8로 구성한다. 일반적으로 N개의 서브필드로 표시할 수 있는 계조의 총수 M 사이에는 M=2N의 관계가 성립한다. 또한, 한 번에 어드레싱(Addressing)하는 라인의 수는 어드레싱 기간(Addressing Period) 동안에 여기된 하전입자가 자연소멸하지 않는 최대의 라인 수로 한다.
이와 같은 본 발명에 따른 PDP의 구동 방법을 도 5 및 도 6에 도시된 바와 같은 미국 출원의 PDP 구동 방법과 비교하여 설명하면 다음과 같다.
먼저, 도 5에 도시된 바와 같은 PDP의 구동 방법은 예를 들어 256 계조를 표시하기 위하여 두 필드로 구성된 한 프레임의 화상을 구성하기 위하여 총 8개의 서브필드를 형성함에 있어서, 제1필드는 각각 어드레스 기간과 유지 기간으로 구성된 7개의 서브 필드(제1서브필드 SF1 내지 제7서브필드 SF7)와 제8필드의 어드레스 기간(A8)으로 구성되며, 제2필드는 8개의 비펄스 기간(N1 내지 N8) 및 7개의 방전 유지 기간(S81 내지 S87)이 교대로 나타나도록 구성된다. 이 때 제1필드를 구성하는 각 서브필드의 유지 기간에 있어서의 펄스의 개수 즉 유지 펄스(Maintenance Pulse)의 갯수는 S1:S2:S3:S4:S5:S6:S7 = 1:2:4:8:16:32:64 의 비율로 정하되, 제1유지 기간 S1 및 제2유지 기간 S2의 펄스 수를 같게한 다음 제1유지 기간 S1의 중간에 지우기 펄스를 삽입하여 제1유지 기간 S1의 후반부 펄스(S12 기간의 펄스들) 절반을 무효화 시킴으로써, 유지 펄스의 개수비를 S1:S2:S3:S4:S5:S6:S7 = 1:2:4:8:16:32:64 로 만들었다. 다음에 제2필드를 구성하는 각 서브필드의 유지 펄스의 개수는 상기 제1필드의 각 유지 펄스를 그대로 이용하여 만든다. 즉, 지우기 펄스를 사용하지 않음으로써, 제8서브필드의 각 유지 기간의 펄스의 개수는 S81:S82:S83:S84:S85:S86:S87 = 2:2:4:8:16:32:64의 비로 하였다. 예를들어 제1서브필드의 제1유지 펄스수가 4개이면 제1필드의 각 유지 기간의 펄스수는 S1:S2:S3:S4:S5:S6:S7 = 4:4:8:16:32:64:128 이되고, 이 중 제1유지 펄스 4개 중 2개는 지우기 펄스에 의하여 무효화되므로 제1필드의 실효 유지 펄스는 S1:S2:S3:S4:S5:S6:S7 = 2:4:8:16:32:64;128 로 되어 1:2:4:8:16:32:64의 비로 된다. 또한, 이 경우 제8서브필드의 각 유지 펄스 수는 S81:S82:S83:S84:S85:S86:S87 = 4:4:8:16:32:64:128 이되어 그 비는 2:2:4:8:16:32:64가 된다. 따라서, 표시할 수 있는 총 계조의 수는 8개의 서브필드에 의하여 표시되는 계조수 (S1+S2+S3+S4+S5+S6+S7)+(S81+S82+S83+S84+S85+S86+S87)= (1+2+4+8+16+32+64)+(2+2+4+8+16+32+64)=127+128=255개와 0레벨의 계조를 합하여 256개가 된다.
그러나, 상기와 같은 종래의 PDP 구동 방법은 제8서브필드의 어드레스 기간 A8 바로 다음에는 비펄스 기간 N1으로 구성되어 있으므로 A8 기간에 여기된하전 입자가 소멸될 가능성이 많은 문제점이 있으므로, 본 발명에 따른 PDP 구동 방법에서는, 상기 예와 같이 256 계조를 표시하기 위하여 한 프레임의 화상을 4개 이상의 반복되는 필드(실시예에서는 4개 즉 제1, 2, 3 및 4 필드)로서 총 8개의 계조 표시용 서브필드(SF1-SF8)로 구성하되, 상대적으로 방전 유지 펄스수가 작은 하위 방전 유지 기간(S1-S6)을 포함하는 하위 서브 필드(SF1-SF6)들과 상기 최하위 서브필드(SF1)의 방전 유지 기간(S1)의 펄스수와 같은 수의 펄스들을 갖는 방전 유지 기간(S7 및 S8)들로 구성한다. 일반적으로 방전 유지 펄스의 수가 가장 작은 최하위 필드의 방전 유지 펄스수와 같은 수의 방전 유지 펄스를 갖는 방전 유지 기간들의 수를 b라 할 때, 동시 구동할 수 있는 표시라인들의 수는 2b개로 된다. 즉 b=3일 경우 S6, S7 및 S8은 최하위 방전 유지 기간(S1)과 같은 수의 방전 유지 펄스를 갖도록 반복 필드를 구성한다. 이를 도 7 내지 도 10을 참조하여 설명한다.
도 7은 본 발명에 따른 플라즈마 표시 패널의 구동 방법을 설명하기 위한 도면이다. 도시된 바와 같이, 제1필드의 방전 유지 펄스 기간의 방전 유지 펄스를 제2필드, 제3필드 및 제4필드에서 동일하게 반복 사용한다. 즉, 제1필드에서의 방전 유지 기간의 펄스 수의 비 S1:S2:S3:S4:S5:S6:S7:S8=1:2:4:8:16:32:64:1:1가 제2,3,4필드에서도 그대로 유지된다. 이와 같은 반복 구성의 방전 유지 기간의 방전 유지 펄스들이 어떻게 계조(예를들면 256 계조)를 표시하는지를 도 7의 제1표시라인들의 세부 도면인 도 8을 참조하여 상세하게 설명한다.
도 8에 도시된 바와 같이, 제1필드는 7개의 어드레스 기간(A1-A7)과 한 개의 비펄스 기간(N8) 및 8개의 방전 유지 기간(S1-S8)으로 구성된 8개의 서브 필드(제1서브필드 SF1 내지 제6서브필드 SF6, 제7서브필드SF7' 및 제8서브필드 SF8')로 구성하고, 제7서브필드 SF7'의 방전 유지 기간 S7 및 제8서브필드 SF8'의 방전 유지 기간 S8의 펄스수를 제1서브필드 SF1의 방전 유지 기간 S1의 펄스 수와 각각 같게하여 방전 유지 기간들의 펄스수의 비를 S1:S2:S3:S4:S5:S6:S7:S8=1:2:4:8:16:32:1:1로 한다. 제2필드는 7개의 비펄스 기간(N1 내지 N7)과 한 개의 어드레스 기간(A8) 및 8개의 방전 유지 기간(S81 내지 S88)이 교대로 나타나도록 구성하되, 역시 방전 유지 기간의 펄스수의 비는 제1필드의 방전 유지 펄스들을 그대로 이용하여 S81:S82:S83:S84:S85:S86:S87:S88=1:2:4:8:16:32:1:1로 한다. 제3필드는 8개의 비펄스 기간(N1 내지 N8) 및 8개의 방전 유지 기간(S801 내지 S808)이 교대로 나타나도록 구성하되, 역시 방전 유지 기간의 펄스수의 비는 제1필드의 방전 유지 펄스들을 그대로 이용하여 S801:S802:S803:S804:S805:S806:S807:S808 = 1:2:4:8:16:32:1:1로 한다. 그리고 제4필드는 8개의 비펄스 기간(N1 내지 N8) 및 8개의 방전 유지 기간(S811 내지 S818)이 교대로 나타나도록 구성하되, 역시 방전 유지 기간의 펄스수의 비는 제1필드의 방전 유지 펄스들을 그대로 이용하여 S81:S82:S83:S84:S85:S86:S87:S88 = 1:2:4:8:16:32:1:1로 한다.
이와 같이 방전 유지 기간 S7 및 S8에 소요되는 펄스수를 방전 유지 기간 S1의 펄스 수와 같게한 제1필드의 방전 유지 기간(S1-S8)의 펄드들을 그대로 제2필드, 제3필드 및 제4필드의 방전 유지 기간에 적용하여 만들어진 256 계조 표시용 8개의 서브 필드들의 방전 유지 펄스수의 비는,
SF1:SF2:SF3:SF4:SF5:SF6:SF7:SF8 =
= 1:2:4:8:16:32:{(1+1)+(1+2+4+8+16+32+1+1)}:{1+(1+2+4+8+16+32+1+1)+
(1+2+4+8+16+32+1+1)} = 1:2:4:8:16:32:66:131
이 된다. 따라서, 8개의 서브필드로 정확하게 256 계조를 표시하기 위한 펄스 수의 비 SF1:SF2:SF3:SF4:SF5:SF6:SF7:SF8 = 1:2:4:8:16:32:64:128 로 되기 위해서는 제7서브 필드 SF7 및 제8서브필드 SF8의 유지 방전 필드에서 각각 2 및 3에 해당하는 수의 방전 유지 펄스들을 무효화시켜야 한다. 이를 위해서는, 도 9 및 도10에 각각 도시된 바와 같이, 제7서브필드 SF7의 방전 유지 기간 S86(제2필드의 제6방전 유지 기간) 및 제8서브필드 SF8의 방전 유지 기간 S816(제4필드의 제6방전 유지 기간)에서 각각 마지막 1에 해당하는 방전 유지 펄스들 앞에 지우기 펄스를 인가한다. 이와 같이 방전 유지 기간 S86 및 S816의 마지막 1에 해당하는 방전 유지 펄스 앞에 지우기 펄스를 각각 인가하면, 도 8에 도시된 바와 같이, 방전 유지 기간 S86의 마지막 1에 해당하는 펄스 및 방전 유지 기간 S87의 방전 유지 펄스가 무효화되는 동시에 방전 유지 기간 S816의 마지막 1에 해당하는 펄스 및 방전 유지 기간 S817 및 S818의 방전 유지 펄스가 무효화되어 각 서브 필드 간의 유효 방전 유지 펄스수의 비는 정확하게 SF1:SF2:SF3:SF4:SF5:SF6:SF7:SF8 = 1:2:4:8:16:32:64:128 로 된다.
예를들어 제1서브필드의 제1유지 펄스수가 4개이면 제1필드의 각 유지 기간의 펄스수는 S1:S2:S3:S4:S5:S6:S7:S8 = 4:8:16:32:64:128:4:4 가 된다. 따라서, 제2,3,4필드의 각 유지 기간의 펄스 수는 S81:S82:S83:S84:S85:S86:S87:S88 = S801:S802:S803:S804:S805:S806:S807:S808 = S811:S812:S813:S814:S815: S816:
S817:S818 = 4:8:16:32:64:128:4:4 로 되며, 이 중 제2필드의 제6방전 유지 기간의 마지막 펄스 4개와 제7방전 유지 기간의 방전 유지 펄스 4개는 방전 유지 기간 S86의 지우기 펄스에 의하여 무효화되므로 제7서브 필드의 유효 방전 유지 펄스 수는 264-8=256 개가 되고, 제4필드의 제6방전 유지 기간의 마지막 펄스 4개 및 제7방전 유지 기간과 제8방전 유지 기간의 방전 유지 펄스 8개는 방전 유지 기간 S816의 지우기 펄스에 의하여 무효화되므로 제8서브 필드의 유효 방전 유지 펄스 수는 524-12=512 개가 된다. 따라서, 각 서브 필드 간의 방전 유지 펄스는 SF1:SF2:SF3:SF4:SF5:SF6:SF7:SF8 = 4:8:16:32:64:128:256:512 이 되어 그 비는 1:2:4:8:16:32:64:128이 된다. 따라서, 8개의 서브필드에 의하여 표시할 수 있는 총 계조의 수는 계조수 1+2+4+8+16+32+64+128=255개와 0레벨의 계조를 합하여 256개가 된다. 이와 같이, 본 발명에 따른 PDP 구동 방법은 제1필드의 제7서브 필드 어드레스 기간 A7 및 제2필드의 제8서브 필드 어드레스 기간 A8 바로 다음에 각각 제7방전 유지 기간 S7 및 제8방전 유지 기간 S88을 둠으로써, 제7 및 제8어드레스 기간 A7 및 A8에서 데이터 신호에 의해 여기된 하전 입자가 소멸되지 않게 하여 제7서브 필드 SF7(계조 64) 및 제8서브필드 SF8(계조 128)을 무난하게 구현할 수 있다.
이상과 같은 PDP 구동 방법에 있어서, 제1표시 라인들에 대한 제2,3,4필드의 방전 유지 기간들인 S81 내지 S88, S801 내지 S808 및 S811 내지 S818들은 제2표시 라인들에 대한 제3,4,1필드의 방전 유지 기간 S81 내지 S88, S801 내지 S808 및 S811 내지 S818과 같고, 제3표시 라인들에 대한 제4,1,2필드의 방전 유지 기간 S81 내지 S88, S801 내지 S808 및 S811 내지 S818과 같으며, 제4표시 라인들에 대한 제1,2,3필드의 방전 유지 기간 S81 내지 S88, S801 내지 S808 및 S811 내지 S818과 같다.
제1표시 라인들이 제1필드의 서브 필드 SF1 내지 SF6 및 SF7'의 어드레스 기간 A1 내지 A7에 어드레스되고 서브 필드 SF8'의 비펄스 기간 N8에 아무 것도 어드레스되지 않는 동안, 제4표시 라인들의 서브 필드 SF8'의 어드레스 기간 A8을 제외한 제2,3 및 4표시 라인들의 제1필드에서는 아무것도 실행되지 않으며 제4표시 라인들의 서브 필드 SF8'의 어드레스 기간 A8에는 어드레스된다.
마찬가지로, 제2표시 라인들이 제2필드의 서브 필드 SF1 내지 SF6 및 SF7'의 어드레스 기간 A1 내지 A7에 어드레스되고 서브 필드 SF8'의 비펄스 기간 N8에 아무 것도 어드레스되지 않는 동안, 제1표시 라인들의 서브 필드 SF8'의 어드레스 기간 A8을 제외한 제3,4 및 1표시 라인들의 제2필드에서는 아무것도 실행되지 않으며 제1표시 라인들의 서브 필드 SF8'의 어드레스 기간 A8에는 어드레스된다. 제3표시 라인들이 제3필드의 서브 필드 SF1 내지 SF6 및 SF7'의 어드레스 기간 A1 내지 A7에 어드레스되고 서브 필드 SF8'의 비펄스 기간 N8에 아무 것도 어드레스되지 않는 동안, 제2표시 라인들의 서브 필드 SF8'의 어드레스 기간 A8을 제외한 제4,1 및 2표시 라인들의 제3필드에서는 아무것도 실행되지 않으며 제2표시 라인들의 서브 필드 SF8'의 어드레스 기간 A8에는 어드레스된다. 그리고 제4표시 라인들이 제4필드의 서브 필드 SF1 내지 SF6 및 SF7'의 어드레스 기간 A1 내지 A7에 어드레스되고 서브 필드 SF8'의 비펄스 기간 N8에 아무 것도 어드레스되지 않는 동안, 제3표시 라인들의 서브 필드 SF8'의 어드레스 기간 A8을 제외한 제1,2 및 3표시 라인들의 제4필드에서는 아무것도 실행되지 않으며 제3표시 라인들의 서브 필드 SF8'의 어드레스 기간 A8에는 어드레스된다.
이와 같이, 본 발명에 따른 PDP 구동 방법은 각 표시 라인들 간에 어드레스 기간이 중복되지 않도록하여 데이터 메모리를 절감한다. 예를들면, 제1표시라인들이 어드레스 기간일 경우 제2,3 및 4표시라인들에는 어드레스 기간이 중복되지 않도록 어드레스 펄스(데이타 펄스)를 인가하지 않는다. 또한, 방전 유지 펄스를 인가함에 있어서도, 통상의 2라인 동시 구동을 위해서 제8방전 유지 기간 S8의 방전 유지 펄스수를 제1방전 유지 기간 S1의 방전 유지 펄스수와 같게 하듯이, 4라인 동시 구동을 위해서는 제7 및 8방전 유지 기간 S7 및 S8의 방전유지 펄스수를 각각 제1방전유지펄스 수와 같게하고, 8라인 동시 구동을 위해서 제6,7 및 8방전유지기간의 펄스 수를 제1방전유지펄스 수와 같게한다. 이 때, 계조표시용 각 서브필드에서 여분의 방전 유지 펄스들은 지우기 펄스를 Y전극에 인가하여 무효화시킨다.
한편, 서브 필드들 SF1 내지 SF8의 방전 유지 기간들 S1 내지 S8, S81 내지 S88, S801 내지 S808 및 S811 내지 S818들은 다른 수의 유지 방전 사이클들을 포함하고, 각 유지 방전 사이클들은 X 및 Y전극들 사이에서 하나의 방전 펄스를 생성시킨다. 서브필드들 SF1 내지 SF8에서 유지 방전 사이클들의 수는 각각 4, 8, 16, 32, 64, 128, 264 및 524 이다. 즉, 그 비는 1:2:4:8:16:32:66:131이다. 이들 중 제7서브필드 SF7에서의 264 방전 유지 사이클들은 방전 유지 기간들 S7, S8 및 S81 내지 S87 중에서 각각 4, 4, 4, 8, 16, 32, 64, 128 및 4으로 나뉘어진다. 이들 중 S86의 128 방전 유지 펄스 중 4개와 S87의 방전 유지 펄스 4개는 지우기 펄스에 의해 무효화된다. 즉, 제7서브필드의 유효 방전 유지 펄스는 256개가 되며, 방전 유지 기간들 S7, S8 및 S81 내지 S87 에서 표시되는 유효 방전 유지 펄스의 수는 서 각각 4, 4, 4, 8, 16, 32, 64, 124 및 0으로 된다. 또한, 제8서브필드 SF8에서의 524 방전 유지 사이클들은 방전 유지 기간들 S88, S801 내지 S808 및 S811 내지 S818 중에서 각각 4, 4, 8, 16, 32, 64, 128, 4, 4, 4, 8, 16, 32, 64, 128, 4 및 4으로 나뉘어진다. 이들 중 S816의 128 방전 유지 펄스 중 4개와 S87의 방전 유지 펄스 4개 및 S88의 방전 유지 펄스 4개는 지우기 펄스에 의해 무효화된다. 즉, 제8서브필드의 유효 방전 유지 펄스는 512개가 되며, 방전 유지 기간들 S88, S801 내지 S808 및 S811 내지 S818 에서 표시되는 유효 방전 유지 펄스의 수는 서 각각 4, 4, 8, 16, 32, 64, 124, 4, 4, 4, 8, 16, 32, 64, 124, 0 및 0으로 된다. 또한, 제7서브필드 SF7 및 제8서브필드 SF8에서, 휴지 기간들 N1 내지 N8 동안 거듭쓰기 동작은 실행되지 않으며, 따라서, 제7서브필드 SF7의 방전 유지 기간 S8, S81 내지 S87에서의 유지 방전 동작은 제1필드의 제7서브필드 SF7'에서의 어드레스 기간 A7에서 선택적으로 쓰여진 표시 데이터에 따라서 실행되고(S86의 일부 기간 및 S87 기간에는 지우기 펄스의 영향으로 실행되지 않음), 제8서브필드 SF8의 방전 유지 기간 S88, S801 내지 S808 및 S811 내지 S818에서의 유지 방전 동작은 제2필드의 제8서브필드 SF8'에서의 어드레스 기간 A8에서 선택적으로 쓰여진 표시 데이터에 따라서 실행된다(S816의 일부 기간 및 S817기간과 S818기간에는 지우기 펄스의 영향으로 실행되지 않음). 이와 같이, 어드레스 기간 A7 및 A8 바로 다음에 각각 존재하는 방전 유지 기간 S7 및 S88의 방전 유지 펄스들에 의하여 서브 필드 SF7 및 SF8의 오동작을 방지할 수 있게된다.
방전 유지 기간 동안, 어드레스 기간에 재차-쓰여진 셀들은 상기 새로이 쓰여진 데이터에 따라 유지 방전하게 된다. 재차-쓰여지지 않은 셀들은 이전 서브필드에서의 표시 상태에 따라 유지 방전하게 되어 이전의 상태를 유지하게 된다. 예로서 제2표시 라인들에 대하여, 제1필드에서의 유지 방전은 제2필드에서의 맨 마지막 어드레스 기간 즉, 서브필드 SF8의 어드레스 기간 A8에서 쓰여진 표시 데이터에 따라 실행된다.
이 방법은 0레벨의 휘도를 포함하여 256개의 다른 휘도들, 즉 256 강도 레벨들을 제공한다. 유지 방전은 동시 구동되는 4개의 표시 라인들에서 동일한 위상으로 실행되기 때문에, 별개의 구동 회로들을 구비할 필요는 없다. 따라서 이 방법은 기존의 구동 회로 상에서 성취될 수 있으며, 동시 구동 라인이 종래의 2배 이상이므로 표시 실시간(Duty Cycle)을 대폭 높일 수 있다.
이상 설명한 바와 같이, 본 발명에 따른 PDP 구동 방법은 표시하고자 하는 계조를 구성하기 위한 서브필드들 중 보다 많은 수의 방전 유지 펄스를 갖는 상위 서브 필드들 유지 펄스의 개수를 그 이하의 적은 수의 방전 유지 펄스를 간는 하위 방전 유지 기간들의 방전 유지 펄스들의 합으로 구성하는 PDP 구동 방법에 있어서, 상기 상위 서브필드들에서는 어드레스 기간 다음에 바로 방전 유지 기간을 두되, 4표시라인 동시 구동시에는 제7 및 8방전 유지 기간 S7 및 S8의 방전유지 펄스수를 각각 제1방전유지펄스 수와 같게하고, 8라인 동시 구동시에는 제6,7 및 8방전유지기간의 펄스 수를 제1방전유지펄스 수와 같게하는 방법으로 구동함으로써, 상기 상위 서브필드의 어드레스 기간에 여기된 하전 입자가 소멸되지 않도록 하여 정확한 계조 표시가 가능한 동시에 데이터 메모리 및 종래의 구동회로를 이용하여 구현할 수 있는 장점이 있다.

Claims (3)

  1. M 개의 계조를 표시하기 위한 N 개의 서브필드들 중 상대적으로 많은 수의 방전 유지 펄스를 갖는 상위 서브 필드들의 방전 유지 펄스의 개수를 상대적으로 작은 수의 방전 유지 펄스를 갖는 하위 서브 필드들의 방전 유지 펄스들의 합으로 구성하여 복수개의 표시라인들을 동시에 구동하는 PDP 구동 방법에 있어서,
    (a) 상기 복수개의 표시라인들을 동시에 구동하는 구동신호들을, 상기 상위 서브필드들이 A(2≤A<N/2)개일 경우, 상기 상위 서브필드를 구성하기 위한 반복필드를 상기 하위 서브 필드들 및 상기 하위 서브 필드 중 최하위 필드의 방전 유지 펄스수와 같은 수의 방전 유지 펄스를 갖는 A개 이상의 방전 유지 기간들로 구성하되, 상기 상위 서브필드들의 어드레스 기간 다음에 바로 방전 유지 기간을 두도록 생성하는 단계;
    (b) 상기 (a) 단계에 의해 생성된 복수개의 표시라인들의 구동 신호에서 상기 상위 서브필드에서 해당 계조 표시를 위해 필요한 방전 유지 펄스 이외의 나머지 방전 유지 펄스들을 무효화시키기 위하여 지우기 펄스를 인가하는 단계; 및
    (c) 상기 (a) 단계에 의해 생성된 복수개의 표시라인들의 구동 신호를 상기 복수개의 표시 라인들에 인가하되, 상기 복수개의 표시 라인들 간에 어드레스 기간이 중복되지 않도록 인가하는 단계;를
    포함하는 것을 특징으로 하는 플라즈마 표시 소자의 구동 방법.
  2. 제1항에 있어서,
    상기 갯수 M 및 N 사이에는 M=2N의 관계가 성립하는 것을 특징으로 하는 플라즈마 표시 소자의 구동 방법.
  3. 제1항에 있어서,
    상기 (a) 단계에서 상기 최하위 필드의 방전 유지 펄스수와 같은 수의 방전 유지 펄스를 갖는 방전 유지 기간들의 수를 b라 할 때, 동시 구동할 수 있는 표시라인들의 수는 2b개인 것을 특징으로 하는 플라즈프마 표시 소자의 구동 방법.
KR1019970020979A 1997-05-27 1997-05-27 플라즈마 방전 표시 소자의 구동 방법 KR19980085032A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970020979A KR19980085032A (ko) 1997-05-27 1997-05-27 플라즈마 방전 표시 소자의 구동 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970020979A KR19980085032A (ko) 1997-05-27 1997-05-27 플라즈마 방전 표시 소자의 구동 방법

Publications (1)

Publication Number Publication Date
KR19980085032A true KR19980085032A (ko) 1998-12-05

Family

ID=65990675

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970020979A KR19980085032A (ko) 1997-05-27 1997-05-27 플라즈마 방전 표시 소자의 구동 방법

Country Status (1)

Country Link
KR (1) KR19980085032A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100490529B1 (ko) * 2000-02-08 2005-05-17 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100490529B1 (ko) * 2000-02-08 2005-05-17 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 구동방법

Similar Documents

Publication Publication Date Title
US5724054A (en) Method and a circuit for gradationally driving a flat display device
KR100737194B1 (ko) 플라즈마 디스플레이 장치
US6144348A (en) Plasma display panel having dedicated priming electrodes outside display area and driving method for same panel
EP0655722B1 (en) Plasma display panel with reduced power consumption
JP3276406B2 (ja) プラズマディスプレイの駆動方法
JPH11316571A (ja) Ac形pdpの駆動方法
JPH10319901A (ja) プラズマディスプレイパネルの駆動方法
JPH08278766A (ja) フラット・ディスプレイ・パネルの駆動方法
KR100285623B1 (ko) 플라즈마디스플레이패널의구동방법
KR100278783B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100353679B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR970011488B1 (ko) 평면 표시 장치(flat display)
KR100407484B1 (ko) 가스방전표시소자 구동 방법
KR19980085032A (ko) 플라즈마 방전 표시 소자의 구동 방법
KR100260943B1 (ko) 4전극 플라즈마 디스플레이 장치와 그 구동방법
KR100438805B1 (ko) 다중데이타전극플라즈마표시패널의구동방법
KR20000067706A (ko) 플라즈마표시장치 구동방법
KR100349922B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR20000003386A (ko) 플라즈마 디스플레이 패널의 구동방법
KR100340075B1 (ko) 플라즈마 디스플레이 패널 및 그 구동 방법
JP5107958B2 (ja) プラズマディスプレイ装置
KR100296009B1 (ko) 플라즈마디스플레이패널의구동방법
KR100490529B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR20020019670A (ko) 플라즈마 표시 패널의 구동 방법
KR19990010332A (ko) 3전극 면방전 플라즈마 디스플레이 패널의 구동방법

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid