KR19980054672A - Atm 교환기에서 atm 계층 수신 처리장치 - Google Patents

Atm 교환기에서 atm 계층 수신 처리장치 Download PDF

Info

Publication number
KR19980054672A
KR19980054672A KR1019960073838A KR19960073838A KR19980054672A KR 19980054672 A KR19980054672 A KR 19980054672A KR 1019960073838 A KR1019960073838 A KR 1019960073838A KR 19960073838 A KR19960073838 A KR 19960073838A KR 19980054672 A KR19980054672 A KR 19980054672A
Authority
KR
South Korea
Prior art keywords
index
atm
cell
vci
vpi
Prior art date
Application number
KR1019960073838A
Other languages
English (en)
Inventor
최원영
Original Assignee
유기범
대우통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 유기범, 대우통신 주식회사 filed Critical 유기범
Priority to KR1019960073838A priority Critical patent/KR19980054672A/ko
Publication of KR19980054672A publication Critical patent/KR19980054672A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • H04L49/3081ATM peripheral units, e.g. policing, insertion or extraction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/5652Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly
    • H04L2012/5653Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly using the ATM adaptation layer [AAL]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 스위치 네트웍으로부터 수신된 ATM 셀을 VPI/VCI에 따라 해당 DS3 링크의 물리계층으로 출력하는 ATM 계층 수신 처리장치에 관한 것이다.
이러한 본 발명의 장치는 복수개의 DS3 가입자를 수용하기 위하여 스위치 네트웍으로부터 수신된 ATM 셀을 VPI/VCI에 따라 해당 DS3 링크의 물리계층으로 출력하도록 된 ATM 교환기에서, 입력된 VPI/VCI에 따라 미리 설정된 VPI 인덱스나 VCI 인덱스 데이터를 제공하는 인덱스 테이블(210); 상기 스위치측으로부터 ATM 셀을 수신받아 수신된 셀의 VPI/VCI를 추출한 후 상기 인덱스 테이블로 출력하여 인덱스 데이터를 구하여 출력하는 인덱스 처리부(200); 상기 인덱스 처리부로부터 인덱스 데이터를 입력받아 인덱스에 따른 물리계층을 선택하여 데이터를 출력하는 역다중화수단; 및 상기 역다중화수단으로부터 입력되는 ATM 셀을 저장하기 위한 송신 FIFO(242,246,248)로 구성된다.
따라서, 본 발명에 따른 중속 가입자 정합보드의 ATM 계층 수신 처리장치는 스위칭 네트웍으로부터 수신되는 ATM 셀을, 수신된 셀의 VPI/VCI에 따라 인덱스를 링크 선택 테이블과 셀 카피 테이블로부터 링크번호를 구한 후 해당 물리계층의 링크로 셀 데이터를 출력하므로써 효율적으로 ATM계층 수신기능을 처리할 수 있다.

Description

ATM 교환기에서 ATM 계층 수신 처리장치
본 발명은 ATM 교환기에서 중속 가입자(DS3급 속도의 가입자)를 ATM 스위칭 네트웍에 접속하기 위한 중속 가입자 정합장치에 관한 것으로, 특히 스위치 네트웍으로부터 수신된 ATM 셀을 VPI/VCI에 따라 해당 DS3 링크의 물리계층으로 출력하는 ATM 계층 수신 처리장치에 관한 것이다.
일반적으로 ATM 교환기는 ATM방식에 의한 공중망을 구성할 경우에 ATM망과 ATM망 혹은 가입자를 ATM망에 접속하기 위하여 노드기능을 수행하는 시스템으로서, 그 기능에 따라 가상채널(VC) 교환기와 가상경로(VP) 교환기로 구분된다.
이러한 ATM 교환시스템은 가입자 정합장치와 스위치 네트워크, 중계선 정합장치 등과 이들을 제어하는 프로세서들로 구현된다.
가입자 정합장치는 UNI 물리계층정합, ATM 계층처리, 신호 셀 및 사용자 셀 분리 전달, 헤더 변환, OAM처리등과 더불어 사용자 파라메터 제어(UPC)에 따른 트래픽 제어기능을 수행한다. 또한 가입자 정합장치에는 ATM 가입자뿐만 아니라 기존 가입자 서비스를 위한 중저속 가입자 정합기능도 포함될 수 있는데, 저속 가입자 정합기능은 DS1E( 약 2.048 Mbps ) 레벨의 접속을 제공하고, 중속가입자 정합기능은 DS3 (약 44.736 Mbps) 레벨의 접속을 제공한다.
ATM 스위치 네트워크는 수백 Mbit의 고속 스위칭이 가능한 단위 스위치들을 다단으로 구성하여 실현한다. ATM 단위 스위치는 구성형태에 따라 입력버퍼, 출력버퍼, 공통 메모리, 공통 버스, 크로스 포인트 스위치 등으로 나누어진다.
ATM 중계선 정합장치는 NNI 인터페이스, 물리계층처리, ATM계층처리, OAM처리 등을 수행하며, 트래픽 제어기능은 스위치 네트웍크와 연동하여 동작한다. 또한 기존 전화망, 협대역(N)-ISDN, 패킷망, 프레임 릴레이망, 등의 타 망과의 연동기능도 포함된다.
그런데 이러한 ATM 교환기에 있어서 중속 가입자를 스위치에 접속하기 위한 정합장치가 종래에는 구체적으로 제시되지 않았기 때문에 이를 구현하기 위한 장치가 요구된다.
이에 본 발명은 ATM 교환기에서 기존의 DS3 레벨의 중속 가입자를 접속하기 위하여 스위치 네트웍으로부터 수신된 ATM 셀을 VPI/VCI에 따라 해당 DS3 링크의 물리계층으로 전달하는 ATM 계층 수신처리장치를 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위하여 본 발명의 장치는, 복수개의 DS3 가입자를 수용하기 위하여 스위치 네트웍으로부터 수신된 ATM 셀을 VPI/VCI에 따라 해당 DS3 링크로 출력하도록 된 ATM 교환기에 있어서, 입력된 VPI/VCI에 따라 미리 설정된 VPI 인덱스나 VCI 인덱스 데이터를 제공하는 인덱스 테이블; 상기 스위치측으로부터 ATM 셀을 수신받아 수신된 셀의 VPI/VCI를 추출한 후 상기 인덱스 테이블로 출력하여 인덱스 데이터를 구하는 인덱스 처리부와, 상기 인덱스처리부로부터 인덱스 데이터를 입력받아 인덱스에 따른 물리링크를 선택하여 데이터를 출력하는 역다중화수단; 및 상기 역다중화수단로부터 입력되는 ATM 셀을 저장하기 위한 송신 FIFO로 구성된 것을 특징으로 한다.
그리고 상기 역다중화수단은 물리링크 선택 테이블과 멀티캐스팅 셀 카피 테이블이 구비되어 인덱스 데이터에 따라 물리링크를 선택할 수 있게 한다.
도 1은 일반적인 ATM 교환기를 도시한 블록도,
도 2는 본 발명이 적용되는 중속 가입자 정합장치를 도시한 블록도,
도 3은 본 발명에 따른 ATM 수신 계층 처리장치를 도시한 블록도이고,
도 4는 송신 인덱스 테이블의 구조를 도시한 포맷도,
도 5는 송신 캠 인터페이스 레지스터를 도시한 도면,
도 6은 송신 OAM 셀의 포맷을 도시한 도면,
도 7은 물리 링크 선택 테이블을 도시한 도면,
도 8은 송신 멀티캐스팅 셀 카피 테이블을 도시한 도면이다.
*도면의 주요부분에 대한 부호의 설명
10-0,10-n: ATM 국부 교환 서브시스템(ALS)
12-0,12-n: 중저속 가입자 정합모듈(MSIM)
14-0,14-1,14-2,14-3: 중속가입자 라인보드(MSLA)
16: 중속 가입자 정합장치(MSAA)
17: 억세스 스위칭 네트웍 모듈(ASNM)18: 가입자 호처리 프로세서(SCP)
20: ATM 중앙 교환 서브시스템(ACS) 22: 인터커넥션 스위치 네트웍 모듈(ISNM)
24: 운용 및 유지보수 프로세서(OMP)26: 워크스테이션
110: DS3 프레임 처리부122: 다중화부
126: 역다중화부130: 정합 제어부
140: UPC 처리부 150: 라우팅 처리부
160: 스위치 정합부
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 자세히 설명하기로 한다.
광대역 종합정보 통신망(B-ISDN)은 협대역 종합 정보통신망에서 지원하는 음성 및 저속 데이터통신 뿐만 아니라 고속 데이터 전송, 정지화상, 통화상 및 화상회의 서비스까지도 수용하는 고속 종합정보통신망이다. 그리고 광대역 정보통신망에서 사용되는 ATM 교환시스템은 UNI/NNI 정합 및 억세스 스위칭 모듈로 구성되어 가입자나 타 교환기와의 가입자 및 대국 서비스를 제공하는 ATM 로칼 스위칭 서브시스템(ALS)과, ALS간을 연결하는 ATM 중앙 스위칭 서브시스템(ACS)으로 구성되어 교환시스템의 서비스가 제공된다. 이때, ATM 교환시스템에서 접속가능한 UNI/NNI는 각각 155Mbps STM-1급의 UNI와, DS3급, DS1E급의 중저속 UNI, 및 155Mbps STM-1급과 622Mbps STM-4급의 NNI 등이 있다.
그리고 이러한 ATM 교환기는 도 1에 도시된 바와 같이, 크게 복수개의 ATM 국부교환 서브시스템(ALS: ATM Local Switching/Subscriber subsystem;10-0∼10-n)과, ATM 중앙 교환 서브시스템(ACS:ATM Central Switching Subsystem;20)으로 구성된다.
또한 상기 ALS(10-0∼10-n)는 복수개의 가입자 정합 모듈(SIM:Subscriber Interface Module)과 억세스 스위칭 네트웍 모듈(ASNM:17), 및 가입자 호처리 프로세서(SCP:18)로 구성되는데, 본 발명의 실시예에서 가입자 모듈(SIM)은 중저속 가입자를 접속하기 위한 중저속 가입자 모듈(MSIM:12-0∼12-n)이고, 이중에서도는 3개의 DS3급을 접속하기 위한 중속 가입자 정합 모듈이다.
그리고 억세스 스위칭 네트웍 모듈(ASNM: Access Switching Network Module; 17)은 상기 다수의 중저속 가입자 모듈(MSIM:12-0∼12-n)을 접속함과 아울러 ATM 국부 교환 서브시스템을 제어하는 가입자 호 제어 프로세서(SCP: Subscriber Call Processor;18)와 IMI로 연결된다.
그리고 중저속 가입자 모듈(MSIM:12-0∼12-n)은 3개의 DS3 레벨의 접속 선로를 제공하는 중속 라인 보드(MSLA:14-0,14-1,14-2)와, 3개의 링크를 연결하여 IMI 접속을 제공하는 중속 가입자 정합장치(MSAA:16)로 구성된다.
또한, ACS(20)는 인터커넥션 스위치 네트웍 모듈(ISNM:Interconnection Switch Network Module;22)과, 운용보전 프로세서(OMP:24)로 구성되고, OMP(24)는 도면에는 도시되지 않았지만 셀 다중화 및 역다중화블록(CMDH:Cell Mux/Demux H/W Assembly), S버스정합 통신블록(SPCA:Sbus interface Processor Communication board Assembly), ATM 주 프로세서 블록(AMPA:ATM Main Processor board Assembly), 및 AMPA에 연결되는 디스크, 카트리지 테이프(CT) 등으로 구성된다.
본 발명에 따른 중속 가입자 정합장치는 도 2에 도시된 바와 같이, DS3 프레임 처리부(110)와, 다중화부(120), 루프백 FIFO(124), 역다중화부(126), UPC 처리부(140), 라우팅 처리부(150), 제어부(130), 스위치 정합부(160)로 구성되고, DS3 프레임 처리부(110)는 3개의 물리계층칩(PLPP:112, 114, 116)으로 구성되며, 제어부(130)는 프로세서부(132)와 OAM 처리부(134), IPC 처리부(136)로 구성된다. 이때 120은 ATM 계층에 대한 처리블록이다.
즉, 중속 가입자 정합장치(16)는 DS3 라인 인터페이스 보드인 중속 라인 보드(MSLA: 14-0,14-1,14-2)를 경유하여 DS3 프레임으로 인터페이스하고, DS3 프레임으로부터 ATM 셀 추출 또는 ATM 셀을 DS3 프레임 포맷에 매핑(mapping)하는 물리계층 처리과정과, ATM 셀에 대한 라우팅 헤더 부착/추출 기능 및 가입자로부터의 유지보수 관련기능을 수행하는 ATM계층 처리과정을 수행한다. 또한 상위 프로세서(SCP) 및 스위치망과는 IMI로 정합하여 중속 가입자 정합 모듈 전반에 대한 제어기능을 수행하는 장치이다.
도 2를 참조하면, DS3 프레임 처리부(110)는 DS3 프레임 포맷으로부터 ATM 셀을 추출한 후, 수신되는 ATM 셀중에서 비할당 셀 및 무효 셀( invalid cell)을 제거하여 FIFO를 통해 다중화부(122)로 전송하며, 역다중화부(126)로부터 전송되는 ATM 셀을 DS3 프레임 포맷에 매핑(mapping)하는 동작을 수행한다. 이때 DS3 프레임 처리부(110)는 3개의 DS3 링크(Link0, Link1, Link2)를 수용한다.
다중화부(122)는 DS3 프레임 처리부(110)의 3개의 DS3 링크에 따라 위치하는 3개의 수신 FIFO 및 1개의 루프백 FIFO(124)를 중재하여 187Mbps의 바이트 열로 변환 및 다중화하는 기능을 수행하고, 각 ATM 셀로부터 추출한 VPI/VCI로 인덱스 어드레스(index address)를 구하여 UPC 처리부(140) 및 라우팅 처리부(150)로 전송한다.
그리고 수신 셀의 VPI/VCI로부터 인덱스 어드레스(index address)를 얻기 위하여 램 캠(LAN CAM)을 이용하며, 사용 가능한 최대 접속은 1024개(VP접속은 최대 128개, VC 접속은 최대 1024개, 각 링크당 최대 접속은 1024개)이다.
UPC 처리부(140)는 리키 버킷(Leaky bucket)방식에 의해 망으로 향하는 송신방향의 사용자 셀에 대한 전달 혹은 폐기(discard)를 결정하는 기능을 수행한다. 즉, 호 ㅅ업을 수행하는 과정에서 사용자와 망간에는 트래픽 등과 같은 파라메터에 대한 약정을 하게 되는데, UPC는 이러한 약정들을 사용자 셀이 지키고 있는지를 검사하여 만일 약정을 위반하면 해당 셀을 폐기하게 한다.
라우팅 처리부(150)는 다중화부(122)로부터 전송되는 사용자 셀에 대하여 라우팅 헤더를 부착하거나 VPI/VCI 변환을 수행하고, UPC 처리부(140)로부터 셀 폐기(discard)신호가 입력되면 해당 셀의 전송을 제어하며, 가입자로부터 수신되는 OAM 셀을 라우팅 헤더 테이블에 따라 분석하여 드롭 혹은 패스(drop or pass)한다. 이때 가입자로부터 수신되어 드롭되는 OAM 셀은 OAM 처리부(134)로 FIFO를 통해 전달된다.
스위치 정합부(160)는 라우팅 처리부(150)로부터의 사용자 셀(USER cell)과 상위 프로세서에 전송될 내부 메시지 셀(IPC 셀)을 IMI를 통해 스위치로 전송하고, 스위치로부터 IMI를 통해 전송된 사용자 셀을 사용자 셀과 내부 메시지 셀(IPC 셀)로 분류하여 사용자 셀은 역다중화부(126)로 출력하고, 내부 메시지 셀(IPC 셀)은 내부 메시지 처리부(136)로 전송한다. 이때 라우팅 처리부로부터 입력되는 ATM셀은 53바이트의 셀에 3바이트이 라우팅 헤더가 부착된 56 바이트이고, 8바이트마다 CRC 바이트가 부착되어 64바이트의 셀로 형성된다. 또한 스위치로부터 수신된 64바이트 셀은 CRC가 검사된 후 56바이트의 셀이 역다중화부로 전달된다.
한편, 정합 제어부(130)는 OAM 처리부(134)와 IPC 처리부(136), 및 프로세서부(132)로 구성되는데, IPC 처리부(136)는 내부 메시지 셀의 송수신을 위한 경로인 FIFO와 수신시 인터럽트 발생을 위한 하드웨어 및, 셀의 CRC점검 및 분석기능을 처리하는 소프트웨어 기능블럭으로 구성된다. 이때 IPC 셀은 3 바이트의 라우팅 헤더가 부착된 56바이트 단위이다.
OAM 처리부(134)는 OAM 셀의 송수신을 위한 경로를 제공하는 FIFO와, 수신시 인터럽트 발생을 위한 하드웨어 및, 셀의 CRC 점검 및 분석을 처리하기 위한 소프트웨어로 구성되어 가입자로부터 수신되는 OAM 셀을 분석 처리함과 아울러 가입자측으로 OAM 셀을 전달한다. 이때 데이터 처리는 53 바이트 단위이다.
다른 한편, 본 발명에 따라 스위칭 정합부를 통해 수신된 ATM 셀을 역다중화하여 해당 물리 링크로 분배해주는 ATM 계층 수신 처리장치는 도 3에 도시된 바와 같이, 인덱스 처리부(200), 인덱스 테이블(210), 물리링크 선택 테이블(232), 멀티 캐스팅 셀 카피 테이블(234, 246,238), 역다중화부(220), 송신 FIFO(242, 244, 246), 및 루프백 FIFO(248)로 구성되어 있다.
또한, 인덱스부(210)는 VPI를 입력받아 VPI 인덱스를 출력하는 VP인덱스 테이블(214)과, 상기 VPI 인덱스에 VCI를 더한 값(VPI인덱스 + VCI)을 입력받아 VCI 인덱스(CAM 데이터)를 출력하는 캠(CAM:212)으로 구성된다.
도 3을 참조하면, 인덱스처리부(200)는 수신된 셀의 VPI를 어드레스로 수신 VP 인덱스 테이블(332)을 억세스하여 수신 VP 인덱스 데이터를 얻는다. 즉, 도 4에 도시된 바와 같이 VP 인덱스 테이블은 비트 0 내지 비트 6까지에 수신 VP 인덱스 데이터가 저장되어 있고, 비트7(CON.)은 1이면 VP 접속을 나타내고 0이면 VC 접속을 나타낸다.
이어서 VP 인덱싱 후 VC 인덱싱은, VP 인덱싱을 통해 얻어진 VP 인덱스 데이터(VPI 인덱스)와 셀로부터 추출된 VCI를 이용하여 캠( CAM: 212))을 제어하여 10비트의 VC 인덱스 데이터(캠 데이터)를 얻는다.
즉, 도 5는 VC 인덱스 테이블인 송신 캠(CAM) 레지스터 구조를 도시한 것인데, 다중화부(320)는 64 클럭(23.474Mbps)의 시간을 나누어 내부 레지스터의 컴맨드(com7)을 모니터하여 프로세서 사이클 여부를 검색하고, command[6..0] 의 제어동작에 따라 VP 인덱스 및 VCI값을 CAM(212)에 라이트하여 CAM(212)으로부터 출력되는 VC 인덱스값을 상태 1(Status 1)의 비트 1 내지 비트 10에 기록한다.
송신 VP 인덱스 데이터의 최상위 비트(도 4의 CON.; bit7)의 ㅅ팅 여부에 따라 송신 캠 레지스터 각각에 쓰여지는 VCI값이 다르다. 예컨대, VP 커넥션시(bit7=1) VCI=0x0000H이고, VC 커넥션시(bit7=0) VCI = vci(사용자 셀에서 추출된 VCI)가 쓰여진다.
도 5를 참조하면, 'INIT'은 '0'일 경우에 리셋 직후 캠(CAM) 초기화 사이클 중임을 나타내고, '1'이면 캠(CAM) 초기화 완료후 정상동작을 나타낸다.
'FF'와 'MF'는 23.474MHz로 계속 업데이트되고, 'command[12..8]'은 컴맨드7을 '1'로 설정함에 따른 프로세서 사이클을 수행할 결과를 나타내는데, '00H'이면 컴맨드 [6..0]의 수행이 정상임을 나타내고 '01H'이면 컴맨드 수행 결과 비정상임을 나타낸다.
컴맨드 7은 0이면 사용자 셀 흐름 사이클을 나타내고, 1이면 프로세서 사이클을 나타내며, 통상 컴맨드[6..0]를 설정 후 1로 세팅한다.
컴맨드[6..0]은 '01H'은 인덱스 가산(Index ADD)을 나타내고, '02H'는 인덱스 딜리트(Index Delete)를 나타내고, '03H'는 인덱스 서치(Index Search)를 나타낸다.
VP 인덱스는 '1xxxxxxxB'이면 VP 접속을 나타내며, CAM에 라이트시 VCI영역을 '00H'로 설정하고, '0xxxxxxxB'이면 VC 접속을 나타내며, CAM에 VCI와 같이 라이트한다.
VCI는 셀로부터 추출한 VCI를 나타내고, 상태 1(Status 1)은 서치 결과 VC 인덱스 10비트를 나타내고, 상태 2는 사용되지 않는다.
이와 같이, 인덱스 처리부(200)는 송신되는 ATM 셀의 VPI를 어드레스로하여 송신 VP 인덱스 테이블(214)을 억세스하여 송신 VP 인덱스를 얻고, VPI인덱스와 VCI를 이용하여 VCI 인덱스(CAM 데이터)를 구한다.
역다중화부(220)는 인덱스 처리부로부터 수신된 인덱스 데이터에 의해 지점간 접속 셀의 링크를 설정하거나 지점 대 다중 접속 셀의 링크를 설정하며 VPI/VCI를 변환한다.
즉, 수신된 ATM 셀이 지점 대 지점간 접속일 경우에, 송신 VC 인덱스에 의해 도 7에 도시된 바와 같은 물리링크 선택 테이블(232)에 따라 해당 물리링크를 선택하여 해당 FIFO에 데이터를 라이트한다.
도 7을 참조하면, VC 인덱스에 따라 출력되는 8비트 데이터(TXSELD[7..0])에서 비트 4 내지 비트 7에 따라 링크가 정해진다. 예를 들어 TXSELD[]가 8XH이면 비트 7이 '1'이므로 링크 3가 선택되고, 따라서 그 셀의 데이터는 링크3의 FIFO에 저장된다.
또한 지점 대 다중 링크 설정을 살펴보면, ATM 셀로부터 추출한 MCN에 의해 도 8에 도시된 바와 같은, 송신 멀티 캐스팅 셀 카피 테이블(234,236,238)로부터 각 링크별 데이터에 의해 카피 여부 및 변환될 VPI/VCI를 결정한다.
도 8을 참조하면, 멀티캐스팅 셀 카피 테이블에서 'M'비트가 ㅅ팅되어 있으면 C 비트에 따른 동작과 VPI/VCI에 대한 변환을 수행하고, 'M'비트가 ㅅ팅되어 있지 않으면 해당 링크에 대한 셀 카피는 없다. 이때 'C' 비트가 클리어이면 VPI만 변환하고, 설정되어 있으면 VPI/VCI 변환을 수행한다.
또한 역다중화부(220)는 OAM처리부의 FIFO로부터 도 6에 도시된 바와 같은 송신 OAM 셀을 입력받아 해당 물리계층의 가입자측으로 전달한다.
도 6을 참조하면, 수신 OAM셀은 EP, ED, SP, SD 비트에 의해 드롭 혹은 패스가 결정되나 송신 OAM 셀은 프로세서에 의해 56 바이트의 포맷으로 OAM 셀 송신 FIFO에 라이트된다. 이때 첫 번째 바이트의 최상위 비트(OAM)는 OAM 셀임을 나타내기 위하여 사용되고, 비트 0 내지 비트2는 전달될 DS3 링크를 구별하기 위하여 사용된다.
이어서 역다중화부(220)의 셀 데이터는 셀 카피 테이블 혹은 링크 선택 테이블에 의해 선택된 FIFO에 라이트되어 물리계층으로 전달되며, 루프백을 위한 셀은 루프백 FIFO(248)에 라이트되어 다중화부로 전달된다.
이상에서 살펴본 바와 같이, 본 발명에 따른 중속 가입자 정합보드의 ATM 계층 수신 처리장치는 스위칭 네트웍으로부터 수신되는 ATM 셀을, 수신된 셀의 VPI/VCI에 따라 인덱스를 링크 선택 테이블과 셀 카피 테이블로부터 링크번호를 구한 후 해당 물리계층의 링크로 셀 데이터를 출력하므로써 효율적으로 ATM계층 수신기능을 처리할 수 있다.

Claims (3)

  1. 복수개의 DS3 가입자를 수용하기 위하여 스위치 네트웍으로부터 수신된 ATM 셀을 VPI/VCI에 따라 해당 DS3 링크로 출력하도록 된 ATM 교환기에 있어서,
    입력된 VPI/VCI에 따라 미리 설정된 VPI 인덱스나 VCI 인덱스 데이터를 제공하는 인덱스 테이블(210);
    상기 스위치측으로부터 ATM 셀을 수신받아 수신된 셀의 VPI/VCI를 추출한 후 상기 인덱스 테이블로 출력하여 인덱스 데이터를 구하여 출력하는 인덱스 처리부(200)와,
    상기 인덱스 처리부로부터 인덱스 데이터를 입력받아 인덱스에 따른 물리링크를 선택하여 데이터를 출력하는 역다중화수단; 및
    상기 역다중화수단으로부터 입력되는 ATM 셀을 저장하기 위한 송신 FIFO(242,246,248)로 구성된 것을 특징으로 하는 ATM 교환기에서 ATM 계층 수신 처리장치.
  2. 제1항에 있어서, 상기 역다중화수단은 수신된 ATM 셀이 지점간 접속일 경우에 인덱스 데이터에 따른 물리링크번호를 제공하기 위한 물리링크 선택 테이블(232)과, 디점 대 다중 접속일 경우에 셀 카피를 위한 링크번호와 VPI/VCI번호를 제공하기 위한 셀 카피 테이블(234,236,238)이 포함되는 것을 특징으로 하는 ATM 교환기에서 ATM 계층 수신 처리장치.
  3. 제1항에 있어서, 상기 인덱스 테이블(210)은 VPI를 입력받아 VPI 인덱스를 출력하는 VP인덱스 테이블(214)과, 상기 VPI 인덱스에 VCI를 더한 값(VPI인덱스 + VCI)을 입력받아 VCI 인덱스를 출력하는 캠(CAM:212)으로 구성된 것을 특징으로 하는 ATM 교환기에서 ATM 계층 수신 처리장치.
KR1019960073838A 1996-12-27 1996-12-27 Atm 교환기에서 atm 계층 수신 처리장치 KR19980054672A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960073838A KR19980054672A (ko) 1996-12-27 1996-12-27 Atm 교환기에서 atm 계층 수신 처리장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960073838A KR19980054672A (ko) 1996-12-27 1996-12-27 Atm 교환기에서 atm 계층 수신 처리장치

Publications (1)

Publication Number Publication Date
KR19980054672A true KR19980054672A (ko) 1998-09-25

Family

ID=66382071

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960073838A KR19980054672A (ko) 1996-12-27 1996-12-27 Atm 교환기에서 atm 계층 수신 처리장치

Country Status (1)

Country Link
KR (1) KR19980054672A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100385133B1 (ko) * 1999-12-16 2003-05-22 엘지전자 주식회사 교환기의 셀 다중화/역다중화 시스템
KR100452592B1 (ko) * 2001-07-30 2004-10-14 엘지전자 주식회사 에이티엠 교환기 및 이에 내장된 에이티엠계층/물리계층다중 인터페이스 모듈

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100385133B1 (ko) * 1999-12-16 2003-05-22 엘지전자 주식회사 교환기의 셀 다중화/역다중화 시스템
KR100452592B1 (ko) * 2001-07-30 2004-10-14 엘지전자 주식회사 에이티엠 교환기 및 이에 내장된 에이티엠계층/물리계층다중 인터페이스 모듈

Similar Documents

Publication Publication Date Title
EP1045557B1 (en) ATM switching system
US6229822B1 (en) Communications system for receiving and transmitting data cells
EP0978181A1 (en) Transmission of atm cells
KR19980054672A (ko) Atm 교환기에서 atm 계층 수신 처리장치
KR100233679B1 (ko) Atm 교환기에서 중속 가입자 정합장치
KR100219214B1 (ko) Atm 교환기에서 atm 셀과 스위치 정합장치
KR100219213B1 (ko) Atm 교환기에서 중속 가입자 정합을 위한 물리계층처리장치
KR100221299B1 (ko) 에이티이엠교환기에 있어서 셀 다중화/역다중화 장치
KR100221300B1 (ko) 에이티이엠교환기의 디에스1이급 가입자 정합장치
KR100284004B1 (ko) 수요밀집형 광가입자 전송장치에 있어서의 호스트 디지털 터미널
KR19980054668A (ko) Atm 교환기에서 중속 가입자 정합장치
KR100353866B1 (ko) 디지털가입자회선 가입자 다중화정합모듈의비동기전송모드 셀 다중화장치
KR100287417B1 (ko) 수요밀집형 광가입자 전송장치에서의 가입자 접속장치
KR100237883B1 (ko) 비동기 전송방식(atm)의 효율적인 셀라우팅 방법 및 이를 위한 가상경로(vp) 크로스커넥터
KR100255800B1 (ko) Atm 교환기의 셀 경로 시험방법
KR100252500B1 (ko) Atm 교환기의 프레임 릴레이 가입자 보드에 있어서 버스 중재회로
KR100255799B1 (ko) Atm 교환기의 셀 경로 시험방법
KR100230837B1 (ko) 프레임 릴레이와 atm 교환기의 정합장치에 있어서 셀버스 인터페이스 장치 및 방법
KR0154089B1 (ko) 입력 버퍼형 atm 사설망 교환기
AU719539B2 (en) ATM switching system
KR100252499B1 (ko) Atm 교환기의 프레임 릴레이 가입자 보드에 있어서 버스 사이즈 제어회로
KR20030019835A (ko) 셀버스를 이용한 에이티엠 스위칭 장치
KR20000034429A (ko) 비동기 전달 모드 교환기의 가입자 정합 장치
KR19980061783A (ko) Atm 교환기의 프레임 릴레이 정합 방법
JP2000069013A (ja) Atm−mバスシステムの通信制御方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
SUBM Submission of document of abandonment before or after decision of registration