KR19980050479A - 슬립 모드 실행/해제 방법 및 장치 - Google Patents
슬립 모드 실행/해제 방법 및 장치 Download PDFInfo
- Publication number
- KR19980050479A KR19980050479A KR1019960069303A KR19960069303A KR19980050479A KR 19980050479 A KR19980050479 A KR 19980050479A KR 1019960069303 A KR1019960069303 A KR 1019960069303A KR 19960069303 A KR19960069303 A KR 19960069303A KR 19980050479 A KR19980050479 A KR 19980050479A
- Authority
- KR
- South Korea
- Prior art keywords
- command
- sleep mode
- input
- release
- sleep
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3206—Monitoring of events, devices or parameters that trigger a change in power modality
- G06F1/3228—Monitoring task completion, e.g. by use of idle timers, stop commands or wait commands
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/28—Supervision thereof, e.g. detecting power-supply failure by out of limits supervision
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Sources (AREA)
Abstract
본 발명은 전자기기의 시스템 제어 장치 및 방법에 관한 것으로서, 특히 마이크로 프로세서를 포함하는 전자기기의 슬립 모드에서 공급 전원을 제어하기 위한 슬립 모드 실행/해제 방법 및 장치에 관한 것이다.
본 발명에 의한 슬립 모드 실행/해제 방법은 마이크로 프로세서 및 인터페이스 수단을 포함하는 전자기기의 슬립 모드 실행/해제 방법에 있어서, 사용자 및 호스트 컴퓨터에 의하여 인가된 명령(Command)을 실행 완료한 후에 소정의 시간 동안 계속하여 명령이 입력되지 않는 경우를 판단하는 슬립 모드 실행 판단 과정, 상기 명령 판단 과정의 판단 결과 소정의 시간 동안 계속하여 명령이 입력되지 않는 경우에 기록매체에서 읽어 낸 데이터를 일시 저장하는 저장 수단 및 인터페이스 수단을 제외한 모든 구성 수단의 전원을 차단하는 전원 차단 과정, 상기 전원이 차단된 상태에서 명령이 입력되는가를 판단하는 명령 입력 판단 과정, 상기 명령이 입력되는 경우에 상기 인터페이스 수단에서 슬립 해제 신호를 발생시키는 슬립 해제 신호 발생 과정 및 상기 슬립 해제 신호에 의해서 상기 마이크로 프로세서의 전원을 공급하는 슬립 해제 과정을 포함함을 특징으로 한다.
본 발명에 의하면 슬립 모드 실행 시 마이콤과 이피-롬의 전원을 차단함으로써, 슬립 모드 실행 시의 소비 전력을 줄일 수 있는 효과가 있다.
Description
본 발명은 전자기기의 시스템 제어 장치 및 방법에 관한 것으로서, 특히 마이크로 프로세서를 포함하는 전자기기의 슬립 모드에서 공급 전원을 제어하기 위한 슬립 모드 실행/해제 방법 및 장치에 관한 것이다.
일반적으로 마이크로 프로세서를 포함하는 전자기기의 하나인 광자기 디스크 구동 장치에서는 소비 전력을 줄이기 위하여 슬립 모드(Sleep Mode)를 이용한다.
CD-ROM 구동 장치에서의 슬립 모드는 전원이 공급된 상태에서 사용자 및 호스트 컴퓨터에 의하여 인가된 명령(Command)을 실행 완료한 후에 일정 시간 동안 계속하여 명령이 입력되지 않는 경우에 CD-ROM을 회전시키는 스핀들 모터의 회전을 정지시키는 드라이브 IC의 전원 및 데이터 처리를 위한 각종 소자의 공급 전원을 오프시키는 모드를 말한다.
위의 슬립 모드 상태에서 사용자에 의한 외부 키 명령이 입력되든지, 호스트 컴퓨터에 의한 명령이 입력되는 경우에는 웨이크 업 모드(Wake Up Mode)로 전환된다.
종래의 슬립 모드 상태에서는 마이콤, 이피-롬(EP-ROM), 디-램(D-RAM) 및 인터페이스 칩에 전원을 공급하였다. 따라서 소비 전력을 절감시키기 위한 슬립 모드에서도 위의 소자들에 전원이 공급되어 일정 이상의 전력이 소모되는 문제점이 있었다.
본 발명이 이루고자 하는 기술적 과제는 상술한 문제점을 해결하기 위하여 슬립 모드에서 종래의 기술에 비하여 소비 전력을 줄이는 슬립 모드 실행/해제 방법 및 장치를 제공하는데 있다.
도 1은 본 발명에 의한 슬립 모드 실행/해제 방법의 흐름도이다.
도 2는 본 발명에 의한 슬립 모드 실행/해제 장치의 구성도이다.
본 발명에 의한 슬립 모드 실행/해제 방법은 마이크로 프로세서 및 인터페이스 수단을 포함하는 전자기기의 슬립 모드 실행/해제 방법에 있어서, 사용자 및 호스트 컴퓨터에 의하여 인가된 명령(Command)을 실행 완료한 후에 소정의 시간 동안 계속하여 명령이 입력되지 않는 경우를 판단하는 슬립 모드 실행 판단 과정, 상기 명령 판단 과정의 판단 결과 소정의 시간 동안 계속하여 명령이 입력되지 않는 경우에 기록매체에서 읽어 낸 데이터를 일시 저장하는 저장 수단 및 인터페이스 수단을 제외한 모든 구성 수단의 전원을 차단하는 전원 차단 과정, 상기 전원이 차단된 상태에서 명령이 입력되는가를 판단하는 명령 입력 판단 과정, 상기 명령이 입력되는 경우에 상기 인터페이스 수단에서 슬립 해제 신호를 발생시키는 슬립 해제 신호 발생 과정 및 상기 슬립 해제 신호에 의해서 상기 마이크로 프로세서의 전원을 공급하는 슬립 해제 과정을 포함함을 특징으로 한다.
본 발명에 의한 슬립 모드 실행/해제 장치는 마이크로 프로세서 및 인터페이스 수단을 포함하는 전자기기의 슬립 모드 실행/해제 장치에 있어서, 슬립 모드의 상태에서 슬립 해제 펄스 입력에 따라서 하이 (또는 로우)상태의 제1펄스 신호를 발생시키는 제1펄스 발생부, 상기 제1펄스 신호 또는 소정의 키 입력 신호에 의하여 리세트 펄스를 발생시키는 제2펄스 발생부, 상기 리세트 펄스 신호 및 플립 플롭 제어 신호에 따라서 전원 공급 상태를 스위칭하는 스위칭 제어 신호를 발생시키는 제어 신호 발생부, 상기 스위칭 제어 신호에 의하여 상기 슬립 해제 펄스 또는 상기 소정의 키 입력 시에 마이콤 및 저장 수단에 전원을 도통시키는 스위칭부, 슬립 모드에서 명령이 입력되는 경우에 마이콤 제어 신호 및 슬립 해제 펄스를 발생시키는 인터페이스부 및 상기 마이콤 제어 신호에 따라서 슬립 모드 해제 명령 및 슬립 모드로의 모드 전환 시에 플립 플롭 제어 신호를 발생시키는 마이콤을 포함함을 특징으로 한다.
이하 첨부된 도면을 참조하여 본 발명의 바람직한 일 실시예에 대하여 상세히 설명하기로 한다.
도 1은 본 발명에 의한 슬립 모드 실행/해제 방법의 흐름도로서, 입력된 명령의 실행을 종료하였는지를 판단하는 명령 실행 종료 판단 과정(110), 타이머를 리세트하는 리세트 과정(120), 타이머의 값과 설정 값을 비교하는 비교 과정(130), 슬립 모드를 실행하기 위하여 전원을 차단하는 전원 차단 과정(140), 명령이 입력되는지를 판단하는 명령 입력 판단 과정(150), 슬립 해제 신호를 발생시키는 슬립 해제 신호 발생 과정(160), 슬립 모드에서 차단되었던 전원을 공급하는 슬립 해제 과정(170), 입력된 명령을 실행하는 명령 실행 과정(180)으로 구성된다.
명령 실행 종료 판단 과정(110)은 입력된 명령의 실행이 종료되었는지를 판단하는 과정으로 명령의 실행이 실행 중일 때는 이를 명령의 실행이 종료될 때까지 반복적으로 판단한다.
리세트 과정(120)은 명령의 실행이 종료될 때 타이머의 값을 리세트시키는 과정이다.
비교 과정(130)은 타이머의 값과 초기에 설정한 값을 비교하는 과정으로 타이머의 값이 설정 값보다 크거나 같을 때까지 반복하여 비교한다.
전원 차단 과정(140)은 기록매체에서 읽어 낸 데이터를 일시 저장하는 저장 수단 및 인터페이스 수단을 제외한 모든 구성 수단의 전원을 차단하는 과정이다. 이는 슬립 모드 해제를 위한 명령을 인터페이스 수단에서 마이콤으로 전송시키기 위하여 인터페이스 수단의 전원은 계속 공급하여야 하며, 읽어 낸 데이터를 보전하기 위하여 저장 수단의 전원은 차단하지 않는다.
명령 입력 판단 과정(150)은 전원 차단 과정(140)의 실행에 의한 스립 모드 상태에서 호스트 컴퓨터 또는 사용자에 의한 키 입력에 의한 명령이 입력되는지를 판단하는 과정이다.
슬립 해제 신호 발생 과정(160)은 명령이 입력되는 경우에 인터페이스 수단에서 슬립 모드를 해제시키기 위한 슬립 해제 신호를 발생시키는 과정이다.
슬립 해제 과정(170)은 마이콤은 슬립 해제 신호를 입력하여 전원 차단 과정(140)에서 전원을 차단시킨 구성 수단의 전원을 공급하는 과정이다.
명령 실행 과정(180)은 슬립 모드가 해제되어 전원이 공급된 상태에서 입력되는 명령을 실행하는 과정이다.
위와 같은 과정에 의하여 슬립 모드에서 소비 전력을 줄일 수 있게 된다.
도 2는 본 발명에 의한 슬립 모드 실행/해제 장치의 구성도로서, 기록매체에서 읽어 낸 데이터를 일시 저장하는 디-램(210), 입력되는 명령을 마이콤으로의 전송과 슬립 해제 펄스 및 마이콤 제어 신호를 발생시키는 인터페이스부(220), 실행 프로그램을 저장하는 이피-롬(230), 실행 명령을 판단하고 슬립 해제 명령을 발생시키는 마이콤(240), 입력되는 펄스에 따라서 출력 상태를 반전시키는 플립 플롭(250), 슬립 모드 유무 및 입력 신호의 레벨에 따라서 하이 또는 로우 상태의 출력을 발생시키는 제1펄스 발생부(260), 제1펄스 및 이젝트 키(eject key) 입력의 상태에 따라서 하이 또는 로우 상태의 출력을 발생시키는 제2펄스 발생부(270), 제2펄스의 레벨에 따라서 전원을 도통하거나 차단시키는 스위칭부(280)로 구성된다.
슬립 모드일 경우에는 디-램(210)에 기록매체에서 읽어 낸 데이터를 저장하여 두기 위하여 전원을 차단하지 않아 데이터를 저장한다.
인터페이스부(220)는 입력되는 명령을 마이콤(240)에 전송하기 위하여 슬립 모드의 경우에도 전원을 차단하지 않고 명령의 입력에 의하여 슬립 모드를 해제하고자 하는 경우에 슬립 해제 펄스 및 마이콤 제어 신호를 발생시킨다. 즉, 정상적인 전원 공급 모드에서 슬립 모드로 변환되는 경우에 마이콤으로 슬립 모드를 실행하기 위한 마이콤 제어 신호를 출력한다. 그리고 명령의 입력에 의하여 슬립 모드를 해제하는 경우에는 슬립 해제 펄스를 제1펄스 발생부(260)로 출력한다.
제1펄스 발생부(260)에 네거티브 펄스의 슬립 해제 펄스가 인가되면 네거티브의 로우 상태에서는 트랜지스터 Q4는 도통 상태로 전환되고, 트랜지스터 Q3의 베이스 전압은 슬립 모드에서 로우 상태이므로 트랜지스터 Q2, Q3가 도통 상태로 된다. 따라서 제2펄스 발생부(270)의 엔드 게이트 G1의 한 입력단자에 인가되는 제1펄스는 네거티브 펄스 상태가 된다.
제2펄스 발생부(270)는 제1펄스와 사용자가 세트 외부에 설치된 이젝트 키를 입력하는 경우에 로우 상태의 펄스가 엔드 게이트에 인가되어 호스트 컴퓨터에 의한 명령이 있는 경우이거나, 또는 이젝트 키 입력이 있는 경우에 엔드 게이트 G1의 출력은 네거티브 펄스의 제2펄스를 발생시킨다.
플립 플롭(250)은 리세트 단자에 제2펄스를 인가하여 슬립 모드를 해제하고자 하는 명령 또는 이젝트 키 입력이 인가되는 경우에 네거티브의 제2펄스에 의하여 출력이 로우 상태인 스위칭 제어 신호를 발생시킨다.
스위칭부(280)는 슬립 모드 해제 시에 스위칭 제어 신호는 로우 상태가 되어트랜지스터 Q1은 도통되어 이피-롬(230), 및 마이콤(240)에 전원을 공급하여 슬립 모드를 해제한다.
만일 입력된 명령 실행 완료후 일정 시간 이상 명령이 입력되지 않는 경우에는 인터페이스부(220)에서 마이콤 제어 신호를 발생시켜 슬립 모드로의 전환 명령을 마이콤(240)으로 전달한다.
그러면 마이콤(240)은 슬립 모드를 실행하기 위한 플립 플롭 제어 신호를 플립 플롭의 입력단자에 인가하여 플립 플롭(250)의 출력 상태를 반전시켜 정상적인 전원 공급 상태일 때의 로우 상태에서 하이 상태로 전환되어 스위칭부(280)의 트랜지스터 Q1을 차단 상태로 만들어 이피-롬(230)과 마이콤(240)의 공급 전원을 차단하여 슬립 모드의 상태로 전환시킨다.
이상과 같은 동작에 의하여 저 소비 전력 상태로의 슬립 모드 실행 및 슬립 모드 해제가 실행된다.
상술한 바와 같이 본 발명에 의하면 슬립 모드 실행 시 마이콤과 이피-롬의 전원을 차단함으로써, 슬립 모드 실행 시의 소비 전력을 줄일 수 있는 효과가 있다.
Claims (2)
- 마이크로 프로세서 및 인터페이스 수단을 포함하는 전자기기의 슬립 모드 실행/해제 방법에 있어서,사용자 및 호스트 컴퓨터에 의하여 인가된 명령(Command)을 실행 완료한 후에 소정의 시간 동안 계속하여 명령이 입력되지 않는 경우를 판단하는 슬립 모드 실행 판단 과정;상기 명령 판단 과정의 판단 결과 소정의 시간 동안 계속하여 명령이 입력되지 않는 경우에 기록매체에서 읽어 낸 데이터를 일시 저장하는 저장 수단 및 인터페이스 수단을 제외한 모든 구성 수단의 전원을 차단하는 전원 차단 과정;상기 전원이 차단된 상태에서 명령이 입력되는가를 판단하는 명령 입력 판단 과정;상기 명령이 입력되는 경우에 상기 인터페이스 수단에서 슬립 해제 신호를 발생시키는 슬립 해제 신호 발생 과정; 및상기 슬립 해제 신호에 의해서 상기 마이크로 프로세서의 전원을 공급하는 슬립 해제 과정을 포함함을 특징으로 하는 슬립 모드 실행/해제 방법.
- 마이크로 프로세서 및 인터페이스 수단을 포함하는 전자기기의 슬립 모드 실행/해제 장치에 있어서,슬립 모드의 상태에서 슬립 해제 펄스 입력에 따라서 하이 (또는 로우)상태의 제1펄스 신호를 발생시키는 제1펄스 발생부;상기 제1펄스 신호 또는 소정의 키 입력 신호에 의하여 리세트 펄스를 발생시키는 제2펄스 발생부;상기 리세트 펄스 신호 및 플립 플롭 제어 신호에 따라서 전원 공급 상태를 스위칭하는 스위칭 제어 신호를 발생시키는 제어 신호 발생부;상기 스위칭 제어 신호에 의하여 상기 슬립 해제 펄스 또는 상기 소정의 키 입력 시에 마이콤 및 저장 수단에 전원을 도통시키는 스위칭부;슬립 모드에서 명령이 입력되는 경우에 슬립 해제 펄스 및 마이콤 제어 신호를 발생시키는 인터페이스부; 및상기 마이콤 제어 신호에 따라서 슬립 모드 해제 명령 및 슬립 모드로의 모드 전환 시에 플립 플롭 제어 신호를 발생시키는 마이콤을 포함함을 특징으로 하는 슬립 모드 실행/해제 장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960069303A KR100219680B1 (ko) | 1996-12-20 | 1996-12-20 | 슬립 모드 실행/해제 장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960069303A KR100219680B1 (ko) | 1996-12-20 | 1996-12-20 | 슬립 모드 실행/해제 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19980050479A true KR19980050479A (ko) | 1998-09-15 |
KR100219680B1 KR100219680B1 (ko) | 1999-09-01 |
Family
ID=19489881
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960069303A KR100219680B1 (ko) | 1996-12-20 | 1996-12-20 | 슬립 모드 실행/해제 장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100219680B1 (ko) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100835315B1 (ko) * | 2006-11-03 | 2008-06-04 | 주식회사 레인콤 | 휴대용 단말기의 전원제어장치 및 방법 |
KR100967316B1 (ko) * | 2008-04-03 | 2010-07-07 | 주식회사 켐트로닉스 | 터치감지장치 및 그 터치감지장치와 연결된 전자장치 |
KR20150050425A (ko) * | 2013-10-30 | 2015-05-08 | 이엠. 마이크로일레크트로닉-마린 쏘시에떼 아노님 | 슬립 모드를 갖는 전자 회로 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101002817B1 (ko) * | 2004-02-12 | 2010-12-21 | 삼성전자주식회사 | 스마트폰에서 소모 전력을 절약하기 위한 방법 |
-
1996
- 1996-12-20 KR KR1019960069303A patent/KR100219680B1/ko not_active IP Right Cessation
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100835315B1 (ko) * | 2006-11-03 | 2008-06-04 | 주식회사 레인콤 | 휴대용 단말기의 전원제어장치 및 방법 |
KR100967316B1 (ko) * | 2008-04-03 | 2010-07-07 | 주식회사 켐트로닉스 | 터치감지장치 및 그 터치감지장치와 연결된 전자장치 |
KR20150050425A (ko) * | 2013-10-30 | 2015-05-08 | 이엠. 마이크로일레크트로닉-마린 쏘시에떼 아노님 | 슬립 모드를 갖는 전자 회로 |
Also Published As
Publication number | Publication date |
---|---|
KR100219680B1 (ko) | 1999-09-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6067627A (en) | Core section having asynchronous partial reset | |
EP0860052B1 (en) | An input/output driver circuit for isolating with minimal power consumption a peripheral component from a core section | |
US6065124A (en) | Computer system having power saving and management function and method of controlling the same | |
US5898232A (en) | Input/output section of an integrated circuit having separate power down capability | |
KR970066826A (ko) | 하드 디스크 드라이브의 전원 절약 장치 및 그 제어 방법 | |
KR100278355B1 (ko) | 컴퓨터 시스템 및 이 컴퓨터 시스템의 제어 방법 | |
US5603036A (en) | Power management system for components used in battery powered applications | |
US20030084235A1 (en) | Synchronous DRAM controller and control method for the same | |
US5568637A (en) | Electronic device having pseudo-SRAM and CPU operating in an active mode and in an idle mode | |
KR100219680B1 (ko) | 슬립 모드 실행/해제 장치 | |
KR100213079B1 (ko) | 웨이크 업 초기 안정화 방법 | |
KR0155558B1 (ko) | 휴대용 데이타 터미널의 절전 방법 및 그 장치 | |
KR100294852B1 (ko) | 데이터의손상없이전원을오프하는컴퓨터및방법 | |
KR100501847B1 (ko) | 유사 이중 포트 메모리 제어 장치 및 그 제어 방법 | |
JPS6375913A (ja) | パ−ソナルコンピユ−タ用電力制御装置 | |
KR950002695B1 (ko) | 휴대용 컴퓨터 시스템의 동작 체크회로 | |
KR19980047093A (ko) | 웨이크업 시간 단축방법 | |
JPH04205852A (ja) | デイスク装置 | |
JP2740323B2 (ja) | 電子機器 | |
JPH10171558A (ja) | コンピュータの電源制御回路 | |
KR0134250Y1 (ko) | 데이타 유실 방지회로 | |
JPH04328616A (ja) | 情報処理装置 | |
JP2679093B2 (ja) | Icメモリーカード | |
JP2001022479A (ja) | 情報処理装置 | |
JPH0511874A (ja) | 情報処理装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20080529 Year of fee payment: 10 |
|
LAPS | Lapse due to unpaid annual fee |