KR102593450B1 - Organic Light Emitting Display Device - Google Patents

Organic Light Emitting Display Device Download PDF

Info

Publication number
KR102593450B1
KR102593450B1 KR1020150167868A KR20150167868A KR102593450B1 KR 102593450 B1 KR102593450 B1 KR 102593450B1 KR 1020150167868 A KR1020150167868 A KR 1020150167868A KR 20150167868 A KR20150167868 A KR 20150167868A KR 102593450 B1 KR102593450 B1 KR 102593450B1
Authority
KR
South Korea
Prior art keywords
pixel
area
light emitting
tft
array
Prior art date
Application number
KR1020150167868A
Other languages
Korean (ko)
Other versions
KR20170062647A (en
Inventor
김창만
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020150167868A priority Critical patent/KR102593450B1/en
Publication of KR20170062647A publication Critical patent/KR20170062647A/en
Application granted granted Critical
Publication of KR102593450B1 publication Critical patent/KR102593450B1/en

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/353Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/352Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels the areas of the RGB subpixels being different

Abstract

본 발명의 유기발광 표시장치는 픽셀마다 OLED(Organic Light Emitting Diode)가 포함된 픽셀 어레이와, 상기 픽셀 어레이를 구동하는 패널 내장형 게이트 드라이버를 갖는 것이다. 상기 픽셀어레이는 1 픽셀을 구성하는 단위 TFT(Thin Film Transistor) 영역이 다수개 배치된 픽셀 TFT 어레이와, 상기 1 픽셀을 구성하는 단위 발광 영역이 다수개 배치된 픽셀 발광 어레이를 포함한다. 상기 픽셀 TFT 어레이는 표시패널의 제1 영역(AA) 내에 위치하고, 상기 패널 내장형 게이트 드라이버는 상기 표시패널에서 상기 제1 영역 바깥의 제2 영역(GA) 내에 위치하며, 상기 픽셀 발광 어레이는, 상기 제1 영역(AA)에 위치함과 아울러 상기 제2 영역(GA)의 일부에 위치한다.The organic light emitting display device of the present invention has a pixel array including an OLED (Organic Light Emitting Diode) for each pixel, and a gate driver built into the panel that drives the pixel array. The pixel array includes a pixel TFT array in which a plurality of unit TFT (Thin Film Transistor) regions constituting one pixel are disposed, and a pixel light-emitting array in which a plurality of unit light-emitting regions constituting the one pixel are disposed. The pixel TFT array is located in a first area (AA) of the display panel, the panel-embedded gate driver is located in a second area (GA) outside the first area of the display panel, and the pixel light emitting array is: It is located in the first area AA and also in a part of the second area GA.

Description

유기발광 표시장치{Organic Light Emitting Display Device}Organic Light Emitting Display Device

본 발명은 유기발광 표시장치에 관한 것이다.The present invention relates to an organic light emitting display device.

액티브 매트릭스 타입의 유기발광 표시장치는 스스로 발광하는 유기 발광다이오드(Organic Light Emitting Diode: 이하, "OLED"라 함)를 포함하며, 응답속도가 빠르고 발광효율, 휘도 및 시야각이 큰 장점이 있다. OLED는 애노드 전극과 캐소드 전극 사이에 형성된 유기 화합물층을 포함한다. 유기 화합물층은 정공주입층(Hole Injection layer, HIL), 정공수송층(Hole transport layer, HTL), 발광층(Emission layer, EML), 전자수송층(Electron transport layer, ETL) 및 전자주입층(Electron Injection layer, EIL)으로 이루어진다. 애노드 전극과 캐소드 전극에 구동전압이 인가되면 정공수송층(HTL)을 통과한 정공과 전자수송층(ETL)을 통과한 전자가 발광층(EML)으로 이동되어 여기자를 형성하고, 그 결과 발광층(EML)이 가시 광을 발생하게 된다. The active matrix type organic light emitting display device includes an organic light emitting diode (hereinafter referred to as “OLED”) that emits light on its own, and has the advantages of fast response speed, high luminous efficiency, brightness, and viewing angle. OLED includes an organic compound layer formed between an anode electrode and a cathode electrode. The organic compound layer includes a hole injection layer (HIL), a hole transport layer (HTL), an emission layer (EML), an electron transport layer (ETL), and an electron injection layer. EIL). When a driving voltage is applied to the anode and cathode electrodes, holes passing through the hole transport layer (HTL) and electrons passing through the electron transport layer (ETL) are moved to the emitting layer (EML) to form excitons, and as a result, the emitting layer (EML) Visible light is generated.

유기발광 표시장치는 표시패널의 게이트라인들을 구동하기 위한 게이트 드라이버를 포함한다. 이 게이트 드라이버는 공정 수순, 및 제조 단가를 줄이기 위해 GIP(Gate driver In Panel) 방식의 TFT(Thin Film Transistor) 공정을 통해 표시패널의 비 표시영역에 형성되고 있다. 이러한 패널 내장형 게이트 드라이버는 게이트라인들에 연결되는 다수의 GIP 소자들을 포함한다. 각 GIP 소자는 다수의 TFT들과 커패시터들로 이루어진다.The organic light emitting display device includes a gate driver for driving the gate lines of the display panel. This gate driver is formed in the non-display area of the display panel through the GIP (Gate driver in panel) method TFT (Thin Film Transistor) process to reduce process steps and manufacturing costs. These panel-embedded gate drivers include multiple GIP elements connected to gate lines. Each GIP device consists of multiple TFTs and capacitors.

도 1에서, 표시패널(PNL)의 액티브 영역(AA) 내에는 입력 영상을 표시하기 위한 픽셀 어레이가 형성된다. 픽셀 어레이는 OLED를 구현하는 발광층 어레이와, OLED를 구동하기 위한 픽셀 TFT 어레이를 포함한다. 액티브 영역(AA)에만 형성되는 발광층 어레이는 유기발광 표시장치의 발광면이 되며, 액티브 영역(AA)에서 픽셀 TFT 어레이와 중첩된다. 표시패널(PNL)에서 GIP 소자들이 형성되는 영역은 유기발광 표시장치의 비 발광면이 된다. 따라서, 패널 내장형의 게이트 드라이버가 형성되는 영역은 유기발광 표시장치의 베젤 영역(BZ)이 된다.In FIG. 1, a pixel array for displaying an input image is formed in the active area AA of the display panel PNL. The pixel array includes a light emitting layer array that implements OLED, and a pixel TFT array for driving the OLED. The light emitting layer array formed only in the active area (AA) becomes the light emitting surface of the organic light emitting display device and overlaps the pixel TFT array in the active area (AA). The area where the GIP elements are formed in the display panel (PNL) becomes the non-emissive surface of the organic light emitting display device. Accordingly, the area where the panel-embedded gate driver is formed becomes the bezel area (BZ) of the organic light emitting display device.

GIP 소자들이 형성되는 영역은 비 발광 영역으로서 표시장치에서 베젤 사이즈가 증가되는 주요 요인이 된다. 유기발광 표시장치는 다른 표시장치에 비해 많은 수의 픽셀 TFT와 게이트라인을 포함하므로, 패널 내장형의 게이트 드라이버가 복잡하고 그 형성 면적이 넓다. The area where GIP elements are formed is a non-emission area and is a major factor in increasing the bezel size in display devices. Organic light emitting display devices include a larger number of pixel TFTs and gate lines than other display devices, so the gate drivers built into the panel are complex and their formation area is large.

표시패널의 해상도가 높아질수록 베젤 사이즈가 증가되는 문제는 더 커진다. 일정 사이즈의 표시화면에서 해상도가 높아질수록 게이트라인들의 개수는 증가하기 때문에, 고해상도 표시장치에서 GIP 소자들의 개수는 증가한다. 이렇게 GIP 소자들의 개수가 증가하면 이들이 형성되는 비 발광영역의 면적이 증가될 수밖에 없어, 유기발광 표시장치에서 베젤을 줄이기 어렵다.As the resolution of the display panel increases, the problem of increased bezel size becomes more serious. Since the number of gate lines increases as the resolution of a display screen of a certain size increases, the number of GIP elements increases in a high-resolution display device. As the number of GIP elements increases, the area of the non-emission area in which they are formed inevitably increases, making it difficult to reduce the bezel in an organic light emitting display device.

본 발명의 목적은 패널 내장형의 게이트 드라이버를 갖는 유기발광 표시장치에서 베젤 사이즈를 효과적으로 줄이는 것이다.The purpose of the present invention is to effectively reduce the bezel size in an organic light emitting display device having a gate driver built into the panel.

상기 목적을 달성하기 위하여, 본 발명의 유기발광 표시장치는 픽셀마다 OLED(Organic Light Emitting Diode)가 포함된 픽셀 어레이와, 상기 픽셀 어레이를 구동하는 패널 내장형 게이트 드라이버를 갖는 것으로서, 상기 픽셀어레이는 1 픽셀을 구성하는 단위 TFT(Thin Film Transistor) 영역이 다수개 배치된 픽셀 TFT 어레이와, 상기 1 픽셀을 구성하는 단위 발광 영역이 다수개 배치된 픽셀 발광 어레이를 포함한다. 상기 픽셀 TFT 어레이는 표시패널의 제1 영역(AA) 내에 위치하고, 상기 패널 내장형 게이트 드라이버는 상기 표시패널에서 상기 제1 영역 바깥의 제2 영역(GA) 내에 위치하며, 상기 픽셀 발광 어레이는, 상기 제1 영역(AA)에 위치함과 아울러 상기 제2 영역(GA)의 일부에 위치한다.In order to achieve the above object, the organic light emitting display device of the present invention has a pixel array including an OLED (Organic Light Emitting Diode) for each pixel, and a panel-embedded gate driver that drives the pixel array. The pixel array includes 1 It includes a pixel TFT array in which a plurality of unit TFT (Thin Film Transistor) regions constituting a pixel are disposed, and a pixel light-emitting array in which a plurality of unit light-emitting regions constituting one pixel are disposed. The pixel TFT array is located in a first area (AA) of the display panel, the panel-embedded gate driver is located in a second area (GA) outside the first area of the display panel, and the pixel light emitting array is: It is located in the first area AA and also in a part of the second area GA.

상기 픽셀 발광 어레이는, 상기 제1 영역(AA)에서 상기 픽셀 TFT 어레이와 중첩되고, 상기 제2 영역(GA)에서 상기 패널 내장형 게이트 드라이버의 일부와 중첩된다.The pixel light emitting array overlaps the pixel TFT array in the first area AA, and overlaps a portion of the panel built-in gate driver in the second area GA.

상기 단위 발광 영역은 상기 단위 TFT 영역보다 넓다.The unit light emission area is wider than the unit TFT area.

상기 표시패널의 일부 위치에서, 상기 단위 발광 영역은 복수의 단위 TFT 영역들과 부분적으로 중첩된다.At some positions of the display panel, the unit light emitting area partially overlaps a plurality of unit TFT areas.

상기 픽셀 TFT 어레이를 구성하는 다수의 단위 TFT 영역들은 균등 간격으로 배치된다.A plurality of unit TFT areas constituting the pixel TFT array are arranged at equal intervals.

상기 픽셀 TFT 어레이를 구성하는 다수의 단위 TFT 영역들은 차등 간격으로 배치된다.A plurality of unit TFT areas constituting the pixel TFT array are arranged at differential intervals.

상기 서로 이웃한 단위 TFT 영역들 간의 간격은 상기 표시패널의 에지부에 비해 센터부에서 더 넓으며, 상기 에지부는 상기 센터부에 비해 상기 제2 영역(GA)에 더 가깝다.The gap between adjacent unit TFT areas is wider in the center portion than in the edge portion of the display panel, and the edge portion is closer to the second area GA than in the center portion.

상기 OLED는, 상기 단위 발광 영역에 구비된 발광 소자와, 상기 발광 소자를 상기 단위 TFT 영역에 구비된 구동 TFT에 연결하는 픽셀 전극을 포함하고, 상기 픽셀 전극은 구동 TFT에 직접 연결되는 메인 전극과, 상기 발광 소자에 직접 연결됨과 아울러 절연막을 관통하여 상시 메인 전극에 연결되는 보조 전극을 포함한다.The OLED includes a light-emitting element provided in the unit light-emitting area, a pixel electrode connecting the light-emitting element to a driving TFT provided in the unit TFT area, and the pixel electrode includes a main electrode directly connected to the driving TFT and , which is directly connected to the light emitting element and includes an auxiliary electrode that penetrates the insulating film and is always connected to the main electrode.

본 발명은 픽셀 발광 어레이를 픽셀 TFT 어레이보다 넓게 형성하여 픽셀 발광 어레이를 패널 내장형 게이트 드라이버가 형성된 영역으로까지 확장시킨다. 이에 따라 본 발명은 패널 내장형 게이트 드라이버가 형성된 영역 중에서 픽셀 발광 어레이가 위치하는 영역만큼 베젤 영역을 줄일 수 있다. 본 발명은 베젤 사이즈를 효과적으로 감소시킴으로써 제품의 완성도를 더욱 높일 수 있다.In the present invention, the pixel light emitting array is formed wider than the pixel TFT array to expand the pixel light emitting array to the area where the panel built-in gate driver is formed. Accordingly, the present invention can reduce the bezel area by the area where the pixel light emitting array is located among the areas where the panel-embedded gate driver is formed. The present invention can further increase the completeness of the product by effectively reducing the bezel size.

도 1은 패널 내장형 게이트 드라이버가 표시패널의 액티브 영역 바깥에 형성된 것을 보여주는 도면.
도 2는 본 발명의 유기발광 표시장치에서 픽셀 어레이와 패널 내장형 게이트 드라이버의 형성 위치를 보여주는 도면.
도 3은 픽셀 발광 어레이가 픽셀 TFT 어레이 및 GIP TFT 어레이의 일부와 중첩되는 것을 보여주는 도면.
도 4는 단위 TFT 영역들 간의 간격이 표시패널의 에지부에 비해 센터부에서 더 넓어지는 경향을 보여주는 도면.
도 5는 단위 TFT 영역들이 균등 간격 및 차등 간격으로 배치될 때의 픽셀 전극의 연결 형태를 각각 보여주는 도면.
도 6은 픽셀 발광 어레이의 일부가 GIP 영역으로 확장된 일 예를 보여주는 표시패널의 단면도.
도 7은 픽셀 발광 어레이의 일부가 GIP 영역으로 확장된 다른 예를 보여주는 표시패널의 단면도.
1 is a diagram showing a panel-embedded gate driver formed outside the active area of a display panel.
Figure 2 is a diagram showing the formation positions of the pixel array and the panel-embedded gate driver in the organic light emitting display device of the present invention.
3 is a diagram showing the pixel light emitting array overlapping with a portion of the pixel TFT array and the GIP TFT array.
FIG. 4 is a diagram showing a tendency for the spacing between unit TFT areas to become wider in the center portion of the display panel compared to the edge portion.
Figure 5 is a diagram showing the connection form of pixel electrodes when unit TFT areas are arranged at equal and differential intervals.
Figure 6 is a cross-sectional view of a display panel showing an example in which a portion of the pixel light-emitting array is expanded into the GIP area.
Figure 7 is a cross-sectional view of a display panel showing another example in which part of the pixel light-emitting array is expanded into the GIP area.

이하 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예들을 상세히 설명한다. 명세서 전체에 걸쳐서 동일한 참조번호들은 실질적으로 동일한 구성요소들을 의미한다. 이하의 설명에서, 본 발명과 관련된 공지 기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우, 그 상세한 설명을 생략한다. 또한, 이하의 설명에서 사용되는 구성요소 명칭은 명세서 작성의 용이함을 고려하여 선택된 것이므로, 실제 제품의 부품 명칭과는 상이할 수 있다.Hereinafter, preferred embodiments according to the present invention will be described in detail with reference to the attached drawings. Like reference numerals refer to substantially the same elements throughout the specification. In the following description, if it is determined that a detailed description of a known function or configuration related to the present invention may unnecessarily obscure the gist of the present invention, the detailed description will be omitted. Additionally, the component names used in the following description were selected in consideration of ease of specification preparation, and may therefore differ from the component names of the actual product.

도 2는 본 발명의 유기발광 표시장치에서 픽셀 어레이와 패널 내장형 게이트 드라이버의 형성 위치를 보여준다. 도 3은 픽셀 발광 어레이가 픽셀 TFT 어레이 및 GIP TFT 어레이의 일부와 중첩되는 것을 보여준다. 도 4는 단위 TFT 영역들 간의 간격이 표시패널의 에지부에 비해 센터부에서 더 넓어지는 경향을 보여준다. 그리고, 도 5는 단위 TFT 영역들이 균등 간격 및 차등 간격으로 배치될 때의 픽셀 전극의 연결 형태를 각각 보여준다.Figure 2 shows the formation positions of the pixel array and the panel-embedded gate driver in the organic light emitting display device of the present invention. Figure 3 shows the pixel light emitting array overlapping with a portion of the pixel TFT array and the GIP TFT array. Figure 4 shows a tendency for the spacing between unit TFT areas to become wider in the center portion of the display panel compared to the edge portion. And, Figure 5 shows the connection form of the pixel electrodes when the unit TFT areas are arranged at equal and differential intervals.

도 2 내지 도 5를 참조하면, 본 발명의 실시예에 따른 유기발광 표시장치는 표시패널(PNL)과, 패널 내장형 게이트 드라이버(GDV)를 포함한다.Referring to FIGS. 2 to 5 , an organic light emitting display device according to an embodiment of the present invention includes a display panel (PNL) and a built-in panel gate driver (GDV).

표시패널(PNL)에는 입력 영상을 표시하는 픽셀 어레이가 구비된다. 픽셀 어레이에서, 다수의 데이터 라인들과 다수의 게이트 라인들이 교차되고, 픽셀들이 매트릭스 형태로 배치된다. 픽셀들 각각은 OLED와 적어도 하나 이상의 TFT를 포함한다. 픽셀 어레이에는 고전위 구동 전압을 픽셀들에 공급하는 전원 공급 라인을 더 포함될 수 있다.The display panel (PNL) is provided with a pixel array that displays an input image. In a pixel array, multiple data lines and multiple gate lines intersect, and pixels are arranged in a matrix form. Each pixel includes an OLED and at least one TFT. The pixel array may further include a power supply line that supplies a high-potential driving voltage to the pixels.

픽셀어레이는 1 픽셀을 구성하는 단위 TFT 영역(T1~Ti, i는 2이상의 양의 정수)이 다수개 배치된 픽셀 TFT 어레이와, 1 픽셀을 구성하는 단위 발광 영역(E1~Ei)이 다수개 배치된 픽셀 발광 어레이를 포함한다.The pixel array consists of a pixel TFT array in which multiple unit TFT areas (T1 to Ti, i is a positive integer of 2 or more) constituting one pixel are arranged, and a plurality of unit emission areas (E1 to Ei) constituting one pixel are arranged. It includes a arranged pixel light emitting array.

픽셀 TFT 어레이에 속하는 각 단위 TFT 영역(T1~Ti)에는 다수의 게이트라인들, 데이터라인, 전원공급라인, 다수의 픽셀 TFT들(구동 TFT와 스위치 TFT를 포함), 커패시터 등이 포함된다. 픽셀 TFT 어레이는 표시패널(PNL)의 제1 영역(AA) 내에 위치한다. Each unit TFT area (T1 to Ti) belonging to the pixel TFT array includes multiple gate lines, data lines, power supply lines, multiple pixel TFTs (including driving TFTs and switch TFTs), capacitors, etc. The pixel TFT array is located in the first area AA of the display panel PNL.

패널 내장형 게이트 드라이버(GDV)는 게이트라인들에 연결되는 다수의 GIP 소자들을 포함한다. 각 GIP 소자는 다수의 TFT들과 커패시터들을 포함하여 GIP TFT 어레이를 구성한다. GIP TFT 어레이는 표시패널(PNL)에서 제1 영역(AA) 바깥의 제2 영역(GA) 내에 위치한다.The panel embedded gate driver (GDV) includes multiple GIP elements connected to gate lines. Each GIP device includes multiple TFTs and capacitors to form a GIP TFT array. The GIP TFT array is located in the second area GA outside the first area AA in the display panel PNL.

픽셀 발광 어레이에 속하는 단위 발광 영역(E1~Ei)은 OLED의 발광층(EL, 발광 소자)에 의해 구분된다. OLED의 발광 소자는 픽셀 단위로 패터닝된다. OLED는 발광 소자와 함께 픽셀 전극(ANO), 및 공통 전극을 구비한다. 픽셀 전극(ANO)은 발광 소자를 단위 TFT 영역(T1~Ti)의 구동 TFT에 연결하며, 픽셀 단위로 패터닝된다. 공통 전극은 모든 픽셀들의 발광 소자들에 공통으로 연결된다. 픽셀 전극(ANO)은 애노드 전극이고 공통 전극은 캐소드 전극일 수 있다. 또한, 이와 반대로 픽셀 전극(ANO)은 캐소드 전극이고 공통 전극은 애노드 전극일 수도 있다.The unit light-emitting areas (E1 to Ei) belonging to the pixel light-emitting array are divided by the light-emitting layer (EL, light-emitting element) of the OLED. OLED light-emitting devices are patterned on a pixel basis. OLED has a light emitting element, a pixel electrode (ANO), and a common electrode. The pixel electrode (ANO) connects the light emitting element to the driving TFT of the unit TFT area (T1 to Ti) and is patterned on a pixel basis. The common electrode is commonly connected to the light emitting elements of all pixels. The pixel electrode (ANO) may be an anode electrode and the common electrode may be a cathode electrode. Additionally, in contrast, the pixel electrode (ANO) may be a cathode electrode and the common electrode may be an anode electrode.

픽셀 발광 어레이는 제1 영역(AA)에 위치함과 아울러 제2 영역(GA)의 일부에도 위치한다. 픽셀 발광 어레이는, 도 3과 같이 제1 영역(AA)에서 픽셀 TFT 어레이와 중첩되고, 제2 영역(GA)에서 GIP TFT 어레이의 일부와 중첩된다. 이렇게 픽셀 발광 어레이는 제2 영역(GA)의 일부에 까지 확장되어 형성되기 때문에, 베젤 사이즈가 효과적으로 줄어든다. 종래 기술에서는 제2 영역(GA)이 모두 베젤 영역(BZ)이 되었지만, 본 발명에서는 제2 영역(GA) 중에서 픽셀 발광 어레이가 위치하는 영역(TD)만큼 베젤 영역(BZ)이 줄어든다.The pixel light emitting array is located in the first area AA and also in a part of the second area GA. As shown in FIG. 3 , the pixel light emitting array overlaps the pixel TFT array in the first area AA and overlaps a portion of the GIP TFT array in the second area GA. Since the pixel light emitting array is formed to extend to a portion of the second area GA, the bezel size is effectively reduced. In the prior art, the entire second area GA became the bezel area BZ, but in the present invention, the bezel area BZ is reduced by the area TD where the pixel light emitting array is located in the second area GA.

픽셀 발광 어레이가 차지하는 면적은 픽셀 TFT 어레이가 차지하는 면적보다 넓다. 이를 위해, 단위 발광 영역(E1~Ei)은 단위 TFT 영역(T1~Ti)보다 넓게 설계된다. 그 결과, 도 5와 같이 표시패널(PNL)의 일부 위치에서, 단위 발광 영역(E1~Ei)은 복수의 단위 TFT 영역들(T1~Ti)과 부분적으로 중첩될 수 있다.The area occupied by the pixel light-emitting array is larger than the area occupied by the pixel TFT array. For this purpose, the unit light emission area (E1 to Ei) is designed to be wider than the unit TFT area (T1 to Ti). As a result, as shown in FIG. 5 , at some positions of the display panel PNL, the unit emission areas E1 to Ei may partially overlap with the plurality of unit TFT areas T1 to Ti.

단위 발광 영역(E1~Ei)이 단위 TFT 영역(T1~Ti)보다 넓은 구조하에서, 픽셀 TFT 어레이를 구성하는 다수의 단위 TFT 영역들(T1~Ti)은 도 5의 (A)와 같이 균등 간격으로 배치될 수 있다. 다만, 이 경우 픽셀 전극(ANO)의 연결 형태가 복잡해 지기 때문에 픽셀 전극(ANO)에 대한 공정 편의 측면에서 불리할 수 있다. 고해상도 모델인 경우 공정 마진이 넉넉치 않기 때문에 공정의 복잡성을 최소화하는 것이 중요하다. 따라서, 이 경우에는 픽셀 TFT 어레이를 구성하는 다수의 단위 TFT 영역들(T1~Ti)을 도 5의 (B)와 같이 차등 간격으로 배치하는 것이 보다 바람직하다. Under a structure in which the unit emission areas (E1 to Ei) are wider than the unit TFT areas (T1 to Ti), the multiple unit TFT areas (T1 to Ti) constituting the pixel TFT array are equally spaced as shown in (A) of FIG. 5. It can be placed as . However, in this case, since the connection form of the pixel electrode (ANO) becomes complicated, it may be disadvantageous in terms of process convenience for the pixel electrode (ANO). For high-resolution models, the process margin is limited, so it is important to minimize process complexity. Therefore, in this case, it is more desirable to arrange the plurality of unit TFT regions (T1 to Ti) constituting the pixel TFT array at differential intervals as shown in (B) of FIG. 5.

보다 구체적으로, 픽셀 전극(ANO)의 연결 형태를 간소화하기 위해서는, 서로 이웃한 단위 TFT 영역들 간의 간격(D)을 도 2 및 도 4와 같이 표시패널(PNL)의 에지부에 비해 센터부에서 더 넓히는 것이 중요하다. 여기서, 에지부는 센터부에 비해 제2 영역(GA)에 더 가깝다. 즉, 본 발명은 표시패널(PNL)의 에지부에 가까울수록 단위 TFT 영역들 간의 간격(D)을 촘촘히 설계하고, 이와 반대로 표시패널(PNL)의 센터부에 가까울수록 단위 TFT 영역들 간의 간격(D)을 성기게 설계할 수 있다.More specifically, in order to simplify the connection form of the pixel electrode (ANO), the spacing (D) between neighboring unit TFT areas is set at the center portion compared to the edge portion of the display panel (PNL), as shown in FIGS. 2 and 4. It is important to expand further. Here, the edge portion is closer to the second area GA than the center portion. That is, in the present invention, the closer to the edge of the display panel (PNL), the closer the spacing (D) between the unit TFT areas is designed. Conversely, the closer to the center of the display panel (PNL), the closer the spacing (D) between the unit TFT areas is designed. D) can be designed sparsely.

도 6 및 도 7은 픽셀 발광 어레이의 일부가 GIP 영역으로 확장된 일 예들을 보여준다.Figures 6 and 7 show examples where part of the pixel light emitting array is expanded into the GIP area.

도 6 및 도 7에는 픽셀 발광 어레이의 일부가 GIP 영역으로 확장되어 형성것이 도시되어 있다.6 and 7 show that a portion of the pixel light emitting array is expanded into the GIP area.

발광 소자(EL)를 단위 TFT 영역의 구동 TFT에 연결하는 픽셀 전극(ANO)은 도 6과 같이 1 레이어(layer) 구조로 구현될 수도 있고, 도 7과 같이 2 레이어 구조로 구현될 수도 있다. 1 레이어 구조에서는 단일의 픽셀 전극(ANO)이 발광 소자(EL)와 구동 TFT에 직접 연결된다. 이에 반해 2 레이어 구조에서, 픽셀 전극(ANO)은 구동 TFT에 직접 연결되는 메인 전극(ANO1, ANO2)과, 발광 소자(EL)에 직접 연결됨과 아울러 절연막(BA)을 관통하여 메인 전극(ANO1, ANO2)에 연결되는 보조 전극(SNO1,SNO2)을 포함할 수 있다. 도 7의 2 레이어 구조는 하나의 마스크 공정을 더 필요로 하지만 해상도가 높을 경우 픽셀 발광 어레이를 효과적으로 확장할 수 있게 하는 장점이 있다.The pixel electrode (ANO) connecting the light emitting element (EL) to the driving TFT of the unit TFT area may be implemented with a one-layer structure as shown in FIG. 6 or a two-layer structure as shown in FIG. 7. In the one-layer structure, a single pixel electrode (ANO) is directly connected to the light emitting element (EL) and the driving TFT. On the other hand, in the two-layer structure, the pixel electrode (ANO) is directly connected to the main electrodes (ANO1, ANO2), which are directly connected to the driving TFT, and the light emitting element (EL), and also penetrates the insulating film (BA) to connect the main electrodes (ANO1, ANO2) to the driving TFT. It may include auxiliary electrodes (SNO1, SNO2) connected to ANO2). The two-layer structure of Figure 7 requires one more mask process, but has the advantage of effectively expanding the pixel light-emitting array when the resolution is high.

도 6을 참조하면, 본 발명은 제1 TFT(T1)를 포함한 GIP TFT 어레이와, 제2 TFT(T2)을 포함한 픽셀 TFT 어레이와, OLED를 포함한 픽셀 발광 어레이를 갖는다.Referring to FIG. 6, the present invention has a GIP TFT array including a first TFT (T1), a pixel TFT array including a second TFT (T2), and a pixel light emitting array including an OLED.

본 발명은 제2 영역(GA)에 형성되는 제1 TFT(T1)와 제1 영역(AA)에 형성되는 제2 TFT(T2)를 포함한다. 본 발명은 제1 영역(AA)과 제2 영역(GA)에 걸쳐 형성되는 OLED를 포함한다. The present invention includes a first TFT (T1) formed in the second area (GA) and a second TFT (T2) formed in the first area (AA). The present invention includes an OLED formed over a first area (AA) and a second area (GA).

기판(SUB)의 전체 표면 위에는 버퍼 층(BUF)이 적층되어 있다. 경우에 따라서, 버퍼 층(BUF)은 생략될 수도 있으며, 복수 개의 박막층이 적층된 구조를 가질 수도 있다. A buffer layer (BUF) is laminated on the entire surface of the substrate (SUB). In some cases, the buffer layer (BUF) may be omitted and may have a structure in which a plurality of thin film layers are stacked.

버퍼 층(BUF) 위에는 제1 반도체 층(A1)과 제2 반도체 층(A2)이 배치되어 있다. A first semiconductor layer (A1) and a second semiconductor layer (A2) are disposed on the buffer layer (BUF).

제1 반도체 층(A1)은 제1 TFT(T1)의 채널 영역을 포함한다. 채널 영역은 제1 게이트 전극(G1)과 제1 반도체 층(A1)이 중첩되는 영역으로 정의된다. 제1 게이트 전극(G1)이 제1 TFT(T1)의 중앙부와 중첩하므로, 제1 TFT(T1)의 중앙부가 채널 영역이 된다. 채널 영역의 양측변부는 불순물이 도핑된 영역으로서, 제1 소스 영역(SA1)과 제1 드레인 영역(DA1)으로 정의된다. The first semiconductor layer (A1) includes a channel region of the first TFT (T1). The channel area is defined as an area where the first gate electrode (G1) and the first semiconductor layer (A1) overlap. Since the first gate electrode G1 overlaps the center of the first TFT (T1), the center of the first TFT (T1) becomes a channel area. Both sides of the channel region are doped with impurities and are defined by a first source region SA1 and a first drain region DA1.

제2 반도체 층(A2)은 제2 TFT(T2)의 채널 영역을 포함한다. 채널 영역은 제2 게이트 전극(G2)과 제2 반도체 층(A2)이 중첩되는 영역으로 정의된다. 제2 게이트 전극(G2)이 제2 TFT(T2)의 중앙부와 중첩하므로, 제2 TFT(T2)의 중앙부가 채널 영역이 된다. 채널 영역의 양측변부는 불순물이 도핑된 영역으로서, 제2 소스 영역(SA2)과 제2 드레인 영역(DA2)으로 정의된다.The second semiconductor layer (A2) includes a channel region of the second TFT (T2). The channel area is defined as an area where the second gate electrode (G2) and the second semiconductor layer (A2) overlap. Since the second gate electrode G2 overlaps the center of the second TFT (T2), the center of the second TFT (T2) becomes a channel region. Both sides of the channel region are doped with impurities and are defined by a second source region SA2 and a second drain region DA2.

제1 및 제2 TFT(T1,T2)가 구동 TFT인 경우, 고속 구동 처리를 수행하는 데 적합한 특성을 갖는 것이 바람직하다. 예를 들어, P-MOS 혹은 N-MOS 형의 박막 트랜지스터를 이용하거나, 이 두 개를 모두 포함하는 C-MOS 형의 박막 트랜지스터를 구비할 수 있다. P-MOS, N-MOS 및/또는 C-MOS 형의 박막 트랜지스터들은 다결정 실리콘 (Poly-Silicon)과 같은 다결정 반도체 물질을 포함하는 것이 바람직하다. 또한, 제1 및 제2 TFT(T1,T2)의 경우 탑-게이트 (Top-Gate) 구조를 갖는 것이 바람직하다.When the first and second TFTs (T1, T2) are driving TFTs, they preferably have characteristics suitable for performing high-speed driving processing. For example, a P-MOS or N-MOS type thin film transistor can be used, or a C-MOS type thin film transistor containing both can be provided. P-MOS, N-MOS and/or C-MOS type thin film transistors preferably contain a polycrystalline semiconductor material such as poly-silicon. Additionally, it is desirable for the first and second TFTs (T1, T2) to have a top-gate structure.

제1 및 제2 반도체 층(A1,A2)이 배치된 기판(SUB)의 전체 표면 위에는 게이트 절연막(GI)이 적층되어 있다. 게이트 절연막(GI)은 산화 실리콘(SiOx)으로 형성할 수 있다. A gate insulating film GI is stacked on the entire surface of the substrate SUB on which the first and second semiconductor layers A1 and A2 are disposed. The gate insulating film (GI) can be formed of silicon oxide (SiOx).

게이트 절연막(GI) 위에는 제1 게이트 전극(G1)과 제2 게이트 전극(G2)이 형성되어 있다. 제1 게이트 전극(G1)은 제1 반도체 층(A1)의 중앙부와 중첩하도록 배치된다. 제2 게이트 전극(G2)은 제2 반도체 층(A2)의 중앙부와 중첩하도록 배치된다. 제1 및 제2 게이트 전극(G1,G2)을 덮도록 중간 절연막이 적층되어 있다. 중간 절연막은 질화 실리콘(SiNx)을 포함하는 질화막(SIN)으로 형성하는 것이 바람직하다. 또는, 중간 절연막은 질화 실리콘(SiNx)을 포함하는 질화막(SIN)과 산화 실리콘(SiOx)을 포함하는 산화막(SIO)이 교대로 적층된 다중층의 구조를 갖는 것이 바람직하다. 여기서는, 편의상 최소한의 구성 요소로서, 질화막(SIN) 위에 산화막(SIO)이 적층된 이중층 구조로 설명한다.A first gate electrode (G1) and a second gate electrode (G2) are formed on the gate insulating film (GI). The first gate electrode G1 is disposed to overlap the central portion of the first semiconductor layer A1. The second gate electrode G2 is disposed to overlap the central portion of the second semiconductor layer A2. An intermediate insulating film is stacked to cover the first and second gate electrodes G1 and G2. The intermediate insulating film is preferably formed of a nitride film (SIN) containing silicon nitride (SiNx). Alternatively, the intermediate insulating film preferably has a multi-layer structure in which a nitride film (SIN) containing silicon nitride (SiNx) and an oxide film (SIO) containing silicon oxide (SiOx) are alternately stacked. Here, for convenience, the minimal component is described as a double-layer structure in which an oxide film (SIO) is stacked on a nitride film (SIN).

중간 절연막 위에, 제1 소스-드레인 전극(S1-D1)과 제2 소스-드레인 전극(S2-D2)이 배치되어 있다. 제1 소스 전극(S1)과 제1 드레인 전극(D1)은 제1 게이트 전극(G1)을 중심으로 일정거리 이격하여 마주보도록 배치된다. 제1 소스 전극(S1)은, 제1 소스 콘택홀(미도시)을 통해 노출된 제1 반도체 층(A1)의 일측부인 제1 소스 영역(SA1)과 연결된다. 제1 드레인 전극(D1)은 제1 드레인 콘택홀(미도시)을 통해 노출된 제1 반도체 층(A1)의 타측부인 제1 드레인 영역(DA1)과 연결된다. 제2 소스 전극(S2)과 제2 드레인 전극(D2)은 제2 게이트 전극(G2)을 중심으로 일정거리 이격하여 마주보도록 배치된다. 제2 소스 전극(S2)은, 제2 소스 콘택홀(미도시)을 통해 노출된 제2 반도체 층(A2)의 일측부인 제2 소스 영역(SA2)과 연결된다. 제2 드레인 전극(D2)은 제2 드레인 콘택홀(미도시)을 통해 노출된 제2 반도체 층(A2)의 타측부인 제2 드레인 영역(DA2)과 연결된다.On the intermediate insulating film, first source-drain electrodes (S1-D1) and second source-drain electrodes (S2-D2) are disposed. The first source electrode (S1) and the first drain electrode (D1) are arranged to face each other at a certain distance apart from the first gate electrode (G1). The first source electrode S1 is connected to the first source area SA1, which is one side of the first semiconductor layer A1 exposed through a first source contact hole (not shown). The first drain electrode D1 is connected to the first drain area DA1, which is the other side of the exposed first semiconductor layer A1, through a first drain contact hole (not shown). The second source electrode (S2) and the second drain electrode (D2) are arranged to face each other at a certain distance apart from the second gate electrode (G2). The second source electrode S2 is connected to the second source area SA2, which is one side of the second semiconductor layer A2 exposed through a second source contact hole (not shown). The second drain electrode D2 is connected to the second drain area DA2, which is the other side of the exposed second semiconductor layer A2, through a second drain contact hole (not shown).

제1 소스-드레인 전극(S1-D1)과 제2 소스-드레인 전극(S2-D2)이 형성된 기판(SUB) 위에는 보호막(PAS)과 평탄화막(OC)이 순차적으로 증착되어 있다. 보호막(PAS)과 평탄화막(OC)에는 제2 드레인 전극(D2)을 노출하는 드레인 콘택홀(PH)이 형성되어 있다.A protective film (PAS) and a planarization film (OC) are sequentially deposited on the substrate (SUB) on which the first source-drain electrodes (S1-D1) and the second source-drain electrodes (S2-D2) are formed. A drain contact hole (PH) exposing the second drain electrode (D2) is formed in the protective film (PAS) and the planarization film (OC).

픽셀 전극(ANO)은 OLED의 하부전극 역할을 하는 것으로, 평탄화막(OC) 상에 위치하며, 드레인 콘택홀(PH)을 통해 제2 TFT(T2)의 드레인 전극(D2)에 연결된다. 픽셀 전극(ANO)은 ITO 또는 IZO 등의 산화물을 포함하는 적어도 하나 이상의 투명 유전층과, 반사율이 높고 불투명한 Al, Ag, AlNd 등의 금속층을 포함할 수 있다.The pixel electrode (ANO) serves as the lower electrode of the OLED, is located on the planarization film (OC), and is connected to the drain electrode (D2) of the second TFT (T2) through the drain contact hole (PH). The pixel electrode (ANO) may include at least one transparent dielectric layer containing an oxide such as ITO or IZO, and a highly reflective and opaque metal layer such as Al, Ag, or AlNd.

뱅크패턴(BA)은 픽셀 전극(ANO)이 형성된 기판(SUB) 상에 위치하여 픽셀의 단위 발광 영역을 정의한다. 발광층(EL)은 OLED의 발광 소자로서 픽셀 전극(ANO)에 접촉되며 제1 영역(AA)과 제2 영역(GA)에 걸쳐서 위치한다. 공통 전극(CAT)은 OLED의 상부 전극 역할을 하는 것으로 발광층(EL) 상에 위치하며, 유전층(들)과 한층 또는 두층의 금속층을 포함할 수 있다. The bank pattern BA is located on the substrate SUB on which the pixel electrode ANO is formed and defines a unit light emission area of the pixel. The light emitting layer (EL) is a light emitting element of OLED and is in contact with the pixel electrode (ANO) and is located across the first area (AA) and the second area (GA). The common electrode (CAT) serves as an upper electrode of the OLED and is located on the light emitting layer (EL), and may include dielectric layer(s) and one or two metal layers.

도 7은 도 6과 비교하여, 픽셀 전극(ANO)이 뱅크막(절연막, BA)을 관통하여 서로 연결되는 메인 전극(ANO1)과 보조 전극(SNO1)으로 구성된다는 것만 제외하고 나머지 구성은 도 6에서 설명한 것과 실질적으로 동일하다.Compared to FIG. 6, FIG. 7 shows the remaining configuration except that the pixel electrode (ANO) is composed of a main electrode (ANO1) and an auxiliary electrode (SNO1) connected to each other through a bank film (insulating film, BA). It is substantially the same as described in.

전술한 바와 같이, 본 발명은 픽셀 발광 어레이를 픽셀 TFT 어레이보다 넓게 형성하여 픽셀 발광 어레이를 패널 내장형 게이트 드라이버가 형성된 영역으로까지 확장시킨다. 이에 따라 본 발명은 패널 내장형 게이트 드라이버가 형성된 영역 중에서 픽셀 발광 어레이가 위치하는 영역만큼 베젤 영역을 줄일 수 있다. 본 발명은 베젤 사이즈를 효과적으로 감소시킴으로써 제품의 완성도를 더욱 높일 수 있다.As described above, in the present invention, the pixel light emitting array is formed wider than the pixel TFT array to extend the pixel light emitting array to the area where the panel built-in gate driver is formed. Accordingly, the present invention can reduce the bezel area by the area where the pixel light emitting array is located among the areas where the panel-embedded gate driver is formed. The present invention can further increase the completeness of the product by effectively reducing the bezel size.

이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.Through the above-described content, those skilled in the art will be able to see that various changes and modifications can be made without departing from the technical idea of the present invention. Therefore, the technical scope of the present invention should not be limited to what is described in the detailed description of the specification, but should be defined by the scope of the patent claims.

PNL : 표시패널 AA : 제1 영역
GA : 제2 영역 BZ : 베젤 영역
T1~T8: 단위 TFT 영역 E1~E8 : 단위 발광 영역
PNL: Display panel AA: First area
GA: Second area BZ: Bezel area
T1~T8: Unit TFT area E1~E8: Unit light emitting area

Claims (9)

픽셀마다 OLED(Organic Light Emitting Diode)가 포함된 픽셀 어레이와, 상기 픽셀 어레이를 구동하는 패널 내장형 게이트 드라이버를 갖는 유기발광 표시장치에 있어서,
상기 픽셀어레이는 1 픽셀을 구성하는 단위 TFT(Thin Film Transistor) 영역이 다수개 배치된 픽셀 TFT 어레이와, 상기 1 픽셀을 구성하는 단위 발광 영역이 다수개 배치된 픽셀 발광 어레이를 포함하고,
상기 픽셀 TFT 어레이는 표시패널의 제1 영역(AA) 내에 위치하고,
상기 패널 내장형 게이트 드라이버는 상기 표시패널에서 상기 제1 영역 바깥의 제2 영역(GA) 내에 위치하며,
상기 픽셀 발광 어레이는, 상기 제1 영역(AA)에 위치함과 아울러 상기 제2 영역(GA)의 일부에 위치하고,
상기 픽셀 발광 어레이는,
상기 제1 영역(AA)에서 상기 픽셀 TFT 어레이와 중첩되고, 상기 제2 영역(GA)에서 상기 패널 내장형 게이트 드라이버의 일부와 중첩되며,
서로 이웃한 상기 단위 TFT 영역들 간의 간격은 상기 표시패널의 에지부에 비해 센터부에서 더 넓으며,
상기 에지부는 상기 센터부에 비해 상기 제2 영역(GA)에 더 가까운 유기발광 표시장치.
An organic light emitting display device having a pixel array including an organic light emitting diode (OLED) for each pixel, and a panel-embedded gate driver that drives the pixel array,
The pixel array includes a pixel TFT array in which a plurality of unit TFT (Thin Film Transistor) regions constituting one pixel are disposed, and a pixel light emitting array in which a plurality of unit light emitting regions constituting the one pixel are disposed,
The pixel TFT array is located in the first area AA of the display panel,
The panel built-in gate driver is located in a second area (GA) outside the first area in the display panel,
The pixel light emitting array is located in the first area (AA) and a portion of the second area (GA),
The pixel light emitting array is,
Overlapping with the pixel TFT array in the first area (AA) and overlapping with a portion of the panel built-in gate driver in the second area (GA),
The gap between adjacent unit TFT areas is wider in the center portion than in the edge portion of the display panel,
The edge portion is closer to the second area GA than the center portion.
삭제delete 제 1 항에 있어서,
상기 단위 발광 영역은 상기 단위 TFT 영역보다 넓은 유기발광 표시장치.
According to claim 1,
An organic light emitting display device wherein the unit light emitting area is wider than the unit TFT area.
제 3 항에 있어서,
상기 표시패널의 일부 위치에서, 상기 단위 발광 영역은 복수의 단위 TFT 영역들과 부분적으로 중첩되는 유기발광 표시장치.
According to claim 3,
An organic light emitting display device wherein the unit light emitting area partially overlaps a plurality of unit TFT areas at some positions of the display panel.
삭제delete 삭제delete 삭제delete 제 1 항에 있어서,
상기 OLED는, 상기 단위 발광 영역에 구비된 발광 소자와, 상기 발광 소자를 상기 단위 TFT 영역에 구비된 구동 TFT에 연결하는 픽셀 전극을 포함하고,
상기 픽셀 전극은 구동 TFT에 직접 연결되는 메인 전극과, 상기 발광 소자에 직접 연결됨과 아울러 절연막을 관통하여 상기 메인 전극에 연결되는 보조 전극을 포함하는 유기발광 표시장치.
According to claim 1,
The OLED includes a light-emitting element provided in the unit light-emitting area, and a pixel electrode connecting the light-emitting element to a driving TFT provided in the unit TFT area,
The pixel electrode includes a main electrode directly connected to the driving TFT, and an auxiliary electrode directly connected to the light emitting element and connected to the main electrode through an insulating film.
제 1 항에 있어서,
상기 OLED는, 상기 단위 발광 영역에 구비된 발광 소자와, 상기 발광 소자를 상기 단위 TFT 영역에 구비된 구동 TFT에 연결하는 픽셀 전극을 포함하고,
상기 픽셀 전극은 상기 구동 TFT의 적어도 일 영역과 상기 패널 내장형 게이트 드라이버에 포함된 게이트 드라이버 TFT의 적어도 일 영역에 모두 중첩되는 유기발광 표시장치.

According to claim 1,
The OLED includes a light-emitting element provided in the unit light-emitting area, and a pixel electrode connecting the light-emitting element to a driving TFT provided in the unit TFT area,
The organic light emitting display device wherein the pixel electrode overlaps both at least one area of the driving TFT and at least one area of the gate driver TFT included in the panel built-in gate driver.

KR1020150167868A 2015-11-27 2015-11-27 Organic Light Emitting Display Device KR102593450B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020150167868A KR102593450B1 (en) 2015-11-27 2015-11-27 Organic Light Emitting Display Device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150167868A KR102593450B1 (en) 2015-11-27 2015-11-27 Organic Light Emitting Display Device

Publications (2)

Publication Number Publication Date
KR20170062647A KR20170062647A (en) 2017-06-08
KR102593450B1 true KR102593450B1 (en) 2023-10-25

Family

ID=59221715

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150167868A KR102593450B1 (en) 2015-11-27 2015-11-27 Organic Light Emitting Display Device

Country Status (1)

Country Link
KR (1) KR102593450B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220046749A (en) 2020-10-07 2022-04-15 삼성디스플레이 주식회사 Display device

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009059503A (en) * 2007-08-30 2009-03-19 Canon Inc Organic el display device

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4684046B2 (en) * 2005-03-30 2011-05-18 三洋電機株式会社 Display device
KR101987094B1 (en) * 2012-06-15 2019-10-01 삼성디스플레이 주식회사 Display device and fabrication method thereof
KR101980766B1 (en) * 2012-12-27 2019-05-21 엘지디스플레이 주식회사 Organic light emitting diode display device including touch panel

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009059503A (en) * 2007-08-30 2009-03-19 Canon Inc Organic el display device

Also Published As

Publication number Publication date
KR20170062647A (en) 2017-06-08

Similar Documents

Publication Publication Date Title
US10050095B2 (en) Transparent organic light-emitting diode display with capacitor overlapping light transmitting region
KR102372774B1 (en) Organic light emitting diode display
KR102519942B1 (en) Thin Film Transistor Substrate For Organic Light Emitting Diode Display
US20090051285A1 (en) Organic electroluminescence display device
KR101864332B1 (en) Organic light emitting diodes
KR100740132B1 (en) Organic light emitting display
KR20050111488A (en) Organic electro-luminescent display device
KR20110071446A (en) Organic light emitting diode display
KR20190107255A (en) Display apparatus
KR20160030009A (en) Organic Light Emitting Diode Display Having High Aperture Ratio And Method For Manufacturing The Same
KR102111726B1 (en) Display device
KR100754395B1 (en) Organic Electro-luminescent Display and Fabrication method thereof
KR102268493B1 (en) Organic light emitting diode device and method of fabricating the same
US11574972B2 (en) Display apparatus including a thin-film transistor including a silicon semiconductor and a thin-film transistor including an oxide semiconductor
US11081538B2 (en) Organic light emitting diode display device having a circuit structure buried in a substrate thereof
US11563067B2 (en) Display device with improved aperture ratio and transmissivity
US11328665B2 (en) Pixel and display device including the same
US11950460B2 (en) Display device
KR20210142055A (en) Display apparatus
US20140097419A1 (en) Organic light emitting diode display and method for manufacturing the same
EP3940787A1 (en) Display device
KR102053440B1 (en) Organic Light Emitting Diode Display Having High Aperture Ratio And Method For Manufacturing The Same
KR20220097678A (en) Display apparatus
KR20190036936A (en) Organic light emitting diodes display
JP6872244B2 (en) Display device

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant