KR102556524B1 - 차량에서의 디지털 신호 전송 시스템 및 그 방법 - Google Patents

차량에서의 디지털 신호 전송 시스템 및 그 방법 Download PDF

Info

Publication number
KR102556524B1
KR102556524B1 KR1020190092638A KR20190092638A KR102556524B1 KR 102556524 B1 KR102556524 B1 KR 102556524B1 KR 1020190092638 A KR1020190092638 A KR 1020190092638A KR 20190092638 A KR20190092638 A KR 20190092638A KR 102556524 B1 KR102556524 B1 KR 102556524B1
Authority
KR
South Korea
Prior art keywords
error check
digital signal
signal
data
check data
Prior art date
Application number
KR1020190092638A
Other languages
English (en)
Other versions
KR20210014486A (ko
Inventor
이중영
Original Assignee
현대모비스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 현대모비스 주식회사 filed Critical 현대모비스 주식회사
Priority to KR1020190092638A priority Critical patent/KR102556524B1/ko
Publication of KR20210014486A publication Critical patent/KR20210014486A/ko
Application granted granted Critical
Publication of KR102556524B1 publication Critical patent/KR102556524B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/06Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0061Error detection codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0272Arrangements for coupling to multiple lines, e.g. for differential transmission

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Dc Digital Transmission (AREA)

Abstract

본 발명의 디지털 신호 전송 시스템은 송신 장치, 수신 장치 및 상기 송신 장치와 상기 수신 장치를 연결하는 제1 및 제2 전송 라인을 포함하고, 상기 수신 장치는, 상기 제1 전송 라인을 통해 상기 송신 장치로부터 트레이닝 데이터를 포함하는 제1 디지털 신호를 수신하고, 상기 트레이닝 데이터에 대한 에러 체크를 수행하여 제1 에러 체크 데이터를 생성하고, 상기 제1 디지털 신호의 신호 레벨에 대한 에러 체크를 수행하여, 제2 에러 체크 데이터를 생성하고, 상기 제1 에러 체크 데이터와 상기 제2 에러 체크 데이터를 논리 연산한 제3 에러 체크 데이터를 포함하는 제2 디지털 신호를 상기 제2 전송 라인을 통해 상기 송신 장치로 송신하고, 상기 송신 장치는, 상기 수신한 제3 에러 체크 데이터를 기반으로 상기 제1 디지털 신호의 신호 레벨을 상향 제어한다.

Description

차량에서의 디지털 신호 전송 시스템 및 그 방법{SYSTEM AND METHOD FOR TRANSMITTING DIGITAL SIGNAL IN A VEHICLE}
본 발명은 차량에서의 디지털 신호 전송 시스템 및 그 방법에 관한 것으로, 단방향 통신 환경의 변화에 송신단으로부터 송신되는 디지털 신호의 신호 레벨을 적응적으로(adaptive) 제어하는 기술에 관한 것이다.
최근의 차량은 다양한 전자 장치들을 탑재하고 있으며, 이러한 전자 장치들 간의 데이터 통신을 위해, 단방향 디지털 신호 전송 시스템을 예로 들 수 있다.
종래의 단방향 디지털 신호 전송 시스템은 송수단과 수신단으로 구성된다 송신단은 디지털 신호를 수신단으로 송신하는데, 이때, 송신단으로부터 송신되는 디지털 신호는 초기 설정된 신호 레벨로 디폴팅되어 있다. 디지털 신호의 신호 레벨 설정은 송신단에 구비된 다양한 하드웨어 구성, 예를 들면, 증폭기, 저항 또는 내부 레지스터에 의해 디폴팅된다.
그런데 수신단으로 송신되는 디지털 신호의 신호 레벨은 악조건의 통신 환경을 고려하여 높은 신호 레벨(output strength 또는 signal amplitude)로 설정하는 것이 일반적이다.
이처럼, 종래의 종래의 단방향 디지털 신호 전송 시스템에서는, 디지털 신호가 높은 신호 레벨로 디폴팅 됨으로써, 저전력 구동 및 EMI(ElectroMagnetic Interference)/EMC(ElectroMagnetic Compatibility)에 취약한 단점이 있다.
따라서, 본 발명의 목적은 통신 환경에 최적화된 디지털 신호를 송수신하도록 설계된 차량에서의 디지털 신호 전송 시스템 및 그 방법을 제공하는 것이다.
본 발명의 전술한 목적 및 그 이외의 목적과 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부된 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다.
본 발명의 일면에 따른 디지털 신호 전송 시스템은, 송신 장치; 수신 장치; 및 상기 송신 장치와 상기 수신 장치를 연결하는 제1 및 제2 전송 라인을 포함하고, 상기 수신 장치는, 상기 제1 전송 라인을 통해 상기 송신 장치로부터 트레이닝 데이터를 포함하는 제1 디지털 신호를 수신하고, 상기 트레이닝 데이터에 대한 에러 체크를 수행하여 제1 에러 체크 데이터를 생성하고, 상기 제1 디지털 신호의 신호 레벨에 대한 에러 체크를 수행하여, 제2 에러 체크 데이터를 생성하고, 상기 제1 에러 체크 데이터와 상기 제2 에러 체크 데이터를 논리 연산한 제3 에러 체크 데이터를 포함하는 제2 디지털 신호를 상기 제2 전송 라인을 통해 상기 송신 장치로 송신하고, 상기 송신 장치는, 상기 수신한 제3 에러 체크 데이터를 기반으로 상기 제1 디지털 신호의 신호 레벨을 상향 제어한다.
본 발명의 다른 일면에 따른 디지털 전송 시스템은 송신 장치; 수신 장치; 및 상기 송신 장치와 상기 수신 장치를 연결하는 제1 및 제2 전송 라인을 포함하고, 상기 수신 장치는, 상기 제1 전송 라인을 통해 상기 송신 장치로부터 트레이닝 데이터를 포함하는 제1 디지털 신호를 수신하고, 상기 트레이닝 데이터에 대한 에러 체크를 수행하여 제1 에러 체크 데이터를 생성하고, 상기 제1 디지털 신호의 신호 레벨에 대한 에러 체크를 수행하여, 제2 에러 체크 데이터를 생성하고, 상기 제1 에러 체크 데이터와 상기 제2 에러 체크 데이터를 포함하는 제2 디지털 신호를 상기 제2 전송 라인을 통해 상기 송신 장치로 송신하고, 상기 송신 장치는, 상기 수신 장치로부터 송신된 상기 제1 및 제2 에러 체크 데이터를 이용하여 상기 제1 디지털 신호의 신호 레벨을 상향 제어한다.
본 발명의 또 다른 일면에 디지털 전송 방법은, 파워 온(power on)에 따라, 송신 장치와 수신 장치가 트레이닝 모드로 동작하는 단계; 상기 송신 장치가, 트레이닝 데이터를 포함하는 제1 디지털 신호를 제1 전송 라인을 통해 상기 수신 장치로 송신하는 단계; 상기 수신 장치가, 상기 제1 디지털 신호를 수신하고, 상기 트레이닝 데이터에 대한 에러 체크를 수행하여 제1 에러 체크 데이터를 생성하고, 상기 제1 디지털 신호의 신호 레벨에 대한 에러 체크를 수행하여 제2 에러 체크 데이터를 생성하고, 상기 제1 및 제2 에러 체크 데이터를 포함하는 제2 디지털 신호를 상기 제2 전송 라인을 통해 상기 송신 장치로 송신하는 단계; 및 상기 송신 장치가, 수신된 상기 제2 디지털 신호에 포함된 상기 제1 및 제2 에러 체크 데이터를 이용하여 상기 제1 디지털 신호의 신호 레벨을 상향 제어하는 단계를 포함한다.
본 발명에 따르면, 수신단이 송신단으로부터 수신한 디지털 신호에 포함된 트레이닝 데이터(training data)에 대한 에러 체크와 상기 디지털 신호의 신호 레벨(amplitude level)에 대한 에러 체크를 수행하고, 그 에러 체크 결과들을 송신단으로 피드백하여, 송신단에서 상기 에러 체크 결과들에 따라 상기 디지털 신호의 신호 레벨을 제어함으로써, 송신단과 수신단은 통신 환경에 적응적으로 최적화된 신호 레벨을 갖는 디지털 신호로 통신을 수행할 수 있다.
이처럼, 디지털 신호의 신호 레벨을 통신 환경에 따라 제어함에 따라, 저전력 및 EMI 저감을 위한 효율적인 설계가 가능할 뿐만 아니라 악조건의 통신 환경에서도 디지털 신호의 무결성을 보장할 수 있다.
도 1은 본 발명의 일 실시 예에 따른 차량에서의 디지털 신호 전송 시스템의 블록도.
도 2는 본 발명의 다른 실시 예에 따른 디지털 신호 전송 시스템의 블록도.
도 3은 본 발명의 일 실시 예에 따른 송신 장치로부터 수신 장치로 송신되는 디지털 신호의 신호 레벨을 적응적으로(adaptive) 제어하는 방법을 나타내는 순서도.
도 4 및 5는 본 발명이 적용될 수 있는 다양한 시스템 환경을 보여주는 도면들.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명하기로 한다. 본 발명의 실시예들은 당해 기술 분야에서 통상의 지식을 가진 자에게 본 발명을 더욱 완전하게 설명하기 위하여 제공되는 것이며, 하기 실시예는 여러 가지 다른 형태로 변형될 수 있으며, 본 발명의 범위가 하기 실시예에 한정되는 것은 아니다. 오히려, 이들 실시예는 본 개시를 더욱 충실하고 완전하게 하고, 당업자에게 본 발명의 사상을 완전하게 전달하기 위하여 제공되는 것이다. 또한, 이하의 도면에서 각 구성은 설명의 편의 및 명확성을 위하여 과장된 것이며, 도면 상에서 동일 부호는 동일한 요소를 지칭한다. 본 명세서에서 사용된 바와 같이, 용어 "및/또는" 는 해당 열거된 항목 중 어느 하나 및 하나 이상의 모든 조합을 포함한다.
본 명세서에서 사용된 용어는 특정 실시예를 설명하기 위하여 사용되며, 본 발명을 제한하기 위한 것이 아니다.
본 명세서에서 사용된 바와 같이, 단수 형태는 문맥상 다른 경우를 분명히 지적하는 것이 아니라면, 복수의 형태를 포함할 수 있다. 또한, 본 명세서에서 사용되는 경우 "포함한다(comprise)" 및/또는 "포함하는(comprising)"은 언급한 형상들, 숫자, 단계, 동작, 부재, 요소 및/또는 이들 그룹의 존재를 특정하는 것이며, 하나 이상의 다른 형상, 숫자, 동작, 부재, 요소 및 /또는 그룹들의 존재 또는 부가를 배제하는 것이 아니다.
도 1은 본 발명의 일 실시 예에 따른 디지털 신호 전송 시스템의 블록도 이고, 도 2는 본 발명의 다른 실시 예에 따른 디지털 신호 전송 시스템의 블록도 이다.
도 1및 2를 참조하면, 본 발명의 일 실시 예에 따른 디지털 신호 전송 시스템(300)은 차량에 구비된다.
본 발명의 일 실시 예에 따른 디지털 신호 전송 시스템(300)은 수신단에서 수신한 디지털 신호에 포함된 트레이닝 데이터(training data)의 에러 체크와 상기 디지털 신호의 신호 레벨(amplitude level)에 대한 에러 체크를 수행하고, 그 에러 체크 결과들을 송신단으로 피드백하여, 송신단에서 상기 피드백된 에러 체크 결과들을 이용하여 상기 디지털 신호의 신호 레벨을 제어한다.
본 발명의 실시 예에서는 디지털 신호를 차동 신호(differential signal)로 가정하여 설명하지만, 이를 한정하는 것은 아니며, 본 발명의 기술분야에 종사하는 당업자라면, 모든 종류의 디지털 신호를 전송하는 단방향 유선 통신 시스템에 적용될 수 있음은 이하의 설명으로부터 충분히 이해할 수 있을 것이다.
본 발명의 일 실시 예에 따른 디지털 신호 전송 시스템(300)은 송신 장치(100)와 수신 장치(200)를 포함한다.
본 실시 예에서는, 송신 장치(100)와 수신 장치(200)는 유선 통신 방식에 따라 통신을 수행한다. 이를 위해, 송신 장치(100)와 수신 장치(200)는 제1 전송 라인(150)과 제2 전송 라인(160)으로 연결된다.
제1 전송 라인(150)은 송신 장치(100)에서 생성한 차동 신호를 수신 장치(200)로 전달하는 역할을 한다. 이때, 차동 신호는 송신 장치(100)에서 생성한 트레이닝 데이터를 제1 논리 상태로 나타낸 제1 차동 신호와 상기 트레이닝 데이터를 제1 논리 상태가 반전된 제2 논리 상태로 나타낸 제2 차동 신호를 포함하는 디지털 신호이다.
제1 전송 라인(150: 152 및 154)은 상기 제1 차동 신호를 전달하는 제1-1 전송 라인(152)과 상기 제2 차동 신호를 전달하는 제1-2 전송 라인(154)를 포함한다. 아래에서 상세히 설명하겠지만, 상기 트레이닝 데이터에 대해서는 수신 장치(200)에서 에러 체크를 수행하는데 사용되는 데이터일 수 있다.
제2 전송라인은 수신 장치(200)에서 송신 장치로 TTL(Transistor- Transistor Logic) 신호를 전달하는 역할을 하며, TTL 전송 라인으로 지칭할 수 있다.
TTL 신호는 수신 장치(200)에서 상기 트레이닝 데이터에 대한 에러 체크를 수행하여 획득한 에러 체크 데이터의 논리 상태를 나타내는 제1 TTL 신호와 수신 장치(200)에서 트레이닝 데이터를 포함하도록 구성된 상기 차동 신호의 신호 레벨에 대한 에러 체크를 수행하여 획득한 에러 체크 데이터의 논리 상태를 나타내는 제2 TTL 신호를 포함한다.
다르게, TTL 신호는 상기 트레이닝 데이터에 대한 에러 체크를 수행하여 획득한 에러 체크 데이터의 논리 상태와 상기 차동 신호에 대한 에러 체크를 수행하여 획득한 에러 체크 데이터의 논리 상태를 앤드(AND) 연산한 제3 TTL 신호일 수 있다.
TTL 신호가 제1 및 제2 TTL 신호를 포함하는 경우는 도 2에 도시된 바와 같이, 수신 장치(200)에서 송신 장치로 TTL(Transistor- Transistor Logic) 신호를 전달하는 제2 전송 라인을 2개의 라인들(172, 174)로 구성한 시스템에 적용하는 것이 바람직할 수 있다.
TTL 신호가 하나의 제3 TTL 신호로 구성된 경우에는 도 1에 도시된 바와 같이, 수신 장치(200)에서 송신 장치로 TTL(Transistor- Transistor Logic) 신호를 전달하는 제2 전송 라인을 2개의 라인들(172, 174)로 구성한 시스템에 적용하는 것이 바람직할 수 있다.
이하, 송신 장치(100)에 대해 먼저 상세히 설명하기로 한다.
송신 장치(100)는 메모리(110), 처리부(120), 송수신기(130), 및 카운팅부(140)을 포함한다.
메모리(110)
메모리(110)는 비휘발성 저장 매체로서 트레이닝 데이터(training data)를 저장한다.
트레이닝 데이터는 송신 장치(100)와 수신 장치(200) 간에 약속된 데이터로서, 수신 장치(200)에서 에러 체크를 수행하는 용도로 사용될 수 있다. 트레이닝 데이터는 '101010101010'와 같은 이진값을 나타내는 다수의 비트를 포함하도록 구성될 수 있다.
메모리(110)는 처리부(120)의 요청에 따라 상기 트레이닝 데이터를 처리부(110)로 출력한다.
또한, 메모리(110)는 수신 장치(200)로부터 수신된 에러 체크 결과에 따라 처리부(120)가 차동 신호의 신호 레벨에 대한 상향 폭을 조정하기 위한 테이블을 더 저장할 수 있다.
메모리(110)에 저장된 테이블은, 예를 들면, 아래의 표 1 또는 표 2와 같이 나타낼 수 있다.
에러 체크 결과 출력 레벨의
상향 폭
트레이닝 데이터에 대한 에러 체크 결과 차동 신호에 대한 에러 체크 결과
L L L/L에러 +25mA 상향
L H L/H에러 +10mA 상향
H L H/L에러 +5mA 상향
H H H/H 정상 초기 설정된 출력레벨 유지 또는 이전 상향된 출력 레벨 유지
표 1에서, L(Low)는 에러 발생(비정상)을 나타내고, H(High)는 정상을 나타낸다. 표1은 처리부(120)가 수신 장치(200)로부터 상기 트레이닝 데이터에 대한 에러 체크 결과와 상기 트레이닝 데이터를 포함하는 차동 신호(differential signal)의 신호 레벨(신호 세기 또는 진폭 레벨)에 대한 에러 체크 결과를 개별적으로 모두 수신한 경우에 차동 신호의 신호 레벨에 대한 상향 폭을 조정하기 위한 용도로 사용될 수 있다.
처리부(120)는 표1과 같은 테이블을 참조하여 송신기(132, Tx)의 출력 레벨에 대한 상향 폭을 결정하고, 결정한 상향 폭에 대응하는 신호 레벨 제어값을 송신기(132)로 입력한다. 그러면, 송신기(132)는 입력된 신호 레벨 제어값에 따라 내부에 구성된 차동 증폭기의 이득값 또는 가변 저항값을 변경하여 차동 신호의 신호레벨을 상향시킨다.
하나로 통합된 에러 체크 결과 출력 레벨
초기 설정된 차동 신호의 신호레벨 40mA
1 단계 50mA (+10 mA)
2 단계 60mA(+10 mA)
3 단계 70mA(+10 mA)
정상 초기 설정된 출력레벨 유지 또는
이전 상향된 출력 레벨 유지
표 2는, 처리부(120)가 수신 장치(200)로부터 상기 트레이닝 데이터에 대한 에러 체크 결과와 디지털 신호의 신호레벨에 대한 에러 체크 결과를 모두 수신하는 것이 아니라 2개의 에러 체크 결과들 중 적어도 1개의 에러 체크 결과가 비정상임을 나타내는 하나의 통합된 에러 체크 결과를 수신하는 경우에 차동 신호의 신호 레벨에 대한 상향 폭을 조정하기 위한 용도로 사용될 수 있다.
초기 설정된 차동 신호의 신호 레벨이 40 mA인 경우, 처리부(120)가 수신 장치(200)로부터 에러 발생을 나타내는 하나의 통합된 에러 체크 결과를 수신하고, 이러한 에러 체크 결과가 에러 발생을 나타내는 경우 표2에 나타나는 바와 같이 의 고정된 상향 폭(예, 10 mA)으로 초기 설정된 디지털 신호의 신호 레벨을 상향 제어하고, 추가 에러 발생시에 고정된 상향 폭으로 디지털 신호의 신호 레벨을 단계별로 상향 제어한다.
처리부(120)
처리부(120)는 기본적으로 메모리(110), 송수신기(130) 및 카운팅부(140)의 전반적인 동작을 제어 및 관리하는 구성으로, 하나 또는 그 이상의 ASICs(Application Specific Integrated Circuits), DSPs(Digital Signal Processors), DSPDs(Digital Signal Processing Devices), PLDs(Programmable Logic Devices), FPGAs(Field Programmable Gate Arrays), 범용 프로세서(general processor), 컨트롤러, 마이크로 컨트롤러, 마이크로 프로세서 등으로 구현될 수 있다.
처리부(120)는 송신 장치가 파워 온(Power on) 되면, 트레이닝 모드로 동작한다. 트레이닝 모드는 송신 장치(100)가 실제 데이터를 수신 장치(200)로 송신하는 동작 모드에 앞서 수행되는 동작 모드를 의미할 수 있다.
트레이닝 모드에서는, 처리부(120)가 송신 장치(100)에 파워 온(Power on) 이전에 설정된 모든 설정값을 초기화하도록 상기 구성들(120, 130 및 140)을 제어한다.
처리부(110)는 상기 트레이닝 모드에서 메모리(130)에 저장된 트레이닝 데이터(training data)를 읽어오고(read out), 읽어 온 트레이닝 데이터(training data)를 송수신기(130)를 통해 수신 장치(200)로 송신한다.
일 실시 예에서, 처리부(120)는 수신 장치(200)로부터 상기 트레이닝 데이터에 대한 에러 체크 결과와 상기 트레이닝 데이터를 포함하는 차동 신호의 신호 레벨에 대한 에러 체크 결과를 송수신기(130)를 통해 수신한다.
처리부(120)는 상기 2개의 에러 체크 결과들을 모두 이용하여 상기 트레이닝 모드 이후의 동작 모드에서 수신 장치(200)로 송신될 차동 신호의 신호 레벨(진폭 레벨 또는 신호 세기)을 조절하도록 송수신기(120) 내의 송신기(132, Tx)의 출력 레벨을 상향 제어한다.
출력 레벨의 상향 폭은 상기 표 1과 같은 상향폭 조절 테이블에 의해 결정될 수 있다. 예를 들면, 상기 트레이닝 데이터에 대한 에러 체크 결과와 상기 차동 신호의 신호 레벨에 대한 에러 체크 결과가 모두 에러 발생을 나타내는 경우(L/L), 처리부(120)는 초기 설정된 차동 신호의 신호 레벨을 제1 상향 폭(예, 25mA)만큼 상향 제어한다.
상기 트레이닝 데이터에 대한 에러 체크 결과가 에러 발생(또는 비정상)을 나타내고, 상기 트레이닝 데이터를 포함하는 차동 신호의 신호 레벨에 대한 에러 체크 결과가 정상을 나타내는 경우(L/H), 초기 설정된 차동 신호의 신호 레벨을 제1 상향 폭보다 낮은 제2 상향 폭(예, 10mA)만큼 상향 제어한다.
상기 트레이닝 데이터에 대한 에러 체크 결과가 정상을 나타내고, 상기 디지털 신호의 신호 레벨에 대한 에러 체크 결과가 에러 발생(비정상)을 나타내는 경우(H/L), 처리부(120)는 초기 설정된 차동 신호의 신호 레벨(송신기(132)의 출력 레벨)을 제2 상향 폭보다 낮은 제3 상향 폭(예, 5mA)만큼 상향 제어한다.
제3 상향 폭을 제2 상향 폭보다 작게 설정하는 데, 이는 통신 신뢰성(데이터 무결성) 측면에서 상기 트레이닝 데이터에 대한 에러 체크 결과가 상기 차동 신호의 신호 레벨에 대한 에러 체크 결과보다 더 중요하기 때문이다. 즉, 트레이닝 데이터에 대한 에러 체크 결과가 에러 발생을 나타내는 경우는 정상적인 데이터 통신이 불가능하기 때문에 높은 상승 폭으로 송신기(132)의 출력 레벨을 높이고, 데이터는 정상이지만 마진 부족(신호 레벨(amplitude) 미달) 의 경우는 상대적으로 적은 상승 폭으로 출력 레벨을 높인다.
한편, 상기 트레이닝 데이터에 대한 에러 체크 결과와 상기 차동 신호의 신호 레벨에 대한 에러 체크 결과가 모두 정상인 경우, 처리부(110)는 초기 설정한 차동 신호의 신호 레벨을 유지하거나 이전 상향된 상승 폭을 유지한다.
일 실시 예서는 송신 장치(100)의 처리부(120)가 수신 장치(200)로부터 상기 트레이닝 데이터에 대한 에러 체크 결과와 상기 트레이닝 데이터를 포함하는 차동 신호의 신호 레벨에 대한 에러 체크 결과를 모두 수신하므로, 도 2에 도시된 바와 같이, 송신 장치(100)의 수신기(134, Rx)와 수신 장치의 송신기(224, Tx)가 2개의 TTL 라인들(172 및 174)로 연결된 시스템에 적용하는 것이 바람직할 것이다.
다른 실시 예에 따르면, 처리부(120)는 수신 장치(200)로부터 상기 트레이닝 데이터에 대한 에러 체크 결과와 상기 트레이닝 데이터를 포함하는 차동 신호의 신호 레벨에 대한 에러 체크 결과를 개별적으로 수신하는 것이 아니라 상기 2개의 에러 체크 결과들 중에서 적어도 하나가 에러 발생을 나타내거나 2개 모두가 정상을 나타내는 하나의 에러 체크 결과만을 수신기(134)를 통해 수신한다.
여기서, 하나의 에러 체크 결과는 상기 트레이닝 데이터에 대한 에러 체크 결과와 상기 트레이닝 데이터를 포함하는 차동 신호의 신호 레벨에 대한 에러 체크 결과를 논리 연산하여 획득한 논리 데이터일 수 있다. 여기서, 논리 연산은, 예를 들면, 앤드(AND) 연산일 수 있다.
처리부(120)는 하나의 에러 체크 결과만을 이용하여 상기 데이터(또는 실제 데이터)를 포함하는 차동 신호의 신호 레벨(진폭 레벨 또는 신호 세기)을 조절하도록 송신기(132)의 출력 레벨을 제어한다. 이 경우는 처리부(110)가 에러 발생을 알 수 있지만, 그 에러의 종류를 알 수 없는 경우이다.
이처럼 다른 실시 예의 경우, 처리부(120)는 그 에러의 종류를 알 수 없으므로, 전술한 일 실시 예와 같이, 출력 레벨의 상향 폭을 정밀하게 제어하지 않고, 동일한 상향 폭으로 단계별로 증가시킨다. 예를 들면, 에러의 종류를 알 수 없는 하나의 에러 체크 결과가 에러 발생을 나타내는 경우, 초기 설정된 차동 신호의 출력 레벨을 고정된 상향 폭(예를 들면, 10mA)만큼 증가 시킨다. 만일, 수신 장치(200)가 출력 레벨이 상향된 차동 신호에 대해 에러 체크를 수행하여, 그 에러 체크 결과를 송신 장치(100)로 피드백한 경우, 그 에러 체크 결과가 또 에러 발생을 나타내는 경우, 이전에 상향된 디지털 신호의 신호 레벨을 다시 고정된 상향 폭(예를 들면, 10mA)만큼 증가 시킨다.
다른 실시 예에서는 송신 장치(100)의 처리부(120)가 수신 장치(200)로부터 하나의 에러 체크 결과만을 수신하므로, 도 1에 도시된 바와 같이, 송신 장치의 수신기(134)와 수신 장치의 송신기(160)가 하나의 TTL 라인(160)으로 연결된 시스템에 적용하는 것이 바람직할 수 있다.
송수신기(130)
송수신기(130)는 송신기(132)와 수신기(134)를 포함한다.
송신기(132)는 처리부(120)로부터 입력된 트레이닝 데이터를 처리(또는 변조)하여 상기 트레이닝 데이터를 제1 논리 상태로 나타내는 제1 차동 신호와 상기 제1 논리 상태가 반전된 제2 논리 상태로 나타내는 제2 차동 신호를 포함하는 차동 신호를 생성하고, 차동 전송 라인(150: 152 및 154)을 통해 수신 장치(200)로 송신한다. 예를 들면, 송신기(132)는 제1 차동 신호를 제1-1 전송 라인(152)을 통해 수신 장치(200)로 송신하고, 제2 차동 신호를 제1-2 전송 라인(154)를 통해 수신 장치(200)로 송신한다.
송신기(132)는 차동 신호를 생성하기 위해 차동 증폭기와 같은 하드웨어 구성을 포함하도록 설계될 수 있다.
송신기(132)는 처리부(120)의 제어에 따라 차동 신호의 출력 레벨을 상향 조정한다. 예를 들면, 송신기(132)는, 처리부(120)로부터 입력된 출력 레벨 제어값에 따라 차동 신호의 출력 레벨을 상향시킬 수 있다.
출력 레벨 제어값은 차동 증폭기의 이득값 또는 차동 증폭기 내에 구비되거나 차동 증폭기에 연결된 가변 저항의 저항값을 제어하는 값일 수 있다.
수신기(134, Rx)는 수신 장치(200)로부터 에러 체크 결과를 나타내는 TTL 신호를 수신하고, 이를 처리부(120)와 카운팅부(140)로 입력한다.
TTL 신호는 트레이닝 데이터에 대한 에러 체크 결과를 나타내는 제1 TTL 신호와 트레이닝 데이터가 포함된 차동 신호의 신호레벨에 대한 에러 체크 결과를 나타내는 제2 TTL 신호를 포함한다. 이 경우, TTL 신호를 전달하는 TTL 신호 라인은 도 2에 도시된 바와 같이, 제1 TTL 신호를 전달하는 라인(172)과 제2 TTL 신호를 전달하는 라인(174)을 포함한다.
본 발명의 기술적 초점은 송신기(132) 또는 수신기(134) 내부의 하드웨어 구성에 있는 것이 아니므로, 이들에 대한 설명은 공지된 차동 시그널링 기술과 TTL 시그널링 기술에 대한 설명으로 대신한다.
카운팅 (140)
카운팅부(140)는, 송수신기(130)를 통해 수신 장치(200)로부터 수신된 에러 체크 결과가 에러 발생을 나타내는 경우, 그 에러 발생 횟수를 카운팅하고, 그 카운팅 결과를 처리부(110)로 입력한다.
처리부(110)는 카운팅부(140)의 카운팅 결과에 따라 에러 발생 횟수가 기설정된 횟수(예, 3회)를 초과하면, 차동 신호의 출력 레벨에 대한 상향 제어를 중지한다.
이처럼. 차동 신호의 출력 레벨에 제한을 두는 이유는 차동 신호의 출력 레벨을 무한정 높일 수는 없기 때문이다. 에러 발생 횟수가 기설정된 횟수를 초과하면, 처리부(120)는 트레이닝 모드를 종료하고, 기설정된 횟수(예, 3회)를 초과하기 직전에 상향된 출력 레벨로 정상 데이터(예를 들면, 정상 데이터 전송 모드에서 전송되는 실제 데이터)를 차동 신호로 구성하여 수신 장치(200)로 송신한다.
한편, 트레이닝 모드가 종료되면, 송신 장치(100)의 수신기(134)와 수신 장치(200)의 송신기(224) 간의 TTL 시그널링 기반의 통신은 더 이상 수행되지 않는다. 이것은 본 발명의 시스템(300)이 트레이닝 모드에서는 양방향 통신을 수행하지만, 트레이닝 모드가 종료되면(정상 데이터 전송 모드로 전환되면), 원래의 단방향 통신으로 전환됨을 의미한다. 여기서, 단방향 통신으로의 전환은 TTL 전송 라인에 의해 연결되는 송신 장치(100) 내의 수신기(134)와 수신 장치(200) 내의 송신기(214)가 비활성화됨을 의미한다. 이들(134 및 214)의 비활성화는 각 장치 내의 처리부(120 및 220)의 제어에 따른 전원 공급 차단을 통해 실현될 수 있다.
이하, 수신 장치(200)에 대해 상세히 설명하기로 한다.
수신 장치(200)는 송수신기(210), 처리부(220), 메모리(230) 및 신호 레벨 측정부(240)를 포함한다.
송수신기(210)
송수신기(210)는 수신기(212, Rx)와 송신기(214, Tx)를 포함한다.
수신기(212)는 송신 장치(100)의 송신기(132)로부터 차동 신호를 수신하고, 차동 신호에 포함된 제1 차동 신호와 제2 차동 신호의 감산하여 차동 신호로부터 트레이닝 데이터를 추출(또는 복조)하고, 이를 처리부(220)로 입력한다. 또한, 수신기(212)는 제1 차동 신호와 제2 차동 신호의 감산하지 않고, 수신된 차동 신호를 그대로 신호 세기 측정부(240)로 입력한다.
송신기(214)는 처리부(220)로부터 입력된 에러 체크 결과를 나타내는 에러 체크 데이터를 처리(변조)하여 TTL 신호를 생성하고, 생성된 TTL 신호를 하나의 TTL 전송 라인(도 1의 160) 또는 2개의 TTL 전송 라인들(도 2의 172, 174)을 통해 송신 장치(100)의 수신기(134)로 송신한다.
TTL 신호가 트레이닝 데이터에 대한 에러 체크 결과와 차동 신호의 신호 레벨에 대한 에러 체크 결과를 통합한(앤드(AND) 연산) 하나의 TTL신호(논리 레벨 'H' 또는 'L')인 경우, 송신기(224)는 하나의 TTL 전송 라인(도 1의 160)을 통해 하나의 TTL 신호(논리 레벨 'H' 또는 'L')를 송신 장치(100)의 수신기(Rx)로 송신한다.
TTL 신호가 트레이닝 데이터에 대한 에러 체크 결과를 나타내는 제1 TTL 신호와 차동 신호의 신호 레벨에 대한 에러 체크 결과를 나타내는 제2 TTL 신호를 포함하는 경우, 송신기(224)는 제1 TTL 신호를 TTL 전송 라인(도 2의 172)을 통해 송신 장치(100)의 수신기(134)로 송신하고, 제2 TTL 신호를 다른 TTL 전송 라인(도 2의 174)을 통해 송신 장치(100)의 수신기(134)로 송신한다.
처리부(220)
처리부(220)는 수신기(212)로부터 입력된 트레이닝 데이터에 대한 에러 체크를 수행한다.
트레이닝 데이터에 대한 에러 체크를 위해, 예를 들면, 처리부(220)는 메모리(230)에 저장된 트레이닝 데이터를 읽어와(read out) 읽어 온 트레닝 데이터와 송신 장치(100)로부터 송신된 트레이닝 데이터가 일치하는 지를 체크한다.
처리부(220)는 메모리(230)로부터 읽어온 트레이닝 데이터와 송신 장치(100)로부터 송신된 트레이닝 데이터가 일치하지 않으면, 처리부(220)는 에러 발생을 나타내는 에러 체크 데이터를 생성한다.
예를 들면, 송신 장치(100)로부터의 트레이닝 데이터가 '101010101010'이고, 메모리(230)로부터 읽어온 트레이닝 데이터가 '101010101010'인 경우, 두 트레이닝 데이터가 일치하므로, 처리부(220)는 에러 발생 없음(정상)을 나타내는 에러 체크 데이터를 생성한다. 송신 장치(100)로부터의 트레이닝 데이터가 '101010101110'이고, 메모리(230)로부터 읽어온 트레이닝 데이터가 '101010101010'인 경우, 두 트레이닝 데이터가 일치하지 않으므로, 처리부(220)는 에러 발생을 나타내는 에러 체크 데이터를 생성한다.
또한, 처리부(220)는 신호 세기 측정부(240)로부터 입력된 상기 트레이닝 데이터를 포함하는 차동 신호의 신호 세기(amplitude)를 이용하여 상기 차동 신호의 신호 레벨(진폭 레벨 또는 신호 세기)에 대한 에러 체크를 수행한다.
예를 들면, 신호 세기 측정부(240)로부터 입력된 차동 신호의 신호 세기(amplitude)가 기준 세기 미만이면, 처리부(220)는 에러 발생을 나타내는 에러 체크 데이터를 생성하고, 반대이면, 에러 발생 없음(정상)을 나타내는 에러 체크 데이터를 생성한다.
여기서, 기준 세기는 제1 차동 신호의 진폭(positive level)과 제2 차동 신호의 진폭(negative level) 간의 차이에 대한 기준세기, 제1 차동 신호의 진폭(positive level)에 대한 기준세기 및 제2 차동 신호의 진폭(negative level)에 대한 기준세기 중 적어도 하나를 포함할 수 있다.
에러 체크 데이터는 아래의 표3 또는 표 4에 나타나는 논리 상태를 나타내는 출력 형태로 생성될 수 있다.
에러 체크 결과 에러 체크 데이터의
최종 출력 형태
트레이닝 데이터에 대한
에러 체크 결과
차동 신호에 대한
에러 체크 결과
L L LL
L H LH
H L HL
H H HH
L: 에러 발생, H 에러 발생 없음
에러 체크 결과 에러 체크 데이터의
최종 출력 형태
트레이닝 데이터에 대한
에러 체크 결과
차동 신호에 대한
에러 체크 결과
L L L
L H L
H L L
H H H
표 4의 에러 체크 데이터의 출력 형태는 트레이닝 데이터에 대한 에러 체크 결과와 차동 신호에 대한 에러 체크 결과를 통합한 것으로, 예를 들면, 트레이닝 데이터에 대한 에러 체크 결과가 나타내는 논리 상태와 차동 신호에 대한 에러 체크 결과를 나타내는 논리 상태를 AND 연산한 결과일 수 있다.
처리부(220)가 표 3과 같이 2개의 에러 체크 데이터를 생성하는 경우에는 2개의 에러 체크 데이터를 2개의 TTL 신호로 구성하고, 도 2에 도시된 바와 같이 2개의 TTL 전송 라인들(도 2의 172, 174)을 통해 2개의 TTL 신호를 송신 장치(100)로 피드백(송신)하고, 표 4와 같이 1개의 에러 체크 데이터를 생성하는 경우에는 1개의 에러 체크 데이터를 1개의 TTL 신호로 구성하고, 도 1에 도시된 바와 같이, 1개의 TTL 전송 라인(도 1의 160)을 통해 송신 장치(100)로 피드백(송신)한다.
메모리(230)
메모리(230)에는 송신 장치와 수신 장가 서로 약속한 트레이닝 데이터가 저장되고, 메모리(230)는 처리부(220)의 요청에 따라 저장된 트레이닝 데이터를 처리부(220)로 출력한다.
신호세기 측정부 (240)
신호세기 측정부(240)는 수신기(212)를 통해 수신한 트레이닝 데이터로 구성된 차동 신호의 신호 세기를 측정한다. 예를 들면, 신호세기 측정부(240)는 제1 차동 신호의 진폭(positive level)과 제2 차동 신호의 진폭(negative level) 간의 차이에 대응하는 진폭, 제1 차동 신호의 진폭(positive level) 및 제2 차동 신호의 진폭(negative level) 중 적어도 하나를 측정하고, 그 측정 결과를 처리부(220)로 출력한다.
도 3은 본 발명의 일 실시 예에 따른 송신 장치로부터 수신 장치로 송신되는 디지털 신호의 신호 레벨을 적응적으로(adaptive) 제어하는 방법을 나타내는 순서도이다.
도 3을 참조하면, 먼저, 단계 S310 및 S320에서, 송신 장치(100)와 수신 장치(200)가 각각 파워 온(POWER 0N)된다. 파워 온 되면, 송신 장치(100)와 수신 장치(200)은 트레이닝 모드에서 동작을 시작한다. 트레이닝 모드에서는 차동 전송 라인(150) 외에 추가로 TTL 전송 라인(도 1의 160 또는 도 2의 172 및 174)이 활성화된다. TTL 전송 라인(도 1의 160 또는 도 2의 172 및 174)의 활성화는, 예를 들면, 송신 장치(100) 내의 수신기(134)와 수신 장치(200) 내의 송신기(214)로의 전원 공급에 의해 실현될 수 있다. 즉, 트레이닝 모드에서는 TTL 전송 라인(도 1의 160 또는 도 2의 172 및 174)의 활성화에 따라, 송신 장치와 수신 장치 간의 양방향 통신이 가능하다. 트레이닝 모드가 종료되면(또는 데이터 전송 모드로 전환되면), TTL 전송 라인(도 1의 160 또는 도 2의 172 및 174)은 비 활성화되며, 이로 인해, 양방향 통신은 단방향 통신으로 전환된다.
이어, 단계 S330 및 S340에서, 송신 장치(100)와 수신 장치(200)에 설정된 값들이 초기화된다.
이어, 단계 S350에서, 송신 장치(100)의 처리부(120)의 제어에 따라, 송신기(도 1 및 2의 132)의 출력 레벨(차동 신호의 신호 레벨)이 최소값(MIN)으로 초기 설정 된다.
이어, 단계 S360에서, 송신 장치(100)의 처리부(120)의 제어에 따라, 송신 장치(100)의 송신기(132)가 트레이닝 데이터를 차동 신호로 구성하여 수신 장치(200)로 송신한다.
이어, 단계 S370에서, 수신 장치(200)의 수신기(212)가 차동 신호를 수신하고, 수신한 차동 신호로부터 트레이닝 데이터를 추출(복조)하고, 추출된 트레이닝 데이터를 수신 장치(200)의 처리부(220)로 출력한다.
이어, 단계 S380에서, 수신 장치(200)의 처리부(220)가, 상기 추출된 트레이닝 데이터에 대한 에러 체크(이하, '제1 에러 체크'라 함)와 상기 트레이닝 데이터로 구성된 차동 신호의 신호 레벨에 대한 에러 체크(이하, '제2 에러 체크'라 함)를 각각 수행하여 에러 발생 여부를 판정하고, 그 판정 결과에 따라 에러 체크 데이터를 생성한다.
일 실시 예에 따르면, 상기 에러 체크 데이터는 상기 제1 에러 체크를 수행하여 획득한 제1 에러 체크 결과와 상기 제2 에러 체크를 수행하여 획득한 제2 에러 체크 결과를 논리 연산(예, AND 연산)하여 획득한 논리 데이터일 수 있다. 예를 들면, 제1 및 제2 에러 체크 결과 중 적어도 어느 하나가 에러 발생을 나타내는 경우, 상기 에러 체크 데이터는 논리 레벨 'L'을 나타내는 논리 데이터일 수 있고, 제1 및 제2 에러 체크 결과가 모두 에러 없음을 나타내는 경우, 상기 에러 체크 데이터는 논리 레벨 'H'를 나타내는 논리 데이터일 수 있다.
다른 실시 예에 따르면, 상기 에러 체크 데이터는 상기 제1 에러 체크 결과와 상기 제2 에러 체크 결과의 조합을 나타내는 논리 데이터일 수 있다. 예를 들면, 상기 에러 체크 데이터는 표 3과 같은 'LL', 'LH', 'HL' 또는 'HH'일 수 있다.
수신 장치(200)의 처리부(220)가 에러 체크 데이터를 생성하며, 이를 수신 장치(200)의 송신기(214)로 출력하고, 송신기(214)가 에러 체크 데이터를 TTL 신호로 구성하여 도 1에 도시된 하나의 TTL 전송 라인 또는 도 2에 도시된 2개의 TTL 전송라인을 통해 송신 장치(100)로 송신한다.
이어, 단계 S390에서, 송신 장치(100)의 처리부(120)가, 수신 장치(200)로부터 송신된 에러 체크 데이터가 에러 발생을 나타내는 경우, 에러 발생 횟수를 +1 카운팅하고, 현재까지 카운팅된 에러 발생 횟수가 기설정된 횟수 N(예를 들면, 3회)를 초과하는지 판단한다. 현재까지 카운팅된 에러 발생 횟수가 기설정된 횟수 N를 초과하지 않으면, 단계 S400으로 진행하고, 반대이면, 단계 S420으로 진행하여 트레이닝 모드를 종료한다. 이때, 수신 장치(200)로부터 송신된 에러 체크 데이터가 에러 발생 없음('H' 또는 'HH')을 나타내는 경우에도 단계 S420으로 진행하여 트레이닝 모드를 종료한다. 마찬가지로, 수신 장치(200)에서 수행되는 단계 S380에서도 에러 발생이 확인되지 않으면, 단계 S430으로 진행하여 수신 장치(200)에서의 트레이닝 모드도 종료된다.
현재까지 카운팅된 에러 발생 횟수가 기 설정된 횟수 N를 초과하여, 트레이닝 모드가 종료된 경우, 단계 S440에서, 송신 장치(100)의 송신기(132)가, 처리부(120)의 제어에 따라, 실제 데이터를 에러 발생 횟수가 기 설정된 횟수 N을 초과하기 직전에 상향된 신호 레벨을 갖는 차동 신호로 구성하여 수신 장치(200)로 송신한다. 그러면, 단계 S450에서 수신 장치가 차동 신호로 구성된 실제 데이터를 수신한다.
유사하게, 에러 체크 데이터가 에러 발생 없음('H' 또는 'HH')을 나타냄에 따라 트레이닝 모드가 종료된 경우에서도, 송신 장치(100)의 송신기(132)가, 처리부(120)의 제어에 따라, 실제 데이터를 에러 발생 없음('H' 또는 'HH')을 나타내는 에러 체크 데이터를 수신하기 직전에 상향된 신호 레벨을 갖는 차동 신호로 구성하여 수신 장치(200)로 송신한다.
한편, 단계 S390에서, 현재까지 카운팅된 에러 발생 횟수가 기설정된 횟수 N를 초과하지 않는 경우, 단계 S400이 진행되며, 단계 S400에서, 송신 장치(100)의 처리부(120)가 메모리(110)에 저장된 표 1 또는 2와 같은 상향값 조절 테이블을 참조하여, 수신 장치(200)로부터의 에러 체크 데이터에 대응하는 송신기(132)의 출력레벨(차동 신호의 신호레벨)에 대한 상향 폭을 결정한다.
이때, 일 실시 예에 따르면, 수신 장치(200)로부터 송신된 에러 체크 데이터가 제1 에러 체크 결과(트레이닝 데이터에 대한 에러 체크 결과)와 제2 에러 체크 결과(차동 신호의 신호 레벨에 대한 에러 체크 결과)를 논리 연산(예, AND 연산)하여 획득한 논리 데이터('L')인 경우, 처리부(120)는, 상기 표 2와 같은 상향폭 조절 테이블을 참조하여 단계별로 고정된 상향 폭(예, 10mA)을 결정하고, 단계 S410에서, 송신 장치의 송신기(132)가 처리부(120)에 의해 결정된 고정된 상향 폭으로 차동 신호의 신호 레벨을 상향시키고, 트레이닝 데이터를 상향된 신호 레벨을 갖는 차동 신호로 구성하여 수신 장치(200)로 송신한다.
다른 실시 예에 따르면, 수신 장치(200)로부터 송신된 에러 체크 데이터가 상기 제1 에러 체크 결과(트레이닝 데이터에 대한 에러 체크 결과)와 상기 제2 에러 체크 결과(차동 신호의 신호 레벨에 대한 에러 체크 결과)의 논리 조합을 나타내는 논리 데이터('LL', 'LH' 또는 'HL')인 경우, 처리부(120)는, 상기 표 1과 같은 상향폭 제어 테이블을 참조하여 논리 조합에 따른 상향폭(예, 25mA(LL), 10mA(LH) 또는 5mA(HL))을 결정하고, 단계 S410에서, 송신 장치의 송신기(132)가 처리부(120)에 의해 논리 조합에 따라 결정된 상향폭으로 차동 신호의 신호 레벨을 상향시키고, 트레이닝 데이터를 상향된 신호 레벨을 갖는 차동 신호로 구성하여 수신 장치(200)로 송신한다.
송신 장치(100)에서 차동 신호의 신호 레벨을 상향하고, 수신 장치(200)에서 상향된 차동 신호로 구성된 트레이닝 데이터를 수신하여 이에 대한 에러 체크를 수행하고, 그 에러체크 결과를 다시 송신 장치로 피드백하는 단계들(S370, S380, S390, S400 및 S410)은 에러 발생 횟수가 기설정된 횟수를 초과할 때까지 반복 수행되고, 그 이전에 에러 발생이 나타나지 않으면, 반복 수행은 그 즉시 종료되고, 동시에 트레이닝 모드도 종료된다. 트레이닝 모드가 종료되면, 수신 장치(200)에 의한 에러 체크 결과를 송신 장치(100)로 전달하는 TTL 전송라인(도 1의 160과 도 2의 172 및174)은 비활성화되어, 송신 장치(100)와 수신 장치(200) 간의 통신 방식은 양방향 통신에서 실제 데이터를 송신하는 단방향 통신(또는 정상 데이터 전송 모드)으로 전환된다. TTL 전송라인의 비 활성화는, 수신기(134)의 동작 중지를 의미하며, 이는 송신 장치(100) 내의 수신기(134)와 수신 장치(200) 내의 송신기(214)로의 전원 공급 차단에 의해 실현될 수 있다.
이와 같이, 본 발명은 송신 장치(100)와 수신 장치(200)의 초기화 이후 바로 데이터 전송을 수행하는 기존의 단방향 통신 환경과는 다르게, 초기화 과정과 데이터 전송 과정 사이에 양방향 통신을 일시적으로 활성화 시키는 트레이닝 모드(수신 장치에서 에러 체크 -> 수신 장치에서 에러 체크 결과를 송신 장치로 피드백 -> 송신장치에서 수신장치로부터 피드백된 에러 체크 결과에 따라 차동 신호의 신호 레벨을 설정)를 추가함으로써, 송신 장치(100)와 수신 장치(200) 간의 통신 환경(구동 환경)에 최적화된 출력 설계가 가능하여 저전력 설계와 전자파 저감 설계에 유리하다. 또한, 예상하지 못한 불특정 내부/외부 노이즈에 대응가능하기 때문에 데이터 무결성을 유지할 수 있다.
도 4 내지 5는 본 발명이 적용될 수 있는 다양한 시스템 환경을 보여주는 도면들이다.
도 4에서는 4개의 송신 포트들(Clock, Data0, Data1 및 Data2)을 갖는 송신 장치(10)와 4개의 수신 포트들(Clock, Data0, Data1 및 Data2)을 갖는 수신 장치(20)를 포함하는 시스템이 도시된다.
이 시스템에서는 송신 장치(10)의 송신 포트들과 수신 장치(20)의 출력 포트들이 포인트 투 포인트(point to point) 방식으로 연결된다.
이 시스템에서 송신 장치(10)의 출력 포트(Data2)와 수신 장치(20)의 출력 포트(Data2)를 연결하는 라인(15, 이하, Data2 라인)에서 에러가 발생한 경우, 본 발명을 적용하면, Data2 라인에 대해서만 신호 레벨을 소정의 상향 폭(예를 들면, 200mV)으로 상향시킬 수 있다.
도 5에서는 4개의 시리얼 송신 포트들(serial0, serial1, serial2 및 serial3) 갖는 송신 장치와 하나의 시리얼 수신 포트를 갖는 다수의 수신 장치(42, 44, 46 및 48)를 포함하는 시스템이다.
송신 장치(30)와 수신장치(48)의 전송 거리가 가장 크고, 이로 인해 송신 장치(30)의 시리얼 송신 포트(serial3)과 수신 장치(48)의 시리얼 수신 포트(serial3)를 연결하는 전송 라인(35)에서 에러가 발생한 경우, 본 발명을 적용하면, 전송 라인(35)에 대해서만 신호 레벨을 소정의 상향 폭(예를 들면, 50mV)으로 상향시킬 수 있다.
이처럼, 본 발명은 송신 장치의 출력포트들을 통해 송신되는 디지털 신호들의 신호 레벨을 개별적으로 상향 조정함으로써, 포인트 투 포인트(point to point) 방식의 유선 통신 시스템에서도 유용하게 사용될 수 있다.
이제까지 본 발명을 실시 예들을 중심으로 살펴보았다. 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자는 본 발명이 본 발명의 본질적인 특성에서 벗어나지 않는 범위에서 다양하게 변경 또는 변형된 형태로 구현될 수 있음을 이해할 수 있을 것이다. 그러므로 개시된 실시예들은 한정적인 관점이 아니라 설명을 위한 예시적인 관점에서 고려되어야 한다. 본 발명의 범위는 전술한 설명이 아니라 청구범위에 나타나 있으며, 그와 동등한 범위 내에 있는 모든 차이점은 본 발명에 포함된 것으로 해석되어야 할 것이다.

Claims (18)

  1. 송신 장치;
    수신 장치; 및
    상기 송신 장치와 상기 수신 장치를 연결하는 제1 및 제2 전송 라인을 포함하고,
    상기 수신 장치는,
    상기 제1 전송 라인을 통해 상기 송신 장치로부터 트레이닝 데이터를 포함하는 제1 디지털 신호를 수신하고, 상기 트레이닝 데이터에 대한 에러 체크를 수행하여 제1 에러 체크 데이터를 생성하고, 상기 제1 디지털 신호의 신호 레벨에 대한 에러 체크를 수행하여, 제2 에러 체크 데이터를 생성하고, 상기 제1 에러 체크 데이터와 상기 제2 에러 체크 데이터를 논리 연산한 제3 에러 체크 데이터를 포함하는 제2 디지털 신호를 상기 제2 전송 라인을 통해 상기 송신 장치로 송신하고,
    상기 송신 장치는,
    상기 수신한 제3 에러 체크 데이터를 기반으로 상기 제1 디지털 신호의 신호 레벨을 상향 제어하는 것인 디지털 신호 전송 시스템.
  2. 제1항에서,
    상기 제1 전송 라인은 차동 전송 라인이고,
    상기 제2 전송 라인은 TTL(Transistor- Transistor Logic) 전송 라인인 것인 디지털 신호 전송 시스템.
  3. 제1항에서,
    상기 제1 디지털 신호는 차동 신호이고,
    상기 제2 디지털 신호는 TTL(Transistor- Transistor Logic) 신호인 것인 디지털 신호 전송 시스템.
  4. 제1항에서,
    상기 수신 장치는,
    상기 제1 에러 체크 데이터와 상기 제2 에러 체크 데이터를 앤드(AND) 연산하여 상기 제3 에러 체크 데이터를 획득하는 것인 디지털 신호 전송 시스템.
  5. 제1항에서,
    상기 송신 장치는,
    상기 제1 디지털 신호를 송신하는 송신기;
    상기 제2 디지털 신호를 수신하는 수신기;
    상기 트레이닝 데이터가 저장된 메모리; 및
    상기 제2 디지털 신호에 포함된 상기 제3 에러 체크 데이터의 논리 상태에 따라 상기 제1 디지털 신호의 신호레벨을 상향 제어하는 처리부
    를 포함하는 것인 디지털 신호 전송 시스템.
  6. 제5항에서, 상기 처리부는,
    상기 제1 디지털 신호의 신호레벨을 고정된 상향 폭으로 상향 제어하는 것인 디지털 신호 전송 시스템.
  7. 제6항에서, 상기 메모리는,
    상기 제3 에러 체크 데이터의 논리 상태에 따라 설정된 상향 폭이 저장된 상향폭 조절 테이블을 더 저장하고,
    상기 처리부는,
    상기 상향폭 조절 테이블을 참조하여 상기 제1 디지털 신호의 신호레벨을 상향 제어하는 것인 디지털 신호 전송 시스템.
  8. 제1항에서, 상기 수신 장치는,
    상기 제1 디지털 신호를 수신하는 수신기;
    상기 제2 디지털 신호를 송신하는 송신기;
    상기 트레이닝 데이터가 저장된 메모리; 및
    상기 수신기를 통해 수신된 제1 디지털 신호에 포함된 트레이닝 데이터와 상기 메모리에 저장된 트레이닝 데이터의 일치하는지 여부에 따라 상기 트레이닝 데이터에 대한 에러 체크를 수행하고, 상기 수신기를 통해 수신된 제1 디지털 신호의 신호 세기와 기준 세기를 비교하여 상기 제1 디지털 신호의 신호 레벨에 대한 에러 체크를 수행하는 처리부
    를 포함하는 것인 디지털 신호 전송 시스템.
  9. 송신 장치;
    수신 장치; 및
    상기 송신 장치와 상기 수신 장치를 연결하는 제1 및 제2 전송 라인을 포함하고,
    상기 수신 장치는,
    상기 제1 전송 라인을 통해 상기 송신 장치로부터 트레이닝 데이터를 포함하는 제1 디지털 신호를 수신하고, 상기 트레이닝 데이터에 대한 에러 체크를 수행하여 제1 에러 체크 데이터를 생성하고, 상기 제1 디지털 신호의 신호 레벨에 대한 에러 체크를 수행하여, 제2 에러 체크 데이터를 생성하고, 상기 제1 에러 체크 데이터와 상기 제2 에러 체크 데이터를 포함하는 제2 디지털 신호를 상기 제2 전송 라인을 통해 상기 송신 장치로 송신하고,
    상기 송신 장치는,
    상기 수신 장치로부터 송신된 상기 제1 및 제2 에러 체크 데이터를 이용하여 상기 제1 디지털 신호의 신호 레벨을 상향 제어하는 것인 디지털 신호 전송 시스템.
  10. 제9항에서, 상기 제2 전송 라인은,
    상기 제1 에러 체크 데이터를 상기 송신 장치로 송신하는 제2-1 전송 라인; 및
    상기 제2 에러 체크 데이터를 상기 송신 장치로 송신하는 제2-2 전송 라인
    을 포함하는 것인 디지털 신호 전송 시스템.
  11. 제9항에서, 상기 송신 장치는,
    상기 제1 에러 체크 데이터의 논리 상태와 상기 제2 에러 체크 데이터의 논리 상태 간의 논리 조합에 따라 설정된 상향폭으로 상기 디지털 신호의 신호 레벨을 상향 제어하는 것인 디지털 신호 전송 시스템.
  12. 제9항에서, 상기 송신 장치는,
    상기 제1 디지털 신호를 송신하는 송신기;
    상기 제2 디지털 신호를 수신하는 수신기;
    상기 트레이닝 데이터 및 상기 제1 에러 체크 데이터의 논리 상태와 상기 제2 에러 체크 데이터의 논리 상태 간의 논리 조합에 따라 설정된 상향폭 조절 테이블이 저장된 메모리;
    상기 상향폭 조절 테이블을 참조하여, 상기 수신 장치로부터 수신된 상기 제1 에러 체크 데이터의 논리 상태와 상기 제2 에러 체크 데이터의 논리 상태 간의 논리 조합에 대응하는 상향폭으로 상기 제1 디지털 신호의 신호 레벨을 상향 제어하는 처리부
    를 포함하는 디지털 신호 전송 시스템.
  13. 제12항에서, 상기 처리부는,
    상기 논리 조합이 에러 발생 없음을 나타내는 것인 경우, 상기 제2 전송 라인을 비활성화시키기 위해, 상기 수신기의 동작 종료를 제어하는 것인 디지털 신호 전송 시스템.
  14. 파워 온(power on)에 따라, 송신 장치와 수신 장치가 트레이닝 모드로 동작하는 단계;
    상기 송신 장치가, 트레이닝 데이터를 포함하는 제1 디지털 신호를 제1 전송 라인을 통해 상기 수신 장치로 송신하는 단계;
    상기 수신 장치가, 상기 제1 디지털 신호를 수신하고, 상기 트레이닝 데이터에 대한 에러 체크를 수행하여 제1 에러 체크 데이터를 생성하고, 상기 제1 디지털 신호의 신호 레벨에 대한 에러 체크를 수행하여 제2 에러 체크 데이터를 생성하고, 상기 제1 및 제2 에러 체크 데이터를 포함하는 제2 디지털 신호를 제2 전송 라인을 통해 상기 송신 장치로 송신하는 단계; 및
    상기 송신 장치가, 수신된 상기 제2 디지털 신호에 포함된 상기 제1 및 제2 에러 체크 데이터를 이용하여 상기 제1 디지털 신호의 신호 레벨을 상향 제어하는 단계
    를 포함하는 디지털 신호 전송 방법.
  15. 제14항에서, 상기 상향 제어하는 단계는,
    상기 제1 에러 체크 데이터의 논리 상태와 상기 제2 에러 체크 데이터의 논리 상태 간의 논리 조합에 따라 설정된 상향폭으로 상기 디지털 신호의 신호 레벨을 상향 제어하는 단계인 것인 디지털 신호 전송 방법.
  16. 제14항에서,
    상기 제1 및 제2 에러 체크 데이터가 모두 에러 발생 없음을 나타내는 것인 경우, 송신 장치와 수신 장치가 트레이닝 모드에서 정상 데이터 전송 모드로 전환되는 단계
    를 더 포함하는 것인 디지털 신호 전송 방법.
  17. 제16항에서,
    상기 송신 장치와 상기 수신 장치는,
    상기 트레이닝 모드에서 양방향 통신을 수행하고,
    상기 정상 데이터 전송 모드에서 단방향 통신을 수행하는 것인 디지털 신호 전송 방법.
  18. 제14항에서, 상기 상향 제어하는 단계는,
    상기 제1 및 제2 에러 체크 데이터 중 적어도 하나가 에러 발생을 나타내고, 현재까지 카운팅된 에러 발생 횟수가 기설정된 횟수를 초과하면, 상기 제1 디지털 신호의 신호 레벨을 상향 제어를 중지하는 것인 디지털 신호 전송 방법.
KR1020190092638A 2019-07-30 2019-07-30 차량에서의 디지털 신호 전송 시스템 및 그 방법 KR102556524B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020190092638A KR102556524B1 (ko) 2019-07-30 2019-07-30 차량에서의 디지털 신호 전송 시스템 및 그 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020190092638A KR102556524B1 (ko) 2019-07-30 2019-07-30 차량에서의 디지털 신호 전송 시스템 및 그 방법

Publications (2)

Publication Number Publication Date
KR20210014486A KR20210014486A (ko) 2021-02-09
KR102556524B1 true KR102556524B1 (ko) 2023-07-17

Family

ID=74559331

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020190092638A KR102556524B1 (ko) 2019-07-30 2019-07-30 차량에서의 디지털 신호 전송 시스템 및 그 방법

Country Status (1)

Country Link
KR (1) KR102556524B1 (ko)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3012379B2 (ja) 1991-10-29 2000-02-21 福島日本電気株式会社 送信電力制御方式
WO2010005237A2 (ko) 2008-07-08 2010-01-14 엘지전자주식회사 무선 통신 시스템에서 상향링크 전력 제어 방법 및 장치
KR101273082B1 (ko) 2009-12-15 2013-06-10 한국전자통신연구원 상향 링크 전송 전력 제어를 위한 피드백 생성 방법 및 시스템
KR101824996B1 (ko) 2010-10-10 2018-02-02 엘지전자 주식회사 하향링크 전송 전력을 제어하는 방법 및 이를 위한 장치

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102423769B1 (ko) * 2015-10-16 2022-07-21 삼성전자주식회사 수신기의 동작 방법, 소스 드라이버 및 이를 포함하는 디스플레이 구동 회로
KR101948073B1 (ko) * 2017-03-06 2019-02-15 (주)에스큐브아이 일방향 데이터 통신 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3012379B2 (ja) 1991-10-29 2000-02-21 福島日本電気株式会社 送信電力制御方式
WO2010005237A2 (ko) 2008-07-08 2010-01-14 엘지전자주식회사 무선 통신 시스템에서 상향링크 전력 제어 방법 및 장치
KR101273082B1 (ko) 2009-12-15 2013-06-10 한국전자통신연구원 상향 링크 전송 전력 제어를 위한 피드백 생성 방법 및 시스템
KR101824996B1 (ko) 2010-10-10 2018-02-02 엘지전자 주식회사 하향링크 전송 전력을 제어하는 방법 및 이를 위한 장치

Also Published As

Publication number Publication date
KR20210014486A (ko) 2021-02-09

Similar Documents

Publication Publication Date Title
US9753887B2 (en) Receiver training during a SATA out of band sequence
US7915912B2 (en) Signal lines with internal and external termination
US8667194B2 (en) Two-wire interface in which a master component monitors the data line during the preamble generation phase for synchronization with one or more slave components
US8396106B2 (en) System and method for improving equalization in a high speed serdes environment
US20080304336A1 (en) Semiconductor memory device with zq calibration
CN1905543B (zh) 可编程调节串行数据信号占空比的电路和方法
KR20080114086A (ko) 온 다이 터미네이션 장치 및 이를 포함하는 반도체메모리장치
US20080100333A1 (en) Impedance matching circuit of semiconductor memory device
KR20160138627A (ko) 반도체 메모리 장치, 이를 위한 임피던스 조절 회로 및 방법
CN106533383A (zh) 电阻校正方法及其校正系统
KR100766031B1 (ko) 동작 코드에 따라 동적으로 조절될 수 있는 데이터 필드를갖는 투와이어 인터페이스
KR102556524B1 (ko) 차량에서의 디지털 신호 전송 시스템 및 그 방법
CN105471518A (zh) 通信设备
US20050223208A1 (en) Transient transceiver clock configuration
US9561646B2 (en) High speed adaptive thermal printhead interface
WO2016186840A1 (en) Apparatus and method for multi-master solution on mdio communication bus
US10061720B2 (en) Storage system and signal transfer method
CN105610511A (zh) 一种传输速率32Kbps~80Mbps收发一体SFP光模块
TWI546676B (zh) 主控電子裝置及其通訊方法
US9544209B2 (en) Verifying communication lanes by individually disconnecting transmit wires by wire polarity
KR101585856B1 (ko) 차량 내 uart 및 can 통합 통신 방법 및 장치
US9454162B2 (en) Calibration circuit and semiconductor device including the same
KR101175245B1 (ko) 임피던스 조절회로 및 이를 포함하는 집적회로 칩
US7148699B1 (en) Technique for calibrating electronic devices
CN114124109A (zh) 一种奇偶校验电路及方法

Legal Events

Date Code Title Description
E701 Decision to grant or registration of patent right
GRNT Written decision to grant