KR102490626B1 - Organic Light Emitting Display Device and Method of Manufacturing the same - Google Patents

Organic Light Emitting Display Device and Method of Manufacturing the same Download PDF

Info

Publication number
KR102490626B1
KR102490626B1 KR1020150179953A KR20150179953A KR102490626B1 KR 102490626 B1 KR102490626 B1 KR 102490626B1 KR 1020150179953 A KR1020150179953 A KR 1020150179953A KR 20150179953 A KR20150179953 A KR 20150179953A KR 102490626 B1 KR102490626 B1 KR 102490626B1
Authority
KR
South Korea
Prior art keywords
layer
potential power
power line
low potential
gate
Prior art date
Application number
KR1020150179953A
Other languages
Korean (ko)
Other versions
KR20170071816A (en
Inventor
김도형
김미정
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020150179953A priority Critical patent/KR102490626B1/en
Publication of KR20170071816A publication Critical patent/KR20170071816A/en
Application granted granted Critical
Publication of KR102490626B1 publication Critical patent/KR102490626B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • H01L51/5234
    • H01L27/3258
    • H01L27/326
    • H01L27/3276
    • H01L51/5012
    • H01L51/5206
    • H01L51/5228
    • H01L51/5231
    • H01L51/56
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K77/00Constructional details of devices covered by this subclass and not covered by groups H10K10/80, H10K30/80, H10K50/80 or H10K59/80
    • H10K77/10Substrates, e.g. flexible substrates
    • H10K77/111Flexible substrates
    • H01L2227/32
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/549Organic PV cells
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Abstract

본 발명은 저전위 전원 상승 문제를 방지하면서 네로우 베젤을 구현함은 물론 목표하는 스펙에 맞게 전원을 설계하거나 저소비전력을 요구하는 방식으로 탄력적인 설계가 가능한 유기전계발광표시장치를 제공하는 것이다. 이를 위해, 본 발명은 상부 전극층 상에 위치하는 보상 금속층으로 저전위 전원라인과 상부 전극층을 전기적으로 연결한다.An object of the present invention is to provide an organic light emitting display device capable of implementing a narrow bezel while avoiding a problem of low potential power rise, as well as designing a power supply suitable for a target specification or a flexible design in a method requiring low power consumption. To this end, the present invention electrically connects the low potential power line and the upper electrode layer with a compensation metal layer positioned on the upper electrode layer.

Description

유기전계발광표시장치 및 이의 제조방법{Organic Light Emitting Display Device and Method of Manufacturing the same}Organic light emitting display device and method of manufacturing the same {Organic Light Emitting Display Device and Method of Manufacturing the same}

본 발명은 유기전계발광표시장치 및 이의 제조방법에 관한 것이다.The present invention relates to an organic light emitting display device and a manufacturing method thereof.

유기전계발광표시장치에 사용되는 유기전계발광소자는 두 개의 전극 사이에 발광층이 형성된 자발광소자이다. 유기전계발광소자는 전자(election) 주입전극(cathode)과 정공(hole) 주입전극(anode)으로부터 각각 전자와 정공을 발광층 내부로 주입시켜, 주입된 전자와 정공이 결합한 엑시톤(exciton)이 여기 상태로부터 기저상태로 떨어질 때 발광하는 소자이다.An organic light emitting device used in an organic light emitting display device is a self light emitting device in which a light emitting layer is formed between two electrodes. In the organic light emitting device, electrons and holes are injected into the light emitting layer from an electron injection electrode (cathode) and a hole injection electrode (anode), respectively, and excitons, in which the injected electrons and holes are combined, enter an excited state. It is an element that emits light when it falls from the ground state.

유기전계발광표시장치는 유기전계발광소자를 이용하여 표시 패널을 형성한다. 표시 패널은 빛이 방출되는 방향에 따라 상부발광(Top-Emission) 방식, 하부발광(Bottom-Emission) 방식 및 양면발광(Dual-Emission) 등으로 구현될 수 있고, 구동방식에 따라 수동매트릭스형(Passive Matrix)과 능동매트릭스형(Active Matrix) 등으로 구현될 수 있다. 유기전계발광표시장치는 연성을 부여하여 곡면을 갖게 하거나 인위적으로 또는 기계적으로 구부러지게 하는 등 다양한 형태로 구현되고 있다.An organic light emitting display device forms a display panel using an organic light emitting device. The display panel may be implemented in a top-emission type, a bottom-emission type, and a dual-emission type according to the direction in which light is emitted, and a passive matrix type ( It can be implemented in passive matrix) and active matrix type. Organic light emitting display devices are implemented in various forms, such as having a curved surface by imparting ductility or being bent artificially or mechanically.

종래에 제안된 유기전계발광표시장치는 유기 발광다이오드의 상부전극(최상위 전극)과 저전위 전원라인(최하위 전극)을 직접 연결할 수 없어 이들 사이에 위치하는 연결전극을 이용하여 상부전극과 저전위 전원라인을 전기적으로 연결한다.Conventionally proposed organic light emitting display devices cannot directly connect the upper electrode (top electrode) of the organic light emitting diode and the low potential power line (lowest electrode). Connect the lines electrically.

그런데 종래에 제안된 저전위 전원라인의 구성 및 연결방식은 비표시영역(또는 베젤영역)에 존재하는 소오스 드레인 금속층 또는 게이트 금속층으로 저전위 전원라인을 구성해야 하므로 베젤영역의 축소에 어려움이 있다.However, the configuration and connection method of the low potential power line proposed in the prior art has difficulty in reducing the bezel area because the low potential power line must be configured with a source-drain metal layer or a gate metal layer existing in the non-display area (or bezel area).

상술한 배경기술의 문제점을 해결하기 위한 본 발명은 연결전극을 이용하여 전극과 저전위 전원라인을 연결하는 방식에서 유발되는 저전위 전원 상승 문제를 방지하기 위해 저전위 전원라인 상에 보상 금속층을 형성한다. 보상 금속층을 형성하는 본 발명의 방식은 유기전계발광표시장치 제작시 목표하는 스펙에 맞게 전원을 설계할 수 있고, 저소비전력 및 네로우 베젤 설계의 이점을 줄 수 있다.In order to solve the problems of the background art described above, the present invention forms a compensation metal layer on the low potential power line to prevent the low potential power rise problem caused by the method of connecting the electrode and the low potential power line using a connection electrode. do. The method of forming the compensating metal layer according to the present invention can design a power supply to meet target specifications when manufacturing an organic light emitting display device, and can provide advantages of low power consumption and narrow bezel design.

상술한 과제 해결 수단으로 본 발명은 저전위 전원 상승 문제를 방지하면서 네로우 베젤을 구현함은 물론 목표하는 스펙에 맞게 전원을 설계하거나 저소비전력을 요구하는 방식으로 탄력적인 설계가 가능한 유기전계발광표시장치를 제공하는 것이다. 이를 위해, 본 발명에 따른 유기전계발광표시장치는 제1기판 상에 정의된 표시영역과 상기 표시영역의 외측에 위치하는 게이트인패널 영역, 상기 게이트인패널 영역의 외측에 위치하는 저전위 전원라인 영역을 포함하는 비표시영역, 상기 제1기판 상의 저전위 전원라인 영역에 위치하는 저전위 전원라인, 상기 저전위 전원라인 상에 위치하는 절연층에 의해 절연되고 상기 저전위 전원라인 영역부터 상기 게이트인패널 영역까지 위치하며 상기 저전위 전원라인에 연결된 하부 전극층, 상기 하부 전극층 상에 위치하는 절연층에 의해 절연되고 상기 표시영역부터 상기 게이트인패널 영역까지 위치하며 상기 하부 전극층에 연결된 상부 전극층 및 상기 상부 전극층 상에 위치하며 상기 저전위 전원라인과 상기 상부 전극층을 전기적으로 연결하는 보상 금속층을 포함한다.As a means to solve the above-described problems, the present invention prevents the problem of low potential power rise and implements a narrow bezel, as well as an organic light emitting display capable of flexible design by designing power to meet target specifications or requiring low power consumption. to provide the device. To this end, the organic light emitting display device according to the present invention includes a display area defined on a first substrate, a gate-in-panel area positioned outside the display area, and a low-potential power line positioned outside the gate-in-panel area. A non-display area including a region, a low potential power line positioned in the low potential power line area on the first substrate, and an insulating layer positioned on the low potential power line and extending from the low potential power line area to the gate a lower electrode layer positioned up to the in-panel area and connected to the low potential power line; an upper electrode layer insulated by an insulating layer positioned on the lower electrode layer and positioned from the display area to the gate-in-panel area and connected to the lower electrode layer; and A compensation metal layer located on the upper electrode layer and electrically connecting the low potential power line and the upper electrode layer is included.

이러한 상부 전극층 상에 위치하는 보상 금속층으로 저전위 전원라인과 상부 전극층을 전기적으로 연결하며,A compensation metal layer located on the upper electrode layer electrically connects the low potential power line and the upper electrode layer,

보상 금속층은 저전위 전원라인, 하부 전극층 및 상부 전극층과 접촉할 수 있다.The compensation metal layer may contact the low potential power line, the lower electrode layer and the upper electrode layer.

상기 보상 금속층은 저전위 전원라인 영역부터 게이트인패널 영역까지 위치할 수도 있고,The compensation metal layer may be located from a low potential power line region to a gate-in-panel region;

저전위 전원라인 영역부터 표시영역까지 위치할 수도 있다.It may be located from the low potential power line area to the display area.

다른 측면에서 본 발명은 유기전계발광표시장치의 제조방법을 제공한다. 유기전계발광표시장치의 제조방법은 제1기판 상에 표시영역을 정의하고 표시영역의 외측에 게이트인패널 영역, 게이트인패널 영역의 외측에 저전위 전원라인 영역을 포함하는 비표시영역을 정의하는 단계, 제1기판 상의 게이트인패널 영역에 게이트 금속층을 형성하는 단계, 게이트 금속층 상에 제1절연층을 형성하는 단계, 제1절연층 상의 저전위 전원라인 영역에 저전위 전원라인이 되는 소오스 드레인 금속층을 형성하는 단계, 소오스 드레인 금속층 상에 제2절연층을 형성하는 단계, 제2절연층 상에 평탄화층을 형성하는 단계, 저전위 전원라인에 연결되도록 평탄화층 상의 저전위 전원라인 영역부터 게이트인패널 영역까지 하부 전극층을 형성하는 단계, 하부 전극층 상에 뱅크층을 형성하는 단계, 뱅크층 상의 표시영역에 유기 발광층을 형성하는 단계, 하부 전극층에 연결되도록 유기 발광층 상의 표시영역부터 게이트인패널 영역까지 상부 전극층을 형성하는 단계, 및 저전위 전원라인과 상부 전극층이 전기적으로 연결되도록 상부 전극층 상에 보상 금속층을 형성하는 단계를 포함한다.In another aspect, the present invention provides a method for manufacturing an organic light emitting display device. A manufacturing method of an organic light emitting display device defines a display area on a first substrate and defines a non-display area including a gate-in-panel area outside the display area and a low potential power line area outside the gate-in-panel area. Step, forming a gate metal layer in the gate-in-panel region on the first substrate, forming a first insulating layer on the gate metal layer, source drain serving as a low potential power line in a low potential power line region on the first insulating layer Forming a metal layer, forming a second insulating layer on the source-drain metal layer, forming a planarization layer on the second insulating layer, a gate from a low potential power line region on the planarization layer to be connected to a low potential power line Forming a lower electrode layer up to the in-panel area, forming a bank layer on the lower electrode layer, forming an organic light emitting layer in a display area on the bank layer, from the display area on the organic light emitting layer to the gate in-panel area to be connected to the lower electrode layer forming an upper electrode layer, and forming a compensation metal layer on the upper electrode layer so that the low potential power line and the upper electrode layer are electrically connected to each other.

본 발명은 보상 금속층을 더 형성하여 저전위 전원 상승 문제를 방지하면서 네로우 베젤을 구현할 수 있는 유기전계발광표시장치를 제공하는 효과가 있다. 또한, 본 발명은 다양한 금속 재료(Cu, Ag, NiCr, NiCu 등)를 이용하여 보상 금속층을 구성할 수 있는 효과가 있다. 또한, 본 발명은 면저항이 낮은 재료를 기반으로 보상 금속층을 구성하여 목표하는 스펙에 맞게 증착되는 면적, 두께 및 형상 변경이 가능하므로 설계의 자유도를 높일 수 있는 효과가 있다. 또한, 본 발명은 동일한 저전위 전원 상승 수준을 유지하면서도 네로우 베젤 구현이 가능하며, 동일한 베젤의 크기로 표시 패널 구현시 저전위 전원 상승 수준을 상대적으로 감소시킬 수 있어 표시 패널의 성능 극대화가 가능한 효과가 있다. 또한, 본 발명은 저전위 전원 상승 문제를 방지하면서 네로우 베젤을 구현함은 물론 목표하는 스펙에 맞게 전원을 설계하거나 저소비전력을 요구하는 방식으로 탄력적인 설계가 가능한 효과가 있다.The present invention has an effect of providing an organic light emitting display device capable of implementing a narrow bezel while preventing a low potential power supply problem by further forming a compensation metal layer. In addition, the present invention has an effect of configuring a compensation metal layer using various metal materials (Cu, Ag, NiCr, NiCu, etc.). In addition, since the present invention configures the compensation metal layer based on a material having low sheet resistance, the deposited area, thickness, and shape can be changed according to a target specification, there is an effect of increasing the degree of freedom in design. In addition, the present invention can implement a narrow bezel while maintaining the same low-potential power-up level, and can relatively reduce the low-potential power-up level when implementing a display panel with the same size of the bezel, thereby maximizing the performance of the display panel. It works. In addition, the present invention has an effect of implementing a narrow bezel while preventing a problem of low potential power rise, and designing a power supply according to a target specification or enabling a flexible design by requiring low power consumption.

도 1은 유기전계발광표시장치의 개략적인 블록도.
도 2는 서브 픽셀의 회로 구성을 나타낸 제1예시도.
도 3은 서브 픽셀의 회로 구성을 나타낸 제2예시도.
도 4는 표시 패널의 단면 예시도.
도 5는 도 4에 도시된 표시 패널의 기구적 특성을 보여주는 예시도.
도 6은 종래 구조에 따른 전원설계부의 비표시영역을 나타낸 단면도.
도 7은 도 6에 도시된 상부전극과 저전위 전원라인 간의 연결구조를 간략히 나타낸 계층도.
도 8은 본 발명의 제1실시예에 따른 전원설계부의 비표시영역을 나타낸 단면도.
도 9는 도 8에 도시된 상부전극과 저전위 전원라인 간의 연결구조를 간략히 나타낸 계층도.
도 10은 상부 전극층 형성과 관련된 제조방법을 설명하기 위한 도면.
도 11은 보상 금속층 형성과 관련된 제조방법을 설명하기 위한 도면.
도 12는 본 발명의 제2실시예에 따른 전원설계부의 비표시영역을 나타낸 단면도.
도 13은 도 12에 도시된 상부전극과 저전위 전원라인 간의 연결구조를 간략히 나타낸 제1계층도.
도 14는 도 12에 도시된 상부전극과 저전위 전원라인 간의 연결구조를 간략히 나타낸 제2계층도.
도 15는 상부 전극층 형성과 관련된 제조방법을 설명하기 위한 도면.
도 16은 보상 금속층 형성과 관련된 제조방법을 설명하기 위한 도면.
도 17은 본 발명의 제3실시예에 따른 전원설계부의 표시영역 및 비표시영역을 나타낸 평면도.
도 18은 종래 제안된 전원 구조와 본 발명의 제1실시예에 따른 전원 구조의 시뮬레이션 결과 그래프.
1 is a schematic block diagram of an organic light emitting display device;
2 is a first exemplary diagram showing a circuit configuration of a sub-pixel;
3 is a second exemplary diagram showing a circuit configuration of a sub-pixel;
4 is a cross-sectional view of a display panel;
5 is an exemplary view showing mechanical characteristics of the display panel shown in FIG. 4;
6 is a cross-sectional view showing a non-display area of a power design unit according to a conventional structure;
7 is a hierarchical diagram schematically illustrating a connection structure between an upper electrode and a low potential power line shown in FIG. 6;
8 is a cross-sectional view showing a non-display area of a power design unit according to a first embodiment of the present invention.
9 is a hierarchical diagram schematically illustrating a connection structure between an upper electrode and a low potential power line shown in FIG. 8;
10 is a view for explaining a manufacturing method related to forming an upper electrode layer;
11 is a view for explaining a manufacturing method related to forming a compensation metal layer;
12 is a cross-sectional view showing a non-display area of a power design unit according to a second embodiment of the present invention.
FIG. 13 is a first hierarchical diagram schematically illustrating a connection structure between an upper electrode and a low potential power line shown in FIG. 12;
FIG. 14 is a second hierarchical view schematically illustrating a connection structure between an upper electrode and a low potential power line shown in FIG. 12;
15 is a view for explaining a manufacturing method related to forming an upper electrode layer;
16 is a view for explaining a manufacturing method related to forming a compensation metal layer;
17 is a plan view showing a display area and a non-display area of a power design unit according to a third embodiment of the present invention;
18 is a simulation result graph of a conventionally proposed power source structure and a power source structure according to the first embodiment of the present invention.

이하, 본 발명의 실시를 위한 구체적인 내용을 첨부된 도면을 참조하여 설명한다.Hereinafter, specific details for the implementation of the present invention will be described with reference to the accompanying drawings.

도 1은 유기전계발광표시장치의 개략적인 블록도이고, 도 2는 서브 픽셀의 회로 구성을 나타낸 제1예시도 이고, 도 3은 서브 픽셀의 회로 구성을 나타낸 제2예시도 이다.1 is a schematic block diagram of an organic light emitting display device, FIG. 2 is a first exemplary diagram showing a circuit configuration of a subpixel, and FIG. 3 is a second exemplary diagram illustrating a circuit configuration of a subpixel.

도 1에 도시된 바와 같이, 유기전계발광표시장치에는 영상 처리부(110), 타이밍 제어부(120), 데이터 구동부(130), 게이트 구동부(140) 및 표시 패널(150)이 포함된다.As shown in FIG. 1 , the organic light emitting display device includes an image processor 110 , a timing controller 120 , a data driver 130 , a gate driver 140 and a display panel 150 .

영상 처리부(110)는 외부로부터 공급된 데이터신호(DATA)와 더불어 데이터 인에이블 신호(DE) 등을 출력한다. 영상 처리부(110)는 데이터 인에이블 신호(DE) 외에도 수직 동기신호, 수평 동기신호 및 클럭신호 중 하나 이상을 출력할 수 있으나 이 신호들은 설명의 편의상 생략 도시한다. 영상 처리부(110)는 시스템 회로기판에 IC(Integrated Circuit) 형태로 형성된다.The image processor 110 outputs a data enable signal DE along with the data signal DATA supplied from the outside. The image processor 110 may output one or more of a vertical sync signal, a horizontal sync signal, and a clock signal in addition to the data enable signal DE, but these signals are omitted for convenience of description. The image processing unit 110 is formed in the form of an integrated circuit (IC) on a system circuit board.

타이밍 제어부(120)는 영상 처리부(110)로부터 데이터 인에이블 신호(DE) 또는 수직 동기신호, 수평 동기신호 및 클럭신호 등을 포함하는 구동신호와 더불어 데이터신호(DATA)를 공급받는다.The timing controller 120 receives a data signal DATA along with a data enable signal DE or driving signals including a vertical synchronization signal, a horizontal synchronization signal, and a clock signal from the image processing unit 110 .

타이밍 제어부(120)는 구동신호에 기초하여 게이트 구동부(140)의 동작 타이밍을 제어하기 위한 게이트 타이밍 제어신호(GDC)와 데이터 구동부(130)의 동작 타이밍을 제어하기 위한 데이터 타이밍 제어신호(DDC)를 출력한다. 타이밍 제어부(120)는 제어 회로기판에 IC 형태로 형성된다.The timing controller 120 generates a gate timing control signal (GDC) for controlling the operation timing of the gate driver 140 and a data timing control signal (DDC) for controlling the operation timing of the data driver 130 based on the driving signal. outputs The timing controller 120 is formed in the form of an IC on a control circuit board.

데이터 구동부(130)는 타이밍 제어부(120)로부터 공급된 데이터 타이밍 제어신호(DDC)에 응답하여 타이밍 제어부(120)로부터 공급되는 데이터신호(DATA)를 샘플링하고 래치하여 감마 기준전압으로 변환하여 출력한다. 데이터 구동부(130)는 데이터라인들(DL1 ~ DLn)을 통해 데이터신호(DATA)를 출력한다. 데이터 구동부(130)는 데이터 회로기판에 IC 형태로 형성된다.The data driver 130 samples and latches the data signal DATA supplied from the timing controller 120 in response to the data timing control signal DDC supplied from the timing controller 120, converts it into a gamma reference voltage, and outputs the result. . The data driver 130 outputs the data signal DATA through the data lines DL1 to DLn. The data driver 130 is formed in the form of an IC on a data circuit board.

게이트 구동부(140)는 타이밍 제어부(120)로부터 공급된 게이트 타이밍 제어신호(GDC)에 응답하여 게이트전압의 레벨을 시프트시키면서 게이트신호를 출력한다. 게이트 구동부(140)는 게이트라인들(GL1 ~ GLm)을 통해 게이트신호를 출력한다. 게이트 구동부(140)는 게이트 회로기판에 IC 형태로 형성되거나 표시 패널(150)에 게이트인패널(Gate In Panel) 방식으로 형성된다. 게이트 구동부(140)에서 게이트인패널 방식으로 형성되는 부분은 시프트 레지스터 등이다.The gate driver 140 outputs a gate signal while shifting the level of a gate voltage in response to the gate timing control signal GDC supplied from the timing controller 120 . The gate driver 140 outputs a gate signal through the gate lines GL1 to GLm. The gate driver 140 is formed in the form of an IC on a gate circuit board or formed in a gate-in-panel method on the display panel 150 . A part formed in the gate-in-panel method in the gate driver 140 is a shift register or the like.

표시 패널(150)은 데이터 구동부(130) 및 게이트 구동부(140)로부터 공급된 데이터신호(DATA) 및 게이트신호에 대응하여 영상을 표시한다. 표시 패널(150)은 영상을 표시하는 서브 픽셀들(SP)을 포함한다.The display panel 150 displays an image in response to the data signal DATA and the gate signal supplied from the data driver 130 and the gate driver 140 . The display panel 150 includes subpixels SP that display an image.

서브 픽셀들(SP)은 적색 서브 픽셀, 녹색 서브 픽셀 및 청색 서브 픽셀을 포함하거나 백색 서브 픽셀, 적색 서브 픽셀, 녹색 서브 픽셀 및 청색 서브 픽셀을 포함한다. 서브 픽셀들(SP)은 발광 특성에 따라 하나 이상 다른 발광 면적을 가질 수 있다.The subpixels SP include a red subpixel, a green subpixel, and a blue subpixel, or include a white subpixel, a red subpixel, a green subpixel, and a blue subpixel. The subpixels SP may have one or more different light emitting areas according to light emitting characteristics.

도 2에 도시된 바와 같이, 하나의 서브 픽셀에는 스위칭 트랜지스터(SW), 구동 트랜지스터(DR), 커패시터(Cst), 보상회로(CC) 및 유기 발광다이오드(OLED)가 포함된다. 유기 발광다이오드(OLED)는 구동 트랜지스터(DR)에 의해 형성된 구동 전류에 따라 빛을 발광하도록 동작한다.As shown in FIG. 2, one sub-pixel includes a switching transistor SW, a driving transistor DR, a capacitor Cst, a compensation circuit CC, and an organic light emitting diode OLED. The organic light emitting diode OLED operates to emit light according to a driving current formed by the driving transistor DR.

스위칭 트랜지스터(SW)는 제1게이트라인(GL1)을 통해 공급된 게이트신호에 응답하여 제1데이터라인(DL1)을 통해 공급되는 데이터신호가 커패시터(Cst)에 데이터전압으로 저장되도록 스위칭 동작한다. 구동 트랜지스터(DR)는 커패시터(Cst)에 저장된 데이터전압에 따라 고전위 전원라인(EVDD)과 저전위 전원라인(EVSS) 사이로 구동 전류가 흐르도록 동작한다. 보상회로(CC)는 구동 트랜지스터(DR)의 문턱전압 등을 보상하기 위한 회로이다.The switching transistor SW performs a switching operation to store the data signal supplied through the first data line DL1 as a data voltage in the capacitor Cst in response to the gate signal supplied through the first gate line GL1. The driving transistor DR operates to allow a driving current to flow between the high potential power line EVDD and the low potential power line EVSS according to the data voltage stored in the capacitor Cst. The compensation circuit CC is a circuit for compensating for the threshold voltage of the driving transistor DR.

보상회로(CC)는 하나 이상의 박막 트랜지스터와 커패시터로 구성된다. 보상회로(CC)의 구성은 보상 방법에 따라 매우 다양한바 이에 대한 구체적인 예시 및 설명은 생략한다. 박막 트랜지스터는 저온 폴리실리콘(LTPS), 아몰포스 실리콘(a-Si), 산화물(Oxide) 또는 유기물(Organic) 반도체층을 기반으로 구현된다.The compensation circuit (CC) is composed of one or more thin film transistors and capacitors. Since the configuration of the compensation circuit (CC) varies greatly depending on the compensation method, specific examples and descriptions thereof will be omitted. Thin film transistors are implemented based on low-temperature polysilicon (LTPS), amorphous silicon (a-Si), oxide or organic semiconductor layers.

도 3에 도시된 바와 같이, 보상회로(CC)가 포함된 경우 서브 픽셀에는 보상 박막 트랜지스터를 구동함과 더불어 특정 신호나 전원을 공급하기 위한 신호라인과 전원라인 등이 더 포함된다.As shown in FIG. 3 , when the compensation circuit CC is included, the sub-pixel further includes a signal line and a power supply line for supplying a specific signal or power as well as driving the compensation thin film transistor.

추가된 신호라인은 서브 픽셀에 포함된 보상 박막 트랜지스터를 구동하기 위한 제1-2게이트라인(GL1b)으로 정의될 수 있다. 그리고 추가된 전원라인은 서브 픽셀의 특정 노드를 특정 전압으로 초기화하기 위한 제3전원라인(INIT)으로 정의될 수 있다. 그러나 이는 하나의 예시일 뿐 이에 한정되지 않는다.The added signal line may be defined as first and second gate lines GL1b for driving the compensation thin film transistor included in the subpixel. Also, the added power line may be defined as a third power line INIT for initializing a specific node of a subpixel to a specific voltage. However, this is only one example and is not limited thereto.

한편, 도 2 및 도 3에서는 하나의 서브 픽셀에 보상회로(CC)가 포함된 것을 일례로 하였다. 하지만, 보상의 주체가 데이터구동부(130) 등과 같이 서브 픽셀의 외부에 위치하는 경우 보상회로(CC)는 생략될 수도 있다. 즉, 하나의 서브 픽셀은 기본적으로 스위칭 트랜지스터(SW), 구동 트랜지스터(DR), 커패시터(Cst) 및 유기 발광다이오드(OLED)를 포함하는 2T(Transistor)1C(Capacitor) 구조로 구성되지만, 보상회로(CC)가 추가된 경우 3T1C, 4T2C, 5T2C, 6T1C 등으로 다양하게 구성될 수도 있다.On the other hand, in FIGS. 2 and 3, it is taken as an example that a compensation circuit (CC) is included in one sub-pixel. However, when the subject of compensation is located outside the sub-pixel, such as the data driver 130, the compensation circuit (CC) may be omitted. That is, one sub-pixel is basically composed of a 2T (Transistor) 1C (Capacitor) structure including a switching transistor (SW), a driving transistor (DR), a capacitor (Cst), and an organic light emitting diode (OLED), but a compensation circuit When (CC) is added, it may be configured in various ways such as 3T1C, 4T2C, 5T2C, and 6T1C.

도 4는 표시 패널의 단면 예시도이고, 도 5는 도 4에 도시된 표시 패널의 기구적 특성을 보여주는 예시도이다.4 is a cross-sectional view of a display panel, and FIG. 5 is an example view showing mechanical characteristics of the display panel shown in FIG. 4 .

도 4에 도시된 바와 같이, 표시 패널(150)에는 제1기판(150a), 표시영역(AA), 접착부재(165) 및 제2기판(150b)이 포함된다. 제1기판(150a)과 제2기판(150b)은 폴리이미드 (polyimide; PI), 폴리에테르술폰 (polyethersulfone; PES), 폴리에틸렌 테레프탈레이트 (Polyethylene terephthalate; PET), 폴리카보네이트 (Polycarbonates; PC), 폴리에틸렌 나프탈레이트 (Polyethylene Naphthalate; PEN), 아크릴로니트릴 부타디엔 스티렌 (Acrylonitrile butadiene styrene; ABS) 등의 플라스틱, 유리 또는 얇은 금속 재료 등으로 선택된다.As shown in FIG. 4 , the display panel 150 includes a first substrate 150a, a display area AA, an adhesive member 165, and a second substrate 150b. The first substrate 150a and the second substrate 150b are made of polyimide (PI), polyethersulfone (PES), polyethylene terephthalate (PET), polycarbonates (PC), polyethylene It is selected from plastic, glass, or thin metal materials such as polyethylene naphthalate (PEN) and acrylonitrile butadiene styrene (ABS).

표시영역(AA)은 제1기판(150a)과 제2기판(150b) 사이에 형성된다. 표시영역(AA)에는 서브 픽셀들, 각종 신호라인 및 전원라인들이 형성된다. 전원라인들 상에는 외부에서 유입될 수 있는 수분을 저지하기 위한 복층 보호(multilayer encapsulation) 구조가 형성될 수 있다.The display area AA is formed between the first substrate 150a and the second substrate 150b. Sub-pixels, various signal lines, and power lines are formed in the display area AA. A multilayer encapsulation structure may be formed on the power lines to block moisture that may be introduced from the outside.

제1기판(150a)과 제2기판(150b)은 이들 사이에 위치하는 접착부재(165)에 의해 합착 밀봉된다. 접착부재(165)는 PSA (Pressure Sensitive Adhesive Film), OCA (Optical Clear Adhesive Film), 프릿(Frit), 복층 보호막(mulltilayer passivation) 등으로 선택될 수 있다.The first substrate 150a and the second substrate 150b are bonded and sealed by an adhesive member 165 positioned between them. The adhesive member 165 may be selected from pressure sensitive adhesive film (PSA), optical clear adhesive film (OCA), frit, multilayer passivation, and the like.

표시영역(AA)에 형성된 서브 픽셀들, 각종 신호라인 및 전원라인들과 같은 구조물은 수분(습기)이나 산소에 취약하다. 이 때문에, 표시영역(AA)은 제1기판(150a)과 제2기판(150b) 사이에 위치하는 접착부재(165)에 의해 밀봉된다. 다만, 접착부재(165)의 특성 및 구성에 따라 제2기판(150b)은 생략될 수도 있다.Structures such as sub-pixels and various signal lines and power lines formed in the display area AA are vulnerable to moisture (moisture) or oxygen. For this reason, the display area AA is sealed by the adhesive member 165 positioned between the first substrate 150a and the second substrate 150b. However, depending on the characteristics and configuration of the adhesive member 165, the second substrate 150b may be omitted.

도 5에 도시된 바와 같이, 표시 패널(150)은 연성을 가지므로 이를 기반으로 제작된 유기전계발광표시장치는 인위적으로 또는 기계적으로 구부러지게 하거나 곡면을 갖게 하는 등 다양한 형태로 구현된다.As shown in FIG. 5 , since the display panel 150 has ductility, an organic light emitting display device manufactured thereon is implemented in various forms such as being artificially or mechanically bent or having a curved surface.

위와 같은 표시 패널을 기반으로 제작된 유기전계발광표시장치는 상부발광(Top-Emission) 방식, 하부발광(Bottom-Emission) 방식 또는 양면발광(Dual-Emission) 방식으로 구현될 수 있다. An organic light emitting display device manufactured based on the above display panel may be implemented in a top-emission method, a bottom-emission method, or a dual-emission method.

이하에서 설명되는 표시 패널(150)은 플라스틱이 아니더라도 기판이 되는 재료에 따라 구부러지게 구현 가능함과 더불어 비표시영역이 차지하는 면적을 줄인 네로우 베젤(narrow bezel) 형태로도 구현 가능하다.The display panel 150 to be described below can be implemented to be bent depending on the substrate material even if it is not plastic, and can also be implemented in a narrow bezel form in which the area occupied by the non-display area is reduced.

또한, 이하의 설명에서는 상부발광(Top-Emission) 방식을 하나의 예로 하고, 종래 제안된 구조의 문제점을 고찰함과 동시에 이를 해결할 수 있는 본 발명에 대해 설명한다.In addition, in the following description, the top-emission method is taken as an example, and the problems of the conventionally proposed structure are considered and the present invention capable of solving them will be described.

도 6은 종래 구조에 따른 전원설계부의 비표시영역을 나타낸 단면도이고, 도 7은 도 6에 도시된 상부전극과 저전위 전원라인 간의 연결구조를 간략히 나타낸 계층도이다.6 is a cross-sectional view showing a non-display area of a power design unit according to a conventional structure, and FIG. 7 is a hierarchical diagram briefly showing a connection structure between an upper electrode and a low potential power line shown in FIG. 6 .

도 6에 도시된 바와 같이, 표시 패널의 비표시영역(NA)에는 마진 영역(EMP), 저전위 전원라인 영역(EVSSP) 및 게이트인패널 영역(GIP)이 포함된다. 게이트인패널 영역(GIP)은 표시영역(AA)의 외측에 위치한다. 저전위 전원라인 영역(EVSSP)은 게이트인패널 영역(GIP)의 외측에 위치한다. 마진 영역(EMP)은 저전위 전원라인 영역(EVSSP)의 외측에 위치한다.As shown in FIG. 6 , the non-display area NA of the display panel includes a margin area EMP, a low potential power line area EVSSP, and a gate in-panel area GIP. The gate-in-panel area GIP is positioned outside the display area AA. The low potential power line region EVSSP is positioned outside the gate-in-panel region GIP. The margin area EMP is positioned outside the low potential power line area EVSSP.

마진 영역(EMP)은 접착부재 등을 이용하여 제1기판(150a)과 제2기판(미도시)을 합착 밀봉할 때 여유 공간을 마련하기 위한 영역으로 정의된다. 저전위 전원라인 영역(EVSSP)은 제1기판(150a) 상에 저전위 전원라인을 형성할 때 사용할 수 있는 영역으로 정의된다. 게이트인패널 영역(GIP)은 게이트 구동부(미도시)에서 게이트인패널 방식으로 형성되는 부분인 시프트 레지스터 등을 형성할 때 사용할 수 있는 영역으로 정의된다.The margin area EMP is defined as an area for preparing an extra space when the first substrate 150a and the second substrate (not shown) are bonded and sealed using an adhesive member or the like. The low potential power line area EVSSP is defined as an area that can be used when forming a low potential power line on the first substrate 150a. The gate-in-panel region GIP is defined as a region that can be used when forming a shift register or the like, which is a part formed by a gate-in-panel method in a gate driver (not shown).

제1기판(150a)은 제1층(BP)과 제2층(PI)을 포함한다. 제1층(BP)은 제2층(PI)의 연성을 유지하며 강성을 보강하는 백플레이트 역할을 한다.The first substrate 150a includes a first layer BP and a second layer PI. The first layer (BP) serves as a back plate for maintaining the ductility and reinforcing the rigidity of the second layer (PI).

제1기판(150a) 상에는 버퍼층(BUF)부터 시작하여 최상위층인 상부 전극층(159)까지 형성된다. 비표시영역(NA)에는 저전위 전원라인 등이 존재하고, 표시영역(AA)에는 트랜지스터 어레이(트랜지스터, 커패시터 등), 유기 발광다이오드 등이 존재한다. 이하, 표시영역(AA)과 비표시영역(NA)의 구분없이 제1기판(150a) 상에 형성된 층간 구조를 설명하면 다음과 같다.On the first substrate 150a, starting from the buffer layer BUF to the upper electrode layer 159, which is the uppermost layer, is formed. In the non-display area NA, there are low potential power lines, etc., and in the display area AA, transistor arrays (transistors, capacitors, etc.), organic light emitting diodes, etc. are present. Hereinafter, the interlayer structure formed on the first substrate 150a without distinction between the display area AA and the non-display area NA will be described.

제1기판(150a) 상에는 버퍼층(BUF)이 형성된다. 버퍼층(BUF) 상에는 게이트 금속층(151)이 형성된다. 게이트 금속층(151) 상에는 제1절연층(152)이 형성된다. 제1절연층(152) 상에는 소오스 드레인 금속층(153)이 형성된다. 소오스 드레인 금속층(153) 상에는 제2절연층(154)이 형성된다. 제2절연층(154) 상에는 평탄화층(155)이 형성된다. 평탄화층(155) 상에는 하부 전극층(156)이 형성된다. 하부 전극층(156) 상에는 뱅크층(BNK)이 형성된다. 뱅크층(BNK) 상에는 반사전극층(157)이 형성된다. 반사전극층(157) 상에는 유기 발광층(158)이 형성된다. 유기 발광층(158) 상에는 상부 전극층(159)이 형성된다.A buffer layer BUF is formed on the first substrate 150a. A gate metal layer 151 is formed on the buffer layer BUF. A first insulating layer 152 is formed on the gate metal layer 151 . A source-drain metal layer 153 is formed on the first insulating layer 152 . A second insulating layer 154 is formed on the source-drain metal layer 153 . A planarization layer 155 is formed on the second insulating layer 154 . A lower electrode layer 156 is formed on the planarization layer 155 . A bank layer BNK is formed on the lower electrode layer 156 . A reflective electrode layer 157 is formed on the bank layer BNK. An organic light emitting layer 158 is formed on the reflective electrode layer 157 . An upper electrode layer 159 is formed on the organic light emitting layer 158 .

도 6 및 도 7에 도시된 바와 같이, 저전위 전원라인 영역(EVSSP)의 상위층에 존재하는 소오스 드레인 금속층(153)은 저전위 전원라인(EVSS)이 된다. 즉, 저전위 전원라인(EVSS)은 표시영역(AA) 내의 소오스 드레인 전극과 동일 물질로 이루어진다. 게이트인패널 영역(GIP)의 최상위층에 존재하는 상부 전극층(159)은 유기 발광다이오드의 캐소드전극으로 선택되므로 저전위 전원라인(EVSS)을 통해 저전위 전원을 공급받게 된다.As shown in FIGS. 6 and 7 , the source-drain metal layer 153 existing on the upper layer of the low potential power line region EVSSP becomes the low potential power line EVSS. That is, the low potential power line EVSS is made of the same material as the source and drain electrodes in the display area AA. Since the upper electrode layer 159 existing on the uppermost layer of the gate-in-panel region GIP is selected as the cathode electrode of the organic light emitting diode, low potential power is supplied through the low potential power line EVSS.

유기전계발광표시장치는 구조적 특성상 상부 전극층(159)과 저전위 전원라인(EVSS)을 직접 연결(전극과 라인이 서로 다른 층에서 이격 됨)할 수 없다. 또한, 상부발광 유기전계발광표시장치의 경우 구조적 특성상 상부 전극층(159)의 면저항이 높고 상부 전극층(159)만으로 전원을 구성할 경우 저전위 전원라인(EVSS)의 △VSS가 증가한다.Due to structural characteristics, the organic light emitting display device cannot directly connect the upper electrode layer 159 and the low potential power supply line (EVSS) (electrodes and lines are spaced apart from each other). In addition, in the case of a top emission organic light emitting display device, due to structural characteristics, the sheet resistance of the upper electrode layer 159 is high, and ΔVSS of the low potential power supply line EVSS increases when a power source is configured only with the upper electrode layer 159.

따라서, 종래에는 상부 전극층(159)과 저전위 전원라인(EVSS) 사이에 위치하는 하부 전극층(156)을 이용하여 상부 전극층(159)과 저전위 전원라인(EVSS)을 전기적으로 연결하는 병렬 저항(R)을 구성하고 △VSS를 낮추는 전원설계 방식이 범용적으로 사용되어 왔다.Therefore, in the related art, a parallel resistor electrically connecting the upper electrode layer 159 and the low potential power line EVSS using the lower electrode layer 156 positioned between the upper electrode layer 159 and the low potential power line EVSS ( R) and a power supply design method that lowers ΔVSS has been used universally.

종래 제안된 방식에 따른 저전위 전원라인(EVSSP, 전원설계부)의 총 저항값(R_Total)을 계산하면 다음과 같다.Calculating the total resistance value (R_Total) of the low potential power line (EVSSP, power design unit) according to the conventionally proposed method is as follows.

R_Total = R1 * R2 * R3 / (R1*R2 + R1*R3 + R2*R3)R_Total = R1 * R2 * R3 / (R1*R2 + R1*R3 + R2*R3)

R1은 상부 전극층의 저항값이고, R2는 연결전극 역할을 하는 하부 전극층의 저항값이고, R3는 저전위 전원라인 역할을 하는 소오스 드레인 금속층의 저항값이다.R1 is the resistance value of the upper electrode layer, R2 is the resistance value of the lower electrode layer serving as a connection electrode, and R3 is the resistance value of the source-drain metal layer serving as a low potential power line.

그런데 종래에 제안된 저전위 전원라인(EVSS)의 구성 및 연결방식은 비표시영역(NA)(또는 베젤영역)에 존재하는 소오스 드레인 금속층(153) 또는 게이트 금속층(151)으로 저전위 전원라인을 구성해야 하므로 베젤영역의 축소에 어려움이 있다.However, in the configuration and connection method of the low potential power line (EVSS) proposed in the related art, the low potential power line is connected to the source drain metal layer 153 or the gate metal layer 151 existing in the non-display area NA (or bezel area). It is difficult to reduce the bezel area because it must be configured.

한편, 도 6의 구조에서 베젤영역을 축소하기 위해 저전위 전원라인 역할을 하는 소오스 드레인 금속층의 면적을 줄이는 실험을 한 결과 △VSS가 대폭 증가하는 것으로 나타났다. 그러므로 종래에 제안된 구조만으로는 베젤영역을 줄일 수 없는 바, △VSS 증가를 방지하면서 베젤영역을 줄일 수 있는 다른 방안이 요구된다.Meanwhile, in order to reduce the bezel area in the structure of FIG. 6, as a result of an experiment to reduce the area of the source-drain metal layer serving as a low-potential power line, it was found that ΔVSS significantly increased. Therefore, since the bezel area cannot be reduced only with the conventionally proposed structure, another method for reducing the bezel area while preventing the increase of ΔVSS is required.

<제1실시예><First Embodiment>

도 8은 본 발명의 제1실시예에 따른 전원설계부의 비표시영역을 나타낸 단면도이고, 도 9는 도 8에 도시된 상부전극과 저전위 전원라인 간의 연결구조를 간략히 나타낸 계층도이다.8 is a cross-sectional view showing a non-display area of a power design unit according to a first embodiment of the present invention, and FIG. 9 is a hierarchical diagram briefly showing a connection structure between an upper electrode and a low potential power line shown in FIG. 8 .

도 8에 도시된 바와 같이, 표시 패널의 비표시영역(NA)에는 마진 영역(EMP), 저전위 전원라인 영역(EVSSP) 및 이 포함 된다. 게이트인패널 영역(GIP)은 표시영역(AA)의 외측에 위치한다. 저전위 전원라인 영역(EVSSP)은 게이트인패널 영역(GIP)의 외측에 위치한다. 마진 영역(EMP)은 저전위 전원라인 영역(EVSSP)의 외측에 위치한다.As shown in FIG. 8 , the non-display area NA of the display panel includes a margin area EMP, a low potential power line area EVSSP, and . The gate-in-panel area GIP is positioned outside the display area AA. The low potential power line region EVSSP is positioned outside the gate-in-panel region GIP. The margin area EMP is positioned outside the low potential power line area EVSSP.

마진 영역(EMP)은 접착부재 등을 이용하여 제1기판(150a)과 제2기판(미도시)을 합착 밀봉할 때 여유 공간을 마련하기 위한 영역으로 정의된다. 저전위 전원라인 영역(EVSSP)은 제1기판(150a) 상에 저전위 전원라인을 형성할 때 사용할 수 있는 영역으로 정의된다. 게이트인패널 영역(GIP)은 게이트 구동부(미도시)에서 게이트인패널 방식으로 형성되는 부분인 시프트 레지스터 등을 형성할 때 사용할 수 있는 영역으로 정의된다.The margin area EMP is defined as an area for preparing an extra space when the first substrate 150a and the second substrate (not shown) are bonded and sealed using an adhesive member or the like. The low potential power line area EVSSP is defined as an area that can be used when forming a low potential power line on the first substrate 150a. The gate-in-panel region GIP is defined as a region that can be used when forming a shift register or the like, which is a part formed by a gate-in-panel method in a gate driver (not shown).

제1기판(150a)은 제1층(BP)과 제2층(PI)을 포함한다. 제1층(BP)은 제2층(PI)의 연성을 유지하며 강성을 보강하는 백플레이트 역할을 한다. 예컨대, 제1층(BP)은 폴리에틸렌 테레프탈레이트(PET)로 선택될 수 있고, 제2층(PI)은 폴리이미드(PI)로 선택될 수 있으나 이에 한정되지 않는다.The first substrate 150a includes a first layer BP and a second layer PI. The first layer (BP) serves as a back plate for maintaining the ductility and reinforcing the rigidity of the second layer (PI). For example, the first layer BP may be selected from polyethylene terephthalate (PET), and the second layer PI may be selected from polyimide (PI), but is not limited thereto.

제1기판(150a) 상에는 버퍼층(BUF)부터 시작하여 최상위층인 상부 전극층(159)까지 형성된다. 비표시영역(NA)에는 저전위 전원라인 등이 존재하고, 표시영역(AA)에는 트랜지스터 어레이(트랜지스터, 커패시터 등), 유기 발광다이오드 등이 존재한다. 이하, 표시영역(AA)과 비표시영역(NA)의 구분없이 제1기판(150a) 상에 형성된 층간 구조를 설명하면 다음과 같다.On the first substrate 150a, starting from the buffer layer BUF to the upper electrode layer 159, which is the uppermost layer, is formed. In the non-display area NA, there are low potential power lines, etc., and in the display area AA, transistor arrays (transistors, capacitors, etc.), organic light emitting diodes, etc. are present. Hereinafter, the interlayer structure formed on the first substrate 150a without distinction between the display area AA and the non-display area NA will be described.

제1기판(150a) 상에는 버퍼층(BUF)이 형성된다. 버퍼층(BUF)은 단층 버퍼층, 다층 버퍼층 또는 단층 버퍼층와 다층 버퍼층을 포함하는 구조로 이루어질 수 있다. 버퍼층(BUF)은 실리콘(Si) 계열의 SiOx, SiNx, SiON 중 하나로 선택될 수 있다.A buffer layer BUF is formed on the first substrate 150a. The buffer layer BUF may have a structure including a single-layer buffer layer, a multi-layer buffer layer, or a single-layer buffer layer and a multi-layer buffer layer. The buffer layer BUF may be selected from among silicon (Si)-based SiOx, SiNx, and SiON.

버퍼층(BUF) 상에는 게이트 금속층(151)이 형성된다. 게이트 금속층(151)은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni) 및 구리(Cu)로 이루어진 군에서 선택된 하나 또는 이들의 합금일 수 있으며, 단일층 또는 다중층으로 이루어질 수 있다. 게이트 금속층(151)은 패터닝 공정에 의해 트랜지스터의 게이트전극, 게이트전극에 연결되는 게이트라인들, 게이트라인들에 연결되는 게이트패드들 등으로 구분된다.A gate metal layer 151 is formed on the buffer layer BUF. The gate metal layer 151 is one selected from the group consisting of molybdenum (Mo), aluminum (Al), chromium (Cr), gold (Au), titanium (Ti), nickel (Ni), and copper (Cu), or an alloy thereof. It may be, and it may be made of a single layer or multiple layers. The gate metal layer 151 is divided into a gate electrode of a transistor, gate lines connected to the gate electrode, and gate pads connected to the gate lines by a patterning process.

게이트 금속층(151) 상에는 제1절연층(152)이 형성된다. 제1절연층(152)은 실리콘 산화막(SiOx) 또는 실리콘 질화막(SiNx)의 단일층 또는 다중층으로 이루어질 수 있다. 제1절연층(152)은 게이트절연막으로 정의될 수 있다.A first insulating layer 152 is formed on the gate metal layer 151 . The first insulating layer 152 may be formed of a single layer or multiple layers of silicon oxide (SiOx) or silicon nitride (SiNx). The first insulating layer 152 may be defined as a gate insulating layer.

제1절연층(152) 상에는 소오스 드레인 금속층(153)이 형성된다. 소오스 드레인 금속층(153)은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni) 및 구리(Cu)로 이루어진 군에서 선택된 하나 또는 이들의 합금일 수 있으며, 단일층 또는 다중층으로 이루어질 수 있다. 소오스 드레인 금속층(153)은 패터닝 공정에 의해 트랜지스터의 소오스 및 드레인전극, 소오스 또는 드레인전극에 연결되는 데이터라인들, 데이터라인들에 연결되는 데이터패드들 등으로 구분된다.A source-drain metal layer 153 is formed on the first insulating layer 152 . The source-drain metal layer 153 is one selected from the group consisting of molybdenum (Mo), aluminum (Al), chromium (Cr), gold (Au), titanium (Ti), nickel (Ni), and copper (Cu), or a mixture thereof. It may be an alloy, and may consist of a single layer or multiple layers. The source-drain metal layer 153 is divided into source and drain electrodes of the transistor, data lines connected to the source or drain electrodes, and data pads connected to the data lines by a patterning process.

소오스 드레인 금속층(153) 상에는 제2절연층(154)이 형성된다. 제2절연층(154)은 실리콘 산화막(SiOx) 또는 실리콘 질화막(SiNx)의 단일층 또는 다중층으로 이루어질 수 있다. 제2절연층(154)은 보호막으로 절의될 수 있다.A second insulating layer 154 is formed on the source-drain metal layer 153 . The second insulating layer 154 may be formed of a single layer or multiple layers of silicon oxide (SiOx) or silicon nitride (SiNx). The second insulating layer 154 may be cut with a protective layer.

제2절연층(154) 상에는 평탄화층(155)이 형성된다. 평탄화층(155)은 트랜지스터 어레이 부분을 덮고 있는 층으로서 상부 표면을 평탄화하는 역할을 할 수 있는 포토아크릴(PAC), 코팅층 등의 유기재료로 선택된다.A planarization layer 155 is formed on the second insulating layer 154 . The planarization layer 155 is a layer covering the transistor array portion and is selected from an organic material such as photoacrylic (PAC) or a coating layer that can serve to planarize the upper surface.

평탄화층(155) 상에는 하부 전극층(156)이 형성된다. 하부 전극층(156)은 ITO(indium tin oxide), IZO(indium zinc oxide), AZO(Aluminum-doped Zinc Oxide) 등의 투명 전극 재료로 선택된다. 하부 전극층(156)은 패터닝 공정에 의해 유기 발광다이오드의 하부전극(예: 애노드전극), 저전위 전원라인의 연결전극 등으로 구분된다.A lower electrode layer 156 is formed on the planarization layer 155 . The lower electrode layer 156 is made of a transparent electrode material such as indium tin oxide (ITO), indium zinc oxide (IZO), or aluminum-doped zinc oxide (AZO). The lower electrode layer 156 is divided into a lower electrode (eg, an anode electrode) of an organic light emitting diode, a connection electrode of a low potential power line, and the like by a patterning process.

하부 전극층(156) 상에는 뱅크층(BNK)이 형성된다. 뱅크층(BNK)은 유기 절연막 또는 무기 절연막으로 선택될 수 있다. 뱅크층(BNK)은 유기 발광다이드의 개구영역을 정의하는 화소정의막으로 정의될 수 있다.A bank layer BNK is formed on the lower electrode layer 156 . The bank layer BNK may be an organic insulating layer or an inorganic insulating layer. The bank layer BNK may be defined as a pixel defining layer defining an opening area of an organic light emitting diode.

뱅크층(BNK) 상에는 반사전극층(157)이 형성된다. 반사전극층(157)은 유기 발광층(158)으로부터 생성된 빛을 상부 전극층(159)의 방향으로 내보낼 수 있을 만큼 반사도가 높은 재료 예컨대 알루미늄(Al), 은(Ag) 등이 선택된다.A reflective electrode layer 157 is formed on the bank layer BNK. The reflective electrode layer 157 is selected from a material having high reflectivity, such as aluminum (Al) or silver (Ag), to transmit light generated from the organic light emitting layer 158 in the direction of the upper electrode layer 159 .

반사전극층(157) 상에는 유기 발광층(158)이 형성된다. 유기 발광층(158)은 적색, 녹색, 청색 또는 백색을 발광하는 발광 물질로 선택된다. 유기 발광층(158)은 정공 주입층, 정공 수송층, 발광층, 전자 수송층 및 전자 주입층과 같은 계층 구조 또는 기타 기능층이 추가된 구조로 이루어진다.An organic light emitting layer 158 is formed on the reflective electrode layer 157 . The organic light emitting layer 158 is selected from a light emitting material that emits red, green, blue or white light. The organic emission layer 158 has a hierarchical structure such as a hole injection layer, a hole transport layer, an emission layer, an electron transport layer, and an electron injection layer, or a structure in which other functional layers are added.

유기 발광층(158) 상에는 상부 전극층(159)이 형성된다. 상부 전극층(159)은 표시영역(AA) 및 비표시영역(NA)의 일부에 위치하도록 전면 전극 형태로 형성되며 빛을 투과시킬 수 있는 재료 또는 빛을 투과시킬 수 있을 만큼 얇은 두께로 형성된다. 상부 전극층(159)은 유기 발광다이오드의 상부전극(예: 캐소드전극)이 되면서 저전위 전원라인에 연결되는 영역을 갖는다.An upper electrode layer 159 is formed on the organic light emitting layer 158 . The upper electrode layer 159 is formed in the form of a front electrode to be positioned in portions of the display area AA and the non-display area NA, and is formed of a light-transmitting material or thin enough to transmit light. The upper electrode layer 159 becomes an upper electrode (eg, a cathode electrode) of an organic light emitting diode and has a region connected to a low potential power line.

보상 금속층(160, New Metal)은 상부 전극층(159, Cathode)과 소오스 드레인 금속층(153, SD) 상에 형성된다. 보상 금속층(160)은 단일층 또는 다중층으로 형성될 수 있다. 보상 금속층(160)은 상부 전극층(159)과 저전위 전원라인(EVSS) 간의 전기적인 연결 시 저항을 낮추는 역할 등을 하는데 이에 대해 설명을 부가하면 다음과 같다.The compensation metal layer 160 (New Metal) is formed on the upper electrode layer 159 (Cathode) and the source-drain metal layer 153 (SD). The compensation metal layer 160 may be formed as a single layer or multiple layers. The compensation metal layer 160 serves to lower resistance when electrically connecting the upper electrode layer 159 and the low potential power supply line (EVSS), and a description thereof is as follows.

도 8 및 도 9에 도시된 바와 같이, 저전위 전원라인 영역(EVSSP)의 상위층에 존재하는 소오스 드레인 금속층(153)은 저전위 전원라인(EVSS)이 된다. 게이트인패널 영역(GIP)의 상위층에 존재하는 상부 전극층(159)은 유기 발광다이오드의 캐소드전극으로 선택되므로 저전위 전원라인(EVSS)을 통해 저전위 전원을 공급받게 된다.As shown in FIGS. 8 and 9 , the source-drain metal layer 153 existing on the upper layer of the low potential power line region EVSSP becomes the low potential power line EVSS. Since the upper electrode layer 159 existing on the upper layer of the gate-in-panel region GIP is selected as the cathode electrode of the organic light emitting diode, low potential power is supplied through the low potential power line EVSS.

유기전계발광표시장치는 구조적 특성상 상부 전극층(159)과 저전위 전원라인(EVSS)을 직접 연결(전극과 라인이 서로 다른 층에서 이격 됨)할 수 없다. 또한, 유기전계발광표시장치는 구조적 특성상 상부 전극층(159)의 면저항이 높고 상부 전극층(159)만으로 전원을 구성할 경우 저전위 전원라인(EVSS)의 △VSS가 증가한다.Due to structural characteristics, the organic light emitting display device cannot directly connect the upper electrode layer 159 and the low potential power supply line (EVSS) (electrodes and lines are spaced apart from each other). Also, due to structural characteristics of the organic light emitting display device, the sheet resistance of the upper electrode layer 159 is high, and ΔVSS of the low potential power supply line EVSS increases when a power source is configured only with the upper electrode layer 159 .

따라서, 제1실시예에서는 상부 전극층(159)과 저전위 전원라인(EVSS) 사이에서 연결전극 역할을 하는 하부 전극층(156, Anode) 상에 보상 금속층(160)을 더 형성한다. 보상 금속층(160)은 예컨대 구리(Cu)나 은(Ag) 등의 단일 금속재료 또는 니켈크롬(NiCr)이나 니켈구리(NiCu) 등의 합금재료와 같이 면저항이 낮은 재료로 선택될 수 있으나 이에 한정되지 않는다.Therefore, in the first embodiment, the compensation metal layer 160 is further formed on the lower electrode layer 156 (anode) serving as a connection electrode between the upper electrode layer 159 and the low potential power line (EVSS). The compensation metal layer 160 may be selected from a material having low sheet resistance, such as a single metal material such as copper (Cu) or silver (Ag) or an alloy material such as nickel chrome (NiCr) or nickel copper (NiCu), but is limited thereto It doesn't work.

보상 금속층(160)은 게이트인패널 영역(GIP)부터 저전위 전원라인 영역(EVSSP)까지 형성된다. 저전위 전원라인 영역(EVSSP)에 위치하는 제2절연층(154)은 소오스 드레인 금속층(153)의 일부를 노출하는 콘택홀을 갖는다. 따라서, 보상 금속층(160)은 게이트인패널 영역(GIP)의 최상위층에 존재하는 상부 전극층(159) 및 저전위 전원라인 영역(EVSSP)의 상위층에 존재하는 소오스 드레인 금속층(153)과 접촉한다.The compensation metal layer 160 is formed from the gate-in-panel region GIP to the low potential power line region EVSSP. The second insulating layer 154 positioned in the low potential power line region EVSSP has a contact hole exposing a portion of the source-drain metal layer 153 . Accordingly, the compensation metal layer 160 contacts the upper electrode layer 159 on the uppermost layer of the gate-in-panel region GIP and the source-drain metal layer 153 on the upper layer of the low potential power line region EVSSP.

다른 예로, 저전위 전원라인 영역(EVSSP)에 위치하는 뱅크층(BNK)은 도시된 바와 같이 하부 전극층(156)의 측면(또는 측벽)을 노출하는 콘택홀을 가질 수 있다. 이를 위해, 하부 전극층(156)은 평탄화층(155)의 측면을 덮도록 형성된다. 뱅크층(BNK)은 평탄화층(155)의 측면을 덮도록 형성된 하부 전극층(156)의 일부(또는 전부)를 노출한다.As another example, the bank layer BNK positioned in the low potential power line region EVSSP may have a contact hole exposing a side surface (or side wall) of the lower electrode layer 156 as shown. To this end, the lower electrode layer 156 is formed to cover the side surface of the planarization layer 155 . The bank layer BNK exposes part (or all) of the lower electrode layer 156 formed to cover the side surface of the planarization layer 155 .

이와 같은 경우, 보상 금속층(160)은 게이트인패널 영역(GIP)의 최상위층에 존재하는 상부 전극층(159), 저전위 전원라인 영역(EVSSP)의 상위층에 존재하는 소오스 드레인 금속층(153) 및 저전위 전원라인 영역(EVSSP)의 하부 전극층(156)의 측면과 접촉한다.In this case, the compensation metal layer 160 includes the upper electrode layer 159 on the uppermost layer of the gate-in-panel region GIP, the source-drain metal layer 153 on the upper layer of the low potential power line region EVSSP, and the low potential. It contacts the side surface of the lower electrode layer 156 in the power line area EVSSP.

즉, 보상 금속층(160)은 상부 전극층(159)과 소오스 드레인 금속층(153) 이상 2개의 층과 접촉하는 구조로 형성되거나 상부 전극층(159), 하부 전극층(156) 및 소오스 드레인 금속층(153) 이상 3개의 층과 접촉하는 구조로 형성될 수 있다.That is, the compensation metal layer 160 is formed in a structure in contact with two or more layers of the upper electrode layer 159 and the source-drain metal layer 153, or the upper electrode layer 159, the lower electrode layer 156, and the source-drain metal layer 153 or more. It can be formed into a structure in contact with three layers.

본 발명의 제1실시예는 베젤영역을 차지하는 전원설계 영역을 최소화하여 네로우 베젤(Narrow Bezel)을 구현하기 위해 위와 같이 면저항이 낮은 보강 재료를 게이트인패널 영역(GIP)부터 저전위 전원라인 영역(EVSSP)까지 형성하는 구조를 사용한다.In the first embodiment of the present invention, in order to implement a narrow bezel by minimizing the power design area that occupies the bezel area, a reinforcing material with low sheet resistance is applied from the gate-in-panel area (GIP) to the low potential power line area. (EVSSP).

실험결과, 제1실시예의 구조는 도 9 에 도시된 도 7의 EVSSP 영역과 실시예의 EVSSP 영역 간의 비교를 통해 알 수 있듯이 베젤영역을 더욱 좁힐 수 있는 것으로 나타났다.As a result of the experiment, it was found that the structure of the first embodiment can further narrow the bezel area as can be seen through a comparison between the EVSSP area of FIG. 7 shown in FIG. 9 and the EVSSP area of the embodiment.

실험결과, 제1실시예의 구조는 면저항이 낮은 보상 금속층의 추가로 종래 구조 대비 저전위 전원라인의 총 저항이 더 감소(병렬저항 구조에 면저항이 낮은 저항 추가에 따른 총 저항 감소)하는 것으로 나타났다. 그리고 저전위 전원라인의 총 저항은 보상 금속층(160)이 2개의 층과 접촉하는 구조보다 3개의 층과 접촉하는 구조 사용시 더 감소하는 것으로 나타났다.As a result of the experiment, it was found that the structure of the first embodiment further reduced the total resistance of the low potential power line compared to the conventional structure (total resistance decreased due to the addition of a low sheet resistance resistor to the parallel resistance structure) compared to the conventional structure. Also, the total resistance of the low-potential power line was found to be more reduced when a structure in which the compensating metal layer 160 contacts three layers than a structure in which the compensating metal layer 160 contacts two layers.

이상과 제1실시예와 같은 전원 구조를 이용하면 고해상도 및 네로우 베젤의 표시장치 구현 조건을 만족할 수 있을 것으로 예견된다. 그러나 표시장치의 타겟이 네로우 베젤이 아닌 저소비전력을 요구하는 경우에도 △VSS를 기존보다 낮출 수 있으므로 이전 대비 낮은 고전위 전원(EVDD)을 사용할 수 있는 구조로 변경 가능하다.It is expected that the conditions for implementing a display device with a high resolution and a narrow bezel can be satisfied by using the power supply structure as described above in the first embodiment. However, even if the target of the display device is not a narrow bezel but requires low power consumption, since ΔVSS can be lowered than before, it is possible to change the structure to use a lower electric potential power supply (EVDD) than before.

이하, 본 발명의 제1실시예에 따른 전원설계를 위한 제조방법에 대해 설명한다. 다만, 이하에서는 본 발명의 특징과 직접적으로 관계되는 상부 전극층과 보상 금속층 형성 부분만 설명한다.Hereinafter, a manufacturing method for power design according to a first embodiment of the present invention will be described. However, in the following, only the upper electrode layer and the compensation metal layer formation part directly related to the characteristics of the present invention will be described.

도 10은 상부 전극층 형성과 관련된 제조방법을 설명하기 위한 도면이고, 도 11은 보상 금속층 형성과 관련된 제조방법을 설명하기 위한 도면이다.10 is a view for explaining a manufacturing method related to forming an upper electrode layer, and FIG. 11 is a view for explaining a manufacturing method related to forming a compensation metal layer.

트랜지스터 어레이 공정 시 금속층을 이용하여 비표시영역(NA)에 전원부에 해당하는 저전위 전원라인을 형성하고 후속 공정으로 상부 전극층(159)을 표시영역(AA)의 전면에 형성한다. 상부 전극층(159)은 열증착법(Thermal Evaporation) 또는 스퍼터링법(Sputtering)을 이용할 수 있는 재료로 선택된다.During the transistor array process, a low potential power line corresponding to the power supply unit is formed in the non-display area NA by using a metal layer, and an upper electrode layer 159 is formed on the entire surface of the display area AA in a subsequent process. The upper electrode layer 159 is selected from a material capable of using thermal evaporation or sputtering.

도 10과 같이 상부 전극층(159)은 표시영역(AA)과 비표시영역(NA)의 일부 영역까지 노출하는 오픈부(OPN)(NOPN은 차단부)를 갖는 제1마스크(CMSK)에 의해 형성된다. 도 11과 같이 보상 금속층(160)은 표시영역(AA)과 인접한 비표시영역(NA)의 일부 영역만 노출하는 오픈부(OPN)를 갖는 제2마스크(NMSK)에 의해 형성된다. 그 결과, 보상 금속층(160)은 게이트인패널 영역(GIP)부터 저전위 전원라인 영역(EVSSP)까지 형성된다.As shown in FIG. 10 , the upper electrode layer 159 is formed by a first mask CMSK having an open portion OPN (NOPN is a blocking portion) exposing a portion of the display area AA and the non-display area NA. do. As shown in FIG. 11 , the compensation metal layer 160 is formed by a second mask NMSK having an open portion OPN exposing only a part of the non-display area NA adjacent to the display area AA. As a result, the compensation metal layer 160 is formed from the gate-in-panel region GIP to the low potential power line region EVSSP.

이상과 같이 보상 금속층(160)을 비표시영역(NA) 상에만 형성할 경우, 표시영역(AA) 방향의 빛 투과율과 무관하므로 단일층이나 다중층으로 형성할 수 있고 또한 두께에 대한 제약사항을 피할 수 있다.As described above, when the compensating metal layer 160 is formed only on the non-display area NA, it is independent of the light transmittance in the display area AA direction, so it can be formed as a single layer or multiple layers, and it can be formed with restrictions on thickness. can be avoided

<제2실시예><Second Embodiment>

도 12는 본 발명의 제2실시예에 따른 전원설계부의 비표시영역을 나타낸 단면도이고, 도 13은 도 12에 도시된 상부전극과 저전위 전원라인 간의 연결구조를 간략히 나타낸 제1계층도이며, 도 14는 도 12에 도시된 상부전극과 저전위 전원라인 간의 연결구조를 간략히 나타낸 제2계층도이다.12 is a cross-sectional view showing a non-display area of a power design unit according to a second embodiment of the present invention, and FIG. 13 is a first hierarchical diagram briefly showing a connection structure between an upper electrode and a low potential power line shown in FIG. 12, FIG. 14 is a second hierarchical view schematically illustrating a connection structure between an upper electrode and a low potential power line shown in FIG. 12 .

도 12에 도시된 바와 같이, 표시 패널의 비표시영역(NA)에는 마진 영역(EMP), 저전위 전원라인 영역(EVSSP) 및 게이트인패널 영역(GIP)이 포함된다. 게이트인패널 영역(GIP)은 표시영역(AA)의 외측에 위치한다. 저전위 전원라인 영역(EVSSP)은 게이트인패널 영역(GIP)의 외측에 위치한다. 마진 영역(EMP)은 저전위 전원라인 영역(EVSSP)의 외측에 위치한다.As shown in FIG. 12 , the non-display area NA of the display panel includes a margin area EMP, a low potential power line area EVSSP, and a gate in-panel area GIP. The gate-in-panel area GIP is positioned outside the display area AA. The low potential power line region EVSSP is positioned outside the gate-in-panel region GIP. The margin area EMP is positioned outside the low potential power line area EVSSP.

마진 영역(EMP)은 접착부재 등을 이용하여 제1기판(150a)과 제2기판(미도시)을 합착 밀봉할 때 여유 공간을 마련하기 위한 영역으로 정의된다. 저전위 전원라인 영역(EVSSP)은 제1기판(150a) 상에 저전위 전원라인을 형성할 때 사용할 수 있는 영역으로 정의된다. 게이트인패널 영역(GIP)은 게이트 구동부(미도시)에서 게이트인패널 방식으로 형성되는 부분인 시프트 레지스터 등을 형성할 때 사용할 수 있는 영역으로 정의된다.The margin area EMP is defined as an area for preparing an extra space when the first substrate 150a and the second substrate (not shown) are bonded and sealed using an adhesive member or the like. The low potential power line area EVSSP is defined as an area that can be used when forming a low potential power line on the first substrate 150a. The gate-in-panel region GIP is defined as a region that can be used when forming a shift register or the like, which is a part formed by a gate-in-panel method in a gate driver (not shown).

제1기판(150a)은 제1층(BP)과 제2층(PI)을 포함한다. 제1층(BP)은 제2층(PI)의 연성을 유지하며 강성을 보강하는 백플레이트 역할을 한다. 예컨대, 제1층(BP)은 폴리에틸렌 테레프탈레이트(PET)로 선택될 수 있고, 제2층(PI)은 폴리이미드(PI)로 선택될 수 있으나 이에 한정되지 않는다.The first substrate 150a includes a first layer BP and a second layer PI. The first layer (BP) serves as a back plate for maintaining the ductility and reinforcing the rigidity of the second layer (PI). For example, the first layer BP may be selected from polyethylene terephthalate (PET), and the second layer PI may be selected from polyimide (PI), but is not limited thereto.

제1기판(150a) 상에는 버퍼층(BUF)부터 시작하여 최상위층인 상부 전극층(159)까지 형성된다. 비표시영역(NA)에는 저전위 전원라인 등이 존재하고, 표시영역(AA)에는 트랜지스터 어레이(트랜지스터, 커패시터 등), 유기 발광다이오드 등이 존재한다. 이하, 표시영역(AA)과 비표시영역(NA)의 구분없이 제1기판(150a) 상에 형성된 층간 구조를 설명하면 다음과 같다.On the first substrate 150a, starting from the buffer layer BUF to the upper electrode layer 159, which is the uppermost layer, is formed. In the non-display area NA, there are low potential power lines, etc., and in the display area AA, transistor arrays (transistors, capacitors, etc.), organic light emitting diodes, etc. are present. Hereinafter, the interlayer structure formed on the first substrate 150a without distinction between the display area AA and the non-display area NA will be described.

제1기판(150a) 상에는 버퍼층(BUF)이 형성된다. 버퍼층(BUF)은 단층 버퍼층, 다층 버퍼층 또는 단층 버퍼층와 다층 버퍼층을 포함하는 구조로 이루어질 수 있다. 버퍼층(BUF)은 실리콘(Si) 계열의 SiOx, SiNx, SiON 중 하나로 선택될 수 있다.A buffer layer BUF is formed on the first substrate 150a. The buffer layer BUF may have a structure including a single-layer buffer layer, a multi-layer buffer layer, or a single-layer buffer layer and a multi-layer buffer layer. The buffer layer BUF may be selected from among silicon (Si)-based SiOx, SiNx, and SiON.

버퍼층(BUF) 상에는 게이트 금속층(151)이 형성된다. 게이트 금속층(151)은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni) 및 구리(Cu)로 이루어진 군에서 선택된 하나 또는 이들의 합금일 수 있으며, 단일층 또는 다중층으로 이루어질 수 있다. 게이트 금속층(151)은 패터닝 공정에 의해 트랜지스터의 게이트전극, 게이트전극에 연결되는 게이트라인들, 게이트라인들에 연결되는 게이트패드들 등으로 구분된다.A gate metal layer 151 is formed on the buffer layer BUF. The gate metal layer 151 is one selected from the group consisting of molybdenum (Mo), aluminum (Al), chromium (Cr), gold (Au), titanium (Ti), nickel (Ni), and copper (Cu), or an alloy thereof. It may be, and it may be made of a single layer or multiple layers. The gate metal layer 151 is divided into a gate electrode of a transistor, gate lines connected to the gate electrode, and gate pads connected to the gate lines by a patterning process.

게이트 금속층(151) 상에는 제1절연층(152)이 형성된다. 제1절연층(152)은 실리콘 산화막(SiOx) 또는 실리콘 질화막(SiNx)의 단일층 또는 다중층으로 이루어질 수 있다. 제1절연층(152)은 게이트절연막으로 정의될 수 있다.A first insulating layer 152 is formed on the gate metal layer 151 . The first insulating layer 152 may be formed of a single layer or multiple layers of silicon oxide (SiOx) or silicon nitride (SiNx). The first insulating layer 152 may be defined as a gate insulating layer.

제1절연층(152) 상에는 소오스 드레인 금속층(153)이 형성된다. 소오스 드레인 금속층(153)은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni) 및 구리(Cu)로 이루어진 군에서 선택된 하나 또는 이들의 합금일 수 있으며, 단일층 또는 다중층으로 이루어질 수 있다. 소오스 드레인 금속층(153)은 패터닝 공정에 의해 트랜지스터의 소오스 및 드레인전극, 소오스 또는 드레인전극에 연결되는 데이터라인들, 데이터라인들에 연결되는 데이터패드들 등으로 구분된다.A source-drain metal layer 153 is formed on the first insulating layer 152 . The source-drain metal layer 153 is one selected from the group consisting of molybdenum (Mo), aluminum (Al), chromium (Cr), gold (Au), titanium (Ti), nickel (Ni), and copper (Cu), or a mixture thereof. It may be an alloy, and may consist of a single layer or multiple layers. The source-drain metal layer 153 is divided into source and drain electrodes of the transistor, data lines connected to the source or drain electrodes, and data pads connected to the data lines by a patterning process.

소오스 드레인 금속층(153) 상에는 제2절연층(154)이 형성된다. 제2절연층(154)은 실리콘 산화막(SiOx) 또는 실리콘 질화막(SiNx)의 단일층 또는 다중층으로 이루어질 수 있다. 제2절연층(154)은 보호막으로 절의될 수 있다.A second insulating layer 154 is formed on the source-drain metal layer 153 . The second insulating layer 154 may be formed of a single layer or multiple layers of silicon oxide (SiOx) or silicon nitride (SiNx). The second insulating layer 154 may be cut with a protective layer.

제2절연층(154) 상에는 평탄화층(155)이 형성된다. 평탄화층(155)은 트랜지스터 어레이 부분을 덮고 있는 층으로서 상부 표면을 평탄화하는 역할을 할 수 있는 포토아크릴(PAC), 코팅층 등의 유기재료로 선택된다.A planarization layer 155 is formed on the second insulating layer 154 . The planarization layer 155 is a layer covering the transistor array portion and is selected from an organic material such as photoacrylic (PAC) or a coating layer that can serve to planarize the upper surface.

평탄화층(155) 상에는 하부 전극층(156)이 형성된다. 하부 전극층(156)은 ITO(indium tin oxide), IZO(indium zinc oxide), AZO(Aluminum-doped Zinc Oxide) 등의 투명 전극 재료로 선택된다. 하부 전극층(156)은 패터닝 공정에 의해 유기 발광다이오드의 하부전극(예: 애노드전극), 저전위 전원라인의 연결전극 등으로 구분된다.A lower electrode layer 156 is formed on the planarization layer 155 . The lower electrode layer 156 is made of a transparent electrode material such as indium tin oxide (ITO), indium zinc oxide (IZO), or aluminum-doped zinc oxide (AZO). The lower electrode layer 156 is divided into a lower electrode (eg, an anode electrode) of an organic light emitting diode, a connection electrode of a low potential power line, and the like by a patterning process.

하부 전극층(156) 상에는 뱅크층(BNK)이 형성된다. 뱅크층(BNK)은 유기 절연막 또는 무기 절연막으로 선택될 수 있다. 뱅크층(BNK)은 유기 발광다이드의 개구영역을 정의하는 화소정의막으로 정의될 수 있다.A bank layer BNK is formed on the lower electrode layer 156 . The bank layer BNK may be an organic insulating layer or an inorganic insulating layer. The bank layer BNK may be defined as a pixel defining layer defining an opening area of an organic light emitting diode.

뱅크층(BNK) 상에는 반사전극층(157)이 형성된다. 반사전극층(157)은 유기 발광층(158)으로부터 생성된 빛을 상부 전극층(159)의 방향으로 내보낼 수 있을 만큼 반사도가 높은 재료 예컨대 알루미늄(Al), 은(Ag) 등이 선택된다.A reflective electrode layer 157 is formed on the bank layer BNK. The reflective electrode layer 157 is selected from a material having high reflectivity, such as aluminum (Al) or silver (Ag), to transmit light generated from the organic light emitting layer 158 in the direction of the upper electrode layer 159 .

반사전극층(157) 상에는 유기 발광층(158)이 형성된다. 유기 발광층(158)은 적색, 녹색, 청색 또는 백색을 발광하는 발광 물질로 선택된다. 유기 발광층(158)은 정공 주입층, 정공 수송층, 발광층, 전자 수송층 및 전자 주입층과 같은 계층 구조 또는 기타 기능층이 추가된 구조로 이루어진다.An organic light emitting layer 158 is formed on the reflective electrode layer 157 . The organic light emitting layer 158 is selected from a light emitting material that emits red, green, blue or white light. The organic emission layer 158 has a hierarchical structure such as a hole injection layer, a hole transport layer, an emission layer, an electron transport layer, and an electron injection layer, or a structure in which other functional layers are added.

유기 발광층(158) 상에는 상부 전극층(159)이 형성된다. 상부 전극층(159)은 표시영역(AA) 및 비표시영역(NA)의 일부에 위치하도록 전면 전극 형태로 형성되며 빛을 투과시킬 수 있는 재료 또는 빛을 투과시킬 수 있을 만큼 얇은 두께로 형성된다. 상부 전극층(159)은 유기 발광다이오드의 상부전극(예: 캐소드전극)이 되면서 저전위 전원라인에 연결되는 영역을 갖는다.An upper electrode layer 159 is formed on the organic light emitting layer 158 . The upper electrode layer 159 is formed in the form of a front electrode to be positioned in portions of the display area AA and the non-display area NA, and is formed of a light-transmitting material or thin enough to transmit light. The upper electrode layer 159 becomes an upper electrode (eg, a cathode electrode) of an organic light emitting diode and has a region connected to a low potential power line.

보상 금속층(160)은 상부 전극층(159)과 소오스 드레인 금속층(153) 상에 형성된다. 보상 금속층(160)은 단일층으로 형성될 수 있다. 보상 금속층(160)은 상부 전극층(159)과 저전위 전원라인(EVSS) 간의 전기적인 연결 시 저항을 낮추는 역할 등을 하는데 이에 대해 설명을 부가하면 다음과 같다.The compensation metal layer 160 is formed on the upper electrode layer 159 and the source-drain metal layer 153 . The compensation metal layer 160 may be formed as a single layer. The compensation metal layer 160 serves to lower resistance when electrically connecting the upper electrode layer 159 and the low potential power supply line (EVSS), and a description thereof is as follows.

도 12 및 도 13에 도시된 바와 같이, 저전위 전원라인 영역(EVSSP)의 상위층에 존재하는 소오스 드레인 금속층(153)은 저전위 전원라인(EVSS)이 된다. 게이트인패널 영역(GIP)의 최상위층에 존재하는 상부 전극층(159)은 유기 발광다이오드의 캐소드전극으로 선택되므로 저전위 전원라인(EVSS)을 통해 저전위 전원을 공급받게 된다.As shown in FIGS. 12 and 13 , the source-drain metal layer 153 existing on the upper layer of the low potential power line region EVSSP becomes the low potential power line EVSS. Since the upper electrode layer 159 existing on the uppermost layer of the gate-in-panel region GIP is selected as the cathode electrode of the organic light emitting diode, low potential power is supplied through the low potential power line EVSS.

유기전계발광표시장치는 구조적 특성상 상부 전극층(159)과 저전위 전원라인(EVSS)을 직접 연결(전극과 라인이 서로 다른 층에서 이격 됨)할 수 없다. 또한, 상부발광 유기전계발광표시장치의 경우 구조적 특성상 상부 전극층(159)의 면저항이 높고 상부 전극층(159)만으로 전원을 구성할 경우 저전위 전원라인(EVSS)의 △VSS가 증가한다.Due to structural characteristics, the organic light emitting display device cannot directly connect the upper electrode layer 159 and the low potential power supply line (EVSS) (electrodes and lines are spaced apart from each other). In addition, in the case of a top emission organic light emitting display device, due to structural characteristics, the sheet resistance of the upper electrode layer 159 is high, and ΔVSS of the low potential power supply line EVSS increases when a power source is configured only with the upper electrode layer 159.

따라서, 제2실시예에서는 상부 전극층(159)과 저전위 전원라인(EVSS) 사이에서 연결전극 역할을 하는 하부 전극층(156) 상에 보상 금속층(160)을 더 형성한다. 보상 금속층(160)은 예컨대 구리(Cu)나 은(Ag) 등의 단일 금속재료 또는 니켈크롬(NiCr)이나 니켈구리(NiCu) 등의 합금재료와 같이 면저항이 낮은 재료로 선택될 수 있으나 이에 한정되지 않는다.Therefore, in the second embodiment, the compensation metal layer 160 is further formed on the lower electrode layer 156 serving as a connection electrode between the upper electrode layer 159 and the low potential power line EVSS. The compensation metal layer 160 may be selected from a material having low sheet resistance, such as a single metal material such as copper (Cu) or silver (Ag) or an alloy material such as nickel chrome (NiCr) or nickel copper (NiCu), but is limited thereto It doesn't work.

보상 금속층(160)은 표시영역(AA)부터 저전위 전원라인 영역(EVSSP)까지 형성된다. 저전위 전원라인 영역(EVSSP)에 위치하는 제2절연층(154)은 소오스 드레인 금속층(153)의 일부를 노출하는 콘택홀을 갖는다. 따라서, 보상 금속층(160)은 게이트인패널 영역(GIP)의 최상위층에 존재하는 상부 전극층(159) 및 저전위 전원라인 영역(EVSSP)의 상위층에 존재하는 소오스 드레인 금속층(153)과 접촉한다.The compensation metal layer 160 is formed from the display area AA to the low potential power line area EVSSP. The second insulating layer 154 positioned in the low potential power line region EVSSP has a contact hole exposing a portion of the source-drain metal layer 153 . Accordingly, the compensation metal layer 160 contacts the upper electrode layer 159 on the uppermost layer of the gate-in-panel region GIP and the source-drain metal layer 153 on the upper layer of the low potential power line region EVSSP.

다른 예로, 저전위 전원라인 영역(EVSSP)에 위치하는 뱅크층(BNK)은 도시된 바와 같이 하부 전극층(156)의 측면(또는 측벽)을 노출하는 콘택홀을 가질 수 있다. 이를 위해, 하부 전극층(156)은 평탄화층(155)의 측면을 덮도록 형성된다. 뱅크층(BNK)은 평탄화층(155)의 측면을 덮도록 형성된 하부 전극층(156)의 일부(또는 전부)를 노출한다.As another example, the bank layer BNK positioned in the low potential power line region EVSSP may have a contact hole exposing a side surface (or side wall) of the lower electrode layer 156 as shown. To this end, the lower electrode layer 156 is formed to cover the side surface of the planarization layer 155 . The bank layer BNK exposes part (or all) of the lower electrode layer 156 formed to cover the side surface of the planarization layer 155 .

이와 같은 경우, 보상 금속층(160)은 게이트인패널 영역(GIP)의 최상위층에 존재하는 상부 전극층(159), 저전위 전원라인 영역(EVSSP)의 상위층에 존재하는 소오스 드레인 금속층(153) 및 저전위 전원라인 영역(EVSSP)의 하부 전극층(156)의 측면과 접촉한다.In this case, the compensation metal layer 160 includes the upper electrode layer 159 on the uppermost layer of the gate-in-panel region GIP, the source-drain metal layer 153 on the upper layer of the low potential power line region EVSSP, and the low potential. It contacts the side surface of the lower electrode layer 156 in the power line area EVSSP.

즉, 보상 금속층(160)은 상부 전극층(159)과 소오스 드레인 금속층(153) 이상 2개의 층과 접촉하는 구조로 형성되거나 상부 전극층(159), 하부 전극층(156) 및 소오스 드레인 금속층(153) 이상 3개의 층과 접촉하는 구조로 형성될 수 있다.That is, the compensation metal layer 160 is formed in a structure in contact with two or more layers of the upper electrode layer 159 and the source-drain metal layer 153, or the upper electrode layer 159, the lower electrode layer 156, and the source-drain metal layer 153 or more. It can be formed into a structure in contact with three layers.

도 12 및 도 14에 도시된 바와 같이, 보상 금속층(160)을 표시영역(AA)과 비표시영역(NA) 상에 형성할 경우, 표시영역(AA) 방향의 빛 투과율을 저해할 수 있다. 그러므로 제2실시예는 보상 금속층(160)을 다중층으로 형성하되, 표시영역(AA)의 두께는 얇게 하는 반면 비표시영역(NA)의 두께는 두껍게 한다. 보상 금속층(160) 형성시, 표시영역(AA)보다 비표시영역(NA)을 더 두껍게 하면 투과율 저해 문제를 해소함과 동시에 저전위 전원라인의 총 저항을 더 감소시킬 수 있다.As shown in FIGS. 12 and 14 , when the compensating metal layer 160 is formed on the display area AA and the non-display area NA, light transmittance in the direction of the display area AA may be inhibited. Therefore, in the second embodiment, the compensation metal layer 160 is formed in multiple layers, but the thickness of the display area AA is thin while the thickness of the non-display area NA is thick. When the compensation metal layer 160 is formed, if the non-display area NA is made thicker than the display area AA, the transmittance deterioration problem can be solved and the total resistance of the low-potential power line can be further reduced.

본 발명의 제2실시예는 베젤영역을 차지하는 전원설계 영역을 최소화하여 네로우 베젤(Narrow Bezel)을 구현하기 위해 위와 같이 면저항이 낮은 보강 재료를 표시영역(AA)부터 저전위 전원라인 영역(EVSSP)까지 형성하는 구조를 사용한다.In the second embodiment of the present invention, in order to implement a narrow bezel by minimizing the power design area occupying the bezel area, a reinforcing material having low sheet resistance is applied from the display area AA to the low potential power line area EVSSP. ) is used to form a structure.

실험결과, 제2실시예의 구조는 도 13 및 도 14에 도시된 도 7의 EVSSP 영역과 실시예의 EVSSP 영역 간의 비교를 통해 알 수 있듯이 베젤영역을 더욱 좁힐 수 있는 것으로 나타났다.As a result of the experiment, it was found that the structure of the second embodiment can further narrow the bezel area as can be seen through comparison between the EVSSP area of FIG. 7 shown in FIGS. 13 and 14 and the EVSSP area of the embodiment.

실험결과, 제2실시예의 구조는 면저항이 낮은 보상 금속층의 추가로 종래 구조 대비 저전위 전원라인의 총 저항이 더 감소(병렬저항 구조에 면저항이 낮은 저항 추가에 따른 총 저항 감소)하는 것으로 나타났다. 그리고 저전위 전원라인의 총 저항은 보상 금속층(160)이 2개의 층과 접촉하는 구조보다 3개의 층과 접촉하는 구조 사용시 더 감소하는 것으로 나타났다.As a result of the experiment, it was found that the structure of the second embodiment further reduced the total resistance of the low-potential power line compared to the conventional structure (total resistance decreased due to the addition of a resistor with a low sheet resistance to the parallel resistance structure) compared to the conventional structure. Also, the total resistance of the low-potential power line was found to be more reduced when a structure in which the compensating metal layer 160 contacts three layers than a structure in which the compensating metal layer 160 contacts two layers.

이상과 제2실시예와 같은 전원 구조를 이용하면 고해상도 및 네로우 베젤의 표시장치 구현 조건을 만족할 수 있을 것으로 예견된다. 그러나 표시장치의 타겟이 네로우 베젤이 아닌 저소비전력을 요구하는 경우에도 △VSS를 기존보다 낮출 수 있으므로 이전 대비 낮은 고전위 전원(EVDD)을 사용할 수 있는 구조로 변경 가능하다.It is predicted that the conditions for implementing a display device with a high resolution and a narrow bezel can be satisfied by using the power supply structure as described above in the second embodiment. However, even if the target of the display device is not a narrow bezel but requires low power consumption, since ΔVSS can be lowered than before, it is possible to change the structure to use a lower electric potential power supply (EVDD) than before.

이하, 본 발명의 제2실시예에 따른 전원설계를 위한 제조방법에 대해 설명한다. 다만, 이하에서는 본 발명의 특징과 직접적으로 관계되는 상부 전극층과 보상 금속층 형성 부분만 설명한다.Hereinafter, a manufacturing method for power design according to a second embodiment of the present invention will be described. However, in the following, only the upper electrode layer and the compensation metal layer formation part directly related to the characteristics of the present invention will be described.

도 15는 상부 전극층 형성과 관련된 제조방법을 설명하기 위한 도면이고, 도 16은 보상 금속층 형성과 관련된 제조방법을 설명하기 위한 도면이다.15 is a view for explaining a manufacturing method related to forming an upper electrode layer, and FIG. 16 is a view for explaining a manufacturing method related to forming a compensation metal layer.

트랜지스터 어레이 공정 시 금속층을 이용하여 비표시영역(NA)에 전원부에 해당하는 저전위 전원라인을 형성하고 후속 공정으로 열증착(Thermal Evaporation)을 이용하여 상부 전극층(159)을 표시영역(AA)의 전면에 형성한다.During the transistor array process, a low potential power line corresponding to the power supply unit is formed in the non-display area NA by using a metal layer, and the upper electrode layer 159 is formed in the display area AA by using thermal evaporation as a subsequent process. form on the front

도 15와 같이 상부 전극층(159)은 표시영역(AA)과 비표시영역(NA)의 일부 영역까지 노출하는 오픈부(OPN)(NOPN은 차단부)를 갖는 제1마스크(CMSK)에 의해 형성된다. 도 16과 같이 보상 금속층(160)은 표시영역(AA)부터 비표시영역(NA)의 일부 영역을 노출하는 오픈부(OPN)를 갖는 제2마스크(NMSK)에 의해 형성된다. 그 결과, 보상 금속층(160)은 표시영역(AA)부터 저전위 전원라인 영역(EVSSP)까지 형성된다.As shown in FIG. 15 , the upper electrode layer 159 is formed by a first mask CMSK having an open portion OPN (NOPN is a blocking portion) exposing a portion of the display area AA and the non-display area NA. do. As shown in FIG. 16 , the compensation metal layer 160 is formed by a second mask NMSK having an open portion OPN exposing a portion of the display area AA to the non-display area NA. As a result, the compensation metal layer 160 is formed from the display area AA to the low potential power line area EVSSP.

이상과 같이 보상 금속층(160)을 표시영역(AA)과 비표시영역(NA) 상에 형성할 경우, 표시영역(AA) 방향의 빛 투과율을 저해할 수 있다. 그러므로 제2실시예는 보상 금속층(160)을 다중층으로 형성하되, 표시영역(AA)의 두께는 얇게 하는 반면 비표시영역(NA)의 두께는 두껍게 한다.As described above, when the compensating metal layer 160 is formed on the display area AA and the non-display area NA, light transmittance in the direction of the display area AA may be inhibited. Therefore, in the second embodiment, the compensation metal layer 160 is formed in multiple layers, but the thickness of the display area AA is thin while the thickness of the non-display area NA is thick.

이를 위해, 보상 금속층(160)의 제1층은 표시영역(AA)부터 비표시영역(NA)까지 노출하도록 설계하고, 제2층 등은 게이트인패널 영역(GIP)부터 비표시영역(NA)까지 노출하도록 설계하는 것이 바람직하다.To this end, the first layer of the compensation metal layer 160 is designed to be exposed from the display area AA to the non-display area NA, and the second layer is designed to cover the gate-in-panel area GIP to the non-display area NA. It is desirable to design it to expose up to.

한편, 본 발명의 제1 및 제2실시예에 따르면 보상 금속층(160)은 비표시영역(NA)의 사면을 모두 둘러싸는 형태를 취한다. 그러나 이하의 제3실시예와 같이 보상 금속층(160)은 비표시영역(NA)의 일측과 타측에만 형성될 수도 있다.On the other hand, according to the first and second embodiments of the present invention, the compensation metal layer 160 takes a form surrounding all four sides of the non-display area NA. However, as in the third embodiment below, the compensation metal layer 160 may be formed only on one side and the other side of the non-display area NA.

<제3실시예><Third Embodiment>

도 17은 본 발명의 제3실시예에 따른 전원설계부의 표시영역 및 비표시영역을 나타낸 평면도이다.17 is a plan view illustrating a display area and a non-display area of a power design unit according to a third embodiment of the present invention.

도 17에 도시된 바와 같이, 보상 금속층(160)은 비표시영역(NA)의 좌측과 우측에 스틱(Stick) 또는 바(Bar) 형태로 형성(도 16의 a)되거나, 비표시영역(NA)의 상측과 하측에 스틱 또는 바 형태로 형성될 수 있다. 도 17과 같은 구조로 보상 금속층(160)을 형성하면 저전위 전원라인(EVSS)의 △VSS를 낮출 수 있음은 물론 공정 택트 타임(Tact time)을 앞당길 수 있다.As shown in FIG. 17 , the compensating metal layer 160 is formed in a stick or bar shape on the left and right sides of the non-display area NA ( FIG. 16 a ), or the non-display area NA ) It may be formed in the form of a stick or bar on the upper and lower sides. If the compensation metal layer 160 is formed in the structure shown in FIG. 17 , ΔVSS of the low potential power line EVSS can be lowered and process tact time can be advanced.

아울러, 도 17의 제3실시예를 참조하면, 제2실시예에서 추가되는 제2층의 보상 금속층을 도 17의 (a)나 (b)와 같은 형태로 형성할 경우 표시영역(AA) 방향의 빛 투과율이나 두께 제약 등을 고려하지 않고 보상 금속층을 형성할 수 있는 이점이 있음을 알 수 있다.In addition, referring to the third embodiment of FIG. 17 , when the compensation metal layer of the second layer added in the second embodiment is formed in the form of (a) or (b) of FIG. 17, the direction of the display area (AA) It can be seen that there is an advantage in that the compensation metal layer can be formed without considering the light transmittance or thickness limitation of .

도 18은 종래 제안된 전원 구조와 본 발명의 제1실시예에 따른 전원 구조의 시뮬레이션 결과 그래프이다.18 is a simulation result graph of a conventionally proposed power source structure and a power source structure according to the first embodiment of the present invention.

도 18에 도시된 바와 같이, 종래 제안된 전원 구조(도 18의 a)는 저전위 전원 상승(EVSS Rising) 문제를 대략 0.24V로 낮출 수 있었다. 반면, 본 발명의 제1실시예에 따른 전원 구조(도 18의 b)는 저전위 전원 상승(EVSS Rising) 문제를 대략 0.19V로 종래 구조 대비 더 낮출 수 있었다. 한편, 도 18의 시뮬레이션 결과는 소형(3.64 인치) 표시패널을 기반으로 한 것이다.As shown in FIG. 18, the conventionally proposed power source structure (a in FIG. 18) can lower the EVSS rising problem to about 0.24V. On the other hand, the power supply structure according to the first embodiment of the present invention (FIG. 18B) can lower the EVSS Rising problem to about 0.19V compared to the conventional structure. Meanwhile, the simulation result of FIG. 18 is based on a small (3.64 inch) display panel.

이상 본 발명은 보상 금속층을 더 형성하여 저전위 전원 상승 문제를 방지하면서 네로우 베젤을 구현할 수 있는 유기전계발광표시장치를 제공하는 효과가 있다. 또한, 본 발명은 다양한 금속 재료(Cu, Ag, NiCr, NiCu 등)를 이용하여 보상 금속층을 구성할 수 있는 효과가 있다. 또한, 본 발명은 면저항이 낮은 재료를 기반으로 보상 금속층을 구성하여 목표하는 스펙에 맞게 증착되는 면적, 두께 및 형상 변경이 가능하므로 설계의 자유도를 높일 수 있는 효과가 있다. 또한, 본 발명은 동일한 저전위 전원 상승 수준을 유지하면서도 네로우 베젤 구현이 가능하며, 동일한 베젤의 크기로 표시 패널 구현시 저전위 전원 상승 수준을 상대적으로 감소시킬 수 있어 표시 패널의 성능 극대화가 가능한 효과가 있다. 또한, 본 발명은 보상 금속층을 이용하여 저소비전력을 요구하는 장치를 구현할 수 있는 효과가 있다. 본 발명은 저전위 전원 상승 문제를 방지하면서 네로우 베젤을 구현함은 물론 목표하는 스펙에 맞게 전원을 설계하거나 저소비전력을 요구하는 방식으로 탄력적인 설계가 가능한 효과가 있다.As described above, the present invention has an effect of providing an organic light emitting display device capable of implementing a narrow bezel while preventing a low potential power supply problem by further forming a compensation metal layer. In addition, the present invention has an effect of configuring a compensation metal layer using various metal materials (Cu, Ag, NiCr, NiCu, etc.). In addition, since the present invention configures the compensation metal layer based on a material having low sheet resistance, the deposited area, thickness, and shape can be changed according to a target specification, there is an effect of increasing the degree of freedom in design. In addition, the present invention can implement a narrow bezel while maintaining the same low-potential power-up level, and can relatively reduce the low-potential power-up level when implementing a display panel with the same size of the bezel, thereby maximizing the performance of the display panel. It works. In addition, the present invention has the effect of realizing a device requiring low power consumption by using the compensating metal layer. The present invention has an effect of implementing a narrow bezel while preventing a problem of low potential power rise, and designing a power supply according to a target specification or enabling a flexible design by requiring low power consumption.

이상 첨부된 도면을 참조하여 본 발명의 실시예를 설명하였지만, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술 분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시 예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 한다. 아울러, 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어진다. 또한, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.Although the embodiments of the present invention have been described with reference to the accompanying drawings, the above-described technical configuration of the present invention can be changed into other specific forms by those skilled in the art without changing the technical spirit or essential features of the present invention. It will be appreciated that this can be implemented. Therefore, the embodiments described above should be understood as illustrative in all respects and not limiting. In addition, the scope of the present invention is indicated by the claims to be described later rather than the above detailed description. In addition, all changes or modifications derived from the meaning and scope of the claims and their equivalent concepts should be construed as being included in the scope of the present invention.

110: 영상 처리부 120: 타이밍 제어부
130: 데이터 구동부 140: 게이트 구동부
150: 표시 패널 150a: 제1기판
AA: 표시영역 NA: 비표시영역
EMP: 마진 영역 EVSSP: 저전위 전원라인 영역
GIP: 게이트인패널 영역 160: 보상 금속층
159: 상부 전극층 153: 소오스 드레인 금속층
156: 하부 전극층
110: image processing unit 120: timing control unit
130: data driver 140: gate driver
150: display panel 150a: first substrate
AA: display area NA: non-display area
EMP: margin area EVSSP: low potential power line area
GIP: gate-in-panel region 160: compensation metal layer
159: upper electrode layer 153: source drain metal layer
156: lower electrode layer

Claims (11)

제1기판 상에 정의된 표시영역과 상기 표시영역의 외측에 위치하는 게이트인패널 영역, 상기 게이트인패널 영역의 외측에 위치하는 저전위 전원라인 영역을 포함하는 비표시영역;
상기 제1기판 상의 저전위 전원라인 영역에 위치하는 저전위 전원라인;
상기 저전위 전원라인 상에 위치하는 절연층에 의해 절연되고 상기 저전위 전원라인 영역부터 상기 게이트인패널 영역까지 위치하며 상기 저전위 전원라인에 연결된 하부 전극층;
상기 하부 전극층 상에 위치하는 절연층에 의해 절연되고 상기 표시영역부터 상기 게이트인패널 영역까지 위치하며 상기 하부 전극층에 연결된 상부 전극층; 및
상기 상부 전극층 상에 위치하며 상기 저전위 전원라인과 상기 상부 전극층을 전기적으로 연결하는 보상 금속층을 포함하는 유기전계발광표시장치.
a non-display area including a display area defined on the first substrate, a gate-in-panel area positioned outside the display area, and a low potential power line area positioned outside the gate-in-panel area;
a low potential power line located in a low potential power line area on the first substrate;
a lower electrode layer insulated by an insulating layer positioned on the low potential power line, positioned from the low potential power line area to the gate-in-panel area, and connected to the low potential power line;
an upper electrode layer insulated by an insulating layer positioned on the lower electrode layer, positioned from the display area to the gate-in-panel area, and connected to the lower electrode layer; and
and a compensation metal layer disposed on the upper electrode layer and electrically connecting the low potential power line and the upper electrode layer.
제1항에 있어서,
상기 보상 금속층은
상기 저전위 전원라인, 상기 하부 전극층 및 상기 상부 전극층과 접촉하는 유기전계발광표시장치.
According to claim 1,
The compensating metal layer is
An organic light emitting display device in contact with the low potential power line, the lower electrode layer, and the upper electrode layer.
제1항에 있어서,
상기 보상 금속층은
상기 게이트인패널 영역에서 상부 전극층과 접촉하고, 상기 저전위 전원라인 영역에서 하부 전극층의 측면 및 저전위 전원라인과 접촉하는 유기전계발광표시장치.
According to claim 1,
The compensating metal layer is
The organic light emitting display device of claim 1 , wherein the gate-in-panel area contacts the upper electrode layer, and the low potential power line area contacts side surfaces of the lower electrode layer and the low potential power line.
제1항에 있어서,
상기 저전위 전원라인은 상기 표시영역 내의 소오스 드레인 전극과 동일한 물질로 구성되는 유기전계발광표시장치.
According to claim 1,
The low potential power line is made of the same material as the source and drain electrodes in the display area.
제1항에 있어서,
상기 제1기판 상의 상기 게이트인패널 영역에 위치하는 게이트 금속층과,
상기 게이트 금속층 상에 위치하는 제1절연층과,
상기 제1절연층 상의 상기 저전위 전원라인 영역에 위치하는 소오스 드레인 금속층과,
상기 소오스 드레인 금속층 상에 위치하는 제2절연층과,
상기 제2절연층 상에 위치하는 평탄화층과,
상기 평탄화층 상의 상기 저전위 전원라인 영역부터 상기 게이트인패널 영역까지 위치하는 상기 하부 전극층과,
상기 하부 전극층 상에 위치하는 뱅크층과,
상기 뱅크층 상의 상기 표시영역에 위치하는 유기 발광층과,
상기 유기 발광층 상의 상기 표시영역부터 상기 게이트인패널 영역까지 위치하는 상부 전극층을 포함하며,
상기 소오스 드레인 금속층은 상기 저전위 전원라인인 유기전계발광표시장치.
According to claim 1,
a gate metal layer positioned in the gate-in-panel region on the first substrate;
A first insulating layer positioned on the gate metal layer;
a source-drain metal layer positioned in the low potential power line region on the first insulating layer;
a second insulating layer positioned on the source-drain metal layer;
A planarization layer positioned on the second insulating layer;
the lower electrode layer positioned from the low potential power line region to the gate-in-panel region on the planarization layer;
a bank layer positioned on the lower electrode layer;
an organic light emitting layer positioned in the display area on the bank layer;
an upper electrode layer positioned from the display area on the organic light emitting layer to the gate-in-panel area;
The source-drain metal layer is the low potential power line.
제5항에 있어서,
상기 보상 금속층은
상기 저전위 전원라인 영역부터 상기 게이트인패널 영역까지 위치하는 유기전계발광표시장치.
According to claim 5,
The compensating metal layer is
An organic light emitting display device positioned from the low potential power line region to the gate-in-panel region.
제5항에 있어서,
상기 보상 금속층은
상기 저전위 전원라인 영역부터 상기 표시영역까지 위치하는 유기전계발광표시장치.
According to claim 5,
The compensating metal layer is
An organic light emitting display device positioned from the low potential power line area to the display area.
제7항에 있어서,
상기 보상 금속층은
다중층으로 구성되고, 상기 표시영역 내의 보상 금속층의 두께보다 상기 비표시영역 내의 보상 금속층의 두께가 더 두꺼운 유기전계발광표시장치.
According to claim 7,
The compensating metal layer is
An organic light emitting display device comprising multiple layers, wherein a thickness of the compensation metal layer in the non-display area is greater than a thickness of the compensation metal layer in the display area.
제1기판 상에 표시영역을 정의하고 상기 표시영역의 외측에 게이트인패널 영역, 상기 게이트인패널 영역의 외측에 저전위 전원라인 영역을 포함하는 비표시영역을 정의하는 단계;
상기 제1기판 상의 상기 게이트인패널 영역에 게이트 금속층을 형성하는 단계;
상기 게이트 금속층 상에 제1절연층을 형성하는 단계;
상기 제1절연층 상의 상기 저전위 전원라인 영역에 저전위 전원라인이 되는 소오스 드레인 금속층을 형성하는 단계;
상기 소오스 드레인 금속층 상에 제2절연층을 형성하는 단계;
상기 제2절연층 상에 평탄화층을 형성하는 단계;
상기 저전위 전원라인에 연결되도록 상기 평탄화층 상의 상기 저전위 전원라인 영역부터 상기 게이트인패널 영역까지 하부 전극층을 형성하는 단계;
상기 하부 전극층 상에 뱅크층을 형성하는 단계;
상기 뱅크층 상의 상기 표시영역에 유기 발광층을 형성하는 단계;
상기 하부 전극층에 연결되도록 상기 유기 발광층 상의 상기 표시영역부터 상기 게이트인패널 영역까지 상부 전극층을 형성하는 단계; 및
상기 저전위 전원라인과 상기 상부 전극층이 전기적으로 연결되도록 상기 상부 전극층 상에 보상 금속층을 형성하는 단계를 포함하는 유기전계발광표시장치의 제조방법.
defining a display area on a first substrate, and defining a non-display area including a gate-in-panel area outside the display area and a low potential power line area outside the gate-in-panel area;
forming a gate metal layer in the gate-in-panel region on the first substrate;
forming a first insulating layer on the gate metal layer;
forming a source-drain metal layer serving as a low-potential power line in the low-potential power line region on the first insulating layer;
forming a second insulating layer on the source-drain metal layer;
forming a planarization layer on the second insulating layer;
forming a lower electrode layer from the low potential power line region on the planarization layer to the gate-in-panel region to be connected to the low potential power line;
forming a bank layer on the lower electrode layer;
forming an organic light emitting layer in the display area on the bank layer;
forming an upper electrode layer from the display area on the organic light emitting layer to the gate-in-panel area so as to be connected to the lower electrode layer; and
and forming a compensation metal layer on the upper electrode layer so that the low potential power line and the upper electrode layer are electrically connected.
제9항에 있어서,
상기 저전위 전원라인 영역에서 상기 소오스 드레인 금속층의 일부가 노출되도록 상기 제2절연층을 패턴하는 단계와,
상기 저전위 전원라인 영역에서 상기 하부 전극층의 측면이 노출되도록 상기 뱅크층을 패턴하는 단계를 더 포함하는 유기전계발광표시장치의 제조방법.
According to claim 9,
patterning the second insulating layer to expose a portion of the source-drain metal layer in the low potential power line region;
and patterning the bank layer so that a side surface of the lower electrode layer is exposed in the low potential power line region.
제9항에 있어서,
상기 보상 금속층을 형성하는 단계는
구리(Cu)나 은(Ag)의 단일 금속재료로 이루어진 단일층 또는 니켈크롬(NiCr)이나 니켈구리(NiCu)의 합금재료로 이루어진 다중층으로 상기 보상 금속층을 형성하는 유기전계발광표시장치의 제조방법.
According to claim 9,
Forming the compensation metal layer
Manufacture of an organic light emitting display device in which the compensation metal layer is formed of a single layer made of a single metal material of copper (Cu) or silver (Ag) or a multi-layer made of an alloy material of nickel chromium (NiCr) or nickel copper (NiCu) Way.
KR1020150179953A 2015-12-16 2015-12-16 Organic Light Emitting Display Device and Method of Manufacturing the same KR102490626B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020150179953A KR102490626B1 (en) 2015-12-16 2015-12-16 Organic Light Emitting Display Device and Method of Manufacturing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150179953A KR102490626B1 (en) 2015-12-16 2015-12-16 Organic Light Emitting Display Device and Method of Manufacturing the same

Publications (2)

Publication Number Publication Date
KR20170071816A KR20170071816A (en) 2017-06-26
KR102490626B1 true KR102490626B1 (en) 2023-01-20

Family

ID=59282236

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150179953A KR102490626B1 (en) 2015-12-16 2015-12-16 Organic Light Emitting Display Device and Method of Manufacturing the same

Country Status (1)

Country Link
KR (1) KR102490626B1 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102537444B1 (en) 2018-05-31 2023-05-30 삼성디스플레이 주식회사 Display apparatus
KR20220067585A (en) 2020-11-16 2022-05-25 삼성디스플레이 주식회사 Display device

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101084256B1 (en) * 2009-12-08 2011-11-16 삼성모바일디스플레이주식회사 Organic light emitting diode display and manufacturing method thereof
KR101802523B1 (en) * 2011-08-02 2017-11-28 엘지디스플레이 주식회사 Organic light emitting display device and manufacturing method of the same
KR101521676B1 (en) * 2011-09-20 2015-05-19 엘지디스플레이 주식회사 Organic light emitting diode display and method for manufacturing the same
KR102077723B1 (en) * 2013-05-23 2020-04-08 삼성디스플레이 주식회사 Organinc light emitting display device and manufacturing method for the same
KR102282996B1 (en) * 2013-10-30 2021-07-29 삼성디스플레이 주식회사 Organic light emitting display apparatus and method of manufacturing thereof
KR101661015B1 (en) * 2013-11-28 2016-09-28 엘지디스플레이 주식회사 Large Area Organic Light Emitting Diode Display
KR102214476B1 (en) * 2014-03-17 2021-02-10 삼성디스플레이 주식회사 Organic light emitting display device and method for manufacturing the same

Also Published As

Publication number Publication date
KR20170071816A (en) 2017-06-26

Similar Documents

Publication Publication Date Title
US11282450B2 (en) Display device
KR101679977B1 (en) Self-capacitive touch sensor integrated type display device and manufacturing method of the same
US11437439B2 (en) Display device
EP3331019B1 (en) Display device
CN107785394B (en) Display device
EP3503238A1 (en) Display device
EP3301731B1 (en) Organic light emitting display device
JP2014102319A (en) Light-emitting element and display device
KR102545527B1 (en) Transparent organic emitting display device
US10950822B2 (en) Display device capable of improving light extraction efficiency
US10466831B2 (en) Touch display device
US10903451B2 (en) Organic light-emitting display device and manufacturing method thereof
TWI730542B (en) Display device
KR20120080913A (en) Organic light emitting display device
CN113130590A (en) Organic light emitting diode display device including touch sensor and method of manufacturing the same
KR102597309B1 (en) Flexible display device
US10026794B2 (en) Display device having an insulating pattern covered via and electrode holes
KR102490626B1 (en) Organic Light Emitting Display Device and Method of Manufacturing the same
KR102394650B1 (en) Organic light emitting display device
KR20210086230A (en) Display panel
KR102632118B1 (en) Display device having minimized bezel
CN113035908A (en) Organic light emitting display device
KR102377416B1 (en) Display Device
KR20160042362A (en) Organic light emitting diode display
KR20210034335A (en) Flexible display

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant