KR102448522B1 - Liquid crystal display device - Google Patents

Liquid crystal display device Download PDF

Info

Publication number
KR102448522B1
KR102448522B1 KR1020150183969A KR20150183969A KR102448522B1 KR 102448522 B1 KR102448522 B1 KR 102448522B1 KR 1020150183969 A KR1020150183969 A KR 1020150183969A KR 20150183969 A KR20150183969 A KR 20150183969A KR 102448522 B1 KR102448522 B1 KR 102448522B1
Authority
KR
South Korea
Prior art keywords
electrode
contact holes
drain electrode
opening
disposed
Prior art date
Application number
KR1020150183969A
Other languages
Korean (ko)
Other versions
KR20170074554A (en
Inventor
나영희
나두현
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020150183969A priority Critical patent/KR102448522B1/en
Publication of KR20170074554A publication Critical patent/KR20170074554A/en
Application granted granted Critical
Publication of KR102448522B1 publication Critical patent/KR102448522B1/en

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Geometry (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 기판 상에 제1개구부를 구비하며 배치되고 제1개구부에 의해 측단면이 노출되는 드레인전극과, 드레인전극 상부에 배치되는 제1보호층과, 제1보호층 상부에 배치되는 제1전극을 포함한다.
이 때, 제1보호층은 드레인전극 상부면을 노출시키는 다수의 제1콘택홀을 구비하며, 다수의 제1콘택홀 중 적어도 하나는 제1개구부와 일부 중첩된다.
또한, 제1전극은 다수의 제1콘택홀에 의해 노출된 드레인전극 상부면과 제1개구부에 의해 노출된 드레인전극 측단면과 각각 접촉된다.
이를 통해, 표시품질 저하를 방지할 수 있는 액정표시장치를 제공한다.
The present invention relates to a drain electrode disposed on a substrate having a first opening and exposed by the first opening, a first protective layer disposed over the drain electrode, and a first disposed over the first protective layer. including electrodes.
In this case, the first protective layer includes a plurality of first contact holes exposing the upper surface of the drain electrode, and at least one of the plurality of first contact holes partially overlaps the first opening.
In addition, the first electrode is in contact with an upper surface of the drain electrode exposed by the plurality of first contact holes and a side end surface of the drain electrode exposed by the first opening, respectively.
Through this, a liquid crystal display device capable of preventing display quality deterioration is provided.

Description

액정표시장치{Liquid crystal display device}Liquid crystal display device

본 발명은 액정표시장치에 관한 것으로, 표시품질 저하를 방지할 수 있는 액정표시장치에 관한 것이다.
The present invention relates to a liquid crystal display device, and to a liquid crystal display device capable of preventing display quality deterioration.

최근에 액정표시장치는 소비전력이 낮고, 휴대성이 양호한 기술 집약적이며, 부가가치가 높은 차세대 첨단 디스플레이(display)소자로 각광받고 있다. Recently, the liquid crystal display device has been spotlighted as a next-generation high-tech display device with low power consumption, good portability, high technology intensive, and high added value.

이러한 액정표시장치 중에서도 각 화소 별로 전압의 온(on), 오프(off)를 조절할 수 있는 스위칭 소자인 박막트랜지스터가 구비된 액티브 매트릭스형 액정표시장치가 해상도 및 동영상 구현능력이 뛰어나 가장 주목받고 있다.Among these liquid crystal displays, an active matrix liquid crystal display equipped with a thin film transistor, which is a switching element that can control the on and off voltages of each pixel, is attracting the most attention due to its excellent resolution and video realization ability.

도 1은 종래의 액정표시장치의 평면도이다.1 is a plan view of a conventional liquid crystal display device.

한편, 도 1은 DRD(Double Rate Driving) 방식의 액정표시장치를 일 예로 도시하였다.Meanwhile, FIG. 1 illustrates an example of a double rate driving (DRD) type liquid crystal display.

도면에 도시한 바와 같이, 종래의 액정표시장치는 기판(11) 상에 일 방향으로 배치되는 게이트배선(13)과, 게이트배선(13)과 평행하게 배치되는 공통배선(15)과, 게이트배선(13) 및 공통배선(15)과 교차하는 데이터배선(16)과, 게이트배선(13) 및 데이터배선(16)과 연결되는 박막트랜지스터(T)를 포함한다.As shown in the drawing, in the conventional liquid crystal display device, a gate wiring 13 disposed on a substrate 11 in one direction, a common wiring 15 disposed parallel to the gate wiring 13, and a gate wiring 13 and the data line 16 intersecting the common line 15 , and a thin film transistor T connected to the gate line 13 and the data line 16 .

또한, 게이트배선(13) 및 데이터배선(16)의 교차지점에는 다수의 화소영역이 형성되며, 각 화소영역에는 보호층(미도시)을 사이에 두고 제1 및 제2전극(21, 23)이 배치된다.In addition, a plurality of pixel regions are formed at the intersections of the gate wiring 13 and the data wiring 16 , and in each pixel region, the first and second electrodes 21 and 23 with a protective layer (not shown) interposed therebetween. this is placed

이 때, 박막트랜지스터(T)는 게이트배선(13)과 연결되는 게이트전극(14)과, 데이터배선(16)과 연결되는 소스전극(17)과, 제1전극(21)과 제1콘택홀(22)을 통해 전기적으로 연결되는 드레인전극(18)으로 이루어진다.At this time, the thin film transistor T has a gate electrode 14 connected to the gate line 13 , a source electrode 17 connected to the data line 16 , a first electrode 21 and a first contact hole. It consists of a drain electrode (18) electrically connected through (22).

또한, 제2전극(23)은 공통배선(15)과 제2콘택홀(24)을 통해 전기적으로 연결된다.In addition, the second electrode 23 is electrically connected to the common wiring 15 and the second contact hole 24 .

도 2는 도 1의 A영역을 확대한 도면이고, 도 3은 도 2의 Ⅲ-Ⅲ을 따라 절단한 단면도이다.FIG. 2 is an enlarged view of area A of FIG. 1 , and FIG. 3 is a cross-sectional view taken along line III-III of FIG. 2 .

먼저, 도 2에 도시한 바와 같이, 종래의 액정표시장치는 기판(11) 상에 배치되는 드레인전극(18)과, 드레인전극(18)과 중첩되는 제1전극(21)을 포함한다.First, as shown in FIG. 2 , the conventional liquid crystal display includes a drain electrode 18 disposed on a substrate 11 and a first electrode 21 overlapping the drain electrode 18 .

이 때, 드레인전극(18) 및 제1전극(21)은 하나의 제1콘택홀(22)을 통해 연결된다.At this time, the drain electrode 18 and the first electrode 21 are connected through one first contact hole 22 .

다음, 도 3에 도시한 바와 같이, 종래의 액정표시장치는 기판(11) 상에 배치되는 게이트절연막(31)과, 게이트절연막(31) 상부에 배치되는 드레인전극(18)과, 드레인전극(18) 상부에 배치되는 제1보호층(33)과, 제1보호층(33) 상부에 배치되는 제1전극(21)을 포함한다.Next, as shown in FIG. 3 , the conventional liquid crystal display device has a gate insulating layer 31 disposed on a substrate 11 , a drain electrode 18 disposed on the gate insulating layer 31 , and a drain electrode ( 18) It includes a first protective layer 33 disposed on the upper portion, and a first electrode 21 disposed on the first protective layer 33 .

구체적으로, 제1보호층(33)은 드레인전극(18) 상부면을 노출시키는 제1콘택홀(22)을 구비하며, 제1전극(21)은 제1콘택홀(22)에 의해 노출되는 드레인전극(18) 상부면과 접촉된다.Specifically, the first protective layer 33 has a first contact hole 22 exposing the upper surface of the drain electrode 18 , and the first electrode 21 is exposed by the first contact hole 22 . The drain electrode 18 is in contact with the upper surface.

이를 통해, 데이터배선(도 1의 16)으로부터 공급되는 데이터전압을 박막트랜지스터(도 1의 T)를 통해 제1전극(21)에 공급된다.Through this, the data voltage supplied from the data line ( 16 in FIG. 1 ) is supplied to the first electrode 21 through the thin film transistor (T in FIG. 1 ).

한편, 제1보호층(33)은 제1콘택홀(22)에 의해 단차가 형성된다. 이 때, 그 단차 면을 따라 제1전극(21)이 단선되는 현상이 빈번히 발생한다.Meanwhile, a step is formed in the first protective layer 33 by the first contact hole 22 . At this time, a phenomenon in which the first electrode 21 is disconnected along the step surface frequently occurs.

특히, 종래의 액정표시장치는 제1콘택홀(22)이 하나만 형성되어 있기 때문에 제1콘택홀(22)을 통해 드레인전극(18)과 접촉되는 제1전극(21)이 단선되면, 단선된 제1전극(21)이 배치된 화소영역에서 표시불량이 발생된다.In particular, since only one first contact hole 22 is formed in the conventional liquid crystal display device, when the first electrode 21 contacting the drain electrode 18 through the first contact hole 22 is disconnected, the disconnection A display defect occurs in the pixel region where the first electrode 21 is disposed.

또한, 제1콘택홀(22)은 드레인전극(18) 상부에 제1보호층(33)을 형성한 후, 이를 패터닝하여 형성하는데, 이 때, 제1콘택홀(22)을 형성한 후에도 드레인전극(18) 상부면에 제1보호층(33)을 이루는 유기물질(또는 무기물질)이 일부 남아 있거나, 표면에 얇은 유기막(또는 무기막)이 형성될 수 있다.In addition, the first contact hole 22 is formed by forming the first protective layer 33 on the drain electrode 18 and then patterning it. At this time, even after the first contact hole 22 is formed, the drain A portion of the organic material (or inorganic material) constituting the first protective layer 33 may remain on the upper surface of the electrode 18 , or a thin organic layer (or inorganic layer) may be formed on the surface.

이와 같이 일부 남겨진 유기물질(또는 무기물질) 또는 유기막(또는 무기막)은 드레인전극(18) 상부면과 제1전극(21)간의 들뜸 현상을 일으켜, 드레인전극(18) 및 제1전극(21)간의 접촉불량을 발생시키거나, 콘택 저항을 증가시켜 전류특성을 저하시킴으로써, 표시품질을 저하시키게 된다.The organic material (or inorganic material) or organic film (or inorganic film) partially left in this way causes a lifting phenomenon between the upper surface of the drain electrode 18 and the first electrode 21, and the drain electrode 18 and the first electrode ( 21), or by increasing the contact resistance to lower the current characteristic, the display quality is deteriorated.

도 4는 도 1의 B영역을 확대한 도면이고, 도 5은 도 4의 Ⅴ-Ⅴ를 따라 절단한 단면도이다.FIG. 4 is an enlarged view of area B of FIG. 1 , and FIG. 5 is a cross-sectional view taken along line V-V of FIG. 4 .

먼저, 도 4에 도시한 바와 같이, 종래의 액정표시장치는 기판(11) 상에 일 방향으로 배치되는 공통배선(15)과, 공통배선(15)과 중첩되는 제2전극(23)을 포함한다.First, as shown in FIG. 4 , the conventional liquid crystal display device includes a common wiring 15 disposed on a substrate 11 in one direction and a second electrode 23 overlapping the common wiring 15 . do.

이 때, 공통배선(15) 및 제2전극(23)은 하나의 제2콘택홀(24)을 통해 연결된다.At this time, the common wiring 15 and the second electrode 23 are connected through one second contact hole 24 .

다음, 도 5에 도시한 바와 같이, 종래의 액정표시장치는 기판(11) 상에 배치되는 공통배선(15)과, 공통배선(15)을 덮으며 기판(11) 상에 배치되는 게이트절연막(31)과, 게이트절연막(31) 상부에 순차로 배치되는 제1 및 제2보호층(33, 35)과, 제2보호층(35) 상부에 배치되는 제2전극(23)을 포함한다.Next, as shown in FIG. 5 , in the conventional liquid crystal display device, the common wiring 15 disposed on the substrate 11 and the gate insulating film ( 31 , first and second protective layers 33 and 35 sequentially disposed on the gate insulating layer 31 , and a second electrode 23 disposed on the second protective layer 35 .

구체적으로, 게이트절연막(31)과 제1 및 제2보호층(33, 35)은 공통배선(15) 상부면을 노출시키는 제2콘택홀(24)을 구비하며, 제2전극(23)은 제2콘택홀(24)에 의해 노출되는 공통배선(15) 상부면과 접촉된다.Specifically, the gate insulating layer 31 and the first and second protective layers 33 and 35 have a second contact hole 24 exposing the upper surface of the common wiring 15 , and the second electrode 23 is It is in contact with the upper surface of the common wiring 15 exposed by the second contact hole 24 .

이를 통해, 공통전압이 공통배선(15)을 통해 제2전극(23)에 공급된다.Through this, the common voltage is supplied to the second electrode 23 through the common wiring 15 .

한편, 제2보호층(35)은 제2콘택홀(24)에 의해 단차가 형성된다. 이 때, 그 단차 면을 따라 제2전극(23)이 단선되는 현상이 빈번히 발생한다.Meanwhile, a step is formed in the second protective layer 35 by the second contact hole 24 . At this time, a phenomenon in which the second electrode 23 is disconnected along the step surface frequently occurs.

특히, 종래의 액정표시장치는 제2콘택홀(24)이 하나만 형성되어 있기 때문에 공통배선(15) 및 제2전극(23)이 단선되면, 단선된 제2전극(23)이 배치된 화소영역에서 표시불량이 발생된다.In particular, since only one second contact hole 24 is formed in the conventional liquid crystal display device, when the common wiring 15 and the second electrode 23 are disconnected, the pixel region in which the disconnected second electrode 23 is disposed. display failure occurs.

또한, 제2콘택홀(24)은 공통배선(15) 상부에 게이트절연막(31), 제1 및 제2보호층(33, 35)을 형성한 후, 이를 패터닝하여 형성하는데, 이 때, 제2콘택홀(24)을 형성한 후에도 공통배선(15) 상부면에 게이트절연막(31), 제1 및 제2보호층(33, 35)을 이루는 유기물질(또는 무기물질)이 일부 남아 있거나, 표면에 얇은 유기막(또는 무기막)이 형성될 수 있다.In addition, the second contact hole 24 is formed by forming the gate insulating layer 31 and the first and second protective layers 33 and 35 on the common wiring 15 and then patterning them. Even after the second contact hole 24 is formed, some organic materials (or inorganic materials) forming the gate insulating layer 31 and the first and second protective layers 33 and 35 remain on the upper surface of the common wiring 15 , A thin organic film (or inorganic film) may be formed on the surface.

이와 같이 일부 남겨진 유기물질(또는 무기물질) 또는 유기막(또는 무기막)은 공통배선(15) 상부면과 제2전극(23)간의 들뜸 현상을 일으켜, 공통배선(15) 및 제2전극(23)간의 접촉불량을 발생시키거나, 콘택 저항을 증가시켜 전류특성을 저하시킴으로써, 표시품질을 저하시키게 된다.
The organic material (or inorganic material) or the organic film (or inorganic film) partially left in this way causes a lifting phenomenon between the upper surface of the common wiring 15 and the second electrode 23, and the common wiring 15 and the second electrode ( 23), or by increasing the contact resistance to lower the current characteristic, the display quality is deteriorated.

본 발명은 표시품질 저하를 방지할 수 있는 액정표시장치를 제공하는 것을 그 목적으로 한다.
An object of the present invention is to provide a liquid crystal display device capable of preventing display quality deterioration.

상기 목적을 달성하기 위한 본 발명은, 기판 상에 제1개구부를 구비하며 배치되고 제1개구부에 의해 측단면이 노출되는 드레인전극과, 드레인전극 상부에 배치되는 제1보호층과, 제1보호층 상부에 배치되는 제1전극을 포함한다.The present invention for achieving the above object includes a drain electrode disposed with a first opening on a substrate and having a side cross-section exposed by the first opening, a first protective layer disposed on the drain electrode, and a first protection and a first electrode disposed on the layer.

이 때, 제1보호층은 드레인전극 상부면을 노출시키는 다수의 제1콘택홀을 구비하며, 다수의 제1콘택홀 중 적어도 하나는 제1개구부와 일부 중첩된다.In this case, the first protective layer includes a plurality of first contact holes exposing the upper surface of the drain electrode, and at least one of the plurality of first contact holes partially overlaps the first opening.

또한, 제1전극은 다수의 제1콘택홀에 의해 노출된 드레인전극 상부면과 제1개구부에 의해 노출된 드레인전극 측단면과 각각 접촉된다.In addition, the first electrode is in contact with an upper surface of the drain electrode exposed by the plurality of first contact holes and a side end surface of the drain electrode exposed by the first opening, respectively.

또한, 기판 상에 제2개구부를 구비하며 일방향으로 배치되고, 제2개구부에 의해 측단면이 노출되는 공통배선과, 공통배선 상부에 배치되는 게이트절연막과, 다수의 제2콘택홀에 의해 노출된 공통배선 상부면과 제2개구부에 의해 노출된 공통배선 측단면과 각각 접촉되는 제2전극을 더 포함한다.In addition, a common wiring having a second opening on the substrate and disposed in one direction, a side cross-section of which is exposed by the second opening, a gate insulating layer disposed on the common wiring, and a plurality of second contact holes exposed by It further includes a second electrode in contact with the common wiring upper surface and the common wiring side end surface exposed by the second opening, respectively.

이 때, 게이트절연막은 공통배선 상부면을 노출시키는 다수의 제2콘택홀을 구비하며, 다수의 제2콘택홀 중 적어도 하나는 상기 제2개구부와 일부 중첩된다.In this case, the gate insulating layer has a plurality of second contact holes exposing an upper surface of the common wiring, and at least one of the plurality of second contact holes partially overlaps the second opening.

또한, 다수의 제1 및 제2콘택홀은 하나 이상의 행과 열로 각각 배열되며, 제1 및 제2개구부는 행 또는 열을 따라 제1 및 제2콘택홀과 각각 일부 중첩된다.In addition, the plurality of first and second contact holes are respectively arranged in one or more rows and columns, and the first and second openings partially overlap the first and second contact holes respectively along the rows or columns.

또한, 제1보호층 상부에 배치되는 제2보호층을 더 포함하고, 제1 및 제2보호층은 상기 다수의 제2콘택홀을 구비한다.In addition, a second passivation layer disposed on the first passivation layer is further included, wherein the first and second passivation layers have the plurality of second contact holes.

또한, 제1보호층은 게이트절연막 상부에 배치되고, 제2전극은 제2보호층 상부에 배치된다.
In addition, the first passivation layer is disposed on the gate insulating layer, and the second electrode is disposed on the second passivation layer.

본 발명은 다수의 콘택홀 중 어느 하나의 콘택홀을 통해 드레인전극과 접촉되는 제1전극이 단선되더라도, 제1전극이 단선되지 않은 나머지 콘택홀을 통해 드레인전극과 접촉됨으로써, 표시불량을 방지할 수 있는 효과가 있다.According to the present invention, even if the first electrode contacting the drain electrode is disconnected through any one of a plurality of contact holes, the first electrode is in contact with the drain electrode through the remaining contact holes that are not disconnected, thereby preventing display defects. can have an effect.

또한, 드레인전극 상부면과 제1전극간에 들뜸 현상이 발생되더라도, 제1전극을 드레인전극 측단면과 접촉시킴으로써, 드레인전극 및 제1전극간의 접촉불량을 방지하거나, 콘택 저항을 감소시켜 전류특성을 향상시킴으로써, 표시품질을 저하를 방지할 수 있는 효과가 있다.
In addition, even if a lifting phenomenon occurs between the upper surface of the drain electrode and the first electrode, by bringing the first electrode into contact with the side end surface of the drain electrode, poor contact between the drain electrode and the first electrode is prevented, or the contact resistance is reduced to improve the current characteristics. By improving the display quality, there is an effect of preventing deterioration of the display quality.

도 1은 종래의 액정표시장치의 평면도이다.
도 2는 도 1의 A영역을 확대한 도면이다.
도 3은 도 2의 Ⅲ-Ⅲ을 따라 절단한 단면도이다.
도 4는 도 1의 B영역을 확대한 도면이다.
도 5은 도 4의 Ⅴ-Ⅴ를 따라 절단한 단면도이다.
도 6은 본 발명의 실시예에 따른 액정표시장치의 평면도이다.
도 7a 및 도 7b는 도 6의 A영역을 확대한 도면이다.
도 8은 도 7a 및 도 7b의 Ⅷ-Ⅷ을 따라 절단한 단면도이다.
도 9a 및 도 9b는 도 6의 B영역을 확대한 도면
도 10은 도 9a 및 도 9b의 Ⅹ-Ⅹ을 따라 절단한 단면도이다.
1 is a plan view of a conventional liquid crystal display device.
FIG. 2 is an enlarged view of area A of FIG. 1 .
FIG. 3 is a cross-sectional view taken along line III-III of FIG. 2 .
FIG. 4 is an enlarged view of area B of FIG. 1 .
FIG. 5 is a cross-sectional view taken along line V-V of FIG. 4 .
6 is a plan view of a liquid crystal display according to an embodiment of the present invention.
7A and 7B are enlarged views of area A of FIG. 6 .
8 is a cross-sectional view taken along line VIII-VIII of FIGS. 7A and 7B.
9A and 9B are enlarged views of area B of FIG. 6 ;
10 is a cross-sectional view taken along line X-X of FIGS. 9A and 9B.

이하, 본 발명에 따른 바람직한 실시예를 도면을 참조하여 설명한다.
Hereinafter, a preferred embodiment according to the present invention will be described with reference to the drawings.

도 6은 본 발명의 실시예에 따른 액정표시장치의 평면도이다.6 is a plan view of a liquid crystal display according to an embodiment of the present invention.

한편, 도 6은 DRD(Double Rate Driving) 방식의 액정표시장치를 일 예로 도시하였지만 이에 한정되는 것은 아니며, 이와 다른 방식의 액정표시장치에도 동일하게 적용된다.Meanwhile, although FIG. 6 illustrates a double rate driving (DRD) type liquid crystal display device as an example, the present invention is not limited thereto, and the same applies to other types of liquid crystal display devices.

도면에 도시한 바와 같이, 본 발명의 실시예에 따른 액정표시장치는 기판(101) 상에 일 방향으로 배치되는 게이트배선(113)과, 게이트배선(113)과 평행하게 배치되는 공통배선(115)과, 게이트배선(113) 및 공통배선(115)과 교차하는 데이터배선(116)과, 게이트배선(113) 및 데이터배선(116)과 연결되는 박막트랜지스터(T)를 포함한다.As shown in the drawing, in the liquid crystal display according to the embodiment of the present invention, a gate wiring 113 disposed on a substrate 101 in one direction and a common wiring 115 disposed parallel to the gate wiring 113 . ), a data line 116 intersecting the gate line 113 and the common line 115 , and a thin film transistor T connected to the gate line 113 and the data line 116 .

또한, 게이트배선(113) 및 데이터배선(116)의 교차지점에는 다수의 화소영역이 형성되며, 각 화소영역에는 보호층(미도시)을 사이에 두고 제1 및 제2전극(121, 123)이 배치된다.In addition, a plurality of pixel regions are formed at the intersections of the gate wiring 113 and the data wiring 116 , and the first and second electrodes 121 and 123 with a protective layer (not shown) interposed therebetween. this is placed

이 때, 박막트랜지스터(T)는 게이트배선(113)과 연결되는 게이트전극(114)과, 데이터배선(116)과 연결되는 소스전극(117)과, 제1전극(121)과 제1콘택홀(122)을 통해 전기적으로 연결되는 드레인전극(118)으로 이루어진다.At this time, the thin film transistor T has a gate electrode 114 connected to the gate wiring 113 , a source electrode 117 connected to the data line 116 , a first electrode 121 and a first contact hole. The drain electrode 118 is electrically connected through 122 .

또한, 제2전극(123)은 공통배선(115)과 제2콘택홀(124)을 통해 전기적으로 연결된다.In addition, the second electrode 123 is electrically connected to the common wiring 115 and the second contact hole 124 .

도 7a는 도 6의 A영역을 확대한 도면으로서 드레인전극 및 제1전극의 중첩된 모습을 도시한 도면이고, 도 7b는 도 6의 A영역을 확대한 도면으로서 드레인전극만 도시한 도면이다.FIG. 7A is an enlarged view of area A of FIG. 6 and shows the overlapping state of the drain electrode and the first electrode, and FIG. 7B is an enlarged view of area A of FIG. 6 showing only the drain electrode.

먼저, 도 7a에 도시한 바와 같이, 본 발명의 실시예에 따른 액정표시장치는 기판(101) 상에 배치되는 드레인전극(118)과, 드레인전극(118)과 중첩되는 제1전극(121)을 포함한다.First, as shown in FIG. 7A , in the liquid crystal display according to the embodiment of the present invention, a drain electrode 118 disposed on a substrate 101 and a first electrode 121 overlapping the drain electrode 118 . includes

이 때, 드레인전극(118) 및 제1전극(121)은 다수의 제1콘택홀(122)을 통해 연결된다.In this case, the drain electrode 118 and the first electrode 121 are connected through a plurality of first contact holes 122 .

한편, 도면에는 2행 2열로 배열되는 4개의 제1콘택홀(122)만 도시하였지만, 이에 한정되는 것은 아니다.Meanwhile, although only four first contact holes 122 arranged in two rows and two columns are illustrated in the drawing, the present invention is not limited thereto.

즉, 제1콘택홀(122)의 개수가 2개 이상이면 본 발명의 효과를 달성할 수 있으며, 다수의 제1콘택홀(122)이 하나 이상의 행과 열로 배열될 수도 있다.That is, if the number of first contact holes 122 is two or more, the effects of the present invention may be achieved, and the plurality of first contact holes 122 may be arranged in one or more rows and columns.

다음, 도 7a 및 7b에 도시한 바와 같이, 드레인전극(118)은 기판(101) 상에 제1개구부(141)를 구비하며 배치되고, 제1개구부(141)에 의해 그 측단면이 노출된다.Next, as shown in FIGS. 7A and 7B , the drain electrode 118 is disposed with a first opening 141 on the substrate 101 , and a side cross-section thereof is exposed by the first opening 141 . .

이 때, 드레인전극(118)의 제1개구부(141)는 하나 이상이 구비되며, 다수의 제1콘택홀(122) 중 적어도 하나는 제1개구부(141)와 일부 중첩된다.In this case, one or more first openings 141 of the drain electrode 118 are provided, and at least one of the plurality of first contact holes 122 partially overlaps the first openings 141 .

또한, 제1콘택홀(122)이 하나 이상의 행과 열로 배열되는 경우, 제1개구부(141)는 도면과 같이 행을 따라 제1콘택홀(122)과 일부 중첩되거나, 도면과 달리 열을 따라 제1콘택홀(122)과 일부 중첩될 수 있다.In addition, when the first contact holes 122 are arranged in one or more rows and columns, the first openings 141 partially overlap the first contact holes 122 along a row as shown in the drawing, or along a column unlike the drawing. It may partially overlap the first contact hole 122 .

도 8은 도 7a 및 도 7b의 Ⅷ-Ⅷ을 따라 절단한 단면도이다.8 is a cross-sectional view taken along line VIII-VIII of FIGS. 7A and 7B.

도 8에 도시한 바와 같이, 본 발명의 실시예에 따른 액정표시장치는 기판(101) 상에 배치되는 게이트절연막(131)과, 게이트절연막(131) 상부에 배치되는 드레인전극(118)과, 드레인전극(118) 상부에 배치되는 제1보호층(133)과, 제1보호층(133) 상부에 배치되는 제1전극(121)을 포함한다.8, the liquid crystal display according to the embodiment of the present invention includes a gate insulating layer 131 disposed on a substrate 101, a drain electrode 118 disposed on the gate insulating layer 131, and; It includes a first protective layer 133 disposed on the drain electrode 118 , and a first electrode 121 disposed on the first protective layer 133 .

이 때, 드레인전극(118)은 데이터배선(도 6의 116) 및 소스전극(도 6의 117)과 동일층 및 동일물질로 이루어질 수 있다.In this case, the drain electrode 118 may be formed of the same layer and the same material as the data line 116 in FIG. 6 and the source electrode 117 in FIG. 6 .

구체적으로, 드레인전극(118)은 제1개구부(141)를 구비하며 제1개구부(141)에 의해 그 측단면이 노출되며, 제1보호층(133)은 드레인전극(118) 상부면을 노출시키는 2개의 제1콘택홀(122)을 구비한다.Specifically, the drain electrode 118 has a first opening 141 and a side cross-section thereof is exposed by the first opening 141 , and the first protective layer 133 exposes an upper surface of the drain electrode 118 . and two first contact holes 122 .

이 때, 2개의 제1보호층(133)의 제1콘택홀(122)은 드레인전극(118)의 제1개구부(141)와 각각 일부 중첩된다. 이 때, 2개의 제1보호층(133)의 제1콘택홀(122)은 드레인전극(118)의 제1개구부(141)와 각각 일부 중첩된다. 즉, 제1개구부(141)의 일단과 타단은 다수의 제1콘택홀(122) 중 인접한 두 제1콘택홀(122) 내부에 각각 위치한다. 또한, 제1개구부(141) 내에서 제1보호층(133)은 게이트절연막(131)과 접촉한다.In this case, the first contact holes 122 of the two first protective layers 133 partially overlap the first openings 141 of the drain electrode 118 , respectively. In this case, the first contact holes 122 of the two first protective layers 133 partially overlap the first openings 141 of the drain electrode 118 , respectively. That is, one end and the other end of the first opening 141 are respectively located inside two adjacent first contact holes 122 among the plurality of first contact holes 122 . Also, in the first opening 141 , the first passivation layer 133 contacts the gate insulating layer 131 .

또한, 제1전극(121)은 2개의 제1콘택홀(122)에 의해 노출된 드레인전극(118) 상부면과 제1개구부(141)에 의해 노출된 드레인전극(118) 측단면과 각각 접촉된다.In addition, the first electrode 121 is in contact with an upper surface of the drain electrode 118 exposed by the two first contact holes 122 and a side end surface of the drain electrode 118 exposed by the first opening 141 , respectively. do.

이를 통해, 데이터배선(도 6의 116)으로부터 공급되는 데이터전압을 박막트랜지스터(도 6의 T)를 통해 제1전극(121)에 공급된다.Through this, the data voltage supplied from the data line 116 of FIG. 6 is supplied to the first electrode 121 through the thin film transistor (T of FIG. 6 ).

한편, 제1보호층(133)은 제1콘택홀(122)에 의해 단차가 형성된다. 이 때, 그 단차 면을 따라 제1전극(121)이 단선되는 현상이 빈번히 발생한다.Meanwhile, a step is formed in the first protective layer 133 by the first contact hole 122 . At this time, a phenomenon in which the first electrode 121 is disconnected along the step surface frequently occurs.

이 때, 본 발명의 실시예에 따른 액정표시장치는 제1콘택홀(122)이 다수가 형성되어 있는 것을 특징으로 한다.At this time, the liquid crystal display according to the embodiment of the present invention is characterized in that a plurality of first contact holes 122 are formed.

이를 통해, 다수의 제1콘택홀(122) 중 어느 하나의 제1콘택홀(122)을 통해 드레인전극(118)과 접촉되는 제1전극(121)이 단선되더라도, 제1전극(121)이 단선되지 않은 나머지 제1콘택홀(122)을 통해 드레인전극(118)과 접촉됨으로써, 표시불량을 방지할 수 있다.Through this, even if the first electrode 121 contacting the drain electrode 118 through any one of the first contact holes 122 among the plurality of first contact holes 122 is disconnected, the first electrode 121 is By making contact with the drain electrode 118 through the remaining first contact hole 122 that is not disconnected, a display defect can be prevented.

또한, 제1콘택홀(122)은 드레인전극(118) 상부에 제1보호층(133)을 형성한 후, 이를 패터닝하여 형성하는데, 이 때, 제1콘택홀(122)을 형성한 후에도 드레인전극(118) 상부면에 제1보호층(133)을 이루는 유기물질(또는 무기물질)이 일부 남아 있거나, 표면에 얇은 유기막(또는 무기막)이 형성될 수 있다.In addition, the first contact hole 122 is formed by forming the first protective layer 133 on the drain electrode 118 and then patterning it. In this case, even after the first contact hole 122 is formed, the drain A portion of the organic material (or inorganic material) constituting the first protective layer 133 may remain on the upper surface of the electrode 118 , or a thin organic layer (or inorganic layer) may be formed on the surface.

이 때, 본 발명의 실시예에 따른 액정표시장치는 일부 중첩된 제1개구부(141) 및 제1콘택홀(122)을 통해 각각 노출된 드레인전극(118)의 측단면 및 상부면이 제1전극(121)과 각각 접촉되는 것을 특징으로 한다.At this time, in the liquid crystal display according to the embodiment of the present invention, the side cross-section and the upper surface of the drain electrode 118 exposed through the partially overlapping first opening 141 and the first contact hole 122 are first It is characterized in that each is in contact with the electrode (121).

이를 통해, 드레인전극(118) 상부면에 일부 남겨진 유기물질(또는 무기물질) 또는 유기막(또는 무기막)으로 인하여, 드레인전극(118) 상부면과 제1전극(121)간에 들뜸 현상이 발생되더라도, 제1전극(121)을 드레인전극(118) 측단면과 접촉시킴으로써, 드레인전극(118) 및 제1전극(121)간의 접촉불량을 방지하거나, 콘택 저항을 감소시켜 전류특성을 향상시킴으로써, 표시품질을 저하를 방지할 수 있다.As a result, a lifting phenomenon occurs between the upper surface of the drain electrode 118 and the first electrode 121 due to the organic material (or inorganic material) or organic film (or inorganic film) partially left on the upper surface of the drain electrode 118 . However, by bringing the first electrode 121 into contact with the side end face of the drain electrode 118, poor contact between the drain electrode 118 and the first electrode 121 is prevented, or the contact resistance is reduced to improve current characteristics, It is possible to prevent deterioration of display quality.

도 9a는 도 6의 B영역을 확대한 도면으로서 공통배선 및 제2전극의 중첩된 모습을 도시한 도면이고, 도 9b는 도 6의 B영역을 확대한 도면으로서 공통배선만 도시한 도면이다.FIG. 9A is an enlarged view of area B of FIG. 6 and shows an overlapping state of the common wiring and the second electrode, and FIG. 9B is an enlarged view of area B of FIG. 6 showing only the common wiring.

먼저, 도 9a에 도시한 바와 같이, 본 발명의 실시예에 따른 액정표시장치는 기판(101) 상에 배치되는 공통배선(115)과, 공통배선(115)과 중첩되는 제2전극(123)을 포함한다.First, as shown in FIG. 9A , in the liquid crystal display according to the embodiment of the present invention, a common wiring 115 disposed on a substrate 101 and a second electrode 123 overlapping the common wiring 115 . includes

이 때, 공통배선(115) 및 제2전극(123)은 다수의 제2콘택홀(124)을 통해 연결된다.In this case, the common wiring 115 and the second electrode 123 are connected through a plurality of second contact holes 124 .

한편, 도면에는 2행으로 배열되는 4개의 제2콘택홀(124)만 도시하였지만, 이에 한정되는 것은 아니다.Meanwhile, although only four second contact holes 124 arranged in two rows are illustrated in the drawing, the present invention is not limited thereto.

즉, 제2콘택홀(124)의 개수가 2개 이상이면 본 발명의 효과를 달성할 수 있으며, 다수의 제2콘택홀(124)이 하나 이상의 행과 열로 배열될 수도 있다.That is, if the number of the second contact holes 124 is two or more, the effects of the present invention may be achieved, and the plurality of second contact holes 124 may be arranged in one or more rows and columns.

다음, 도 9a 및 9b에 도시한 바와 같이, 공통배선(115)은 기판(101) 상에 제2개구부(143)를 구비하며 배치되고, 제2개구부(143)에 의해 그 측단면이 노출된다.Next, as shown in FIGS. 9A and 9B , the common wiring 115 is disposed with a second opening 143 on the substrate 101 , and a side cross-section thereof is exposed by the second opening 143 . .

이 때, 공통배선(115)의 제2개구부(143)는 하나 이상이 구비되며, 다수의 제2콘택홀(124) 중 적어도 하나는 제2개구부(143)와 일부 중첩된다.At this time, one or more second openings 143 of the common wiring 115 are provided, and at least one of the plurality of second contact holes 124 partially overlaps the second openings 143 .

또한, 제2콘택홀(124)이 하나 이상의 행과 열로 배열되는 경우, 제2개구부(143)는 도면과 같이 행을 따라 제2콘택홀(124)과 일부 중첩되거나, 도면과 달리 열을 따라 제2콘택홀(124)과 일부 중첩될 수 있다.In addition, when the second contact holes 124 are arranged in one or more rows and columns, the second openings 143 partially overlap the second contact holes 124 along the rows as shown in the drawing, or along the columns unlike the drawings. It may partially overlap the second contact hole 124 .

도 10은 도 9a 및 도 9b의 Ⅹ-Ⅹ을 따라 절단한 단면도이다.10 is a cross-sectional view taken along line X-X of FIGS. 9A and 9B.

도 10에 도시한 바와 같이, 본 발명의 실시예에 따른 액정표시장치는 기판(101) 상에 배치되는 공통배선(115)과, 공통배선(115) 상부에 배치되는 게이트절연막(131)과, 게이트절연막(131) 상부에 순차로 배치되는 제1 및 제2보호층(133, 135)과, 제2보호층(135) 상부에 배치되는 제2전극(123)을 포함한다.10, the liquid crystal display according to the embodiment of the present invention includes a common wiring 115 disposed on a substrate 101, a gate insulating film 131 disposed on the common wiring 115, It includes first and second protective layers 133 and 135 sequentially disposed on the gate insulating layer 131 , and a second electrode 123 disposed on the second protective layer 135 .

이 때, 공통배선(115)은 게이트배선(도 6의 113) 및 게이트전극(도 6의 114)과 동일층 및 동일물질로 이루어질 수 있다.In this case, the common wiring 115 may be formed of the same layer and the same material as the gate wiring 113 in FIG. 6 and the gate electrode 114 in FIG. 6 .

구체적으로, 공통배선(115)은 제2개구부(143)를 구비하며 제2개구부(143)에 의해 그 측단면이 노출되며, 게이트절연막(131)과 제1 및 제2보호층(133, 135)은 공통배선(115) 상부면을 노출시키는 2개의 제2콘택홀(124)을 구비한다.Specifically, the common wiring 115 has a second opening 143 and a side cross-section thereof is exposed by the second opening 143 , the gate insulating layer 131 and the first and second protective layers 133 and 135 . ) has two second contact holes 124 exposing the upper surface of the common wiring 115 .

이 때, 2개의 제2콘택홀(124)은 공통배선(115)의 제2개구부(143)와 각각 일부 중첩된다.In this case, the two second contact holes 124 partially overlap the second openings 143 of the common wiring 115 , respectively.

또한, 제2전극(121)은 2개의 제2콘택홀(124)에 의해 노출된 공통배선(115) 상부면과 제2개구부(143)에 의해 노출된 공통배선(115) 측단면과 각각 접촉된다.In addition, the second electrode 121 is in contact with an upper surface of the common wiring 115 exposed by the two second contact holes 124 and a side end surface of the common wiring 115 exposed by the second opening 143 , respectively. do.

이를 통해, 공통배선(115)은 제2전극(123)에 공통전압을 공급한다.Through this, the common wiring 115 supplies a common voltage to the second electrode 123 .

한편, 제2보호층(135)은 제2콘택홀(124)에 의해 단차가 형성된다. 이 때, 그 단차 면을 따라 제2전극(123)이 단선되는 현상이 빈번히 발생한다.Meanwhile, a step is formed in the second protective layer 135 by the second contact hole 124 . At this time, a phenomenon in which the second electrode 123 is disconnected along the step surface frequently occurs.

이 때, 본 발명의 실시예에 따른 액정표시장치는 제2콘택홀(124)이 다수가 형성되어 있는 것을 특징으로 한다.At this time, the liquid crystal display according to the embodiment of the present invention is characterized in that a plurality of second contact holes 124 are formed.

이를 통해, 다수의 제2콘택홀(124) 중 어느 하나의 제2콘택홀(124)을 통해 공통배선(115)과 접촉되는 제2전극(123)이 단선되더라도, 제2전극(123)이 단선되지 않은 나머지 제2콘택홀(124)을 통해 공통배선(115)과 접촉됨으로써, 표시불량을 방지할 수 있다.Through this, even if the second electrode 123 in contact with the common wiring 115 through any one of the second contact holes 124 among the plurality of second contact holes 124 is disconnected, the second electrode 123 is By making contact with the common wiring 115 through the remaining second contact hole 124 that is not disconnected, a display defect can be prevented.

또한, 제2콘택홀(124)은 공통배선(115) 상부에 제1 및 제2보호층(133, 135)을 형성한 후, 이를 패터닝하여 형성하는데, 이 때, 제2콘택홀(124)을 형성한 후에도 공통배선(115) 상부면에 제1 및 제2보호층(133, 135)을 이루는 유기물질(또는 무기물질)이 일부 남아 있거나, 표면에 얇은 유기막(또는 무기막)이 형성될 수 있다.In addition, the second contact hole 124 is formed by forming the first and second protective layers 133 and 135 on the common wiring 115 and patterning them, in this case, the second contact hole 124 . Even after the formation of , some organic materials (or inorganic materials) constituting the first and second protective layers 133 and 135 remain on the upper surface of the common wiring 115 , or a thin organic layer (or inorganic layer) is formed on the surface of the common wiring 115 . can be

이 때, 본 발명의 실시예에 따른 액정표시장치는 일부 중첩된 제2개구부(143) 및 제2콘택홀(124)을 통해 각각 노출된 공통배선(115)의 측단면 및 상부면이 제2전극(123)과 각각 접촉되는 것을 특징으로 한다.At this time, in the liquid crystal display according to the embodiment of the present invention, the side cross-section and the upper surface of the common wiring 115 exposed through the partially overlapping second opening 143 and the second contact hole 124 are the second It is characterized in that each is in contact with the electrode 123 .

이를 통해, 공통배선(115) 상부면에 일부 남겨진 유기물질(또는 무기물질) 또는 유기막(또는 무기막)으로 인하여, 공통배선(115) 상부면과 제2전극(123)간에 들뜸 현상이 발생되더라도, 제2전극(123)을 공통배선(115) 측단면과 접촉시킴으로써, 공통배선(115) 및 제2전극(123)간의 접촉불량을 방지하거나, 콘택 저항을 감소시켜 전류특성을 향상시킴으로써, 표시품질을 저하를 방지할 수 있다.
Through this, a lifting phenomenon occurs between the upper surface of the common wiring 115 and the second electrode 123 due to the organic material (or inorganic material) or organic film (or inorganic film) partially left on the upper surface of the common wiring 115 . However, by bringing the second electrode 123 into contact with the side end face of the common wiring 115, poor contact between the common wiring 115 and the second electrode 123 is prevented, or the contact resistance is reduced to improve current characteristics, It is possible to prevent deterioration of display quality.

본 발명은 전술한 실시예에 한정되지 아니하며, 본 발명의 정신을 벗어나지 않는 이상 다양한 변화와 변형이 가능하다.
The present invention is not limited to the above-described embodiments, and various changes and modifications are possible without departing from the spirit of the present invention.

115 : 공통배선
118 : 드레인전극
121, 123: 제1 및 제2전극
122, 124 : 제1 및 제2콘택홀
141, 143 : 제1 및 제2개구부
115: common wiring
118: drain electrode
121, 123: first and second electrodes
122, 124: first and second contact holes
141, 143: first and second openings

Claims (10)

기판 상에 제1개구부를 구비하며 배치되고, 상기 제1개구부에 의해 측단면이 노출되는 드레인전극;
상기 드레인전극 상부에 배치되고, 상기 드레인전극 상부면을 노출시키는 다수의 제1콘택홀을 구비하며, 상기 다수의 제1콘택홀 중 적어도 하나는 상기 제1개구부와 일부 중첩되는 제1보호층; 및
상기 제1보호층 상부에 배치되고, 상기 다수의 제1콘택홀에 의해 노출된 상기 드레인전극 상부면과 상기 제1개구부에 의해 노출된 상기 드레인전극 측단면과 각각 접촉되는 제1전극을 포함하며,
상기 제1개구부의 일단과 타단은 상기 다수의 제1콘택홀 중 인접한 두 제1콘택홀 내부에 각각 위치하는 액정표시장치.
a drain electrode having a first opening on the substrate and having a side cross-section exposed by the first opening;
a first protective layer disposed on the drain electrode and having a plurality of first contact holes exposing an upper surface of the drain electrode, wherein at least one of the plurality of first contact holes partially overlaps the first opening; and
a first electrode disposed on the first protective layer and in contact with an upper surface of the drain electrode exposed by the plurality of first contact holes and a side end surface of the drain electrode exposed by the first opening; ,
One end and the other end of the first opening are respectively positioned inside two adjacent first contact holes among the plurality of first contact holes.
제 1 항에 있어서,
상기 기판 상에 제2개구부를 구비하며 일방향으로 배치되고, 상기 제2개구부에 의해 측단면이 노출되는 공통배선;
상기 공통배선 상부에 배치되고, 상기 공통배선 상부면을 노출시키는 다수의 제2콘택홀을 구비하며, 상기 다수의 제2콘택홀 중 적어도 하나는 상기 제2개구부와 일부 중첩되는 게이트절연막; 및
상기 다수의 제2콘택홀에 의해 노출된 상기 공통배선 상부면과 상기 제2개구부에 의해 노출된 상기 공통배선 측단면과 각각 접촉되는 제2전극
을 더 포함하는 액정표시장치.
The method of claim 1,
a common wiring having a second opening on the substrate and disposed in one direction, a side cross-section of which is exposed by the second opening;
a gate insulating layer disposed on the common wiring and having a plurality of second contact holes exposing an upper surface of the common wiring, wherein at least one of the plurality of second contact holes partially overlaps the second opening; and
A second electrode in contact with an upper surface of the common wiring exposed by the plurality of second contact holes and a side end surface of the common wiring exposed by the second opening, respectively
A liquid crystal display further comprising a.
제 2 항에 있어서,
상기 다수의 제1 및 제2콘택홀은 하나 이상의 행과 열로 각각 배열되며,
상기 제1 및 제2개구부는 상기 행 또는 열을 따라 상기 제1 및 제2콘택홀과 각각 일부 중첩되는 액정표시장치.
3. The method of claim 2,
The plurality of first and second contact holes are respectively arranged in one or more rows and columns,
The first and second openings partially overlap the first and second contact holes along the row or column, respectively.
제 3 항에 있어서,
상기 제1보호층 상부에 배치되는 제2보호층을 더 포함하고,
상기 제1 및 제2보호층은 상기 다수의 제2콘택홀을 구비하는 액정표시장치.
4. The method of claim 3,
Further comprising a second protective layer disposed on the first protective layer,
and the first and second protective layers include the plurality of second contact holes.
제 4 항에 있어서,
상기 제1보호층은 상기 게이트절연막 상부에 배치되고, 상기 제2전극은 상기 제2보호층 상부에 배치되는 액정표시장치.
5. The method of claim 4,
The first passivation layer is disposed on the gate insulating layer, and the second electrode is disposed on the second passivation layer.
제 5 항에 있어서,
상기 기판 상에 상기 공통배선과 평행하게 배치되는 게이트배선; 및
상기 공통배선 및 게이트배선과 교차하는 데이터배선을 더 포함하는 액정표시장치.
6. The method of claim 5,
a gate wiring disposed on the substrate parallel to the common wiring; and
and a data line crossing the common line and the gate line.
제 6 항에 있어서,
상기 게이트배선 및 데이터배선과 각각 연결되는 게이트전극 및 소스전극을 더 포함하고,
상기 게이트전극, 소스전극 및 드레인전극은 박막트랜지스터를 이루는 액정표시장치.
7. The method of claim 6,
Further comprising a gate electrode and a source electrode respectively connected to the gate line and the data line,
The gate electrode, the source electrode and the drain electrode constitute a thin film transistor.
제 7 항에 있어서,
상기 게이트배선 및 게이트전극은 상기 공통배선과 동일층 및 동일물질로 이루어지는 액정표시장치.
8. The method of claim 7,
The gate wiring and the gate electrode are formed of the same layer and the same material as the common wiring.
제 8 항에 있어서,
상기 데이터배선 및 소스전극은 상기 드레인전극과 동일층 및 동일물질로 이루어지는 액정표시장치.
9. The method of claim 8,
The data line and the source electrode are formed of the same layer and the same material as the drain electrode.
제 1 항에 있어서,
상기 기판과 상기 드레인 전극 사이에 위치하는 게이트절연막을 더 포함하고,
상기 제1개구부 내에서 상기 제1보호층은 상기 게이트절연막과 접촉하는 액정표시장치.
The method of claim 1,
Further comprising a gate insulating film positioned between the substrate and the drain electrode,
In the first opening, the first protective layer is in contact with the gate insulating layer.
KR1020150183969A 2015-12-22 2015-12-22 Liquid crystal display device KR102448522B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020150183969A KR102448522B1 (en) 2015-12-22 2015-12-22 Liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150183969A KR102448522B1 (en) 2015-12-22 2015-12-22 Liquid crystal display device

Publications (2)

Publication Number Publication Date
KR20170074554A KR20170074554A (en) 2017-06-30
KR102448522B1 true KR102448522B1 (en) 2022-09-27

Family

ID=59279457

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150183969A KR102448522B1 (en) 2015-12-22 2015-12-22 Liquid crystal display device

Country Status (1)

Country Link
KR (1) KR102448522B1 (en)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101159318B1 (en) * 2005-05-31 2012-06-22 엘지디스플레이 주식회사 Liquid Crystal Display device
TWI405017B (en) * 2008-12-18 2013-08-11 Lg Display Co Ltd Array substrate for display device and method for fabricating the same
KR102068770B1 (en) * 2013-11-29 2020-02-11 엘지디스플레이 주식회사 Array substrate for fringe field switching mode liquid crystal display device and Method of fabricating the same

Also Published As

Publication number Publication date
KR20170074554A (en) 2017-06-30

Similar Documents

Publication Publication Date Title
JP3990374B2 (en) Organic electroluminescence display
EP2278618B1 (en) Organic light emitting display device and fabricating method thereof
KR101084183B1 (en) Organic light emitting display apparatus and the manufacturing method thereof
KR102047513B1 (en) Display device
KR20160053357A (en) organic light emitting diode display and manufacturing method thereof
KR20160017327A (en) organic light emitting display apparatus and manufacturing method thereof
KR101542395B1 (en) Thin film transistor array panel and method for manufacturing the same
KR20040071363A (en) Flat panel display with anode electrode layer as power supply layer and fabrication method thereof
WO2008004348A1 (en) El display device
KR102535073B1 (en) In-Plane Switching Liquid Crystal Display Backplane Using Amorphous Metal Nonlinear Resistors as Active Sub-Pixel Devices
JP2017146463A (en) Display device
KR20130019645A (en) Thin film transistor substrate and method for fabricating the same
JP6056072B2 (en) Display device
KR100884463B1 (en) Light emitting display device and method of manufacturing the same
KR101544663B1 (en) Thin film transistor array apparatus and el display apparatus using same
CN104377206A (en) Thin film transistor array panel
KR101815255B1 (en) Organic light emitting display device and input pad thereof
KR20150087617A (en) Thin film transistor for a display substrate, display substrate and method of manufacturing a display substrate
WO2019073670A1 (en) Display device
JP2021513663A5 (en)
US20160275862A1 (en) Addressing of groups of transistors in a matrix arrangement
US10910462B2 (en) Display substrate for avoiding light leakage defect, method for manufacturing the same and display device
KR102448522B1 (en) Liquid crystal display device
JP2009063930A (en) Organic el display device
KR20070080143A (en) A liquid crystal display device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant