KR102422053B1 - 데이터 보상 장치 및 이를 포함하는 디스플레이 장치 - Google Patents

데이터 보상 장치 및 이를 포함하는 디스플레이 장치 Download PDF

Info

Publication number
KR102422053B1
KR102422053B1 KR1020150054193A KR20150054193A KR102422053B1 KR 102422053 B1 KR102422053 B1 KR 102422053B1 KR 1020150054193 A KR1020150054193 A KR 1020150054193A KR 20150054193 A KR20150054193 A KR 20150054193A KR 102422053 B1 KR102422053 B1 KR 102422053B1
Authority
KR
South Korea
Prior art keywords
voltage drop
array
data
bus
pixel
Prior art date
Application number
KR1020150054193A
Other languages
English (en)
Other versions
KR20160124338A (ko
Inventor
후지이미츠루
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020150054193A priority Critical patent/KR102422053B1/ko
Priority to US14/922,605 priority patent/US9898952B2/en
Publication of KR20160124338A publication Critical patent/KR20160124338A/ko
Application granted granted Critical
Publication of KR102422053B1 publication Critical patent/KR102422053B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/16Calculation or use of calculated indices related to luminance levels in display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

데이터 보상 장치는 전류 계산기, 전압 강하 정보 제공기, 데이터 보상 회로 및 합산기를 포함한다. 전류 계산기는 입력 데이터, 데이터 인에이블 신호, 수평 동기 신호 및 수직 동기 신호에 기초하여 픽셀 어레이에 포함되는 복수의 블록들의 평균 전류를 계산한다. 전압 강하 정보 제공기는 픽셀 어레이와 연결되는 전원 전압 버스 배선의 미리 정해진 버스 지점들에 대한 버스 전압 강하 정보 및 픽셀 어레이의 미리 정해진 어레이 지점들에 대한 어레이 전압 강하 정보를 제공한다. 데이터 보상 회로는 평균 전류, 버스 전압 강하 정보 및 어레이 전압 강하 정보에 기초하여 입력 데이터에 상응하는 보상 데이터를 제공한다. 합산기는 입력 데이터와 보상 데이터를 합산하여 보상 결과 데이터를 제공한다. 본 발명의 실시예들에 따른 데이터 보상 장치는 평균 전류, 버스 전압 강하 정보 및 어레이 전압 강하 정보에 기초하여 입력 데이터에 상응하는 보상 데이터를 제공함으로써 성능을 높일 수 있다.

Description

데이터 보상 장치 및 이를 포함하는 디스플레이 장치{DATA COMPENSATION DEVICE AND DISPLAY DEVICE INCLUDING THE SAME}
본 발명은 디스플레이 장치에 관한 것으로서, 더욱 상세하게는 디스플레이 장치에 포함되는 데이터 보상 장치에 관한 것이다.
최근 전자 장치와 관련되는 기술의 발달에 따라서 디스플레이 장치의 고성능화가 진행되고 있다. 디스플레이 장치에 포함되는 회로의 고성능화를 위하여 다양한 연구들이 진행되고 있다.
본 발명의 일 목적은 평균 전류, 버스 전압 강하 정보 및 어레이 전압 강하 정보에 기초하여 입력 데이터에 상응하는 보상 데이터를 제공함으로써 성능을 높일 수 있는 데이터 보상 장치를 제공하는 것이다.
본 발명의 일 목적은 평균 전류, 버스 전압 강하 정보 및 어레이 전압 강하 정보에 기초하여 입력 데이터에 상응하는 보상 데이터를 제공함으로써 성능을 높일 수 있는 디스플레이 장치를 제공하는 것이다.
본 발명의 일 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 데이터 보상 장치는 전류 계산기, 전압 강하 정보 제공기, 데이터 보상 회로 및 합산기를 포함한다. 상기 전류 계산기는 입력 데이터, 데이터 인에이블 신호, 수평 동기 신호 및 수직 동기 신호에 기초하여 픽셀 어레이에 포함되는 복수의 블록들의 평균 전류를 계산한다. 상기 전압 강하 정보 제공기는 상기 픽셀 어레이와 연결되는 전원 전압 버스 배선의 미리 정해진 버스 지점들에 대한 버스 전압 강하 정보 및 상기 픽셀 어레이의 미리 정해진 어레이 지점들에 대한 어레이 전압 강하 정보를 제공한다. 상기 데이터 보상 회로는 상기 평균 전류, 상기 버스 전압 강하 정보 및 상기 어레이 전압 강하 정보에 기초하여 상기 입력 데이터에 상응하는 보상 데이터를 제공한다. 상기 합산기는 상기 입력 데이터와 상기 보상 데이터를 합산하여 보상 결과 데이터를 제공한다.
예시적인 실시예에 있어서, 상기 전압 강하 정보 제공기는 제1 룩-업 테이블 및 제2 룩-업 테이블을 포함할 수 있다. 상기 제1 룩-업 테이블은 상기 전원 전압 버스 배선의 상기 버스 지점들에 대한 상기 버스 전압 강하 정보를 저장할 수 있다. 상기 제2 룩-업 테이블은 상기 픽셀 어레이의 상기 어레이 지점들에 대한 상기 어레이 전압 강하 정보를 저장할 수 있다.
예시적인 실시예에 있어서, 상기 버스 전압 강하 정보는 상기 복수의 블록들의 각각에 제공되는 단위 전류에 의한 상기 버스 지점들의 전압 강하 값일 수 있다. 상기 어레이 전압 강하 정보는 상기 복수의 블록들의 각각에 제공되는 상기 단위 전류에 의한 상기 어레이 지점들의 전압 강하 값일 수 있다.
예시적인 실시예에 있어서, 상기 데이터 보상 회로는 전압 강하 계산기, 인터폴레이터 및 데이터 보상기를 포함할 수 있다. 상기 전압 강하 계산기는 상기 평균 전류, 상기 버스 전압 강하 정보 및 상기 어레이 전압 강하 정보에 기초하여 상기 복수의 블록들 각각의 블록 전압 강하 값을 계산할 수 있다. 상기 인터폴레이터는 상기 블록 전압 강하 값에 따라 상기 복수의 블록들 각각에 포함되는 픽셀들 각각의 픽셀 전압 강하 값을 계산할 수 있다. 상기 데이터 보상기는 상기 픽셀 전압 강하 값에 기초하여 상기 픽셀들 각각에 상응하는 상기 입력 데이터를 보상하는 상기 보상 데이터를 제공할 수 있다.
예시적인 실시예에 있어서, 상기 전압 강하 계산기는 상기 평균 전류 및 상기 버스 전압 강하 정보에 기초하여 상기 버스 지점들에 대한 전압 강하 값에 해당하는 버스 전압 강하 값을 계산할 수 있다.
예시적인 실시예에 있어서, 상기 전압 강하 계산기는 상기 평균 전류 및 상기 어레이 전압 강하 정보에 기초하여 상기 어레이 지점들에 대한 전압 강하 값에 해당하는 어레이 전압 강하 값을 계산할 수 있다.
예시적인 실시예에 있어서, 상기 블록 전압 강하 값은 상기 버스 전압 강하 값과 상기 어레이 전압 강하 값의 합일 수 있다.
예시적인 실시예에 있어서, 상기 전압 강하 계산기는 상기 블록 전압 강하 값을 저장하는 블록 전압 강하 레지스터를 포함할 수 있다.
예시적인 실시예에 있어서, 상기 인터폴레이터는 상기 복수의 블록들 중 인접한 블록들의 상기 블록 전압 강하 값에 기초하여 상기 인접한 블록들에 포함되는 상기 픽셀들 각각의 상기 픽셀 전압 강하 값을 계산할 수 있다.
예시적인 실시예에 있어서, 상기 전류 계산기는 평균 전류 계산 회로 및 평균 전류 레지스터를 포함할 수 있다. 상기 평균 전류 계산 회로는 상기 복수의 블록들의 상기 평균 전류를 계산할 수 있다. 상기 평균 전류 레지스터는 상기 평균 전류를 저장할 수 있다.
예시적인 실시예에 있어서, 상기 평균 전류는 상기 수직 동기 신호에 기초하여 갱신될 수 있다.
예시적인 실시예에 있어서, 상기 평균 전류는 상기 수직 동기 신호에 따라 결정되는 프레임마다 갱신될 수 있다.
예시적인 실시예에 있어서, 상기 데이터 보상기는 기준 값 제공기 및 보상 회로를 포함할 수 있다. 상기 기준 값 제공기는 상기 복수의 블록들 각각에 포함되는 픽셀들 각각에 대한 기준 전압 강하 값을 제공할 수 있다. 상기 보상 회로는 상기 픽셀 전압 강하 값 및 상기 기준 전압 강하 값에 기초하여 상기 보상 데이터를 제공할 수 있다.
예시적인 실시예에 있어서, 상기 기준 값 제공기는 상기 기준 전압 강하 값을 저장하는 기준 룩-업 테이블을 포함할 수 있다.
예시적인 실시예에 있어서, 상기 기준 전압 강하 값은 상기 데이터 보상 장치가 동작하기 전에 상기 기준 룩-업 테이블에 저장될 수 있다.
예시적인 실시예에 있어서, 상기 보상 데이터는 상기 픽셀 전압 강하 값 및 상기 기준 전압 강하 값의 차에 상응하는 값일 수 있다.
예시적인 실시예에 있어서, 상기 복수의 블록들은 상기 픽셀 어레이에 포함되는 픽셀들의 수에 기초하여 결정될 수 있다.
본 발명의 일 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 디스플레이 장치는 전류 계산기, 전압 강하 정보 제공기, 데이터 보상 회로, 합산기 및 픽셀 어레이을 포함한다. 상기 전류 계산기는 입력 데이터, 데이터 인에이블 신호, 수평 동기 신호 및 수직 동기 신호에 기초하여 픽셀 어레이에 포함되는 복수의 블록들의 평균 전류를 계산한다. 상기 전압 강하 정보 제공기는 상기 픽셀 어레이와 연결되는 전원 전압 버스 배선의 미리 정해진 버스 지점들에 대한 버스 전압 강하 정보 및 상기 픽셀 어레이의 미리 정해진 어레이 지점들에 대한 어레이 전압 강하 정보를 제공한다. 상기 데이터 보상 회로는 상기 평균 전류, 상기 버스 전압 강하 정보 및 상기 어레이 전압 강하 정보에 기초하여 상기 입력 데이터에 상응하는 보상 데이터를 제공한다. 상기 합산기는 상기 입력 데이터와 상기 보상 데이터를 합산하여 보상 결과 데이터를 제공한다. 상기 픽셀 어레이는 상기 보상 결과 데이터를 디스플레이한다.
예시적인 실시예에 있어서, 상기 전압 강하 정보 제공기는 제1 룩-업 테이블 및 제2 룩-업 테이블을 포함할 수 있다. 상기 제1 룩-업 테이블은 상기 전원 전압 버스 배선의 상기 버스 지점들에 대한 상기 버스 전압 강하 정보를 저장할 수 있다. 상기 제2 룩-업 테이블은 상기 픽셀 어레이의 상기 어레이 지점들에 대한 상기 어레이 전압 강하 정보를 저장할 수 있다. 상기 전압 강하 정보 및 상기 어레이 전압 강하 정보는 상기 디스플레이 장치가 동작하기 전에 상기 제1 룩-업 테이블 및 상기 제2 룩-업 테이블에 저장도리 수 있다.
예시적인 실시예에 있어서, 상기 데이터 보상 회로는 전압 강하 계산기, 인터폴레이터 및 데이터 보상기를 포함할 수 있다. 상기 전압 강하 계산기는 상기 평균 전류, 상기 버스 전압 강하 정보 및 상기 어레이 전압 강하 정보에 기초하여 상기 복수의 블록들 각각의 블록 전압 강하 값을 계산할 수 있다. 상기 인터폴레이터는 상기 블록 전압 강하 값에 따라 상기 복수의 블록들 각각에 포함되는 픽셀들 각각의 픽셀 전압 강하 값을 계산할 수 있다. 상기 데이터 보상기는 상기 픽셀 전압 강하 값에 기초하여 상기 픽셀들 각각에 상응하는 상기 입력 데이터를 보상하는 상기 보상 데이터를 제공할 수 있다.
본 발명의 실시예들에 따른 데이터 보상 장치는 평균 전류, 버스 전압 강하 정보 및 어레이 전압 강하 정보에 기초하여 입력 데이터에 상응하는 보상 데이터를 제공함으로써 성능을 높일 수 있다.
도 1은 본 발명의 실시예들에 따른 데이터 보상 장치를 나타내는 블록도이다.
도 2는 도 1의 데이터 보상 장치를 포함하는 디스플레이 장치의 전원 전압 버스 배선 및 픽셀 어레이를 나타내는 도면이다.
도 3은 도 2의 전원 전압 버스 배선에 상응하는 버스 전압 강하 정보의 일 예를 나타내는 도면이다.
도 4는 도 2의 전원 전압 버스 배선에 상응하는 버스 전압 강하 정보의 다른 예를 나타내는 도면이다.
도 5는 도 2의 전원 전압 버스 배선에 상응하는 버스 전압 강하 정보의 또 다른 예를 나타내는 도면이다.
도 6은 도 1의 데이터 보상 장치에 포함되는 전압 강하 정보 제공기의 일 예를 나타내는 블록도이다.
도 7은 도 1의 데이터 보상 장치에 포함되는 데이터 보상 회로의 일 예를 나타내는 블록도이다.
도 8은 도 7의 데이터 보상 회로에 포함되는 전압 강하 계산기의 일 예를 나타내는 블록도이다.
도 9는 도 7의 데이터 보상 회로에 포함되는 인터폴레이터의 일 동작 예를 설명하기 위한 도면이다.
도 10은 도 7의 데이터 보상 회로에 포함되는 인터폴레이터의 다른 동작 예를 설명하기 위한 도면이다.
도 11은 도 1의 데이터 보상 장치에 포함되는 전류 계산기의 일 예를 나타내는 블록도이다.
도 12는 도 7의 데이터 보상 회로에 포함되는 데이터 보상기의 일 예를 나타내는 블록도이다.
도 13은 본 발명의 실시예들에 따른 디스플레이 장치를 나타내는 블록도이다.
도 14는 본 발명의 실시예들에 따른 디스플레이 장치를 컴퓨팅 시스템에 응용한 예를 나타내는 블록도이다.
이하, 첨부한 도면들을 참조하여, 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다. 도면상의 동일한 구성요소에 대해서는 동일한 참조부호를 사용하고 동일한 구성요소에 대해서 중복된 설명은 생략한다.
도 1은 본 발명의 실시예들에 따른 데이터 보상 장치를 나타내는 블록도이고, 도 2는 도 1의 데이터 보상 장치를 포함하는 디스플레이 장치의 전원 전압 버스 배선 및 픽셀 어레이를 나타내는 도면이다.
도 1 및 2를 참조하면, 데이터 보상 장치(10)는 전류 계산기(100), 전압 강하 정보 제공기(200), 데이터 보상 회로(300) 및 합산기(400)를 포함한다. 전류 계산기(100)는 입력 데이터(D_IN), 데이터 인에이블 신호(D_EN), 수평 동기 신호(HSYNC) 및 수직 동기 신호(VSYNC)에 기초하여 픽셀 어레이(600)에 포함되는 복수의 블록들(611, 612, 621, …, 691)의 평균 전류(AVC)를 계산한다. 예를 들어, 픽셀 어레이(600)는 1080*1920개의 픽셀들을 포함할 수 있다. 픽셀 어레이(600)가 1080*1920개의 픽셀들을 포함하는 경우, 하나의 블록은 120*120개의 픽셀들을 포함할 수 있다. 픽셀 어레이(600)가 1080*1920개의 픽셀들을 포함하고, 하나의 블록이 120*120개의 픽셀들을 포함하는 경우, 픽셀 어레이(600)에 포함되는 블록들의 수는 9*16개일 수 있다. 예를 들어, 제1 블록(611)의 평균 전류(AVC)는 제1 블록(611)에 상응하는 입력 데이터(D_IN)에 기초하여 계산될 수 있다. 제1 블록(611)에 상응하는 입력 데이터(D_IN)를 구분하기 위하여 수평 동기 신호(HSYNC) 및 수직 동기 신호(VSYNC)가 사용될 수 있다. 또한, 제2 블록(621)의 평균 전류(AVC)는 제2 블록(621)에 상응하는 입력 데이터(D_IN)에 기초하여 계산될 수 있다. 동일한 방식으로, 제9 블록(691)의 평균 전류(AVC)는 제9 블록(691)에 상응하는 입력 데이터(D_IN)에 기초하여 계산될 수 있다. 복수의 블록들(611, 612, 621, …, 691)의 평균 전류(AVC)는 프레임마다 갱신될 수 있다.
전압 강하 정보 제공기(200)는 픽셀 어레이(600)와 연결되는 전원 전압 버스 배선(500)의 미리 정해진 버스 지점들(V10 내지 V90)에 대한 버스 전압 강하 정보(IRI_B) 및 픽셀 어레이(600)의 미리 정해진 어레이 지점들(V11 내지 V116, …, V91 내지 V916)에 대한 어레이 전압 강하 정보(IRI_A)를 제공한다. 예를 들어, 전원 전압 버스 배선(500)의 미리 정해진 버스 지점들은 제1 내지 제9 버스 지점들 (V10 내지 V90)을 포함할 수 있다. 제1 내지 9 버스 지점들(V10 내지 V90)의 전압 강하에 대한 정보는 버스 전압 강하 정보(IRI_B)일 수 있다. 또한, 픽셀 어레이(600)의 미리 정해진 어레이 지점들은 제1 내지 제916 어레이 지점들 (V11 내지 V116, …, V91 내지 V916)을 포함할 수 있다. 제1 내지 제916 어레이 지점들 (V11 내지 V116, …, V91 내지 V916)의 전압 강하에 대한 정보는 어레이 전압 강하 정보(IRI_A)일 수 있다. 버스 전압 강하 정보(IRI_B) 및 어레이 전압 강하 정보(IRI_A)는 픽셀 어레이(600)의 각 지점의 전압 강하를 계산하기 위하여 사용될 수 있다.
데이터 보상 회로(300)는 평균 전류(AVC), 버스 전압 강하 정보(IRI_B) 및 어레이 전압 강하 정보(IRI_A)에 기초하여 입력 데이터(D_IN)에 상응하는 보상 데이터(CD)를 제공한다. 합산기(400)는 입력 데이터(D_IN)와 보상 데이터(CD)를 합산하여 보상 결과 데이터(CRD)를 제공한다. 본 발명의 실시예들에 따른 데이터 보상 장치(10)는 평균 전류(AVC), 버스 전압 강하 정보(IRI_B) 및 어레이 전압 강하 정보(IRI_A)에 기초하여 입력 데이터(D_IN)에 상응하는 보상 데이터(CD)를 제공함으로써 성능을 높일 수 있다.
도 3은 도 2의 전원 전압 버스 배선에 상응하는 버스 전압 강하 정보의 일 예를 나타내는 도면이고, 도 4는 도 2의 전원 전압 버스 배선에 상응하는 버스 전압 강하 정보의 다른 예를 나타내는 도면이고, 도 5는 도 2의 전원 전압 버스 배선에 상응하는 버스 전압 강하 정보의 또 다른 예를 나타내는 도면이고, 도 6은 도 1의 데이터 보상 장치에 포함되는 전압 강하 정보 제공기의 일 예를 나타내는 블록도이다.
도 3 내지 6을 참조하면, 전압 강하 정보 제공기(200)는 제1 룩-업 테이블(210) 및 제2 룩-업 테이블(220)을 포함할 수 있다. 제1 룩-업 테이블(210)은 전원 전압 버스 배선(500)의 버스 지점들(V10 내지 V90)에 대한 버스 전압 강하 정보(IRI_B)를 저장할 수 있다. 예를 들어, 픽셀 어레이(600)에 포함되는 복수의 블록들(611, 612, 621, …, 691) 중 제1 블록(611)에만 단위 전류가 제공될 수 있다. 제1 블록(611)에 단위 전류가 제공되는 경우, 제1 버스 지점(V10)의 전압 강하 값은 50mV일 수 있다. 또한, 제1 블록(611)에 단위 전류가 제공되는 경우, 제2 버스 지점(V20)의 전압 강하 값은 40mV일 수 있다. 또한, 제1 블록(611)에 단위 전류가 제공되는 경우, 제3 내지 9 버스 지점들(V30 내지 V90)의 전압 강하 값은 30mV일 수 있다. 이 경우, 제1 내지 9 버스 지점들(V10 내지 V90)의 전압 강하 값들은 버스 전압 강하 정보(IRI_B)에 포함될 수 있다. 제1 블록(611)에 단위 전류가 제공되는 경우, 제1 내지 9 버스 지점들(V10 내지 V90)의 전압 강하 값들에 해당하는 버스 전압 강하 정보(IRI_B)는 제1 룩-업 테이블(210)에 저장될 수 있다.
예를 들어, 픽셀 어레이(600)에 포함되는 복수의 블록들(611, 612, 621, …, 691) 중 제2 블록(621)에만 단위 전류가 제공될 수 있다. 제2 블록(621)에 단위 전류가 제공되는 경우, 제1 버스 지점(V10)의 전압 강하 값은 50mV일 수 있다. 또한, 제2 블록(621)에 단위 전류가 제공되는 경우, 제2 버스 지점(V20)의 전압 강하 값은 50mV일 수 있다. 또한, 제2 블록(621)에 단위 전류가 제공되는 경우, 제3 버스 지점(V30)의 전압 강하 값은 40mV일 수 있다. 또한, 제2 블록(621)에 단위 전류가 제공되는 경우, 제4 내지 9 버스 지점들(V40 내지 V90)의 전압 강하 값은 30mV일 수 있다. 이 경우, 제1 내지 9 버스 지점들(V10 내지 V90)의 전압 강하 값들은 버스 전압 강하 정보(IRI_B)에 포함될 수 있다. 제2 블록(621)에 단위 전류가 제공되는 경우, 제1 내지 9 버스 지점들(V10 내지 V90)의 전압 강하 값들에 해당하는 버스 전압 강하 정보(IRI_B)는 제1 룩-업 테이블(210)에 저장될 수 있다.
동일한 방식으로, 픽셀 어레이(600)에 포함되는 복수의 블록들(611, 612, 621, …, 691) 중 하나의 블록에만 단위 전류를 제공하고 제1 내지 9 버스 지점들(V10 내지 V90)의 전압 강하 값들을 계산할 수 있다. 픽셀 어레이(600)에 포함되는 복수의 블록들(611, 612, 621, …, 691) 중 하나의 블록에만 단위 전류를 제공한 후, 계산된 제1 내지 9 버스 지점들(V10 내지 V90)의 전압 강하 값들은 제1 룩-업 데이블에 저장될 수 있다.
제2 룩-업 테이블(220)은 픽셀 어레이(600)의 어레이 지점들(V11 내지 V116, …, V91 내지 V916)에 대한 어레이 전압 강하 정보(IRI_A)를 저장할 수 있다. 어레이 전압 강하 정보(IRI_A)는 버스 전압 강하 정보(IRI_B)를 계산하는 방식과 동일할 수 있다. 예를 들어, 픽셀 어레이(600)에 포함되는 복수의 블록들(611, 612, 621, …, 691) 중 하나의 블록에만 단위 전류를 제공하고 제1 내지 916 어레이 지점들 (V11 내지 V116, …, V91 내지 V916)의 전압 강하 값들을 계산할 수 있다. 픽셀 어레이(600)에 포함되는 복수의 블록들(611, 612, 621, …, 691) 중 하나의 블록에만 단위 전류를 제공한 후, 각각 계산된 제1 내지 916 어레이 지점들 (V11 내지 V116, …, V91 내지 V916)의 전압 강하 값들은 제2 룩-업 데이블에 저장될 수 있다.
예시적인 실시예에 있어서, 버스 전압 강하 정보(IRI_B)는 복수의 블록들(611, 612, 621, …, 691)의 각각에 제공되는 단위 전류에 의한 버스 지점들(V10 내지 V90)의 전압 강하 값일 수 있다. 어레이 전압 강하 정보(IRI_A)는 복수의 블록들(611, 612, 621, …, 691)의 각각에 제공되는 단위 전류에 의한 어레이 지점들의 전압 강하 값일 수 있다.
도 7은 도 1의 데이터 보상 장치에 포함되는 데이터 보상 회로의 일 예를 나타내는 블록도이다.
도 7을 참조하면, 데이터 보상 회로(300)는 전압 강하 계산기(310), 인터폴레이터(320) 및 데이터 보상기(330)를 포함할 수 있다. 전압 강하 계산기(310)는 평균 전류(AVC), 버스 전압 강하 정보(IRI_B) 및 어레이 전압 강하 정보(IRI_A)에 기초하여 복수의 블록들(611, 612, 621, …, 691) 각각의 블록 전압 강하 값(BDV)을 계산할 수 있다. 예를 들어, 평균 전류(AVC)와 버스 전압 강하 정보(IRI_B)의 곱이 증가함에 따라 블록 전압 강하 값(BDV)은 증가할 수 있고, 평균 전류(AVC)와 버스 전압 강하 정보(IRI_B)의 곱이 감소함에 따라 블록 전압 강하 값(BDV)은 감소할 수 있다. 또한, 평균 전류(AVC)와 어레이 전압 강하 정보(IRI_A)의 곱이 증가함에 따라 블록 전압 강하 값(BDV)은 증가할 수 있고, 평균 전류(AVC)와 어레이 전압 강하 정보(IRI_A)의 곱이 감소함에 따라 블록 전압 강하 값(BDV)은 감소할 수 있다.
[수학식 1]
Figure 112015037424998-pat00001
여기서, Vtop_drop(x)는 x에 해당하는 위치의 버스 배선의 전압 강하이고, Rt는 비례 조정 저항 계수이고, lmn은 m,n으로 지정되는 블록의 전류이고, Tmn(x)는 m,n으로 지정된 블록에 단위 전류가 제공되는 경우, x에 해당하는 위치의 버스 배선의 전압 강하이고, m=1,2…,9이고, n=1,2…,16이고, x=1,2…,9이다.
[수학식 2]
Figure 112015037424998-pat00002
여기서, Vdrop(x,y) 는 x, y에 해당하는 위치의 전압 강하이고, Rs는 비례 조정 저항 계수이고, Smn(x,y)는 m,n으로 지정된 블록에 단위 전류가 제공되는 경우, x, y에 해당하는 위치의 전압 강하에서 x에 해당하는 위치의 버스 배선의 전압 강하를 감산한 값을 정규화한 값이고, n이 y보다 작은 경우, Yn은 n이고, n이 y보다 크거나 같은 경우, Yn은 y이다.
인터폴레이터(320)는 블록 전압 강하 값(BDV)에 따라 복수의 블록들(611, 612, 621, …, 691) 각각에 포함되는 픽셀들 각각의 픽셀 전압 강하 값(PDV)을 계산할 수 있다. 예를 들어, 픽셀 어레이(600)는 1080*1920개의 픽셀들을 포함할 수 있다. 픽셀 어레이(600)가 1080*1920개의 픽셀들을 포함하는 경우, 하나의 블록은 120*120개의 픽셀들을 포함할 수 있다. 픽셀 어레이(600)가 1080*1920개의 픽셀들을 포함하고, 하나의 블록이 120*120개의 픽셀들을 포함하는 경우, 픽셀 어레이(600)에 포함되는 블록들의 수는 9*16개일 수 있다. 블록 전압 강하 값(BDV)은 픽셀 어레이(600)를 복수의 블록들(611, 612, 621, …, 691)로 나눈 경우, 복수의 블록들(611, 612, 621, …, 691) 각각에 상응하는 지점의 전압 강하 값일 수 있다. 복수의 블록들(611, 612, 621, …, 691)에 상응하는 블록 전압 강하 값(BDV)을 이용하여 복수의 블록들(611, 612, 621, …, 691)각각에 포함되는 픽셀들 각각의 픽셀 전압 강하 값(PDV)을 계산할 수 있다.
데이터 보상기(330)는 픽셀 전압 강하 값(PDV)에 기초하여 픽셀들 각각에 상응하는 입력 데이터(D_IN)를 보상하는 보상 데이터(CD)를 제공할 수 있다. 예를 들어, 데이터 보상기(330)는 복수의 블록들(611, 612, 621, …, 691)에 포함되는 각각의 픽셀들의 전압 강하 값에 해당하는 픽셀 전압 강하 값(PDV)을 이용하여 픽셀들 각각에 상응하는 입력 데이터(D_IN)를 보상하는 보상 데이터(CD)를 생성할 수 있다.
예시적인 실시예에 있어서, 전압 강하 계산기(310)는 평균 전류(AVC) 및 버스 전압 강하 정보(IRI_B)에 기초하여 버스 지점들(V10 내지 V90)에 대한 전압 강하 값에 해당하는 버스 전압 강하 값을 계산할 수 있다. 전압 강하 계산기(310)는 평균 전류(AVC) 및 어레이 전압 강하 정보(IRI_A)에 기초하여 어레이 지점들(V11 내지 V116, …, V91 내지 V916)에 대한 전압 강하 값에 해당하는 어레이 전압 강하 값을 계산할 수 있다. 예시적인 실시예에 있어서, 블록 전압 강하 값(BDV)은 버스 전압 강하 값과 어레이 전압 강하 값의 합일 수 있다. 예를 들어, 제1 버스 지점(V10)의 버스 전압 강하 값은 20mV일 수 있다. 제1 버스 지점(V10)으로부터 제1 어레이 지점(V11)까지의 어레이 전압 강하 값은 30mV일 수 있다. 제1 버스 지점(V10)의 버스 전압 강하 값은 20mV이고, 제1 버스 지점(V10)으로부터 제1 어레이 지점(V11)까지의 어레이 전압 강하 값이 30mV인 경우, 제1 블록(611)의 블록 전압 강하 값(BDV)은 50mV일 수 있다. 예를 들어, 제2 버스 지점(V20)의 버스 전압 강하 값은 10mV일 수 있다. 제2 버스 지점(V20)으로부터 제2 어레이 지점(V21)까지의 어레이 전압 강하 값은 30mV일 수 있다. 제2 버스 지점(V20)의 버스 전압 강하 값은 10mV이고, 제2 버스 지점(V20)으로부터 제2 어레이 지점(V21)까지의 어레이 전압 강하 값이 30mV인 경우, 제2 블록(621)의 블록 전압 강하 값(BDV)은 40mV일 수 있다. 예를 들어, 제1 버스 지점(V10)의 버스 전압 강하 값은 20mV일 수 있다. 제1 버스 지점(V10)으로부터 제3 어레이 지점(V12)까지의 어레이 전압 강하 값은 40mV일 수 있다. 제1 버스 지점(V10)의 버스 전압 강하 값은 20mV이고, 제1 버스 지점(V10)으로부터 제3 어레이 지점(V12)까지의 어레이 전압 강하 값이 40mV인 경우, 제3 블록(612)의 블록 전압 강하 값(BDV)은 60mV일 수 있다.
도 8은 도 7의 데이터 보상 회로에 포함되는 전압 강하 계산기의 일 예를 나타내는 블록도이다.
도 8을 참조하면, 전압 강하 계산기(310)는 전압 강하 계산 회로(311) 및 블록 전압 강하 레지스터(312)를 포함할 수 있다. 전압 강하 계산 회로(311)는 평균 전류(AVC), 버스 전압 강하 정보(IRI_B) 및 어레이 전압 강하 정보(IRI_A)에 기초하여 복수의 블록들(611, 612, 621, …, 691) 각각의 블록 전압 강하 값(BDV)을 계산할 수 있다.
예시적인 실시예에 있어서, 전압 강하 계산기(310)는 블록 전압 강하 값(BDV)을 저장하는 블록 전압 강하 레지스터(312)를 포함할 수 있다. 예를 들어, 제1 블록(611)의 블록 전압 강하 값(BDV)은 50mV일 수 있고, 제2 블록(621)의 블록 전압 강하 값(BDV)은 40mV일 수 있고, 제3 블록(612)의 블록 전압 강하 값(BDV)은 60mV일 수 있다. 제1 블록(611)의 블록 전압 강하 값(BDV), 제2 블록(621)의 블록 전압 강하 값(BDV) 및 제3 블록(612)의 블록 전압 강하 값(BDV)은 블록 전압 강하 레지스터(312)에 저장될 수 있다.
도 9는 도 7의 데이터 보상 회로에 포함되는 인터폴레이터의 일 동작 예를 설명하기 위한 도면이다.
도 7 및 9를 참조하면, 인터폴레이터(320)는 복수의 블록들(611, 612, 621, …, 691) 중 인접한 블록들의 블록 전압 강하 값(BDV)에 기초하여 인접한 블록들에 포함되는 픽셀들 각각의 픽셀 전압 강하 값(PDV)을 계산할 수 있다. 예를 들어, 제1 블록(611)은 제1 픽셀(P1), 제2 픽셀(P2), 제3 픽셀(P3) 및 제4 픽셀(P4)을 포함할 수 있다. 제2 블록(621)은 제5 픽셀(P5), 제6 픽셀(P6), 제7 픽셀(P7) 및 제8 픽셀(P8)을 포함할 수 있다. 제2 블록(621)은 제1 블록(611)으로부터 X 방향으로 배치될 수 있다. 제2 블록(621)은 제1 블록(611)과 인접한 블록일 수 있다. 예를 들어, 제1 블록(611)의 블록 전압 강하 값(BDV)은 50mV일 수 있고, 제2 블록(621)의 블록 전압 강하 값(BDV)은 40mV일 수 있다. 이 경우, 복수의 블록들(611, 612, 621, …, 691) 중 인접한 블록들의 블록 전압 강하 값(BDV)에 기초하여 인접한 블록들에 포함되는 픽셀들 각각의 픽셀 전압 강하 값(PDV)을 계산할 수 있다. 예를 들어, 제1 블록(611)에 포함되는 제1 픽셀(P1)의 픽셀 전압 강하 값(PDV)은 50mV일 수 있다. 또한, 제2 블록(621)에 포함되는 제8 픽셀(P8)의 픽셀 전압 강하 값(PDV)은 40mV일 수 있다. 제1 블록(611)에 포함되는 제1 픽셀(P1)의 픽셀 전압 강하 값(PDV)은 50mV이고, 제2 블록(621)에 포함되는 제8 픽셀(P8)의 픽셀 전압 강하 값(PDV)이 40mV인 경우, 제1 블록(611)에 포함되는 제2 픽셀(P2)의 픽셀 전압 강하 값(PDV)은 49.5mV일 수 있다. 또한, 제1 블록(611)에 포함되는 제1 픽셀(P1)의 픽셀 전압 강하 값(PDV)은 50mV이고, 제2 블록(621)에 포함되는 제8 픽셀(P8)의 픽셀 전압 강하 값(PDV)이 40mV인 경우, 제1 블록(611)에 포함되는 제4 픽셀(P4)의 픽셀 전압 강하 값(PDV)은 45mV일 수 있다. 또한, 제1 블록(611)에 포함되는 제1 픽셀(P1)의 픽셀 전압 강하 값(PDV)은 50mV이고, 제2 블록(621)에 포함되는 제8 픽셀(P8)의 픽셀 전압 강하 값(PDV)이 40mV인 경우, 제2 블록(621)에 포함되는 제5 픽셀(P5)의 픽셀 전압 강하 값(PDV)은 45mV일 수 있다. 또한, 제1 블록(611)에 포함되는 제1 픽셀(P1)의 픽셀 전압 강하 값(PDV)은 50mV이고, 제2 블록(621)에 포함되는 제8 픽셀(P8)의 픽셀 전압 강하 값(PDV)이 40mV인 경우, 제2 블록(621)에 포함되는 제7 픽셀(P7)의 픽셀 전압 강하 값(PDV)은 40.5mV일 수 있다.
도 10은 도 7의 데이터 보상 회로에 포함되는 인터폴레이터의 다른 동작 예를 설명하기 위한 도면이다.
도 7 및 10을 참조하면, 인터폴레이터(320)는 복수의 블록들(611, 612, 621, …, 691) 중 인접한 블록들의 블록 전압 강하 값(BDV)에 기초하여 인접한 블록들에 포함되는 픽셀들 각각의 픽셀 전압 강하 값(PDV)을 계산할 수 있다. 예를 들어, 제1 블록(611)은 제1 픽셀(P1), 제2 픽셀(P2), 제3 픽셀(P3) 및 제4 픽셀(P4)을 포함할 수 있다. 제3 블록(612)은 제5 픽셀(P5), 제6 픽셀(P6), 제7 픽셀(P7) 및 제8 픽셀(P8)을 포함할 수 있다. 제3 블록(612)은 제1 블록(611)으로부터 Y 방향으로 배치될 수 있다. 제3 블록(612)은 제1 블록(611)과 인접한 블록일 수 있다. 예를 들어, 제1 블록(611)의 블록 전압 강하 값(BDV)은 50mV일 수 있고, 제3 블록(612)의 블록 전압 강하 값(BDV)은 60mV일 수 있다. 이 경우, 복수의 블록들(611, 612, 621, …, 691) 중 인접한 블록들의 블록 전압 강하 값(BDV)에 기초하여 인접한 블록들에 포함되는 픽셀들 각각의 픽셀 전압 강하 값(PDV)을 계산할 수 있다. 예를 들어, 제1 블록(611)에 포함되는 제1 픽셀(P1)의 픽셀 전압 강하 값(PDV)은 50mV일 수 있다. 또한, 제3 블록(612)에 포함되는 제8 픽셀(P8)의 픽셀 전압 강하 값(PDV)은 60mV일 수 있다. 제1 블록(611)에 포함되는 제1 픽셀(P1)의 픽셀 전압 강하 값(PDV)은 50mV이고, 제3 블록(612)에 포함되는 제8 픽셀(P8)의 픽셀 전압 강하 값(PDV)이 60mV인 경우, 제1 블록(611)에 포함되는 제2 픽셀(P2)의 픽셀 전압 강하 값(PDV)은 50.5mV일 수 있다. 또한, 제1 블록(611)에 포함되는 제1 픽셀(P1)의 픽셀 전압 강하 값(PDV)은 50mV이고, 제3 블록(612)에 포함되는 제8 픽셀(P8)의 픽셀 전압 강하 값(PDV)이 60mV인 경우, 제1 블록(611)에 포함되는 제4 픽셀(P4)의 픽셀 전압 강하 값(PDV)은 55mV일 수 있다. 또한, 제1 블록(611)에 포함되는 제1 픽셀(P1)의 픽셀 전압 강하 값(PDV)은 50mV이고, 제3 블록(612)에 포함되는 제8 픽셀(P8)의 픽셀 전압 강하 값(PDV)이 60mV인 경우, 제3 블록(612)에 포함되는 제5 픽셀(P5)의 픽셀 전압 강하 값(PDV)은 55mV일 수 있다. 또한, 제1 블록(611)에 포함되는 제1 픽셀(P1)의 픽셀 전압 강하 값(PDV)은 50mV이고, 제3 블록(612)에 포함되는 제8 픽셀(P8)의 픽셀 전압 강하 값(PDV)이 60mV인 경우, 제3 블록(612)에 포함되는 제7 픽셀(P7)의 픽셀 전압 강하 값(PDV)은 59.5mV일 수 있다.
도 11은 도 1의 데이터 보상 장치에 포함되는 전류 계산기의 일 예를 나타내는 블록도이다.
도 11을 참조하면, 전류 계산기(100)는 평균 전류 계산 회로(110) 및 평균 전류 레지스터(120)를 포함할 수 있다. 평균 전류 계산 회로(110)는 복수의 블록들(611, 612, 621, …, 691)의 평균 전류(AVC)를 계산할 수 있다. 평균 전류 레지스터(120)는 평균 전류(AVC)를 저장할 수 있다.
예시적인 실시예에 있어서, 평균 전류(AVC)는 수직 동기 신호(VSYNC)에 기초하여 갱신될 수 있다. 예를 들어, 평균 전류(AVC)는 수직 동기 신호(VSYNC)에 따라 결정되는 프레임마다 갱신될 수 있다.
도 12는 도 7의 데이터 보상 회로에 포함되는 데이터 보상기의 일 예를 나타내는 블록도이다.
도 12를 참조하면, 데이터 보상기(330)는 기준 값 제공기(332) 및 보상 회로(331)를 포함할 수 있다. 기준 값 제공기(332)는 복수의 블록들(611, 612, 621, …, 691) 각각에 포함되는 픽셀들 각각에 대한 기준 전압 강하 값(RDV)을 제공할 수 있다. 보상 회로(331)는 픽셀 전압 강하 값(PDV) 및 기준 전압 강하 값(RDV)에 기초하여 보상 데이터(CD)를 제공할 수 있다.
예시적인 실시예에 있어서, 기준 값 제공기(332)는 기준 전압 강하 값(RDV)을 저장하는 기준 룩-업 테이블(333)을 포함할 수 있다. 예를 들어, 기준 전압 강하 값(RDV)은 데이터 보상 장치(10)가 동작하기 전에 기준 룩-업 테이블(333)에 저장될 수 있다.
예시적인 실시예에 있어서, 보상 데이터(CD)는 픽셀 전압 강하 값(PDV) 및 기준 전압 강하 값(RDV)의 차에 상응하는 값일 수 있다. 예를 들어, 픽셀 전압 강하 값(PDV)이 50일 수 있고, 기준 전압 강하 값(RDV)이 49일 수 있다. 픽셀 전압 강하 값(PDV)이 50이고, 기준 전압 강하 값(RDV)이 49인 경우, 픽셀 전압 강하 값(PDV) 및 기준 전압 강하 값(RDV)의 차는 1일 수 있다. 픽셀 전압 강하 값(PDV) 및 기준 전압 강하 값(RDV)의 차는 1인 경우, 보상 데이터(CD)는 1에 상응하는 데이터일 수 있다.
예시적인 실시예에 있어서, 복수의 블록들(611, 612, 621, …, 691)은 픽셀 어레이(600)에 포함되는 픽셀들의 수에 기초하여 결정될 수 있다. 예를 들어, 픽셀 어레이(600)는 1080*1920개의 픽셀들을 포함할 수 있다. 픽셀 어레이(600)가 1080*1920개의 픽셀들을 포함하는 경우, 하나의 블록은 120*120개의 픽셀들을 포함할 수 있다. 픽셀 어레이(600)가 1080*1920개의 픽셀들을 포함하고, 하나의 블록이 120*120개의 픽셀들을 포함하는 경우, 픽셀 어레이(600)에 포함되는 블록들의 수는 9*16개일 수 있다.
도 13은 본 발명의 실시예들에 따른 디스플레이 장치를 나타내는 블록도이다.
도 13을 참조하면, 디스플레이 장치(20)는 전류 계산기(100), 전압 강하 정보 제공기(200), 데이터 보상 회로(300), 합산기(400) 및 픽셀 어레이(600)를 포함한다. 전류 계산기(100)는 입력 데이터(D_IN), 데이터 인에이블 신호(D_EN), 수평 동기 신호(HSYNC) 및 수직 동기 신호(VSYNC)에 기초하여 픽셀 어레이(600)에 포함되는 복수의 블록들(611, 612, 621, …, 691)의 평균 전류(AVC)를 계산한다. 예를 들어, 제1 블록(611)의 평균 전류(AVC)는 제1 블록(611)에 상응하는 입력 데이터(D_IN)에 기초하여 계산될 수 있다. 제1 블록(611)에 상응하는 입력 데이터(D_IN)를 구분하기 위하여 수평 동기 신호(HSYNC) 및 수직 동기 신호(VSYNC)가 사용될 수 있다. 또한, 제2 블록(621)의 평균 전류(AVC)는 제2 블록(621)에 상응하는 입력 데이터(D_IN)에 기초하여 계산될 수 있다. 동일한 방식으로, 제9 블록(691)의 평균 전류(AVC)는 제9 블록(691)에 상응하는 입력 데이터(D_IN)에 기초하여 계산될 수 있다. 복수의 블록들(611, 612, 621, …, 691)의 평균 전류(AVC)는 프레임마다 갱신될 수 있다.
전압 강하 정보 제공기(200)는 픽셀 어레이(600)와 연결되는 전원 전압 버스 배선(500)의 미리 정해진 버스 지점들(V10 내지 V90)에 대한 버스 전압 강하 정보(IRI_B) 및 픽셀 어레이(600)의 미리 정해진 어레이 지점들(V11 내지 V116, …, V91 내지 V916)에 대한 어레이 전압 강하 정보(IRI_A)를 제공한다. 예를 들어, 전원 전압 버스 배선(500)의 미리 정해진 버스 지점들은 제1 내지 9 버스 지점들(V10 내지 V90)을 포함할 수 있다. 제1 내지 9 버스 지점들(V10 내지 V90)의 전압 강하에 대한 정보는 버스 전압 강하 정보(IRI_B)일 수 있다. 또한, 픽셀 어레이(600)의 미리 정해진 어레이 지점들은 제1 내지 제916 어레이 지점들 (V11 내지 V116, …, V91 내지 V916)을 포함할 수 있다. 제1 내지 제916 어레이 지점들 (V11 내지 V116, …, V91 내지 V916)의 전압 강하에 대한 정보는 어레이 전압 강하 정보(IRI_A)일 수 있다. 버스 전압 강하 정보(IRI_B) 및 어레이 전압 강하 정보(IRI_A)는 픽셀 어레이(600)의 각 지점의 전압 강하를 계산하기 위하여 사용될 수 있다. 예시적인 실시예에 있어서, 전압 강하 정보 제공기(200)는 제1 룩-업 테이블(210) 및 제2 룩-업 테이블(220)을 포함할 수 있다. 제1 룩-업 테이블(210)은 전원 전압 버스 배선(500)의 버스 지점들(V10 내지 V90)에 대한 버스 전압 강하 정보(IRI_B)를 저장할 수 있다. 제2 룩-업 테이블(220)은 픽셀 어레이(600)의 어레이 지점들(V11 내지 V116, …, V91 내지 V916)에 대한 어레이 전압 강하 정보(IRI_A)를 저장할 수 있다. 버스 전압 강하 정보(IRI_B) 및 어레이 전압 강하 정보(IRI_A)는 디스플레이 장치(20)가 동작하기 전에 제1 룩-업 테이블(210) 및 제2 룩-업 테이블(220)에 저장될 수 있다.
데이터 보상 회로(300)는 평균 전류(AVC), 버스 전압 강하 정보(IRI_B) 및 어레이 전압 강하 정보(IRI_A)에 기초하여 입력 데이터(D_IN)에 상응하는 보상 데이터(CD)를 제공한다. 합산기(400)는 입력 데이터(D_IN)와 보상 데이터(CD)를 합산하여 보상 결과 데이터(CRD)를 제공한다. 픽셀 어레이(600)는 보상 결과 데이터(CRD)를 디스플레이한다. 예시적인 실시예에 있어서, 데이터 보상 회로(300)는 전압 강하 계산기(310), 인터폴레이터(320) 및 데이터 보상기(330)를 포함할 수 있다. 전압 강하 계산기(310)는 평균 전류(AVC), 버스 전압 강하 정보(IRI_B) 및 어레이 전압 강하 정보(IRI_A)에 기초하여 복수의 블록들(611, 612, 621, …, 691) 각각의 블록 전압 강하 값(BDV)을 계산할 수 있다. 인터폴레이터(320)는 블록 전압 강하 값(BDV)에 따라 복수의 블록들(611, 612, 621, …, 691) 각각에 포함되는 픽셀들 각각의 픽셀 전압 강하 값(PDV)을 계산할 수 있다. 데이터 보상기(330)는 픽셀 전압 강하 값(PDV)에 기초하여 픽셀들 각각에 상응하는 입력 데이터(D_IN)를 보상하는 보상 데이터(CD)를 제공할 수 있다.
본 발명의 실시예들에 따른 데이터 보상 장치(10)는 평균 전류(AVC), 버스 전압 강하 정보(IRI_B) 및 어레이 전압 강하 정보(IRI_A)에 기초하여 입력 데이터(D_IN)에 상응하는 보상 데이터(CD)를 제공함으로써 성능을 높일 수 있다.
도 14은 본 발명의 실시예들에 따른 디스플레이 장치를 컴퓨팅 시스템에 응용한 예를 나타내는 블록도이다.
도 14를 참조하면, 컴퓨팅 시스템(700)는 프로세서(710), 메모리 장치(720), 저장 장치(730), 입출력 장치(740), 파워 서플라이(750) 및 디스플레이 장치(760)를 포함할 수 있다. 컴퓨팅 시스템(700)는 비디오 카드, 사운드 카드, 메모리 카드, USB 장치 등과 통신하거나, 또는 다른 시스템들과 통신할 수 있는 여러 포트(port)들을 더 포함할 수 있다.
프로세서(710)는 특정 계산들 또는 태스크(task)들을 수행할 수 있다. 실시예에 따라, 프로세서(710)는 마이크로프로세서(microprocessor), 중앙 처리 장치(CPU) 등일 수 있다. 프로세서(710)는 어드레스 버스(address bus), 제어 버스(control bus) 및 데이터 버스(data bus) 등을 통하여 다른 구성 요소들에 연결될 수 있다. 실시예에 따라서, 프로세서(710)는 주변 구성요소 상호연결(Peripheral Component Interconnect; PCI) 버스와 같은 확장 버스에도 연결될 수 있다.
메모리 장치(720)는 컴퓨팅 시스템(700)의 동작에 필요한 데이터들을 저장할 수 있다. 예를 들어, 메모리 장치(720)는 EPROM(Erasable Programmable Read-Only Memory), EEPROM(Electrically Erasable Programmable Read-Only Memory), 플래시 메모리(Flash Memory), PRAM(Phase Change Random Access Memory), RRAM(Resistance Random Access Memory), NFGM(Nano Floating Gate Memory), PoRAM(Polymer Random Access Memory), MRAM(Magnetic Random Access Memory), FRAM(Ferroelectric Random Access Memory) 등과 같은 비휘발성 메모리 장치 및/또는 DRAM(Dynamic Random Access Memory), SRAM(Static Random Access Memory), 모바일 DRAM 등과 같은 휘발성 메모리 장치를 포함할 수 있다.
저장 장치(730)는 솔리드 스테이트 드라이브(Solid State Drive; SSD), 하드 디스크 드라이브(Hard Disk Drive; HDD), 씨디롬(CD-ROM) 등을 포함할 수 있다. 입출력 장치(740)는 키보드, 키패드, 터치패드, 터치스크린, 마우스 등과 같은 입력 수단, 및 스피커, 프린터 등과 같은 출력 수단을 포함할 수 있다. 파워 서플라이(750)는 컴퓨팅 시스템(700)의 동작에 필요한 파워를 공급할 수 있다. 디스플레이 장치(760)는 상기 버스들 또는 다른 통신 링크를 통해서 다른 구성 요소들에 연결될 수 있다.
실시예에 따라, 컴퓨팅 시스템(700)는 디지털 TV(Digital Television), 3D TV, 개인용 컴퓨터(Personal Computer; PC), 가정용 전자기기, 노트북 컴퓨터(Laptop Computer), 태블릿 컴퓨터(Table Computer), 휴대폰(Mobile Phone), 스마트 폰(Smart Phone), 개인 정보 단말기(personal digital assistant; PDA), 휴대형 멀티미디어 플레이어(portable multimedia player; PMP), 디지털 카메라(Digital Camera), 음악 재생기(Music Player), 휴대용 게임 콘솔(portable game console), 내비게이션(Navigation) 등과 같은 디스플레이 장치(760)를 포함하는 임의의 전자 기기일 수 있다.
본 발명의 실시예들에 따른 데이터 보상 장치는 평균 전류, 버스 전압 강하 정보 및 어레이 전압 강하 정보에 기초하여 입력 데이터에 상응하는 보상 데이터를 제공함으로써 성능을 높일 수 있어 다양한 디스플레이 시스템에 적용될 수 있다.
이상에서는 본 발명의 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (20)

  1. 입력 데이터, 데이터 인에이블 신호, 수평 동기 신호 및 수직 동기 신호에 기초하여 픽셀 어레이에 포함되는 복수의 블록들의 평균 전류를 계산하는 전류 계산기;
    상기 픽셀 어레이와 연결되는 전원 전압 버스 배선의 미리 정해진 버스 지점들에 대한 버스 전압 강하 정보 및 상기 픽셀 어레이의 미리 정해진 어레이 지점들에 대한 어레이 전압 강하 정보를 제공하는 전압 강하 정보 제공기;
    상기 평균 전류, 상기 버스 전압 강하 정보 및 상기 어레이 전압 강하 정보에 기초하여 상기 입력 데이터에 상응하는 보상 데이터를 제공하는 데이터 보상 회로; 및
    상기 입력 데이터와 상기 보상 데이터를 합산하여 보상 결과 데이터를 제공하는 합산기를 포함하포함하고,
    상기 데이터 보상 회로는
    상기 평균 전류, 상기 버스 전압 강하 정보 및 상기 어레이 전압 강하 정보에 기초하여 상기 복수의 블록들 각각의 블록 전압 강하 값을 계산하는 전압 강하 계산기;
    상기 블록 전압 강하 값에 따라 상기 복수의 블록들 각각에 포함되는 픽셀들 각각의 픽셀 전압 강하 값을 계산하는 인터폴레이터; 및
    상기 픽셀 전압 강하 값에 기초하여 상기 픽셀들 각각에 상응하는 상기 입력 데이터를 보상하는 상기 보상 데이터를 제공하는 데이터 보상기를 포함하는 데이터 보상 장치.
  2. 제1 항에 있어서, 상기 전압 강하 정보 제공기는,
    상기 전원 전압 버스 배선의 상기 버스 지점들에 대한 상기 버스 전압 강하 정보를 저장하는 제1 룩-업 테이블; 및
    상기 픽셀 어레이의 상기 어레이 지점들에 대한 상기 어레이 전압 강하 정보를 저장하는 제2 룩-업 테이블을 포함하는 것을 특징으로 하는 데이터 보상 장치.
  3. 제2 항에 있어서,
    상기 버스 전압 강하 정보는 상기 복수의 블록들의 각각에 제공되는 단위 전류에 의한 상기 버스 지점들의 전압 강하 값이고,
    상기 어레이 전압 강하 정보는 상기 복수의 블록들의 각각에 제공되는 상기 단위 전류에 의한 상기 어레이 지점들의 전압 강하 값인 것을 특징으로 하는 데이터 보상 장치.
  4. 삭제
  5. 제1 항에 있어서, 상기 전압 강하 계산기는,
    상기 평균 전류 및 상기 버스 전압 강하 정보에 기초하여 상기 버스 지점들에 대한 전압 강하 값에 해당하는 버스 전압 강하 값을 계산하는 것을 특징으로 하는 데이터 보상 장치.
  6. 제5 항에 있어서, 상기 전압 강하 계산기는,
    상기 평균 전류 및 상기 어레이 전압 강하 정보에 기초하여 상기 어레이 지점들에 대한 전압 강하 값에 해당하는 어레이 전압 강하 값을 계산하는 것을 특징으로 하는 데이터 보상 장치.
  7. 제6 항에 있어서,
    상기 블록 전압 강하 값은 상기 버스 전압 강하 값과 상기 어레이 전압 강하 값의 합인 것을 특징으로 하는 데이터 보상 장치.
  8. 제7 항에 있어서, 상기 전압 강하 계산기는,
    상기 블록 전압 강하 값을 저장하는 블록 전압 강하 레지스터를 포함하는 것을 특징으로 하는 데이터 보상 장치.
  9. 제1 항에 있어서, 상기 인터폴레이터는,
    상기 복수의 블록들 중 인접한 블록들의 상기 블록 전압 강하 값에 기초하여 상기 인접한 블록들에 포함되는 상기 픽셀들 각각의 상기 픽셀 전압 강하 값을 계산하는 것을 특징으로 하는 데이터 보상 장치.
  10. 제1 항에 있어서, 상기 전류 계산기는,
    상기 복수의 블록들의 상기 평균 전류를 계산하는 평균 전류 계산 회로; 및
    상기 평균 전류를 저장하는 평균 전류 레지스터를 포함하는 것을 특징으로 하는 데이터 보상 장치.
  11. 제10 항에 있어서,
    상기 평균 전류는 상기 수직 동기 신호에 기초하여 갱신되는 것을 특징으로 하는 데이터 보상 장치.
  12. 제11 항에 있어서,
    상기 평균 전류는 상기 수직 동기 신호에 따라 결정되는 프레임마다 갱신되는 것을 특징으로 하는 데이터 보상 장치.
  13. 제1 항에 있어서, 상기 데이터 보상기는,
    상기 복수의 블록들 각각에 포함되는 상기 픽셀들 각각에 대한 기준 전압 강하 값을 제공하는 기준 값 제공기; 및
    상기 픽셀 전압 강하 값 및 상기 기준 전압 강하 값에 기초하여 상기 보상 데이터를 제공하는 보상 회로를 포함하는 것을 특징으로 하는 데이터 보상 장치.
  14. 제13 항에 있어서, 상기 기준 값 제공기는,
    상기 기준 전압 강하 값을 저장하는 기준 룩-업 테이블을 포함하는 것을 특징으로 하는 데이터 보상 장치.
  15. 제14 항에 있어서,
    상기 기준 전압 강하 값은 상기 데이터 보상 장치가 동작하기 전에 상기 기준 룩-업 테이블에 저장되는 것을 특징으로 하는 데이터 보상 장치.
  16. 제13 항에 있어서,
    상기 보상 데이터는 상기 픽셀 전압 강하 값 및 상기 기준 전압 강하 값의 차에 상응하는 값인 것을 특징으로 하는 데이터 보상 장치.
  17. 제1 항에 있어서, 상기 복수의 블록들은,
    상기 픽셀 어레이에 포함되는 픽셀들의 수에 기초하여 결정되는 것을 특징으로 하는 데이터 보상 장치.
  18. 입력 데이터, 데이터 인에이블 신호, 수평 동기 신호 및 수직 동기 신호에 기초하여 픽셀 어레이에 포함되는 복수의 블록들의 평균 전류를 계산하는 전류 계산기;
    상기 픽셀 어레이와 연결되는 전원 전압 버스 배선의 미리 정해진 버스 지점들에 대한 버스 전압 강하 정보 및 상기 픽셀 어레이의 미리 정해진 어레이 지점들에 대한 어레이 전압 강하 정보를 제공하는 전압 강하 정보 제공기;
    상기 평균 전류, 상기 버스 전압 강하 정보 및 상기 어레이 전압 강하 정보에 기초하여 상기 입력 데이터에 상응하는 보상 데이터를 제공하는 데이터 보상 회로;
    상기 입력 데이터와 상기 보상 데이터를 합산하여 보상 결과 데이터를 제공하는 합산기; 및
    상기 보상 결과 데이터를 디스플레이하는 픽셀 어레이을 포함하고,
    상기 데이터 보상 회로는
    상기 평균 전류, 상기 버스 전압 강하 정보 및 상기 어레이 전압 강하 정보에 기초하여 상기 복수의 블록들 각각의 블록 전압 강하 값을 계산하는 전압 강하 계산기;
    상기 블록 전압 강하 값에 따라 상기 복수의 블록들 각각에 포함되는 픽셀들 각각의 픽셀 전압 강하 값을 계산하는 인터폴레이터; 및
    상기 픽셀 전압 강하 값에 기초하여 상기 픽셀들 각각에 상응하는 상기 입력 데이터를 보상하는 상기 보상 데이터를 제공하는 데이터 보상기를 포함하는 디스플레이 장치.
  19. 제18 항에 있어서, 상기 전압 강하 정보 제공기는,
    상기 전원 전압 버스 배선의 상기 버스 지점들에 대한 상기 버스 전압 강하 정보를 저장하는 제1 룩-업 테이블; 및
    상기 픽셀 어레이의 상기 어레이 지점들에 대한 상기 어레이 전압 강하 정보를 저장하는 제2 룩-업 테이블을 포함하고,
    상기 버스 전압 강하 정보 및 상기 어레이 전압 강하 정보는 상기 디스플레이 장치가 동작하기 전에 상기 제1 룩-업 테이블 및 상기 제2 룩-업 테이블에 저장되는 것을 특징으로 하는 디스플레이 장치.
  20. 삭제
KR1020150054193A 2015-04-17 2015-04-17 데이터 보상 장치 및 이를 포함하는 디스플레이 장치 KR102422053B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020150054193A KR102422053B1 (ko) 2015-04-17 2015-04-17 데이터 보상 장치 및 이를 포함하는 디스플레이 장치
US14/922,605 US9898952B2 (en) 2015-04-17 2015-10-26 Data compensation device compensating data based on average current, bus voltage drop information, and array voltage drop information and display device including the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150054193A KR102422053B1 (ko) 2015-04-17 2015-04-17 데이터 보상 장치 및 이를 포함하는 디스플레이 장치

Publications (2)

Publication Number Publication Date
KR20160124338A KR20160124338A (ko) 2016-10-27
KR102422053B1 true KR102422053B1 (ko) 2022-07-19

Family

ID=57128918

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150054193A KR102422053B1 (ko) 2015-04-17 2015-04-17 데이터 보상 장치 및 이를 포함하는 디스플레이 장치

Country Status (2)

Country Link
US (1) US9898952B2 (ko)
KR (1) KR102422053B1 (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111316348B (zh) * 2017-11-16 2024-03-08 辛纳普蒂克斯公司 用于显示面板的补偿技术
US11201307B2 (en) 2018-04-17 2021-12-14 Samsung Display Co., Ltd. Display panel and electronic apparatus including the same
CN108806609B (zh) * 2018-06-15 2020-03-31 京东方科技集团股份有限公司 一种数据处理方法及其装置、介质
TWI689912B (zh) * 2018-10-09 2020-04-01 奕力科技股份有限公司 顯示器系統及其顯示畫面補償方法
US11302264B2 (en) * 2018-11-02 2022-04-12 Apple Inc. Systems and methods for compensating for IR drop across a display
US10818210B2 (en) 2019-01-31 2020-10-27 Novatek Microelectronics Corp. Display apparatus and brightness uniformity compensation method thereof
US11270663B2 (en) 2019-04-22 2022-03-08 Chengdu Boe Optoelectronics Technology Co., Ltd. Method for detecting compensation parameters of brightness, method for compensating brightness, detection device for detecting compensation parameters of brightness, brightness compensation device, display device, and non-volatile storage medium
US11501694B2 (en) 2020-02-12 2022-11-15 Samsung Display Co., Ltd. Display device and driving method thereof

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003202836A (ja) 2001-12-28 2003-07-18 Pioneer Electronic Corp 表示パネルの駆動装置及び駆動方法
JP2006030264A (ja) * 2004-07-12 2006-02-02 Canon Inc 画像表示装置及び画像表示方法
JP2012247597A (ja) * 2011-05-27 2012-12-13 Seiko Epson Corp 画像処理方法、画像処理装置、電気光学装置、及び電子機器
JP2012247587A (ja) 2011-05-27 2012-12-13 Toyo Ink Sc Holdings Co Ltd カラーフィルタ用着色組成物、およびカラーフィルタ

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7071635B2 (en) * 2001-09-26 2006-07-04 Sanyo Electric Co., Ltd. Planar display apparatus
US7274363B2 (en) * 2001-12-28 2007-09-25 Pioneer Corporation Panel display driving device and driving method
JP4534031B2 (ja) * 2003-03-06 2010-09-01 グローバル・オーエルイーディー・テクノロジー・リミテッド・ライアビリティ・カンパニー 有機el表示装置
KR100671517B1 (ko) * 2003-04-14 2007-01-19 비오이 하이디스 테크놀로지 주식회사 전압보상회로
JP4996065B2 (ja) * 2005-06-15 2012-08-08 グローバル・オーエルイーディー・テクノロジー・リミテッド・ライアビリティ・カンパニー 有機el表示装置の製造方法および有機el表示装置
KR20080010796A (ko) * 2006-07-28 2008-01-31 삼성전자주식회사 유기 발광 표시 장치 및 그의 구동 방법
JP2009031451A (ja) * 2007-07-25 2009-02-12 Eastman Kodak Co 表示装置
KR101509118B1 (ko) * 2008-10-27 2015-04-08 삼성디스플레이 주식회사 유기 발광 표시 장치, 그 보정 정보 생성 장치 및 방법
KR101479992B1 (ko) 2008-12-12 2015-01-08 삼성디스플레이 주식회사 전압 강하 보상 방법 및 그 시스템과 이를 포함한 표시 장치
KR101688892B1 (ko) 2010-05-10 2016-12-22 엘지디스플레이 주식회사 유기전계발광표시장치 및 그 구동방법
JP5788876B2 (ja) * 2010-07-02 2015-10-07 株式会社Joled 表示装置およびその駆動方法
JP5793141B2 (ja) * 2010-07-02 2015-10-14 株式会社Joled 表示装置およびその駆動方法
KR101894768B1 (ko) 2011-03-14 2018-09-06 삼성디스플레이 주식회사 액티브 매트릭스 디스플레이 장치 및 그 구동 방법
KR20120111675A (ko) 2011-04-01 2012-10-10 삼성디스플레이 주식회사 유기발광 표시 장치, 유기발광 표시 장치를 위한 데이터 구동 장치 및 그 구동 방법
WO2013005257A1 (ja) * 2011-07-06 2013-01-10 パナソニック株式会社 表示装置
WO2013094104A1 (ja) * 2011-12-20 2013-06-27 パナソニック株式会社 表示装置およびその駆動方法
KR102028504B1 (ko) * 2012-12-14 2019-10-04 엘지디스플레이 주식회사 보상회로를 포함하는 유기발광 표시장치
KR102231363B1 (ko) 2014-10-22 2021-03-25 삼성디스플레이 주식회사 데이터 보상 장치 및 이를 포함하는 유기 발광 표시 장치
KR102346523B1 (ko) 2015-01-27 2022-01-04 삼성디스플레이 주식회사 데이터 보상 장치 및 이를 포함하는 표시 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003202836A (ja) 2001-12-28 2003-07-18 Pioneer Electronic Corp 表示パネルの駆動装置及び駆動方法
JP2006030264A (ja) * 2004-07-12 2006-02-02 Canon Inc 画像表示装置及び画像表示方法
JP2012247597A (ja) * 2011-05-27 2012-12-13 Seiko Epson Corp 画像処理方法、画像処理装置、電気光学装置、及び電子機器
JP2012247587A (ja) 2011-05-27 2012-12-13 Toyo Ink Sc Holdings Co Ltd カラーフィルタ用着色組成物、およびカラーフィルタ

Also Published As

Publication number Publication date
US20160307511A1 (en) 2016-10-20
KR20160124338A (ko) 2016-10-27
US9898952B2 (en) 2018-02-20

Similar Documents

Publication Publication Date Title
KR102422053B1 (ko) 데이터 보상 장치 및 이를 포함하는 디스플레이 장치
EP3065123A1 (en) Coupling compensating device of display planel and display device having the same
US9947265B2 (en) Electroluminescent display device and method of driving the same to compensate for degeneration of pixels
KR102458736B1 (ko) 가변 화소 블록 경계를 가지는 표시 장치
CN105845077B (zh) 数据补偿器以及包括数据补偿器的显示装置
US20170309213A1 (en) Data compensator and display device having the same
US11282478B2 (en) Image data correcting device, and display device including the same
US10388229B2 (en) Method for compensating image information
KR102527852B1 (ko) 게이트 쉬프트량을 자동으로 설정하는 표시 장치 및 표시 장치의 구동 방법
KR20160042284A (ko) 데이터 전압 보상 회로 및 이를 포함하는 디스플레이 장치
KR102270183B1 (ko) 표시 장치의 영상 보상 방법 및 표시 장치
US9842534B2 (en) Display device and display system including the same
CN107437395B (zh) 操作显示装置的方法以及执行该方法的显示装置
KR20190132589A (ko) 감마 전압 생성기 및 표시 장치
KR102383116B1 (ko) 표시 장치 및 이를 포함하는 전자 기기
CN105654880B (zh) 控制比例因子的方法以及包括该方法的控制亮度的方法
KR102234795B1 (ko) 디스플레이 전력의 감소를 위한 이미지 데이터의 프로세싱 방법 및 디스플레이 시스템
KR102617050B1 (ko) 정지 영상 검출을 수행하는 표시 장치, 및 표시 장치의 구동 방법
KR20230174316A (ko) 표시 장치
US9633628B2 (en) Method of driving display device and display device for performing the same

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant