KR102398505B1 - Display Device - Google Patents

Display Device Download PDF

Info

Publication number
KR102398505B1
KR102398505B1 KR1020150191822A KR20150191822A KR102398505B1 KR 102398505 B1 KR102398505 B1 KR 102398505B1 KR 1020150191822 A KR1020150191822 A KR 1020150191822A KR 20150191822 A KR20150191822 A KR 20150191822A KR 102398505 B1 KR102398505 B1 KR 102398505B1
Authority
KR
South Korea
Prior art keywords
data
epi
signal
bits
sic
Prior art date
Application number
KR1020150191822A
Other languages
Korean (ko)
Other versions
KR20170081087A (en
Inventor
이승계
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020150191822A priority Critical patent/KR102398505B1/en
Publication of KR20170081087A publication Critical patent/KR20170081087A/en
Application granted granted Critical
Publication of KR102398505B1 publication Critical patent/KR102398505B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Abstract

본 발명의 표시장치에서 타이밍 콘트롤러는 k(k는 자연수)개의 비트를 갖는 입력 영상의 픽셀 데이터를 j(j는 k 보다 작은 자연수)개의 비트를 갖는 메인 데이터 및 (k-j)개의 비트를 갖는 서브 데이터로 분할하고, 메인 데이터를 포함하는 제1 EPI 신호 및 서브 데이터를 포함하는 제2 EPI 신호를 데이터 배선쌍을 통해서 전송한다. 소스 드라이브 IC는 데이터 배선쌍으로부터 제1 및 제2 EPI 신호를 수신하고, 제1 및 제2 EPI 신호로부터 메인 데이터와 서브 데이터를 각각 복원하고, 복원된 메인 데이터 및 서브 데이터를 포함하는 픽셀 데이터를 데이터전압으로 변환하여 출력한다. 제1 EPI 신호는 데이터 인에이블 신호의 액티브 기간에 전송되고, 제2 EPI 신호는 인접하는 액티브 기간 사이의 수평 블랭크 기간에서 전송된다.In the display device of the present invention, the timing controller controls pixel data of an input image having k (k is a natural number) bits, main data having j (j is a natural number less than k) bits, and sub data having (k-j) bits. , and a first EPI signal including main data and a second EPI signal including sub data are transmitted through a pair of data lines. The source drive IC receives the first and second EPI signals from the data line pair, restores main data and sub data from the first and second EPI signals, respectively, and returns pixel data including the restored main data and sub data. It is converted to data voltage and output. The first EPI signal is transmitted in the active period of the data enable signal, and the second EPI signal is transmitted in the horizontal blank period between adjacent active periods.

Description

표시장치{Display Device}Display Device

본 발명은 표시장치에 관한 것이다. The present invention relates to a display device.

액티브 매트릭스(Active Matrix) 구동방식의 액정표시장치는 스위칭 소자로서 박막트랜지스터(Thin Film Transistor : 이하 "TFT"라 함)를 이용하여 동영상을 표시하고 있다. 이 액정표시장치는 음극선관(Cathode Ray Tube, CRT)에 비하여 소형화가 가능하여 휴대용 정보기기, 사무기기, 컴퓨터 등에서 표시기에 응용됨은 물론, 텔레비젼에도 응용되어 빠르게 음극선관을 대체하고 있다.An active matrix driving type liquid crystal display uses a thin film transistor (hereinafter referred to as "TFT") as a switching element to display a moving picture. Since this liquid crystal display device can be miniaturized compared to a cathode ray tube (CRT), it is applied to displays in portable information devices, office devices, computers, etc., as well as being applied to televisions and is rapidly replacing cathode ray tubes.

액정표시장치는 액정표시패널의 데이터라인들에 데이터전압을 공급하기 위한 다수의 소스 드라이브 집적회로(Integrated Circuit 이하, "IC"라 함), 액정표시패널의 게이트라인들에 게이트펄스(또는 스캔펄스)를 순차적으로 공급하기 위한 다수의 게이트 드라이브 IC, 및 드라이브 IC들을 제어하기 위한 타이밍 콘트롤러 등을 구비한다. A liquid crystal display device includes a plurality of source drive integrated circuits (hereinafter, referred to as “ICs”) for supplying data voltages to data lines of a liquid crystal display panel, and gate pulses (or scan pulses) to gate lines of the liquid crystal display panel. ) a plurality of gate drive ICs for sequentially supplying, and a timing controller for controlling the drive ICs.

타이밍 콘트롤러는 mini LVDS(Low Voltage Differential Signaling)와 같은 인터페이스를 통해 디지털 비디오 데이터와, 디지털 비디오 데이터의 샘플링을 위한 클럭, 소스 드라이브 IC들의 동작을 제어하기 위한 제어신호 등을 소스 드라이브 IC들에 공급한다. 소스 드라이브 IC들은 타이밍 콘트롤러로부터 입력되는 디지털 비디오 데이터를 아날로그 데이터전압으로 변환하여 데이터라인들에 공급한다. The timing controller supplies digital video data, a clock for sampling digital video data, and a control signal for controlling the operation of the source drive ICs to the source drive ICs through an interface such as mini LVDS (Low Voltage Differential Signaling). . The source drive ICs convert digital video data input from the timing controller into analog data voltages and supply them to data lines.

또 다른 방식으로 본원 출원인은 타이밍 콘트롤러와 소스 드라이브 IC들을 점 대 점(point to point) 방식으로 연결하여 타이밍 콘트롤러와 소스 드라이브 IC들 사이의 배선 수를 최소화하고 신호전송을 안정화하기 위한 새로운 신호 전송 프로토콜(이하 "EPI 인터페이스 프로토콜"라 함)을 대한민국 특허출원 10-2008-0127458(2008-12-15), 미국 출원 12/543,996(2009-08-19), 대한민국 특허출원 10-2008-0127456(2008-12-15), 미국 출원 12/461,652(2009-08-19), 대한민국 특허출원 10-2008-0132466(2008-12-23), 미국 출원 12/537,341(2009-08-07) 등에서 제안한 바 있다. In another method, the applicant of the present application connects the timing controller and the source drive ICs in a point-to-point manner to minimize the number of wirings between the timing controller and the source drive ICs and a new signal transmission protocol for stabilizing signal transmission. (hereinafter referred to as "EPI interface protocol") in Korean Patent Application 10-2008-0127458 (2008-12-15), US Application 12/543,996 (2009-08-19), Korean Patent Application 10-2008-0127456 (2008) -12-15), US Application 12/461,652 (2009-08-19), Korean Patent Application 10-2008-0132466 (2008-12-23), US Application 12/537,341 (2009-08-07), etc. there is.

타이밍 콘트롤러와 소스 드라이브 IC는 한 쌍의 신호 배선쌍을 통해서 데이터를 전송하는고 있는데, 각 소스 드라이브 IC로 데이터를 전송하는 속도에는 한계가 있다. The timing controller and the source drive IC transmit data through a pair of signal wiring pairs, but there is a limit to the speed of data transmission to each source drive IC.

본 발명은 데이터 전송속도를 높일 수 있는 표시장치를 제공하기 위한 것이다. An object of the present invention is to provide a display device capable of increasing data transmission speed.

본 발명의 표시장치는 표시패널, 타이밍 콘트롤러 및 소스 드라이브 IC를 포함한다. 표시패널은 데이터라인들, 데이터라인들과 교차되는 게이트라인들, 및 매트릭스 형태로 배치된 픽셀들을 포함한다. 타이밍 콘트롤러는 k(k는 자연수)개의 비트를 갖는 입력 영상의 픽셀 데이터를 j(j는 k 보다 작은 자연수)개의 비트를 갖는 메인 데이터 및 (k-j)개의 비트를 갖는 서브 데이터로 분할하고, 메인 데이터를 포함하는 제1 EPI 신호 및 서브 데이터를 포함하는 제2 EPI 신호를 데이터 배선쌍을 통해서 전송한다. 소스 드라이브 IC는 데이터 배선쌍으로부터 제1 및 제2 EPI 신호를 수신하고, 제1 및 제2 EPI 신호로부터 메인 데이터와 서브 데이터를 각각 복원하고, 복원된 메인 데이터 및 서브 데이터를 포함하는 픽셀 데이터를 데이터전압으로 변환하여 출력한다. 제1 EPI 신호는 데이터 인에이블 신호의 액티브 기간에 전송되고, 제2 EPI 신호는 인접하는 액티브 기간 사이의 수평 블랭크 기간에서 전송된다.The display device of the present invention includes a display panel, a timing controller, and a source drive IC. The display panel includes data lines, gate lines crossing the data lines, and pixels arranged in a matrix form. The timing controller divides the pixel data of the input image having k (k is a natural number) bits into main data having j (j is a natural number less than k) bits and sub data having (k-j) bits, the main data A first EPI signal including , and a second EPI signal including sub data are transmitted through the data line pair. The source drive IC receives the first and second EPI signals from the data line pair, restores main data and sub data from the first and second EPI signals, respectively, and returns pixel data including the restored main data and sub data. It is converted to data voltage and output. The first EPI signal is transmitted in the active period of the data enable signal, and the second EPI signal is transmitted in the horizontal blank period between adjacent active periods.

본 발명의 표시장치는 타이밍 콘트롤러에서 영상데이터의 비트를 분할하여 전송함으로써 보다 높은 비트의 영상데이터를 효율적으로 전송할 수 있다. 따라서 영상데이터의 계조값이 “255' 이상의 계조값을 포함하고 있어도, 데이터전송을 수월하게 할 수 있다.The display device of the present invention can efficiently transmit higher-bit image data by dividing and transmitting the bits of the image data by the timing controller. Accordingly, even if the grayscale value of the image data includes a grayscale value of “255' or higher, data transmission can be facilitated.

도 1은 본 발명에 따른 터치 센서 내장형 표시장치를 나타내는 도면.
도 2는 타이밍 콘트롤러의 송신부와 소스 드라이브 IC의 수신부를 나타내는 도면.
도 3은 타이밍 콘트롤러가 데이터를 분할하는 예를 나타내는 도면.
도 4 내지 도 6은 데이터 패킷의 예를 나타내는 도면.
도 7은 EPI 프로토콜을 보여 주는 파형도이다.
도 8은 EPI 신호들의 출력 타이밍을 나타내는 도면.
도 9는 소스 드라이브 IC들의 내부 회로 구성을 보여 주는 블록도.
1 is a view showing a touch sensor embedded display device according to the present invention.
2 is a view showing a transmitter of a timing controller and a receiver of a source drive IC;
Fig. 3 is a diagram showing an example in which a timing controller divides data;
4 to 6 are diagrams showing examples of data packets;
7 is a waveform diagram showing the EPI protocol.
8 is a diagram illustrating output timing of EPI signals;
9 is a block diagram showing an internal circuit configuration of source drive ICs;

이하 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예들을 상세히 설명한다. 이하의 설명에서, 본 발명과 관련된 공지 기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우, 그 상세한 설명을 생략한다. Hereinafter, preferred embodiments according to the present invention will be described in detail with reference to the accompanying drawings. In the following description, if it is determined that a detailed description of a known function or configuration related to the present invention may unnecessarily obscure the gist of the present invention, the detailed description thereof will be omitted.

본 발명의 표시장치는 액정표시소자(Liquid Crystal Display, LCD), 전계방출 표시소자(Field Emission Display : FED), 플라즈마 디스플레이 패널(Plasma Display Panel, PDP), 유기발광 다이오드 표시장치(Organic Light Emitting Display, OLED) 등의 평판 표시소자로 구현될 수 있다. 이하의 실시예에서, 액정표시소자를 중심으로 설명하지만 본 발명의 표시장치는 액정표시소자에 한정되지 않는다는 것에 주의하여야 한다. The display device of the present invention includes a liquid crystal display (LCD), a field emission display (FED), a plasma display panel (PDP), and an organic light emitting diode display (OLED). , OLED) and the like can be implemented as flat panel display devices. In the following embodiments, the liquid crystal display will be mainly described, but it should be noted that the display device of the present invention is not limited to the liquid crystal display.

도 1은 본 발명에 의한 표시장치를 나타내는 도면이다. 1 is a view showing a display device according to the present invention.

도 1을 참조하면, 본 발명의 실시예에 따른 액정표시장치는 액정표시패널(PNL), 타이밍 콘트롤러(TCON), 하나 이상의 소스 드라이브 IC들(SIC#1~SIC#4), 및 게이트 드라이브 IC들(GIC)을 구비한다.1 , a liquid crystal display according to an embodiment of the present invention includes a liquid crystal display panel (PNL), a timing controller (TCON), one or more source drive ICs (SIC#1 to SIC#4), and a gate drive IC (GIC) is provided.

액정표시패널(PNL)의 기판들 사이에는 액정층이 형성된다. 액정표시패널(PNL)은 데이터라인들(DL)과 게이트라인들(GL)의 교차 구조에 의해 매트릭스 형태로 배치된 액정셀들을 포함한다. A liquid crystal layer is formed between the substrates of the liquid crystal display panel PNL. The liquid crystal display panel PNL includes liquid crystal cells arranged in a matrix form by an intersecting structure of data lines DL and gate lines GL.

액정표시패널(PNL)의 TFT 어레이 기판에는 데이터라인들(DL), 게이트라인들(GL), TFT들, 및 스토리지 커패시터들 등을 포함한 픽셀 어레이가 형성된다. 액정셀들은 TFT를 통해 데이터전압이 공급되는 픽셀전극과, 공통전압이 공급되는 공통전극 사이의 전계에 의해 구동된다. TFT의 게이트전극은 게이트라인(GL)에 접속되고, 그 드레인전극은 데이터라인(DL)에 접속된다. TFT의 소스전극은 액정셀의 픽셀전극에 접속된다. TFT는 게이트라인(GL)을 통해 공급되는 게이트펄스에 따라 턴-온되어 데이터라인(DL)으로부터의 데이터전압을 액정셀의 픽셀전극에 공급한다. 액정표시패널(PNL)의 컬러필터 기판에는 블랙매트릭스, 컬러필터 및 공통전극 등이 형성된다. 액정표시패널(PNL)의 TFT 어레이 기판과 컬러필터 어레이 기판 각각에는 편광판이 부착되고 액정의 프리틸트각(pre-tilt angle)을 설정하기 위한 배향막이 형성된다. 액정표시패널(PNL)의 TFT 어레이 기판과 컬러필터 어레이 기판 사이에는 액정셀(Clc)의 셀갭(cell gap)을 유지하기 위한 스페이서가 형성될 수 있다.A pixel array including data lines DL, gate lines GL, TFTs, and storage capacitors is formed on the TFT array substrate of the liquid crystal display panel PNL. The liquid crystal cells are driven by an electric field between a pixel electrode to which a data voltage is supplied and a common electrode to which a common voltage is supplied through the TFT. The gate electrode of the TFT is connected to the gate line GL, and the drain electrode thereof is connected to the data line DL. The source electrode of the TFT is connected to the pixel electrode of the liquid crystal cell. The TFT is turned on according to a gate pulse supplied through the gate line GL to supply the data voltage from the data line DL to the pixel electrode of the liquid crystal cell. A black matrix, a color filter, and a common electrode are formed on the color filter substrate of the liquid crystal display panel PNL. A polarizing plate is attached to each of the TFT array substrate and the color filter array substrate of the liquid crystal display panel (PNL), and an alignment layer for setting a pre-tilt angle of the liquid crystal is formed. A spacer for maintaining a cell gap of the liquid crystal cell Clc may be formed between the TFT array substrate of the liquid crystal display panel PNL and the color filter array substrate.

액정표시패널(PNL)은 TN(Twisted Nematic) 모드와 VA(Vertical Alignment) 모드와 같은 수직전계 구동방식이나, IPS(In Plane Switching) 모드와 FFS(Fringe Field Switching) 모드와 같은 수평전계 구동방식으로 구현될 수 있다. 본 발명의 액정표시장치는 투과형 액정표시장치, 반투과형 액정표시장치, 반사형 액정표시장치 등 어떠한 형태로도 구현될 수 있다. 투과형 액정표장치와 반투과형 액정표시장치에서는 백라이트 유닛이 필요하다. 백라이트 유닛은 직하형(direct type) 백라이트 유닛 또는, 에지형(edge type) 백라이트 유닛으로 구현될 수 있다.Liquid crystal display panel (PNL) is a vertical electric field driving method such as TN (Twisted Nematic) mode and VA (Vertical Alignment) mode, or horizontal electric field driving method such as IPS (In Plane Switching) mode and FFS (Fringe Field Switching) mode. can be implemented. The liquid crystal display of the present invention may be implemented in any form, such as a transmissive liquid crystal display, a transflective liquid crystal display, or a reflective liquid crystal display. A backlight unit is required in a transmissive liquid crystal display device and a transflective liquid crystal display device. The backlight unit may be implemented as a direct type backlight unit or an edge type backlight unit.

도 1에서 실선은 클럭 트레이닝 패턴 신호, 콘트롤 데이터, 입력 영상의 비디오 데이터 등의 신호가 전송되는 데이터 배선쌍이다. 도 1에서, 점선은 마지막 소스 드라이브 IC(SIC#4)와 타이밍 콘트롤러(TCON) 간에 연결된 락 피드백 신호 배선이다. 1 , a solid line is a pair of data lines through which signals such as a clock training pattern signal, control data, and video data of an input image are transmitted. In FIG. 1, a dotted line is a lock feedback signal wiring connected between the last source drive IC (SIC#4) and the timing controller (TCON).

타이밍 콘트롤러(TCON)는 LVDS(Low Voltage Differential Signaling) 인터페이스, TMDS(Transition Minimized Differential Signaling) 인터페이스 등의 인터페이스를 통해 도시하지 않은 외부 호스트 시스템으로부터 수직/수평 동기신호(Vsync, Hsync), 외부 데이터 인에이블 신호(Data Enable, DE), 메인 클럭(CLK) 등의 외부 타이밍 신호를 입력받는다. 타이밍 콘트롤러(TCON)는 데이터 배선쌍을 통해 소스 드라이브 IC들(SIC#1~SIC#4) 각각에 직렬로 접속된다. 타이밍 콘트롤러(TCON)는 전술한 EPI 인터페이스 프로토콜을 만족하도록 동작하여 소스 드라이브 IC들(SIC#1~SIC#4)에 입력 영상의 디지털 비디오 데이터를 전송하여 소스 드라이브 IC들(SIC#1~SIC#4)과 게이트 드라이브 IC(GIC)의 동작 타이밍을 제어한다. 타이밍 콘트롤러(TCON)는 EPI 인터페이스 프로토콜에서 정해신 신호 전송 규격에 따라 소스 드라이브 IC들(SIC#1~SIC#4)에 클럭 트레이닝 패턴 신호, 콘트롤 데이터, 입력 영상의 디지털 비디오 데이터 등을 차신호쌍으로 변환하여 데이터 배선쌍을 통해 소스 드라이브 IC들(SIC#1~SIC#4)로 직렬 전송한다. 타이밍 콘트롤러(TCON)로부터 소스 드라이브 IC들(SIC#1~SIC#4)로 전송되는 신호들에는 EPI 클럭(CLK)이 포함된다.The timing controller (TCON) enables vertical/horizontal synchronization signals (Vsync, Hsync) and external data from an external host system (not shown) through interfaces such as LVDS (Low Voltage Differential Signaling) interface and TMDS (Transition Minimized Differential Signaling) interface. An external timing signal such as a signal (Data Enable, DE) and a main clock (CLK) is received. The timing controller TCON is serially connected to each of the source drive ICs SIC#1 to SIC#4 through a data line pair. The timing controller (TCON) operates to satisfy the above-described EPI interface protocol to transmit digital video data of the input image to the source drive ICs (SIC#1 to SIC#4) and to the source drive ICs (SIC#1 to SIC#). 4) and the operation timing of the gate drive IC (GIC) are controlled. The timing controller (TCON) transmits the clock training pattern signal, control data, digital video data of the input image, etc. to the source drive ICs (SIC#1~SIC#4) according to the signal transmission standard determined by the EPI interface protocol. converted to , and serially transmitted to the source drive ICs (SIC#1~SIC#4) through the data wire pair. Signals transmitted from the timing controller TCON to the source drive ICs SIC#1 to SIC#4 include the EPI clock CLK.

타이밍 콘트롤러(TCON)는 락 피드백 신호 배선을 통해 입력되는 락 신호(LOCK)가 로우 로직 레벨일 때 클럭 트레이닝 패턴 신호를 소스 드라이브 IC들(SIC#1~SIC#4)에 전송하고 락 신호(LOCK)가 하이 로직 레벨로 반전되면 콘틀롤 데이터와 입력 영상의 디지털 비디오 데이터 전송을 재개한다. 타이밍 콘트롤러(TCON)에 피드백되는 락 신호는 모든 소스 드라이브 IC들(SIC#1~SIC#4)의 복원회로 출력이 언락된 경우에만 로우 로직 레벨로 반전된다.The timing controller TCON transmits the clock training pattern signal to the source drive ICs SIC#1 to SIC#4 when the lock signal LOCK input through the lock feedback signal line is at a low logic level, and transmits the lock signal LOCK ) is inverted to a high logic level, the control data and digital video data transmission of the input image are resumed. The lock signal fed back to the timing controller TCON is inverted to a low logic level only when the recovery circuit outputs of all the source drive ICs SIC#1 to SIC#4 are unlocked.

소스 드라이브 IC들(SIC#1~SIC#4)은 이전 단 소스 드라이브 IC로부터 하이 로직 레벨의 락 신호(LOCK)와 클럭 트레이닝 패턴 신호가 입력되면 클럭 트레이닝을 통해 클럭 복원회로의 출력을 발생하고 그 출력의 위상과 주파수가 고정(Lock)되어 CDR 기능이 안정화되면, 다음 단 소스 드라이브 IC로 하이 로직 레벨의 락 신호를 전송한다. 모든 소스 드라이브 IC들(SIC#1~SIC#4)의 CDR 기능이 안정되면 마지막 소스 드라이브 IC(SIC#6)는 하이 로직 레벨의 락 신호(LOCK)를 락 피드백 신호 배선을 통해 타이밍 콘트롤러(TCON)로 전송한다. 제1 소스 드라이브 IC(SIC#1)에는 락 신호 입력단자에 이전 단 소스 드라이브 IC의 락 신호 출력 단자가 연결되어 있지 않다. 이 때문에, 제1 소스 드라이브 IC들(SIC#1)의 락 신호 입력 단자에는 하이 로직 레벨의 직류 전원 전압(VCC)이 입력된다. 타이밍 콘트롤러(TCON)는 마지막 소스 드라이브 IC(SIC#4)로부터 하이 로직 레벨의 락 신호(LOCK)를 수신한 후에, EPI 클럭(또는 EPI 클럭)이 내장된 콘트롤 데이터와 비디오 데이터를 소스 드라이브 IC들(SIC#1~SIC#4) 각각에 직렬로 전송한다. 콘트롤 데이터는 소스 드라이브 IC들(SIC#1~SIC#4)로부터 출력되는 데이터전압의 출력 타이밍, 데이터전압의 극성 등을 제어하기 위한 소스 콘트롤 데이터를 포함한다. 콘트롤 데이터는 게이트 드라이브 IC(GIC)의 동작 타이밍을 제어기 위한 게이트 콘트롤 데이터를 포함할 수 있다.The source drive ICs (SIC#1 to SIC#4) generate the output of the clock recovery circuit through clock training when a high logic level lock signal (LOCK) and a clock training pattern signal are input from the source drive IC of the previous stage. When the phase and frequency of the output are locked and the CDR function is stabilized, a high logic level lock signal is transmitted to the next stage source drive IC. When the CDR functions of all source drive ICs (SIC#1 to SIC#4) are stable, the last source drive IC (SIC#6) sends a high logic level lock signal (LOCK) to the timing controller (TCON) through the lock feedback signal wiring. ) is sent to The lock signal output terminal of the previous stage source drive IC is not connected to the lock signal input terminal of the first source drive IC (SIC#1). For this reason, the high logic level DC power voltage VCC is input to the lock signal input terminals of the first source drive ICs SIC#1. After the timing controller (TCON) receives the high logic level lock signal (LOCK) from the last source drive IC (SIC#4), the EPI clock (or EPI clock) embedded control data and video data are transmitted to the source drive ICs. Transmit serially to each (SIC#1~SIC#4). The control data includes source control data for controlling the output timing of the data voltage output from the source drive ICs SIC#1 to SIC#4, the polarity of the data voltage, and the like. The control data may include gate control data for controlling the operation timing of the gate drive IC (GIC).

소스 드라이브 IC들(SIC#1~SIC#4) 각각은 COG(Chip On Glass) 공정이나 TAB(Tape Automated Bonding) 공정으로 액정표시패널(PNL)의 데이터라인들에 접속될 수 있다. 소스 드라이브 IC들(SIC#1~SIC#4)은 데이터 배선쌍을 통해 EPI 클럭이 각각 내장된 클럭 트레이닝 패턴 신호, 콘트롤 데이터, 비디오 데이터 등을 수신한다. 소스 드라이브 IC들(SIC#1~SIC#4)의 CDR 회로는 EPI 클럭을 클럭 복원회로에 입력하여 비디오 데이터의 RGB 비트수×2 개의 내부 클럭들을 발생한다. 클럭 복원회로는 위상 고정 루프(Phase locked loop, 이하 "PLL"이라 함) 또는 지연 락 루프(Delay Locked loop, 이하 "DLL"이라 함)를 이용하여 내부 클럭들과 마스크 신호를 출력하고 락 신호(LOCK)를 발생한다. 소스 드라이브 IC들(SIC#1~SIC#4)은 내부 클럭 타이이밍에 맞추어 입력 영상의 비디오 데이터 비트들을 샘플링한 후에 샘플링된 RGB 비트들을 병렬 데이터로 변환한다. Each of the source drive ICs SIC#1 to SIC#4 may be connected to the data lines of the liquid crystal display panel PNL by a chip on glass (COG) process or a tape automated bonding (TAB) process. The source drive ICs SIC#1 to SIC#4 receive a clock training pattern signal, control data, video data, etc. each having an EPI clock embedded therein through a pair of data lines. The CDR circuits of the source drive ICs (SIC#1 to SIC#4) input the EPI clock to the clock recovery circuit to generate the number of RGB bits of video data x 2 internal clocks. The clock recovery circuit outputs internal clocks and a mask signal using a phase locked loop (hereinafter referred to as “PLL”) or a delay locked loop (hereinafter referred to as “DLL”) and outputs a lock signal ( LOCK) occurs. The source drive ICs SIC#1 to SIC#4 sample the video data bits of the input image according to the internal clock timing and then convert the sampled RGB bits into parallel data.

소스 드라이브 IC들(SIC#1~SIC#4)은 데이터 배선쌍을 통해 입력되는 콘트롤 데이터를 코드 맵핑 방식으로 디코딩하여 소스 콘트롤 데이터와 게이트 콘트롤 데이터를 복원한다. 소스 드라이브 IC들(SIC#1~SIC#4)은 복원된 소스 콘트롤 데이터에 응답하여 입력 영상의 비디오 데이터를 정극성/부극성 아날로그 비디오 데이터전압으로 변환하여 액정표시패널(PNL)의 데이터라인들(DL)에 공급한다. 소스 드라이브 IC들(SIC#1~SIC#4)은 게이트 콘트롤 데이터를 게이트 드라이브 IC(GIC) 중 하나 이상에 전송할 수 있다.The source drive ICs SIC#1 to SIC#4 restore the source control data and the gate control data by decoding the control data input through the data line pair using a code mapping method. The source drive ICs (SIC#1 to SIC#4) convert the video data of the input image into positive/negative analog video data voltages in response to the restored source control data to generate data lines of the liquid crystal display panel (PNL). (DL) is supplied. The source drive ICs SIC#1 to SIC#4 may transmit gate control data to one or more of the gate drive ICs GIC.

게이트 드라이브 IC(GIC)는 TAP 공정을 통해 액정표시패널의 TFT 어레이 기판의 게이트라인들에 연결되거나 GIP(Gate In Panel) 공정으로 액정표시패널(PNL)의 TFT 어레이 기판 상에 직접 형성될 수 있다. 게이트 드라이브 IC(GIC)는 타이밍 콘트롤러(TCON)로부터 직접 수신되거나, 소스 드라이브 IC들(SIC#1~SIC#4)을 통해 수신되는 게이트 콘트롤 데이터에 응답하여 정극성/부극성 아날로그 비디오 데이터전압에 동기되는 게이트펄스를 게이트라인들(GL)에 순차적으로 공급한다.The gate drive IC (GIC) may be connected to the gate lines of the TFT array substrate of the liquid crystal display panel through a TAP process or may be directly formed on the TFT array substrate of the liquid crystal display panel (PNL) through a GIP (Gate In Panel) process. . The gate drive IC (GIC) is directly received from the timing controller (TCON) or in response to gate control data received through the source drive ICs (SIC#1 to SIC#4) to positive/negative analog video data voltage. Synchronized gate pulses are sequentially supplied to the gate lines GL.

도 2는 타이밍 콘트롤러(TCON)의 송신부(Tx) 및 소스 드라이브 IC(SIC)의 수신부(Rx)를 보여 주는 도면이다. 도 2에 도시된 소스 드라이브 IC(SIC)는 소스 드라이브 IC들(SIC#1~SIC#4) 중에서 어느 하나를 지칭한다.2 is a diagram illustrating a transmitter Tx of the timing controller TCON and a receiver Rx of the source drive IC SIC. The source drive IC (SIC) shown in FIG. 2 refers to any one of the source drive ICs SIC#1 to SIC#4.

도 2를 참조하면, 타이밍 콘트롤러(TCON)는 LVDS 인터페이스 또는 TMDS 인터페이스를 통해 호스트 시스템으로부터 입력 영상의 디지털 비디오 데이터(RGB)를 수신한다. 타이밍 콘트롤러(TCON)는 내부 타이밍 제어신호 발생회로를 이용하여 호스트 시스템으로부터 입력되는 외부 타이밍 신호에 기초하여 소스 콘트롤 데이터와 게이트 콘트롤 데이터를 포함한 콘트롤 데이터를 생성한다. 타이밍 콘트롤러(TCON)는 LVDS 인터페이스 또는 TMDS 인터페이스를 통해 호스트 시스템으로부터 입력되는 클럭과 데이터(RGB)의 타이밍을 재배열하고, 또 EPI전송을 위해 Data 신호 사이 사이에 Clock을 차신호쌍으로 변환하여 전송한다. Referring to FIG. 2 , the timing controller TCON receives digital video data RGB of an input image from a host system through an LVDS interface or a TMDS interface. The timing controller TCON generates control data including source control data and gate control data based on an external timing signal input from a host system using an internal timing control signal generating circuit. The timing controller (TCON) rearranges the timing of the clock and data (RGB) input from the host system through the LVDS interface or the TMDS interface, and converts the clock into a difference signal pair between the data signals for EPI transmission do.

이를 위해, 송신부(Tx)는 데이터 정렬부(21), 클럭 생성부(22), 데이터 패킷 생성부(23) 및 송신 버퍼(24)를 포함한다.To this end, the transmission unit Tx includes a data alignment unit 21 , a clock generation unit 22 , a data packet generation unit 23 , and a transmission buffer 24 .

데이터 정렬부(21)는 호스트 시스템으로부터 입력된 디지털 비디오 데이터(RGB)를 액정 표시 패널(PNL)의 해상도에 맞게 정렬하여 출력한다. The data alignment unit 21 aligns and outputs digital video data RGB input from the host system according to the resolution of the liquid crystal display panel PNL.

클럭 생성부(22)는 외부로부터 입력된 동기 신호(SYNC) 예를 들어, 도트 클럭을 주파수 분주하여 클럭 성분인 딜리미터(Delimiter)를 생성한다. 그리고 클럭 생성부(22)는 동기 신호(SYNC)에 기초하여 소스 컨트롤 데이터와 게이트 컨트롤 데이터를 포함한 컨트롤 데이터를 생성한다. The clock generator 22 generates a delimiter, which is a clock component, by frequency-dividing the synchronization signal SYNC input from the outside, for example, a dot clock. In addition, the clock generator 22 generates control data including source control data and gate control data based on the synchronization signal SYNC.

데이터 패킷 생성부(23)는 데이터 정렬부(20)에서 정렬된 데이터들 사이에 클럭 성분인 딜리미터를 삽입하여 데이터 패킷들을 생성한다. 데이터 패킷 생성부(23)가 데이터 패킷을 생성하는 방법은 후술하기로 한다.The data packet generation unit 23 generates data packets by inserting a delimiter, which is a clock component, between the data aligned by the data alignment unit 20 . A method of generating the data packet by the data packet generator 23 will be described later.

송신 버퍼(24)는 액티브 기간 동안 메인 데이터 패킷을 출력하고, 수평 블랭크 기간 동안 서브 데이터 패킷을 출력한다.The transmission buffer 24 outputs the main data packet during the active period and outputs the sub data packet during the horizontal blank period.

수신부(Rx)는 타이밍 컨트롤러(TCON)와 접속된 다수의 소스 드라이브 IC(SIC) 각각에 내장되고, 송신부(Tx)로부터 제공된 데이터 패킷으로부터 딜리미터와 데이터들을 복원하고, 딜리미터를 기준으로 다수의 내부 클럭을 생성하여 데이터들을 샘플링한다. 이를 위해, 수신부(Rx)는 수신 버퍼(31)와, 복원회로(32), 기준클럭 발생부(33), 내부클럭 발생부(34), 위상 보정부(35) 및 샘플링 회로(36)를 포함한다. 수신 버퍼(31)는 데이터 배선쌍을 통해서 타이밍 콘트롤러(TCON)로부터 전송되는 차 신호쌍을 수신한다.The receiver Rx is built in each of the plurality of source drive ICs SIC connected to the timing controller TCON, and restores the delimiter and data from the data packet provided from the transmitter Tx, and Generates an internal clock to sample data. To this end, the reception unit Rx includes a reception buffer 31 , a recovery circuit 32 , a reference clock generation unit 33 , an internal clock generation unit 34 , a phase correction unit 35 , and a sampling circuit 36 . include The receive buffer 31 receives the difference signal pair transmitted from the timing controller TCON through the data wire pair.

복원회로(32)는 수신 버퍼(31)를 통해 제공된 데이터 패킷으로부터 딜리미터와 데이터들을 복원한다. 기준클럭 발생부(33)는 복원회로(32)로부터 복원된 딜리미터에 기준하여 기준 클럭(CLK_Ref)을 생성한다. 내부클럭 발생부(34)는 기준클럭(CLK_Ref)을 이용하여 다수의 내부클럭(CLKs)을 발생한다. 이를 위해, 내부클럭 발생부(34)는 PLL 또는 DLL을 이용한다. 다수의 내부클럭(CLKs)은 데이터를 샘플링하기 위한 래치 신호로 이용될 수 있다. 위상 보정부(35)는 내부클럭 발생부(34)로부터 생성된 다수의 내부클럭(CLKs)을 기준클럭(CLK_Ref)과 비교하여 다수의 내부클럭(CLKs)의 위상을 보정한다. 위상 보정부(35)는 다수의 내부클럭(CLKs)의 위상 보정이 완료되면, 락 신호(LOCK)를 출력한다.The restoration circuit 32 restores the delimiter and data from the data packet provided through the reception buffer 31 . The reference clock generator 33 generates the reference clock CLK_Ref based on the delimiter restored from the recovery circuit 32 . The internal clock generator 34 generates a plurality of internal clocks CLKs using the reference clock CLK_Ref. For this, the internal clock generator 34 uses a PLL or a DLL. The plurality of internal clocks CLKs may be used as latch signals for sampling data. The phase corrector 35 compares the plurality of internal clocks CLKs generated by the internal clock generator 34 with the reference clock CLK_Ref to correct the phases of the plurality of internal clocks CLKs. When the phase correction of the plurality of internal clocks CLKs is completed, the phase correction unit 35 outputs a lock signal LOCK.

샘플링 회로(36)는 다수의 내부 클럭(CLKs)을 이용하여 복원회로(32)로부터 복원된 데이터들을 샘플링하여 출력한다.The sampling circuit 36 samples and outputs the data restored from the restoration circuit 32 using a plurality of internal clocks CLKs.

도 3 내지 도 5는 데이터 패킷 생성부가 데이터 패킷을 생성하는 방법을 나타내는 도면이다. 3 to 5 are diagrams illustrating a method of a data packet generator generating a data packet.

도 3에서와 같이, 데이터 패킷 생성부(23)는 입력 영상데이터(Data)를 메인 데이터(MData)와 서브 데이터(SData)로 구분한다. 이하의 실시 예는 하나의 입력 영상데이터(Data)가 R,G,B 서브픽셀 데이터를 포함하고, R,G,B 서브픽셀 데이터는 각각 10비트의 계조값으로 이루어지는 것을 중심으로 설명하기로 한다. 데이터 패킷 생성부(23)는 입력 영상데이터(Data)에서 R 서브픽셀 데이터를 8비트의 메인 데이터(MData)와 2비트의 서브 데이터(SData)로 분할한다. 마찬가지로, 데이터 패킷 생성부(23)는 G 서브픽셀 데이터와 B 서브픽셀 데이터를 각각 8비트의 메인 데이터(MData)와 2비트의 서브 데이터(SData)로 분할한다.As shown in FIG. 3 , the data packet generator 23 divides the input image data Data into main data MData and sub data SData. The following embodiment will be mainly described in which one input image data (Data) includes R, G, and B sub-pixel data, and each of the R, G, and B sub-pixel data consists of 10-bit grayscale values. . The data packet generator 23 divides R sub-pixel data in the input image data Data into 8-bit main data MData and 2-bit sub data SData. Similarly, the data packet generator 23 divides the G sub-pixel data and the B sub-pixel data into 8-bit main data MData and 2-bit sub-data SData, respectively.

데이터 패킷 생성부(23)는 상위 8비트를 메인 데이터(Mdata)로 구분할 수 있고, 하위 2비트를 서브 데이터(SData)로 구분할 수 있다.The data packet generator 23 may classify the upper 8 bits as the main data Mdata and the lower 2 bits as the sub data SData.

도 4는 데이터 패킷 생성부가 생성한 메인 데이터 패킷을 나타내는 도면이고, 도 5는 데이터 패킷 생성부가 생성한 서브 데이터 패킷을 나타내는 도면이다. 도 6은 메인 데이터 패킷과 서브 데이터 패킷의 클럭 비트 및 UI를 나타내는 도면이다.4 is a diagram illustrating a main data packet generated by the data packet generation unit, and FIG. 5 is a diagram illustrating a sub data packet generated by the data packet generation unit. 6 is a diagram illustrating clock bits and UIs of a main data packet and a sub data packet.

화소열이 n개일 경우에 데이터 패킷 생성부(23)는 제1 내지 제n 메인 데이터 패킷(MDP1~MDPn)을 생성한다. 제1 메인 데이터 패킷(MDP1)은 제1 메인 데이터(MData)를 포함한다. 마찬가지로, 제i (i는 n 이하의 자연수) 메인 데이터 패킷(MDPi)은 제i 메인 데이터(MData)를 포함한다. 제1 서브 데이터 패킷(SDP1)은 제1 서브 데이터(SData) 내지 제4 서브 데이터(SData)를 포함한다. 그 결과, 픽셀열이 n개일 경우에 서브 데이터 패킷(SDP)은 n/4개로 이루어진다.When there are n pixel columns, the data packet generator 23 generates first to nth main data packets MDP1 to MDPn. The first main data packet MDP1 includes first main data MData. Similarly, the ith (i is a natural number less than or equal to n) main data packet MDPi includes the ith main data MData. The first sub data packet SDP1 includes first sub data SData to fourth sub data SData. As a result, when the number of pixel columns is n, the number of sub data packets SDP is n/4.

도 6에서 보는 바와 같이, 메인 데이터(MData) 비트들의 앞과 뒤에는 클럭 비트들을 포함한다. 클럭 비트들은 이웃한 패킷들의 데이터 비트들 사이에 4 UI 만큼 할당되고, 그 로직 값은 "0 0 1 1 (또는 L L H H)"으로 할당될 수 있다. 1 비트 전송 시간은 1 UI(Unit Interval) 시간으로서 액정표시패널(PNL)의 해상도나 데이터 비트수에 따라 달라진다. 결국 메인 데이터 패킷(MDP)은 데이터 비트 수가 8 bit일 때, 1 패킷은 24 UI의 RGB 데이터 비트들과, 4 UI의 클럭 비트들을 포함할 수 있다. As shown in FIG. 6 , clock bits are included before and after the main data (MData) bits. Clock bits are allocated by 4 UI between the data bits of neighboring packets, and its logical value may be allocated as “0 0 1 1 (or L L H H)”. 1 bit transmission time is 1 UI (Unit Interval) time and varies depending on the resolution of the liquid crystal display panel (PNL) or the number of data bits. As a result, when the number of data bits of the main data packet MDP is 8 bits, one packet may include 24 UI RGB data bits and 4 UI clock bits.

도 7은 제1 및 제2 EPI 신호를 나타내는 파형도이다. 7 is a waveform diagram illustrating first and second EPI signals.

도 7을 참조하면, 제1 EPI 신호(EPI1)는 메인 데이터 패킷(MDP)을 포함하고, 제2 EPI 신호(EPI2)는 서브 데이터 패킷(SDP)을 포함한다. 타이밍 콘트롤러(TCON)는 제1 단계(Phase-Ⅰ) 기간 동안 일정한 주파수의 클럭 트레이닝 패턴 신호(또는 Preamble signal)를 소스 드라이브 IC들(SIC#1~SIC#4)로 전송하고 락 피드백 신호 배선을 통해 하이 로직 레벨의 락 신호(LOCK)가 입력되면 제2 단계(Phase-Ⅱ) 신호 전송으로 이행한다. 타이밍 콘트롤러(TCON)는 제2 단계(Phase-Ⅱ) 기간 동안 콘트롤 데이터를 소스 드라이브 IC들(SIC#1~SIC#4)에 전송하고, 락 신호(LOCK)가 하이 로직 레벨을 유지되면, 제3 단계(Phase-Ⅲ) 신호 전송으로 이행하여 입력 영상의 비디오 데이터(RGB Data)를 소스 드라이브 IC들(SIC#1~SIC#4)로 전송한다.Referring to FIG. 7 , the first EPI signal EPI1 includes a main data packet MDP, and the second EPI signal EPI2 includes a sub data packet SDP. The timing controller (TCON) transmits a clock training pattern signal (or preamble signal) of a constant frequency to the source drive ICs (SIC#1 to SIC#4) during the first phase (Phase-I) and connects the lock feedback signal wiring. When the lock signal LOCK of a high logic level is input through the , the second phase (Phase-II) signal transmission is performed. The timing controller TCON transmits control data to the source drive ICs SIC#1 to SIC#4 during the second phase-II period, and when the lock signal LOCK maintains a high logic level, the first Transmitting the video data (RGB Data) of the input image to the source drive ICs (SIC#1 to SIC#4) by shifting to the third phase (Phase-III) signal transmission.

"Tlock"은 클럭 트레이닝 패턴 신호가 소스 드라이브 IC들(SIC#1~SIC#4)에 입력되기 시작한 후 부터 소스 드라이브 IC들(SIC#1~SIC#4)의 클럭 복원회로의 출력이 락킹되어 락 신호가 하이 로직 레벨(H)로 반전될 때까지의 시간이다. 이 시간(Tlock)은 최소 1 수평기간 이상의 시간이다. 1 수평기간은 액정표시패널(PNL)의 1 수평라인에 배열된 액정셀들에 데이터가 기입되는데 필요한 시간이다. "Tlock" is the output of the clock recovery circuit of the source drive ICs (SIC#1 to SIC#4) is locked after the clock training pattern signal is input to the source drive ICs (SIC#1 to SIC#4). It is the time until the lock signal is inverted to a high logic level (H). This time (Tlock) is at least one horizontal period or more. One horizontal period is a time required for data to be written into liquid crystal cells arranged in one horizontal line of the liquid crystal display panel PNL.

타이밍 콘트롤러(TCON)는 마지막 소스 드라이브 IC(SIC#4)로부터 로우 로직 레벨(L)의 락(LOCK) 신호가 입력될 때 소스 드라이브 IC들(SIC#1~SIC#4)의 클럭 트레이닝을 재개하기 위하여 제1 단계(Phase-Ⅰ)로 이행하여 클럭 트레이닝 패턴 신호를 소스 드라이브 IC들(SIC#1~SIC#4)에 전송한다. The timing controller TCON resumes clock training of the source drive ICs SIC#1 to SIC#4 when a LOCK signal of a low logic level (L) is input from the last source drive IC SIC#4. In order to do this, it moves to the first step (Phase-I) and transmits the clock training pattern signal to the source drive ICs SIC#1 to SIC#4.

도 8의 (a)는 본 발명에 의한 데이터 인에이블 신호(DE)와 제1 EPI 신호(EPI1) 및 제2 EPI 신호(EPI2)의 전송 타이밍을 나타내는 도면이고, 도 8의 (b)는 비교 예에 의한 데이터 인에이블 신호(DE)를 나타내는 도면이다. 8A is a diagram illustrating transmission timings of the data enable signal DE and the first EPI signal EPI1 and the second EPI signal EPI2 according to the present invention, and FIG. 8B is a comparison diagram. It is a diagram showing the data enable signal DE according to an example.

도 8의 (a)를 참조하면, 제1 EPI 신호(EPI1)는 액티브 기간(TA)에 전송되고, 제2 EPI 신호(EPI2)는 수평 블랭크 기간(HB)에 전송된다. 액티브 기간(TA)은 데이터 인에이블 신호(DE)의 하이레벨 구간으로 규정되고, 하나의 수평 라인을 스캔하는 기간이다. 수평 블랭크 기간(HB)은 데이터 인에이블 신호(DE)의 로우레벨 구간으로 규정되고, 액티브 기간(TA) 사이의 휴지 기간이다.Referring to FIG. 8A , the first EPI signal EPI1 is transmitted in the active period TA, and the second EPI signal EPI2 is transmitted in the horizontal blank period HB. The active period TA is defined as a high-level period of the data enable signal DE, and is a period in which one horizontal line is scanned. The horizontal blank period HB is defined as a low-level period of the data enable signal DE and is a rest period between the active periods TA.

본 발명은 제2 EPI 신호(EPI2)를 전송하기 위해서 수평 블랭크 기간(HB)을 충분히 확보하여야 한다. 이를 위해서, 본 발명의 액티브 기간(TA)은 도 7의 (b)에 도시된 종래의 액티브 기간(TA')에 비해서 감소한다. 그에 따라 본 발명의 수평 블랭크 기간(HB)은 종래의 수평 블랭크 기간(HB')에 비해서 증가한다.In the present invention, the horizontal blank period HB must be sufficiently secured to transmit the second EPI signal EPI2. To this end, the active period TA of the present invention is reduced compared to the conventional active period TA′ shown in FIG. 7B . Accordingly, the horizontal blank period HB of the present invention increases compared to the conventional horizontal blank period HB'.

도 8은 본 발명에 의한 소스 드라이브 IC들(SIC#1~SIC#4)의 내부 회로 구성을 보여 준다.8 shows the internal circuit configuration of the source drive ICs (SIC#1 to SIC#4) according to the present invention.

도 8을 참조하면, 소스 드라이브 IC들(SIC#1~SIC#4)은 k(k는 양의 정수) 개의 데이터라인들(D1~Dk)에 정극성/부극성 데이터 전압들을 공급한다. Referring to FIG. 8 , the source drive ICs SIC#1 to SIC#4 supply positive/negative data voltages to k (k is a positive integer) data lines D1 to Dk.

소스 드라이브 IC들(SIC#1~SIC#4) 각각은 래치부(Latch), 제1 및 제2 디지털 아날로그 변환기(DAC) 및 출력부(AMP)를 구비한다. Each of the source drive ICs SIC#1 to SIC#4 includes a latch unit, first and second digital-to-analog converters DAC, and an output unit AMP.

래치부(Latch)는 시프트 레지스터(미도시)로부터 순차적으로 입력되는 내부 클럭 신호에 응답하여 제1 EPI 신호(EPI1)의 메인 데이터(MData) 및 제2 EPI 신호(EPI2)의 서브 데이터(SData)를 샘플링하여 래치한 이후에 출력한다. 그리고 래치부(Latch)는 소스 출력 인에이블신호(SOE)의 라이징 에지(rising edge)에 동기하여 데이터를 출력한다. The latch unit Latch responds to an internal clock signal sequentially input from a shift register (not shown) to the main data MData of the first EPI signal EPI1 and the sub data SData of the second EPI signal EPI2. It is output after sampling and latching. The latch unit Latch outputs data in synchronization with a rising edge of the source output enable signal SOE.

제1 및 제2 디지털 아날로그 변환부(DAC)는 래치부(Latch)로부터 입력된 메인 데이터(Mdata) 및 서브 데이터(SData)를 감마보상전압으로 변환하여 아날로그 데이터전압을 생성한다. The first and second digital-to-analog converters DAC convert main data Mdata and sub data SData input from the latch unit Latch into gamma compensation voltages to generate analog data voltages.

출력부(AMP)는 소스 출력 인에이블신호(SOE)의 로우논리기간 동안 정극성/부극성 아날로그 비디오 데이전압을 출력버퍼를 통해 데이터라인들(D1~Dn)에 공급한다.The output unit AMP supplies the positive/negative analog video data voltage to the data lines D1 to Dn through the output buffer during the low logic period of the source output enable signal SOE.

살펴본 바와 같이, 본 발명의 표시장치는 타이밍 콘트롤러에서 영상데이터의 비트를 분할하여 전송함으로써 보다 높은 비트의 영상데이터를 효율적으로 전송할 수 있다. 따라서 영상데이터의 계조값이 “255' 이상의 계조값을 포함하고 있어도, 데이터전송을 수월하게 할 수 있다. As described above, the display device of the present invention can transmit image data of higher bits efficiently by dividing the bits of the image data by the timing controller and transmitting them. Accordingly, even if the grayscale value of the image data includes a grayscale value of “255' or higher, data transmission can be facilitated.

이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.Those skilled in the art from the above description will be able to see that various changes and modifications are possible without departing from the technical spirit of the present invention. Accordingly, the technical scope of the present invention should not be limited to the contents described in the detailed description of the specification, but should be defined by the claims.

TCON : 타이밍 콘트롤러 SIC#1~SIC#4 : 소스 드라이브 IC
GIC : 게이트 드라이브 IC
TCON: Timing controller SIC#1~SIC#4: Source drive IC
GIC : Gate Drive IC

Claims (6)

데이터라인들, 상기 데이터라인들과 교차되는 게이트라인들, 및 매트릭스 형태로 배치된 픽셀들을 포함하는 표시패널;
k(k는 자연수)개의 비트를 갖는 입력 영상의 픽셀 데이터를 j(j는 k 보다 작은 자연수)개의 비트를 갖는 메인 데이터 및 (k-j)개의 비트를 갖는 서브 데이터로 분할하고, 상기 메인 데이터를 포함하는 제1 EPI 신호 및 상기 서브 데이터를 포함하는 제2 EPI 신호를 데이터 배선쌍을 통해서 전송하는 타이밍 콘트롤러; 및
상기 데이터 배선쌍으로부터 상기 제1 및 제2 EPI 신호를 수신하고, 상기 제1 및 제2 EPI 신호로부터 상기 메인 데이터와 상기 서브 데이터를 각각 복원하고, 복원된 메인 데이터 및 서브 데이터를 포함하는 상기 픽셀 데이터를 데이터전압으로 변환하여 출력하는 소스 드라이브 IC를 포함하고,
상기 제1 EPI 신호는 데이터 인에이블 신호의 액티브 기간에 전송되고, 상기 제2 EPI 신호는 인접하는 상기 액티브 기간 사이의 수평 블랭크 기간에서 전송되는 표시장치.
a display panel including data lines, gate lines crossing the data lines, and pixels arranged in a matrix form;
The pixel data of the input image having k (k is a natural number) bits is divided into main data having j (j is a natural number less than k) bits and sub data having (kj) bits, and the main data is included a timing controller for transmitting a first EPI signal and a second EPI signal including the sub data through a data line pair; and
The pixel receives the first and second EPI signals from the data line pair, restores the main data and the sub data from the first and second EPI signals, respectively, and includes the restored main data and sub data It includes a source drive IC that converts data into data voltage and outputs it,
The first EPI signal is transmitted in an active period of a data enable signal, and the second EPI signal is transmitted in a horizontal blank period between the adjacent active periods.
삭제delete 제 1 항에 있어서,
상기 액티브 기간은 데이터 인에이블신호의 제1 레벨 구간으로 정의되고, 상기 수평 블랭크 기간은 상기 데이터 인에이블신호의 제2 레벨 구간으로 정의되는 표시장치.
The method of claim 1,
The active period is defined as a first level period of the data enable signal, and the horizontal blank period is defined as a second level period of the data enable signal.
제 1 항에 있어서,
상기 메인 데이터는 상기 픽셀 데이터에서 소정의 상위 비트를 포함하고,
상기 서브 데이터는 상기 픽셀 데이터에서 소정의 하위 비트를 포함하는 표시장치.
The method of claim 1,
The main data includes a predetermined upper bit in the pixel data,
The sub data includes a predetermined lower bit in the pixel data.
제 1 항에 있어서,
상기 제1 EPI 신호는 한 개의 픽셀 데이터를 포함하고,
상기 제2 EPI 신호는 두 개 이상의 픽셀 데이터를 포함하며,
상기 픽셀 데이터는 R,G,B 서브픽셀의 데이터 계조값을 포함하는 표시장치.
The method of claim 1,
The first EPI signal includes one pixel data,
The second EPI signal includes two or more pixel data,
The pixel data includes data grayscale values of R, G, and B sub-pixels.
제 5 항에 있어서,
상기 제1 및 제2 EPI 신호는 각각 24개의 비트를 갖는 데이터 패킷을 포함하고,
상기 제1 EPI 신호는 각각 8비트의 R,G,B 데이터를 포함하고,
상기 제2 EPI 신호는 4개의 픽셀 데이터를 포함하되, 1개의 픽셀 데이터 중에서 각각 2비트의 R,G,B 데이터를 포함하는 표시장치.
6. The method of claim 5,
the first and second EPI signals each include a data packet having 24 bits;
The first EPI signal includes 8 bits of R, G, and B data, respectively,
The second EPI signal includes four pixel data, and each of two bits of R, G, and B data of one pixel data is included in the display device.
KR1020150191822A 2015-12-31 2015-12-31 Display Device KR102398505B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020150191822A KR102398505B1 (en) 2015-12-31 2015-12-31 Display Device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150191822A KR102398505B1 (en) 2015-12-31 2015-12-31 Display Device

Publications (2)

Publication Number Publication Date
KR20170081087A KR20170081087A (en) 2017-07-11
KR102398505B1 true KR102398505B1 (en) 2022-05-16

Family

ID=59354772

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150191822A KR102398505B1 (en) 2015-12-31 2015-12-31 Display Device

Country Status (1)

Country Link
KR (1) KR102398505B1 (en)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101263532B1 (en) * 2006-06-30 2013-05-13 엘지디스플레이 주식회사 Liquid crystal dusplay device and method driving for the same
KR101830603B1 (en) * 2011-05-11 2018-02-22 엘지디스플레이 주식회사 Flat panel display device and method for driving the same
KR101803575B1 (en) * 2011-07-15 2017-11-30 엘지디스플레이 주식회사 Display device and driving method thereof
KR101995290B1 (en) * 2012-10-31 2019-07-03 엘지디스플레이 주식회사 Display device and driving method thereof

Also Published As

Publication number Publication date
KR20170081087A (en) 2017-07-11

Similar Documents

Publication Publication Date Title
US9589524B2 (en) Display device and method for driving the same
US9524693B2 (en) Display device and method for driving the same
US10001886B2 (en) Display device and method for driving the same during display period and touch period of display device
KR102248139B1 (en) Display Device
KR101808344B1 (en) Display device and driving method thereof
US8379002B2 (en) Data transmitting device and flat plate display using the same
US11749167B2 (en) Data drive circuit, clock recovery method of the same, and display drive device having the same
KR101803575B1 (en) Display device and driving method thereof
KR20120126312A (en) Display device and driving method thereof
KR101696458B1 (en) Liquid crystal display
KR20180042511A (en) Liquid crystal display device and driving method thereof
KR102113618B1 (en) Apparatus and method of data interface of flat panel display device
KR101696467B1 (en) Liquid crystal display
KR102148481B1 (en) Image display device and driving method the same
US20150379952A1 (en) Display device
KR101788860B1 (en) Liquid crystal display
KR20120068414A (en) Liquid crystal display
KR102398505B1 (en) Display Device
KR102126540B1 (en) Apparatus and method of data interface of flat panel display device
KR102294783B1 (en) Source driver and display device having the same
KR20120065570A (en) Liquid crystal display
US11798451B2 (en) Display apparatus and data processing method thereof
KR102395214B1 (en) Display interface device and method for transmitting data using the same
KR101773190B1 (en) Liquid crystal display
KR20210040238A (en) Display device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant