KR102364098B1 - Organic Light Emitting Diode Display Device - Google Patents

Organic Light Emitting Diode Display Device Download PDF

Info

Publication number
KR102364098B1
KR102364098B1 KR1020150140019A KR20150140019A KR102364098B1 KR 102364098 B1 KR102364098 B1 KR 102364098B1 KR 1020150140019 A KR1020150140019 A KR 1020150140019A KR 20150140019 A KR20150140019 A KR 20150140019A KR 102364098 B1 KR102364098 B1 KR 102364098B1
Authority
KR
South Korea
Prior art keywords
transistor
scan
sense
driving
period
Prior art date
Application number
KR1020150140019A
Other languages
Korean (ko)
Other versions
KR20170040866A (en
Inventor
박영주
임상현
정상훈
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020150140019A priority Critical patent/KR102364098B1/en
Publication of KR20170040866A publication Critical patent/KR20170040866A/en
Application granted granted Critical
Publication of KR102364098B1 publication Critical patent/KR102364098B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Abstract

본 발명에 의한 유기발광다이오드 표시장치는 화소들 및 화소들에 배치되는 트랜지스터들을 구동하는 쉬프트레지스터를 포함한다. 각 화소들은 구동트랜지스터, 스캔 트랜지스터, 센스 트랜지스터 및 스토리지 커패시터를 포함한다. 구동트랜지스터는 유기발광다이오드에 공급하는 구동전류를 제어한다. 스캔 트랜지스터는 구동트랜지스터의 게이트전극과 데이터라인 사이에 접속되고, 스캔신호에 의해서 스위칭된다. 센스 트랜지스터는 구동트랜지스터의 소스전극과 초기화라인 사이에 접속되고, 센스신호에 의해서 스위칭된다. 스토리지 커패시터는 구동트랜지스터의 게이트전극과 소스전극 사이에 접속된다. 쉬프트레지스터는 서로 인접하는 k(k는 자연수) 개의 수평라인에 배열된 화소들에 센스신호를 동시에 인가하는 센스신호 스테이지 및 서로 인접하는 k 개의 수평라인에 배열된 화소들에 스캔신호를 순차적으로 인가하는 스캔신호 스테이지를 포함한다.An organic light emitting diode display according to the present invention includes pixels and a shift register for driving transistors disposed in the pixels. Each pixel includes a driving transistor, a scan transistor, a sense transistor, and a storage capacitor. The driving transistor controls the driving current supplied to the organic light emitting diode. The scan transistor is connected between the gate electrode of the driving transistor and the data line, and is switched by the scan signal. The sense transistor is connected between the source electrode of the driving transistor and the initialization line, and is switched by the sense signal. The storage capacitor is connected between the gate electrode and the source electrode of the driving transistor. The shift register sequentially applies a scan signal to a sense signal stage that simultaneously applies a sense signal to pixels arranged in k (k being a natural number) adjacent to each other and to pixels arranged in k adjacent to each other in horizontal lines. and a scan signal stage that

Description

유기발광다이오드 표시장치{Organic Light Emitting Diode Display Device}Organic Light Emitting Diode Display Device

본 발명은 유기발광다이오드 표시장치에 관한 것이다.The present invention relates to an organic light emitting diode display.

평판 표시장치(FPD; Flat Panel Display)는 소형화 및 경량화에 유리한 장점으로 인해서 데스크탑 컴퓨터의 모니터 뿐만 아니라, 노트북컴퓨터, PDA 등의 휴대용 컴퓨터나 휴대 전화 단말기 등에 폭넓게 이용되고 있다. 이러한 평판 표시장치는 액정표시장치{Liquid Crystal Display; LCD), 플라즈마 표시장치(Plasma Display Panel; PDP), 전계 방출표시장치{Field Emission Display; FED) 및 유기발광다이오드 표시장치(Organic Light Emitting diode Display; 이하, OLED) 등이 있다. Flat panel displays (FPDs) are widely used in portable computers such as notebook computers and PDAs, mobile phone terminals, etc. as well as monitors of desktop computers due to their advantages in miniaturization and weight reduction. Such a flat panel display device is a liquid crystal display device; LCD), Plasma Display Panel (PDP), Field Emission Display; FED) and organic light emitting diode display (OLED).

이 중에서 유기발광다이오드 표시장치는 응답속도가 빠르고, 발광효율이 높은 휘도를 표현할 수 있으며 시야각이 큰 장점이 있다. 일반적으로 유기발광다이오드 표시장치는 스캔신호에 의해서 턴-온 되는 트랜지스터를 이용하여 데이터전압을 구동트랜지스터의 게이트 전극에 인가하고, 구동트랜지스터에 공급되는 데이터전압을 스토리지 커패시터에 충전한다. 그리고 발광제어신호를 이용하여 스토리지 커패시터에 충전된 데이터전압을 출력함으로써 유기발광다이오드를 발광시킨다. Among them, the organic light emitting diode display has the advantages of fast response speed, high luminance efficiency, high luminance, and a large viewing angle. In general, an organic light emitting diode display uses a transistor turned on by a scan signal to apply a data voltage to a gate electrode of a driving transistor, and charges the data voltage supplied to the driving transistor to a storage capacitor. Then, the organic light emitting diode emits light by outputting the data voltage charged in the storage capacitor using the light emission control signal.

유기발광다이오드 표시장치는 데이터전압에 대응하는 계조를 표시하지만, 구동트랜지스터의 문턱전압 또는 이동도 등의 편차로 인해서 원하는 계조를 표시하지 못하기도 한다. 이를 개선하기 위해서 유기발광다이오드 표시장치는 구동트랜지스터의 문턱전압 또는 이동도를 센싱하여, 이를 기반으로 데이터전압을 보상하는 방법을 이용하기도 한다. 문턱전압 또는 이동도를 센싱하기 위한 경로를 스위칭하는 센스 트랜지스터는 센스신호에 응답하여 동작한다.Although the organic light emitting diode display displays a gray level corresponding to a data voltage, a desired gray level may not be displayed due to variations in threshold voltage or mobility of the driving transistor. To improve this, the organic light emitting diode display may use a method of sensing a threshold voltage or mobility of a driving transistor and compensating for a data voltage based thereon. A sense transistor for switching a path for sensing a threshold voltage or mobility operates in response to a sense signal.

데이터전압을 인가하기 위한 스캔신호 및 센스 트랜지스터를 스위칭하기 위한 센스신호는 표시패널의 베젤 영역에 게이트-인-패널(Gate In Panel, 이하 GIP) 형태로 구현되기도 한다. The scan signal for applying the data voltage and the sense signal for switching the sense transistor are sometimes implemented in the form of a gate-in-panel (GIP) in the bezel area of the display panel.

근래에는 사용자의 요구에 따라 베젤 영역을 줄이기 위한 방안들이 모색되고 있는데, GIP 회로부로 인해서 베젤 사이즈를 줄이기가 쉽지 않은 상태이다.Recently, methods for reducing the bezel area have been sought according to the user's request, but it is not easy to reduce the bezel size due to the GIP circuit part.

본 발명은 베젤 영역을 줄일 수 있는 유기발광다이오드 표시장치를 제공하기 위한 것이다.An object of the present invention is to provide an organic light emitting diode display capable of reducing a bezel area.

상기 목적을 달성하기 위하여, 본 발명에 의한 유기발광다이오드 표시장치는 화소들 및 화소들에 배치되는 트랜지스터들을 구동하는 쉬프트레지스터를 포함한다. 각 화소들은 구동트랜지스터, 스캔 트랜지스터, 센스 트랜지스터 및 스토리지 커패시터를 포함한다. 구동트랜지스터는 유기발광다이오드에 공급하는 구동전류를 제어한다. 스캔 트랜지스터는 구동트랜지스터의 게이트전극과 데이터라인 사이에 접속되고, 스캔신호에 의해서 스위칭된다. 센스 트랜지스터는 구동트랜지스터의 소스전극과 초기화라인 사이에 접속되고, 센스신호에 의해서 스위칭된다. 스토리지 커패시터는 구동트랜지스터의 게이트전극과 소스전극 사이에 접속된다. 쉬프트레지스터는 서로 인접하는 k(k는 자연수) 개의 수평라인에 배열된 화소들에 센스신호를 동시에 인가하는 센스신호 스테이지 및 서로 인접하는 k 개의 수평라인에 배열된 화소들에 스캔신호를 순차적으로 인가하는 스캔신호 스테이지를 포함한다.In order to achieve the above object, an organic light emitting diode display device according to the present invention includes pixels and a shift register for driving transistors disposed in the pixels. Each pixel includes a driving transistor, a scan transistor, a sense transistor, and a storage capacitor. The driving transistor controls the driving current supplied to the organic light emitting diode. The scan transistor is connected between the gate electrode of the driving transistor and the data line, and is switched by the scan signal. The sense transistor is connected between the source electrode of the driving transistor and the initialization line, and is switched by the sense signal. The storage capacitor is connected between the gate electrode and the source electrode of the driving transistor. The shift register sequentially applies a scan signal to a sense signal stage that simultaneously applies a sense signal to pixels arranged in k (k being a natural number) adjacent to each other and to pixels arranged in k adjacent to each other in horizontal lines. and a scan signal stage that

본 발명에 의한 유기발광다이오드 표시장치는 하나의 스테이지로 구현되는 센스신호 스테이지를 이용하여 복수의 수평라인에 배열되는 화소들에 센스신호를 동시에 공급하기 때문에, 전체 표시패널을 구동하기 위한 센스신호 스테이지의 스테이지 개수를 줄일 수 있다. 그 결과, 센스신호 스테이지가 배치되는 베젤 영역을 줄일 수 있다.Since the organic light emitting diode display device according to the present invention simultaneously supplies a sense signal to pixels arranged in a plurality of horizontal lines using a sense signal stage implemented as a single stage, a sense signal stage for driving the entire display panel The number of stages can be reduced. As a result, the bezel area in which the sense signal stage is disposed can be reduced.

도 1은 본 발명에 의한 유기발광다이오드 표시장치의 구성을 나타내는 도면.
도 2는 본 발명에 의한 쉬프트레지스터의 구성을 나타내는 도면.
도 3은 도 1에 도시된 화소 구조를 나타내는 도면.
도 4는 도 2에 도시된 쉬프트레지스터의 일 실시 예를 나타내는 도면.
도 5는 영상표시 구동기간에서 화소에 인가되는 구동신호를 나타내는 도면.
도 6a 및 도 6b는 영상표시 구동기간에서의 화소 동작을 나타내는 도면들.
도 7은 센싱기간에서 화소에 인가되는 구동신호를 나타내는 도면.
도 8a 및 도 8c는 외부보상 구동기간에서의 화소 동작을 나타내는 도면들.
1 is a view showing the configuration of an organic light emitting diode display device according to the present invention.
2 is a diagram showing the configuration of a shift register according to the present invention.
FIG. 3 is a view showing the pixel structure shown in FIG. 1;
FIG. 4 is a view showing an embodiment of the shift register shown in FIG. 2;
5 is a diagram illustrating a driving signal applied to a pixel during an image display driving period;
6A and 6B are diagrams illustrating pixel operations in an image display driving period;
7 is a diagram illustrating a driving signal applied to a pixel in a sensing period;
8A and 8C are diagrams illustrating pixel operations in an external compensation driving period;

이하, 첨부한 도면을 참조하여, 본 발명의 바람직한 실시 예를 설명한다. 명세서 전체에 걸쳐서 동일한 참조 번호들은 실질적으로 동일한 구성 요소들을 의미한다. 이하의 설명에서, 본 발명과 관련된 공지 기술 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우, 그 상세한 설명을 생략한다. 또한, 이하의 설명에서 사용되는 구성요소 명칭은 명세서 작성의 용이함을 고려하여 선택된 것일 수 있는 것으로서, 실제 제품의 부품 명칭과는 상이할 수 있다.Hereinafter, with reference to the accompanying drawings, a preferred embodiment of the present invention will be described. Like reference numerals refer to substantially identical elements throughout. In the following description, if it is determined that a detailed description of a known technology or configuration related to the present invention may unnecessarily obscure the subject matter of the present invention, the detailed description thereof will be omitted. In addition, the component names used in the following description may be selected in consideration of ease of writing the specification, and may be different from the component names of the actual product.

이하 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시 예들을 상세히 설명한다. 명세서 전체에 걸쳐서 동일한 참조번호들은 실질적으로 동일한 구성요소들을 의미한다. 이하의 설명에서, 본 발명과 관련된 공지 기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우, 그 상세한 설명을 생략한다.Hereinafter, preferred embodiments according to the present invention will be described in detail with reference to the accompanying drawings. Like reference numerals refer to substantially identical elements throughout. In the following description, if it is determined that a detailed description of a known function or configuration related to the present invention may unnecessarily obscure the gist of the present invention, the detailed description thereof will be omitted.

도 1은 본 발명에 의한 표시장치의 구성을 나타내는 도면이다. 그리고 도 2는 본 발명에 의한 쉬프트레지스터를 나타내는 도면이고, 도 3은 본 발명에 의한 화소 구조를 나타내는 도면이다.1 is a diagram showing the configuration of a display device according to the present invention. And Fig. 2 is a view showing a shift register according to the present invention, and Fig. 3 is a view showing a pixel structure according to the present invention.

도 1 내지 도 3을 참조하면, 본 발명에 의한 유기발광다이오드 표시장치는 화소들(P)이 매트릭스 형태로 배열되는 표시패널(100), 데이터 구동부(120), 게이트 구동부(130,140) 및 타이밍 콘트롤러(110)를 구비한다. 1 to 3 , the organic light emitting diode display device according to the present invention includes a display panel 100 in which pixels P are arranged in a matrix form, a data driver 120 , a gate driver 130 and 140 , and a timing controller. (110) is provided.

표시패널(100)은 화소(P)들이 배치되어 영상을 표시하는 표시부(100A) 및 쉬프트레지스터(140)가 배치되고 영상을 표시하지 않는 비표시부(100B)를 포함한다.The display panel 100 includes a display unit 100A in which pixels P are arranged to display an image, and a non-display unit 100B in which a shift register 140 is arranged and does not display an image.

표시부(100A)는 복수 개의 화소(P)를 포함하고, 각각의 화소(P)들이 표시하는 계조를 기반으로 영상을 표시한다. 화소(P)들은 제1 내지 제n 수평라인(HL1 내지 HL[n])들을 따라 배열된다. The display unit 100A includes a plurality of pixels P, and displays an image based on a gray level displayed by each pixel P. The pixels P are arranged along first to n-th horizontal lines HL1 to HL[n].

각각의 화소(P)는 컬럼라인(Column Line)을 따라 배열되는 데이터라인(DL)과 연결되고, 수평라인(HL)을 따라 배열되는 게이트라인(GL)에 연결된다. 게이트라인(GL)은 도 3에 보는 바와 같이, 스캔라인(SCL) 및 센싱라인(SEL)을 포함한다. 그리고 각각의 화소(P)들은 유기발광다이오드(OLED), 구동트랜지스터(DT), 스캔 트랜지스터(ST1), 센스 트랜지스터(ST2) 및 스토리지 커패시터(Cst)를 포함한다. 각각의 트랜지스터들(DT,ST1,ST2)은 다결정 반도체층을 포함한 다결정 박막트랜지스터(Thin Film Transitor;이하, 트랜지스터)로 구현될 수 있다. 다만, 본 발명은 이에 한정되지 않고 트랜지스터의 반도체층을 아몰포스 실리콘 또는, 폴리 실리콘 등으로 형성할 수도 있다. Each pixel P is connected to a data line DL arranged along a column line and connected to a gate line GL arranged along a horizontal line HL. As shown in FIG. 3 , the gate line GL includes a scan line SCL and a sensing line SEL. In addition, each of the pixels P includes an organic light emitting diode OLED, a driving transistor DT, a scan transistor ST1, a sense transistor ST2, and a storage capacitor Cst. Each of the transistors DT, ST1, and ST2 may be implemented as a polycrystalline thin film transistor (hereinafter, referred to as a transistor) including a polycrystalline semiconductor layer. However, the present invention is not limited thereto, and the semiconductor layer of the transistor may be formed of amorphous silicon or polysilicon.

타이밍 콘트롤러(110)는 데이터 구동부(120) 및 게이트 구동부(130,140)의 구동 타이밍을 제어하기 위한 것이다. 이를 위해서 타이밍 콘트롤러(110)는 외부로부터 입력되는 디지털 비디오 데이터(RGB)를 표시패널(100)의 해상도에 맞게 재정렬하여 데이터 구동부(120)에 공급한다. 또한, 타이밍 콘트롤러(110)는 수직 동기신호(Vsync), 수평 동기신호(Hsync), 도트클럭신호(DCLK) 및 데이터 인에이블신호(DE) 등의 타이밍 신호들에 기초하여 데이터 구동부(120)의 동작 타이밍을 제어하기 위한 데이터 제어신호(DDC)와, 게이트 구동부(130,140)의 동작 타이밍을 제어하기 위한 게이트 제어신호(GDC)를 발생한다. The timing controller 110 controls driving timings of the data driver 120 and the gate drivers 130 and 140 . To this end, the timing controller 110 rearranges digital video data RGB input from the outside to match the resolution of the display panel 100 and supplies it to the data driver 120 . In addition, the timing controller 110 controls the data driver 120 based on timing signals such as a vertical synchronization signal Vsync, a horizontal synchronization signal Hsync, a dot clock signal DCLK, and a data enable signal DE. The data control signal DDC for controlling the operation timing and the gate control signal GDC for controlling the operation timing of the gate drivers 130 and 140 are generated.

데이터 구동부(120)는 데이터라인부(DL)를 구동하기 위한 것이다. 이를 위해서 데이터 구동부(120)는 데이터 제어신호(DDC)를 기반으로 타이밍 콘트롤러(110)로부터 입력되는 디지털 비디오 데이터(RGB)를 아날로그 데이터전압으로 변환하여 데이터라인(DL)들에 공급한다. The data driving unit 120 is for driving the data line unit DL. To this end, the data driver 120 converts the digital video data RGB input from the timing controller 110 into an analog data voltage based on the data control signal DDC and supplies it to the data lines DL.

스캔 구동부(130,140)는 레벨 시프터(130) 및 쉬프트 레지스터(140)를 포함한다. 레벨 시프터(130)는 레벨 시프터(130)는 IC 형태로 표시패널(100)에 접속되는 인쇄회로기판(미도시)에 형성되고, 쉬프트 레지스터(140)는 표시패널(100)의 비표시영역(100B)에 형성되는 게이트-인-패널(Gate In Panel; 이하 GIP) 방식으로 형성된다. The scan drivers 130 and 140 include a level shifter 130 and a shift register 140 . The level shifter 130 is formed on a printed circuit board (not shown) connected to the display panel 100 in the form of an IC, and the shift register 140 is formed in a non-display area ( 100B) is formed in a gate-in-panel (GIP) method.

레벨 시프터(130)는 타이밍 콘트롤러(110)의 제어하에 클럭신호들(CLK) 및 스타트신호(VST)를 레벨 쉬프팅한 후 쉬프트 레지스터(140)에 공급한다. 쉬프트 레지스터(140)는 GIP 방식에 의해 표시패널(100)의 비표시영역(100B)에서 다수의 박막 트랜지스터(이하 트랜지스터)조합으로 형성된다. The level shifter 130 level-shifts the clock signals CLK and the start signal VST under the control of the timing controller 110 and supplies them to the shift register 140 . The shift register 140 is formed by a combination of a plurality of thin film transistors (hereinafter referred to as transistors) in the non-display area 100B of the display panel 100 by the GIP method.

도 2를 참조하여, j 번째 수평라인에 배열되는 화소(Pj)들 및 (j+k) 번째 수평라인에 배열되는 화소(P[j+k])들을 구동하기 위한 쉬프트레지스터(140)의 스테이지를 살펴보면 다음과 같다. j 번째 수평라인에 배열되는 화소(Pj)는 제j 스캔라인(SCL[j]), 제j 센싱라인(SEL[j])을 포함한다.Referring to FIG. 2 , the stage of the shift register 140 for driving the pixels Pj arranged on the j-th horizontal line and the pixels P[j+k] arranged on the (j+k)-th horizontal line Take a look at: The pixel Pj arranged on the j-th horizontal line includes a j-th scan line SCL[j] and a j-th sensing line SEL[j].

k 개의 수평라인에 배열되는 화소들을 구동하기 위한 쉬프트레지스터(140)는 제j 스캔신호 스테이지(SCAN_STG[j]) 내지 제(j+k-1) 스캔신호 스테이지(SCAN_STG[j+k-1]), 제j 센스신호 스테이지(SENSE_STG[j])를 포함한다.The shift register 140 for driving pixels arranged in k horizontal lines includes the j-th scan signal stage SCAN_STG[j] to the (j+k-1)th scan signal stage SCAN_STG[j+k-1]. ), and a j-th sense signal stage (SENSE_STG[j]).

제j 스캔신호 스테이지(SCAN_STG[j])는 j 번째 스캔신호(SCAN[j])생성하고, 이를 j 번째 수평라인에 배열되는 화소(Pj)들의 스캔라인(SCL[j]) 에 인가한다. 제(j+k-1) 스캔신호 스테이지(SCAN_STG[j+k-1])는 (j+k-1) 번째 스캔신호(SCAN[j+k-1])생성하고, 이를 (j+k-1) 번째 수평라인에 배치되는 화소(P[j+k-1])들의 스캔라인(SCL[j+k-1]) 에 인가한다. 그리고, 제j 스캔신호 스테이지(SCAN_STG[j]) 내지 제(j+k-1) 스캔신호 스테이지(SCAN_STG[j+k-1])는 j 번째 스캔라인(SCL[j]) 내지 (j+k-1) 번째 스캔라인(SCL[j+k-1])에 스캔신호를 순차적으로 인가한다.The j-th scan signal stage SCAN_STG[j] generates the j-th scan signal SCAN[j] and applies it to the scan lines SCL[j] of the pixels Pj arranged on the j-th horizontal line. The (j+k-1)th scan signal stage (SCAN_STG[j+k-1]) generates a (j+k-1)th scan signal (SCAN[j+k-1]), which It is applied to the scan line SCL[j+k-1] of the pixels P[j+k-1] disposed on the -1)th horizontal line. And, the j-th scan signal stage SCAN_STG[j] to the (j+k-1)-th scan signal stage SCAN_STG[j+k-1] are the j-th scan lines SCL[j] to (j+). A scan signal is sequentially applied to the k-1)th scan line (SCL[j+k-1]).

제j 센스신호 스테이지(SENSE_STG[j])는 j 번째 센스신호(SENSE[j])를 생성하고, 이를 j 번째 수평라인에 배치되는 화소(P[j])들의 센스라인(SEL[j]) 내지 (j+k-1) 번째 수평라인에 배치되는 화소(j+k-1)들의 센스라인(SEL[j+k-1])에 동시에 공급한다. The j-th sense signal stage SENSE_STG[j] generates the j-th sense signal SENSE[j], which is used for the sense lines SEL[j] of the pixels P[j] arranged on the j-th horizontal line. It is simultaneously supplied to the sense lines SEL[j+k-1] of the pixels (j+k-1) arranged on the (j+k-1)-th horizontal line.

이와 같이, k 개의 수평라인에 배열되는 화소들(Pj,Pj+k-1)은 동일한 센스신호를 이용한다. 만약, 각각의 수평라인에 서로 다른 타이밍을 갖는 센스신호를 인가하기 위해서는 센스신호 스테이지의 개수가 수평라인의 개수에 대응하여야 한다. 이에 반해서, 본 발명은 k개의 수평라인에 센스신호를 인가하기 위해서 1개의 센스신호 스테이지가 요구되기 때문에, 센스신호 스테이지의 개수를 1/k 로 줄일 수 있다. 그 결과, 본 발명은 쉬프트레지스터(140)의 전체 면적을 줄일 수 있고, 그 만큼 비표시부(100B)의 베젤 영역을 줄일 수 있다.As described above, the pixels Pj, Pj+k-1 arranged in k horizontal lines use the same sense signal. If, in order to apply sense signals having different timings to each horizontal line, the number of sense signal stages must correspond to the number of horizontal lines. In contrast, in the present invention, since one sense signal stage is required to apply the sense signal to k horizontal lines, the number of sense signal stages can be reduced to 1/k. As a result, according to the present invention, the total area of the shift register 140 can be reduced, and the bezel area of the non-display unit 100B can be reduced by that much.

도 3은 도 1에 도시된 화소 구조 및 화소와 데이터 구동부와의 연결을 나타내는 도면이다.FIG. 3 is a diagram illustrating the pixel structure shown in FIG. 1 and the connection between the pixel and the data driver.

도 3을 참조하면, 각각의 화소(P)들은 유기발광다이오드(OLED), 구동트랜지스터(DT), 스캔 트랜지스터(ST1), 센스 트랜지스터(ST2) 및 스토리지 커패시터(Cst)를 포함한다. Referring to FIG. 3 , each pixel P includes an organic light emitting diode OLED, a driving transistor DT, a scan transistor ST1 , a sense transistor ST2 , and a storage capacitor Cst.

유기발광다이오드(OLED)는 구동트랜지스터(DT)로부터 공급되는 구동 전류에 의해 발광한다. 유기발광다이오드(OLED)의 애노드전극과 캐소드전극 사이에는 다층의 유기 화합물층이 형성된다. 유기 화합물층은 정공주입층(Hole Injection layer, HIL), 정공수송층(Hole transport layer, HTL), 발광층(Emission layer, EML), 전자수송층(Electron transport layer, ETL) 및 전자주입층(Electron Injection layer, EIL)을 포함한다. 유기발광다이오드(OLED)의 애노드전극은 구동트랜지스터(DT)의 소스전극에 접속되고, 캐소드전극은 접지단(VSS)에 연결된다.The organic light emitting diode OLED emits light by a driving current supplied from the driving transistor DT. A multi-layered organic compound layer is formed between the anode electrode and the cathode electrode of the organic light emitting diode (OLED). The organic compound layer includes a hole injection layer (HIL), a hole transport layer (HTL), an emission layer (EML), an electron transport layer (ETL) and an electron injection layer (Electron Injection layer, EIL). The anode electrode of the organic light emitting diode OLED is connected to the source electrode of the driving transistor DT, and the cathode electrode is connected to the ground terminal VSS.

구동 트랜지스터(DT)는 게이트-소스 간 전압(Vgs)에 따라 유기발광다이오드(OLED)에 흐르는 구동전류(Ioled)를 제어한다. 구동 트랜지스터(DT)는 게이트전극은 제1 노드(N1)에 접속되고, 드레인전극은 고전위전압(VDD) 입력단에 접속되고, 및 소스전극은 제2 노드(N2)에 접속된다.The driving transistor DT controls the driving current Ioled flowing through the organic light emitting diode OLED according to the gate-source voltage Vgs. The driving transistor DT has a gate electrode connected to a first node N1 , a drain electrode connected to a high potential voltage VDD input terminal, and a source electrode connected to a second node N2 .

스토리지 커패시터(Cst)는 제1 노드(N1)와 제2 노드(N2) 사이에 접속되어서, 데이터라인(DL)으로부터 제공받는 데이터전압을 한 프레임 동안 유지한다.The storage capacitor Cst is connected between the first node N1 and the second node N2 to maintain the data voltage received from the data line DL for one frame.

스캔 트랜지스터(ST1)는 스캔신호(SCAN)에 따라 스위칭되어, 제1 노드(N1) 전위를 제어한다. 스캔 트랜지스터(ST1)는 스캔라인(SCL)에 접속된 게이트전극, 데이터라인(DL)에 접속된 드레인전극, 및 제1 노드(N1)에 접속된 소스전극을 구비한다.The scan transistor ST1 is switched according to the scan signal SCAN to control the potential of the first node N1 . The scan transistor ST1 includes a gate electrode connected to the scan line SCL, a drain electrode connected to the data line DL, and a source electrode connected to the first node N1 .

센스 트랜지스터(ST2)는 센스신호(SENSE)에 따라 스위칭되어, 제2 노드(N2) 전위를 제어한다. 센스 트랜지스터(ST2)의 게이트전극은 센싱라인(SEL)에 접속되고, 센스 트랜지스터(ST2)의 드레인전극은 제2 노드(N2)에 접속되며, 센스 트랜지스터(ST2)의 소스전극은 초기화전압(Vinit)의 입력단에 접속된다. The sense transistor ST2 is switched according to the sense signal SENSE to control the potential of the second node N2. The gate electrode of the sense transistor ST2 is connected to the sensing line SEL, the drain electrode of the sense transistor ST2 is connected to the second node N2, and the source electrode of the sense transistor ST2 is connected to the initialization voltage Vinit. ) is connected to the input terminal.

각각의 화소(P)들은 데이터라인(DL) 및 초기화라인(INL)을 통해 데이터 구동부(120)와 연결된다. 데이터 구동부(120)는 디지털-아날로그 컨버터(Digital-Analog-Convertor;이하 'DAC'), 아날로그-디지털 컨버터(Analog-Digital-Convertor;이하 'ADC'), 제1 및 제2 스위치(SW1,SW2)등을 포함한다.Each of the pixels P is connected to the data driver 120 through the data line DL and the initialization line INL. The data driver 120 includes a digital-to-analog converter (hereinafter 'DAC'), an analog-to-digital converter (hereinafter 'ADC'), and first and second switches SW1 and SW2. ), etc.

DAC는 타이밍 콘트롤러(110)로부터 입력되는 디지털 데이터를 아날로그 데이터전압(Vdata)으로 변환하여 데이터라인(DL)에 출력한다. 제1 스위치(SW1)는 초기화전압(Vini) 입력단과 초기화라인(INL) 사이의 전류 흐름을 스위칭한다. 제2 스위치(SW2)는 초기화라인(INL)과 ADC 사이의 전류 흐름을 스위칭한다. ADC는 아날로그 센싱전압(Vsen)을 디지털 값으로 변환하여 타이밍 콘트롤러(110)에 공급한다.The DAC converts digital data input from the timing controller 110 into an analog data voltage Vdata and outputs the converted digital data to the data line DL. The first switch SW1 switches the current flow between the initialization voltage Vini input terminal and the initialization line INL. The second switch SW2 switches the current flow between the initialization line INL and the ADC. The ADC converts the analog sensing voltage Vsen into a digital value and supplies it to the timing controller 110 .

이하, 본 발명에 의한 화소 동작을 살펴보면 다음과 같다.Hereinafter, a pixel operation according to the present invention will be described.

도 4는 도 2에서 k가 1일 경우, 즉 센싱 스테이지가 인접하는 두 개의 수평라인에 배열되는 화소들에 공통으로 센스신호를 인가하는 쉬프트레지스터의 실시 예를 나타내고 있다. 그리고, 도 5는 영상표시구동을 위한 구동신호의 타이밍을 나타내는 도면이고, 도 6a 및 6b는 구동신호에 따른 화소의 동작 상태를 나타내는 도면이다. FIG. 4 shows an embodiment of a shift register that applies a sense signal in common to pixels arranged in two horizontal lines adjacent to a sensing stage when k is 1 in FIG. 2 . 5 is a diagram illustrating timing of a driving signal for driving an image display, and FIGS. 6A and 6B are diagrams illustrating an operation state of a pixel according to a driving signal.

도 4를 참조하면, j 번째 수평라인에 배열되는 화소(Pj)들 및 (j+1) 번째 수평라인에 배열되는 화소(P[j+1])들을 구동하기 위한 쉬프트레지스터(140)의 스테이지를 살펴보면 다음과 같다. Referring to FIG. 4 , a stage of the shift register 140 for driving the pixels Pj arranged on the j-th horizontal line and the pixels P[j+1] arranged on the (j+1)-th horizontal line Take a look at:

도 4에서와 같이, 인접하는 두 개의 수평라인에 배열되는 화소들을 구동하기 위한 쉬프트레지스터(140)는 제j 스캔신호 스테이지(SCAN_STG[j]) 및 제(j+1) 스캔신호 스테이지(SCAN_STG[j+1]), 제j 센스신호 스테이지(SENSE_STG[j])를 포함한다.As shown in FIG. 4 , the shift register 140 for driving pixels arranged in two adjacent horizontal lines includes a jth scan signal stage SCAN_STG[j] and a (j+1)th scan signal stage SCAN_STG[ j+1]) and a j-th sense signal stage SENSE_STG[j].

제j 스캔신호 스테이지(SCAN_STG[j])는 j 번째 스캔신호(SCAN[j])생성하고, 이를 j 번째 수평라인에 배치되는 화소(Pj)들의 스캔라인(SCL[j]) 에 인가한다. 제(j+1) 스캔신호 스테이지(SCAN_STG[j+1])는 (j+1) 번째 스캔신호(SCAN[j+1])생성하고, 이를 (j+1) 번째 수평라인에 배치되는 화소(P[j+1])들의 스캔라인(SCL[j+1]) 에 인가한다. 그리고, 제j 스캔신호 스테이지(SCAN_STG[j]) 및 제(j+1) 스캔신호 스테이지(SCAN_STG[j+1])는 j 번째 스캔라인(SCL[j]) 및 (j+1) 번째 스캔라인(SCL[j+1])에 스캔신호를 순차적으로 인가한다.The j-th scan signal stage SCAN_STG[j] generates the j-th scan signal SCAN[j] and applies it to the scan lines SCL[j] of the pixels Pj disposed on the j-th horizontal line. The (j+1)-th scan signal stage SCAN_STG[j+1] generates the (j+1)-th scan signal SCAN[j+1], which is a pixel arranged on the (j+1)-th horizontal line It is applied to the scan lines SCL[j+1] of (P[j+1]). In addition, the j-th scan signal stage SCAN_STG[j] and the (j+1)-th scan signal stage SCAN_STG[j+1] are the j-th scan lines SCL[j] and the (j+1)-th scan line. A scan signal is sequentially applied to the line SCL[j+1].

제j 센스신호 스테이지(SENSE_STG[j])는 j 번째 센스신호(SENSE[j])를 생성하고, 이를 j 번째 수평라인에 배치되는 화소(Pj)들의 센스라인(SEL[j]) 및 (j+1) 번째 수평라인에 배치되는 화소(j+1)들의 센스라인(SEL[j+1])에 동시에 공급한다.The j-th sense signal stage SENSE_STG[j] generates a j-th sense signal SENSE[j], which is used for the sense lines SEL[j]) and (j) of the pixels Pj disposed on the j-th horizontal line. It is simultaneously supplied to the sense lines SEL[j+1] of the pixels j+1 disposed on the +1)-th horizontal line.

도 5를 참조하면, 영상표시 구동기간은 데이터기입 기간(Tw)과 발광 기간(Te)을 포함한다. 도 5에 도시된, 데이터기입 기간(Tw)과 발광 기간(Te)은 j 번째 수평라인에 배열된 화소(Pj)들을 중심으로 표시되어 있다. 영상표시 구동기간 동안, 도 3에 도시된 데이터 구동부(120)의 제1 스위치(SW1)는 계속해서 온 상태로 유지되는 데 반해, 제2 스위치(SW2)는 계속해서 오프 상태로 유지된다. Referring to FIG. 5 , the image display driving period includes a data writing period Tw and a light emission period Te. The data writing period Tw and the light emission period Te shown in FIG. 5 are indicated with the pixels Pj arranged on the j-th horizontal line as the center. During the image display driving period, the first switch SW1 of the data driver 120 illustrated in FIG. 3 is continuously maintained in an on state, whereas the second switch SW2 is continuously maintained in an off state.

도 5 및 도 6a를 참조하면, j 번째 수평라인(HLj)의 데이터기입 기간(Tw) 동안, 제j 스캔신호(SCAN[j]) 및 제j 센스신호(SENSE[j])는 턴-온 전압레벨로 인가된다. 그 결과, j 번째 수평라인에 배치된 화소(Pj)들의 스캔 트랜지스터(ST1)는 턴-온 되어, 데이터라인(DL)으로부터 공급받는 데이터전압(Vdata)을 구동 트랜지스터(DT[j])의 게이트전극에 인가한다. 그리고 센스 트랜지스터(ST2[j])는 턴 온 되어, 초기화라인(INL)으로부터 공급받는 초기화 전압을 구동 트랜지스터(DT[j])의 소스전극에 인가한다. 즉, 데이터기입 기간(Tw) 동안 구동트랜지스터(DT[j])의 게이트-소스 간의 전압(Vgs)은 "데이터전압()과 초기화전압(Vpre) 간의 차"에 해당하는 전압으로 데이터기입이 된다.5 and 6A , during the data writing period Tw of the j-th horizontal line HLj, the j-th scan signal SCAN[j] and the j-th sense signal SENSE[j] are turned on. voltage level is applied. As a result, the scan transistor ST1 of the pixels Pj disposed on the j-th horizontal line is turned on, and the data voltage Vdata supplied from the data line DL is applied to the gate of the driving transistor DT[j]. applied to the electrode. Then, the sense transistor ST2[j] is turned on to apply the initialization voltage supplied from the initialization line INL to the source electrode of the driving transistor DT[j]. That is, during the data writing period Tw, the voltage Vgs between the gate and the source of the driving transistor DT[j] is a voltage corresponding to the “difference between the data voltage ( ) and the initialization voltage Vpre”. .

j 번째 수평라인(HLj)의 데이터기입 기간(Tw) 동안, (j+1) 번째 수평라인에 배치된 화소(P[j+1])들은 구동트랜지스터(DT[j+1])의 소스전극에 초기화전압(Vini)이 제공된다고 할지라도, 제1 노드(N1)에는 데이터전압(Vdata)이 인가되지 않기 때문에 데이터기입 동작이 수행되지 않는다.During the data writing period Tw of the j-th horizontal line HLj, the pixels P[j+1] disposed on the (j+1)-th horizontal line are the source electrodes of the driving transistor DT[j+1]. Although the initialization voltage Vini is provided to the , the data write operation is not performed because the data voltage Vdata is not applied to the first node N1.

도 5 및 도 6b를 참조하면, j 번째 수평라인(HL[j)의 발광 기간(Te) 동안, 제j 스캔신호(SCAN[j])는 턴-오프 전압레벨로 반전되고, 제j 센스신호(SENSE[j])는 턴-온 전압레벨을 유지한다. j 번째 수평라인에 배치된 화소(Pj)들의 스캔 트랜지스터(SCAN[j])는 턴-오프되어, 구동 트랜지스터(DT[j])는 데이터기입 기간 동안에 설정된 게이트-소스 전압(Vgs) 레벨에 따라 구동전류(Ioled)를 발생시켜 유기발광다이오드(OLED)에 인가한다. 그 결과 유기발광다이오드(OLED)는 구동전류(Ioled)에 대응되는 밝기로 발광하여 계조를 표시한다.5 and 6B, during the light emission period Te of the j-th horizontal line HL[j], the j-th scan signal SCAN[j] is inverted to a turn-off voltage level, and the j-th sense signal (SENSE[j]) maintains the turn-on voltage level. The scan transistor SCAN[j] of the pixels Pj arranged on the j-th horizontal line is turned off, and the driving transistor DT[j] is turned off according to the level of the gate-source voltage Vgs set during the data writing period. A driving current Ioled is generated and applied to the organic light emitting diode (OLED). As a result, the organic light emitting diode OLED emits light with a brightness corresponding to the driving current Ioled to display grayscale.

j 번째 수평라인(HL[j])의 발광기간 동안, (j+1) 번째 수평라인에 배치된 화소(P[j+1])들은 제(j+1) 스캔신호(SCAN[j+1]) 및 제j 센스신호(SENSE[j])를 이용하여 데이터기입 동작을 수행한다. 즉, 두 개의 수평라인에 배열되는 화소들에 데이터기입을 하는 센스신호의 타이밍이 동일하기 때문에, 센스신호를 출력하는 쉬프트레지스터의 스테이지 개수를 줄일 수 있다. During the light emission period of the j-th horizontal line HL[j], the pixels P[j+1] disposed on the (j+1)-th horizontal line are generated by the (j+1)-th scan signal SCAN[j+1]. ]) and the j-th sense signal SENSE[j] to perform a data write operation. That is, since the timing of the sense signal for writing data to the pixels arranged in two horizontal lines is the same, the number of stages of the shift register for outputting the sense signal can be reduced.

도 7은 외부보상을 위한 구동신호의 타이밍을 나타내는 도면이고, 도 8a 내지 도 8c는 외부보상 구동기간 동안의 화소의 동작을 나타내는 도면들이다. 특히, 도 7은 도 4에 도시된 쉬프트레지스터를 이용하여 두 개의 수평라인에 동시에 센스신호를 인가하는 실시 예에 대한 구동신호들이다.7 is a diagram illustrating timing of a driving signal for external compensation, and FIGS. 8A to 8C are diagrams illustrating an operation of a pixel during an external compensation driving period. In particular, FIG. 7 shows driving signals according to an embodiment in which a sense signal is simultaneously applied to two horizontal lines using the shift register shown in FIG. 4 .

도 7 및 도 8a를 참조하면, 제1 초기화 기간(Ti) 동안, 제j 스캔신호(SCAN[j]) 및 제j 센스신호(SENSE[j])는 턴-온 전압레벨로 인가된다. 제1 스위치(SW1)는 턴-온되고, 제2 스위치(SW2)는 턴-오프되어 센스 트랜지스터(ST2[j])는 초기화전압(Vini) 입력단과 연결된다. 그 결과, j 번째 수평라인에 배치된 화소(P[j])들의 스캔 트랜지스터(ST1[j])는 턴-온 되어, 데이터라인(DL)으로부터 공급받는 센싱용 데이터전압을 구동 트랜지스터(DT[j])의 게이트전극에 인가한다. 그리고 센스 트랜지스터(ST2[j])는 턴 온 되어, 초기화라인(INL)으로부터 공급받는 초기화 전압을 구동 트랜지스터(DT)의 소스전극에 인가한다. 7 and 8A , during the first initialization period Ti, the j-th scan signal SCAN[j] and the j-th sense signal SENSE[j] are applied at a turn-on voltage level. The first switch SW1 is turned on, the second switch SW2 is turned off, and the sense transistor ST2[j] is connected to the input terminal of the initialization voltage Vini. As a result, the scan transistor ST1[j] of the pixels P[j] arranged on the j-th horizontal line is turned on, and the driving transistor DT[ j]) is applied to the gate electrode. Then, the sense transistor ST2[j] is turned on to apply the initialization voltage supplied from the initialization line INL to the source electrode of the driving transistor DT.

도 7 및 도 8b 참조하면, 제2 초기화 기간(Ti) 동안, 제(j+1) 스캔신호(SCAN[j+1])는 턴-온 전압으로 인가되고, 제j 센스신호(SENSE[j])는 턴-온 전압레벨을 유지한다. 제1 스위치(SW1)는 턴-온되고, 제2 스위치(SW2)는 턴-오프되어 센스 트랜지스터(SENSE[j+1])는 초기화전압(Vini) 입력단과 연결된다. 그 결과, (j+1) 번째 수평라인에 배치된 화소(P[j+1])들의 스캔 트랜지스터(ST1[j+1])는 턴-온 되어, 데이터라인(DL)으로부터 공급받는 센싱용 데이터전압을 구동 트랜지스터(DT[j])의 게이트전극에 인가한다. 제2 초기화 기간(Ti2) 동안 센스 트랜지스터(ST2[j+1])는 턴 온 상태를 유지하기 때문에, 구동 트랜지스터(DT[j+1])의 소스전극은 초기화전압(Vini)을 유지한다. 7 and 8B , during the second initialization period Ti, the (j+1)th scan signal SCAN[j+1] is applied as a turn-on voltage, and the jth sense signal SENSE[j] ]) maintains the turn-on voltage level. The first switch SW1 is turned on, the second switch SW2 is turned off, and the sense transistor SENSE[j+1] is connected to the input terminal of the initialization voltage Vini. As a result, the scan transistor ST1[j+1] of the pixels P[j+1] disposed on the (j+1)-th horizontal line is turned on, and is used for sensing supplied from the data line DL. A data voltage is applied to the gate electrode of the driving transistor DT[j]. Since the sense transistor ST2[j+1] maintains the turned-on state during the second initialization period Ti2, the source electrode of the driving transistor DT[j+1] maintains the initialization voltage Vini.

도 7 및 도 8c 참조하면, 센싱 기간(Ts) 동안, 제j 스캔신호(SCAN[j]) 및 제(j+1) 스캔신호(SCNA[j+1])는 모두 턴-오프 전압으로 유지되고, 제j 센스신호(SENSE[j])는 턴-온 전압을 유지한다. 제1 스위치(SW1)는 턴-오프되고, 제2 스위치(SW2)는 턴-온되어 각각의 센스 트랜지스터(SENSE[j], SENSE[j+1])는 ADC와 연결된다. 또한 센싱 기간(Ts) 동안, 유기발광다이오드(OLED)의 캐소드전극에는 고전위전압(VDD)이 인가된다.7 and 8C , during the sensing period Ts, both the j-th scan signal SCAN[j] and the (j+1)-th scan signal SCNA[j+1] are maintained at turn-off voltages. and the j-th sense signal SENSE[j] maintains a turn-on voltage. The first switch SW1 is turned off and the second switch SW2 is turned on, so that each of the sense transistors SENSE[j] and SENSE[j+1] is connected to the ADC. Also, during the sensing period Ts, a high potential voltage VDD is applied to the cathode electrode of the organic light emitting diode OLED.

제j 스캔신호(SCAN[j]) 및 제(j+1) 스캔신호(SCAN[j])는 모두 턴-오프되기 때문에, j 번째 수평라인에 배열된 화소(P[j])들 및 (j+1) 번째 수평라인에 배열된 화소([j+1])들의 제1 노드(N1)는 플로팅(floating) 된다. 제1 및 제2 초기화 기간(Ti1,Ti2)을 거치는 동안, 각 구동 트랜지스터(DT[j],DT[j+1])의 게이트-소스 간 전압(Vgs)은 문턱전압 보다 커지고, 구동 트랜지스터(DT[j],DT[j+1])의 드레인-소스를 경유하는 구동전류가 흐르게 된다. 센싱 기간(Ts) 동안에는 유기발광다이오드(OLED)의 캐소드 전극이 고전위전압(VDD)을 인가받기 때문에, 유기발광다이오드(OLED)는 발광하지 않고, 구동전류에 의해서 제2 노드(N2[j],N2[j+1])는 점차적으로 증가한다. 제2 노드(N2[j],N2[j+1])의 전압은 구동 트랜지스터(DT[j],DT[j+1])의 게이트-소스 간 전압(Vgs)이 문턱전압(Vth)으로 포화될 때까지 증가한다. Since both the j-th scan signal SCAN[j] and the (j+1)-th scan signal SCAN[j] are turned off, the pixels P[j] and ( The first node N1 of the pixels ([j+1]) arranged on the j+1)-th horizontal line is floated. During the first and second initialization periods Ti1 and Ti2, the gate-source voltage Vgs of each of the driving transistors DT[j] and DT[j+1] becomes greater than the threshold voltage, and the driving transistor ( The driving current passing through the drain-source of DT[j], DT[j+1]) flows. During the sensing period Ts, since the cathode electrode of the organic light emitting diode OLED receives the high potential voltage VDD, the organic light emitting diode OLED does not emit light, and the second node N2[j] ,N2[j+1]) gradually increases. The voltage of the second node N2[j], N2[j+1] is the gate-source voltage Vgs of the driving transistors DT[j] and DT[j+1] as the threshold voltage Vth. increase until saturation.

센싱 기간(Ts) 동안 제2 스위치(SW2)가 턴-온되어 각각의 제2 노드(N2[j],N2[j+1])는 ADC에 연결되기 때문에, 각 제2 노드(N2[j],N2[j+1])의 전압(Vsen)은 ADC에 의해서 검출된다. Since the second switch SW2 is turned on during the sensing period Ts so that each of the second nodes N2[j] and N2[j+1] is connected to the ADC, each second node N2[j ], N2[j+1]) is detected by the ADC.

이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.Those skilled in the art from the above description will be able to see that various changes and modifications are possible without departing from the technical spirit of the present invention. Accordingly, the technical scope of the present invention should not be limited to the contents described in the detailed description of the specification, but should be defined by the claims.

100 : 표시패널 110 : 타이밍 콘트롤러
120 : 데이터 구동회로 130,140 : 게이트 구동회로
100: display panel 110: timing controller
120: data driving circuit 130, 140: gate driving circuit

Claims (9)

화소들 및 상기 화소들에 배치되는 트랜지스터들을 구동하는 쉬프트레지스터를 포함하되,
각 상기 화소들은
유기발광다이오드에 공급하는 구동전류를 제어하는 구동트랜지스터;
상기 구동트랜지스터의 게이트전극과 데이터라인 사이에 접속되고, 스캔신호에 의해서 스위칭되는 스캔 트랜지스터;
상기 구동트랜지스터의 소스전극과 초기화라인 사이에 접속되고, 센스신호에 의해서 스위칭되는 센스 트랜지스터; 및
상기 구동트랜지스터의 게이트전극과 소스전극 사이에 접속되는 스토리지 커패시터를 포함하고,
상기 쉬프트레지스터는
영상표시 구동기간 및 외부보상 구동기간 동안 서로 인접하는 k(k는 자연수) 개의 수평라인에 배열된 화소들에 동일한 센스신호를 동시에 인가하는 센스신호 스테이지; 및
상기 서로 인접하는 k 개의 수평라인에 배열된 화소들에 상기 스캔신호를 순차적으로 인가하는 스캔신호 스테이지를 포함하는 유기발광다이오드 표시장치.
a shift register for driving pixels and transistors disposed in the pixels;
Each of the pixels is
a driving transistor for controlling a driving current supplied to the organic light emitting diode;
a scan transistor connected between a gate electrode of the driving transistor and a data line and switched by a scan signal;
a sense transistor connected between a source electrode of the driving transistor and an initialization line and switched by a sense signal; and
a storage capacitor connected between the gate electrode and the source electrode of the driving transistor;
The shift register is
a sense signal stage for simultaneously applying the same sense signal to pixels arranged in k (where k is a natural number) horizontal lines adjacent to each other during an image display driving period and an external compensation driving period; and
and a scan signal stage for sequentially applying the scan signal to pixels arranged in k horizontal lines adjacent to each other.
제 1 항에 있어서,
상기 영상표시 구동기간의 데이터기입 기간 동안,
상기 스캔 트랜지스터는 상기 스캔신호에 응답하여 상기 구동트랜지스터의 게이트전극에 데이터전압을 인가하고,
상기 센스 트랜지스터는 상기 센스신호에 응답하여 상기 구동트랜지스터의 소스전극에 초기화 전압을 인가하는 유기발광다이오드 표시장치.
The method of claim 1,
During the data writing period of the image display driving period,
The scan transistor applies a data voltage to the gate electrode of the driving transistor in response to the scan signal,
The sense transistor applies an initialization voltage to the source electrode of the driving transistor in response to the sense signal.
제 2 항에 있어서,
j(j는 자연수) 번째 수평라인 내지 (j+k-1) 번째 수평라인에 배열되는 화소들의 데이터기입 기간 동안에,
상기 스캔신호 스테이지는
제j 스캔신호 내지 제(j+k-1) 스캔신호를 순차적으로 출력하기 위한 제j 스캔신호 스테이지 내지 제(j+k-1) 스캔신호 스테이지를 포함하는 유기발광다이오드 표시장치.
3. The method of claim 2,
During the data writing period of pixels arranged in the j (j is a natural number)-th horizontal line to the (j+k-1)-th horizontal line,
The scan signal stage is
An organic light emitting diode display comprising: a j-th scan signal stage to (j+k-1)-th scan signal stage for sequentially outputting a j-th scan signal to a (j+k-1)-th scan signal.
제 3 항에 있어서,
j 번째 수평라인 내지 (j+k-1) 번째 수평라인에 배열되는 화소들의 데이터기입 기간 동안에,
제j 센스신호 스테이지는 상기 j 번째 수평라인 내지 (j+k-1) 번째 수평라인에 배열되는 화소들에 제j 센스신호를 동시에 인가하는 유기발광다이오드 표시장치.
4. The method of claim 3,
During the data writing period of pixels arranged in the j-th horizontal line to the (j+k-1)-th horizontal line,
The j-th sense signal stage simultaneously applies the j-th sense signal to pixels arranged in the j-th horizontal line to the (j+k-1)-th horizontal line.
제 1 항에 있어서,
상기 외부보상 구동기간의 초기화 기간 동안
상기 스캔 트랜지스터는 상기 스캔신호에 응답하여 상기 구동트랜지스터의 게이트전극에 센싱용 데이터전압을 인가하고,
상기 센스 트랜지스터는 상기 센스신호에 응답하여 상기 구동트랜지스터의 소스전극에 초기화 전압을 인가하는 유기발광다이오드 표시장치.
The method of claim 1,
During the initialization period of the external compensation driving period
The scan transistor applies a sensing data voltage to the gate electrode of the driving transistor in response to the scan signal,
The sense transistor applies an initialization voltage to the source electrode of the driving transistor in response to the sense signal.
제 5 항에 있어서,
j(j는 자연수) 번째 수평라인 내지 (j+k-1) 번째 수평라인에 배열되는 화소들의 외부보상 구동기간의 초기화 기간 동안,
제j 스캔신호 내지 제(j+k-1) 스캔신호를 순차적으로 출력하기 위한 제j 스캔신호 스테이지 내지 제(j+k-1) 스캔신호 스테이지를 포함하는 유기발광다이오드 표시장치.
6. The method of claim 5,
During the initialization period of the external compensation driving period of pixels arranged in the j (j is a natural number)-th horizontal line to the (j+k-1)-th horizontal line,
An organic light emitting diode display comprising: a j-th scan signal stage to (j+k-1)-th scan signal stage for sequentially outputting a j-th scan signal to a (j+k-1)-th scan signal.
제 6 항에 있어서,
j 번째 수평라인 내지 (j+k-1) 번째 수평라인에 배열되는 화소들의 외부보상 구동기간의 초기화 기간 동안에,
제j 센스신호 스테이지는 상기 j 번째 수평라인 내지 (j+k-1) 번째 수평라인에 배열되는 화소들에 제j 센스신호를 동시에 인가하는 유기발광다이오드 표시장치.
7. The method of claim 6,
During the initialization period of the external compensation driving period of the pixels arranged in the j-th horizontal line to the (j+k-1)-th horizontal line,
The j-th sense signal stage simultaneously applies the j-th sense signal to pixels arranged in the j-th horizontal line to the (j+k-1)-th horizontal line.
제 5 항에 있어서,
상기 외부 보상 구동기간의 센싱 기간 동안
상기 스캔 트랜지스터는 턴-오프되고,
상기 센스 트랜지스터는 상기 센스신호에 응답하여, 상기 구동트랜지스터의 소스전극과 아날로그-디지털-변환기를 연결시키는 유기발광다이오드 표시장치.
6. The method of claim 5,
During the sensing period of the external compensation driving period
the scan transistor is turned off,
The sense transistor connects the source electrode of the driving transistor to the analog-to-digital converter in response to the sense signal.
제 8 항에 있어서,
상기 외부 보상 구동기간의 센싱 기간 동안
상기 유기발광다이오드의 캐소드전극은 고전위전압을 인가받는 유기발광다이오드 표시장치.
9. The method of claim 8,
During the sensing period of the external compensation driving period
An organic light emitting diode display device to which a high potential voltage is applied to the cathode electrode of the organic light emitting diode.
KR1020150140019A 2015-10-05 2015-10-05 Organic Light Emitting Diode Display Device KR102364098B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020150140019A KR102364098B1 (en) 2015-10-05 2015-10-05 Organic Light Emitting Diode Display Device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150140019A KR102364098B1 (en) 2015-10-05 2015-10-05 Organic Light Emitting Diode Display Device

Publications (2)

Publication Number Publication Date
KR20170040866A KR20170040866A (en) 2017-04-14
KR102364098B1 true KR102364098B1 (en) 2022-02-21

Family

ID=58579498

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150140019A KR102364098B1 (en) 2015-10-05 2015-10-05 Organic Light Emitting Diode Display Device

Country Status (1)

Country Link
KR (1) KR102364098B1 (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102498500B1 (en) * 2017-09-15 2023-02-10 엘지디스플레이 주식회사 Organic Light Display Device
KR102552948B1 (en) * 2018-07-13 2023-07-10 삼성디스플레이 주식회사 Display device and method for improving image quality thereof
KR20210034729A (en) 2019-09-20 2021-03-31 삼성디스플레이 주식회사 Scan driver and display device including the same
US11935469B2 (en) 2020-12-23 2024-03-19 Hefei Boe Joint Technology Co., Ltd. Pixel circuit array and driving method thereof, display panel and driving method thereof

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101924427B1 (en) * 2011-11-09 2019-02-21 엘지디스플레이 주식회사 Organic Light Emitting Display having shift resigter sharing cluck lines
KR102270613B1 (en) * 2013-11-21 2021-06-30 엘지디스플레이 주식회사 Organic Light Emitting Diode Display
KR102050381B1 (en) * 2013-11-21 2020-01-09 엘지디스플레이 주식회사 The Method for Detecting of Driving Transistor Charactics of Organic Light Emitting diode Display
KR102102251B1 (en) * 2013-12-24 2020-04-20 엘지디스플레이 주식회사 Organic light emitting display device
KR102197953B1 (en) * 2013-12-30 2021-01-04 엘지디스플레이 주식회사 Stereoscopic image display device

Also Published As

Publication number Publication date
KR20170040866A (en) 2017-04-14

Similar Documents

Publication Publication Date Title
KR102503160B1 (en) Organic Light Emitting diode Display
KR102382323B1 (en) Organic Light Emitting Diode Display
KR102611008B1 (en) Display device and driving method thereof
KR102238640B1 (en) Organic Light Emitting diode Display
US9715852B2 (en) Organic light emitting display device
KR20160073928A (en) Organic Light Emitting Diode Display Device and Driving Method thereof
KR102364098B1 (en) Organic Light Emitting Diode Display Device
US11798489B2 (en) Gate driver and display device using the same
KR20150079090A (en) Organic Light Emitting diode Display
KR20190070046A (en) Electroluminescence display and driving method thereof
KR102171466B1 (en) Organic Light Emitting diode Display and Driving Method thereof
KR102076845B1 (en) The Method for Driving of Organic Light Emitting diode Display
KR102050381B1 (en) The Method for Detecting of Driving Transistor Charactics of Organic Light Emitting diode Display
KR101958744B1 (en) Organic light emitting diode display device and the method for driving the same
US11798497B2 (en) Gate driving circuit and display device using the same
KR20210058232A (en) Display device
TWI828189B (en) Pixel circuit and display device including the same
KR102519820B1 (en) Organic Light Emitting Display and Driving Method thereof
KR102498500B1 (en) Organic Light Display Device
KR20160019627A (en) Organic Light Emitting Diode
KR102199033B1 (en) The Method for Driving of Organic Light Emitting diode Display
KR20180137290A (en) Electroluminscence display
KR20210085233A (en) Display device and method for controlling display device
KR20160070297A (en) Organic Light Emitting Diode

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant