KR102323773B1 - 표시장치 - Google Patents

표시장치 Download PDF

Info

Publication number
KR102323773B1
KR102323773B1 KR1020150133650A KR20150133650A KR102323773B1 KR 102323773 B1 KR102323773 B1 KR 102323773B1 KR 1020150133650 A KR1020150133650 A KR 1020150133650A KR 20150133650 A KR20150133650 A KR 20150133650A KR 102323773 B1 KR102323773 B1 KR 102323773B1
Authority
KR
South Korea
Prior art keywords
gate
substrate
log
display panel
signal line
Prior art date
Application number
KR1020150133650A
Other languages
English (en)
Other versions
KR20170035061A (ko
Inventor
강민형
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020150133650A priority Critical patent/KR102323773B1/ko
Publication of KR20170035061A publication Critical patent/KR20170035061A/ko
Application granted granted Critical
Publication of KR102323773B1 publication Critical patent/KR102323773B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/1306Details
    • G02F1/1309Repairing; Testing
    • H01L27/3262

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

실시예에 따른 표시장치(10)는 게이트 기판(310)과 상호접속이 용이하고 표시패널(100)에 직접 본딩된 연결기판(400)을 통해 표시패널(100)과 전기적으로 접속되고, 상기 표시패널(100)을 경유하는 LOG형 신호라인(500) 군과 전기적으로 접속됨에 따라, 복수의 게이트 IC(320)들 중에서 어느 하나의 게이트 IC(320)가 불량이 발생한 경우라도, 게이트 기판(310)을 연결기판(400)으로부터 용이하게 분리함에 따라 표시장치(100)의 제조 과정에 있어서 수율을 향상시킬 수 있고, 표시장치(100) 완성 후의 수리 과정을 용이하게 대응할 수 있다.

Description

표시장치{DISPLAY DEVICE}
본 발명은 표시장치에 관한 것으로 구체적으로 연결기판을 이용하여 표시장치의 구동부와 표시패널과 접속하는 방법과 그것을 실현하는 기술적 구성에 관한 것이다.
최근, 음극선관(Cathode Ray Tube)의 단점인 무게와 부피를 줄일 수 있는 각종 평판 표시장치들(Flat Panel Display, FPD)이 개발되고 있다. 이러한 평판 표시장치는 액정 표시장치(Liquid Crystal Display: 이하"LCD"라 한다), 전계 방출 표시장치(Field Emission Display: FED), 플라즈마 디스플레이 패널(PlaSka Display Panel: 이하 "PDP"라 한다) 및 전계발광소자(Electroluminescence Device) 등이 있다.
상기 액정표시장치는 매트릭스(Matrix) 형태로 배열된 액정 셀들의 광투과율을 화상신호 정보에 따라 조절하여 원하는 화상을 표시하는 장치로서, 백라이트유닛에 조사되는 빛을 이용하여 액정패널에 화상을 형성한다. 이러한 원리를 이용한 액정표시장치는 경량, 박형, 저 소비 전력구동 등의 특징으로 인해 그 응용범위가 점차 넓어지고 있는 추세에 있다. 이러한 추세에 따라, 액정표시장치는 사무자동화기기, 오디오/비디오 기기 등에 이용되고 있다. 이러한 액정표시장치는 매트릭스 형태로 배열된 다수의 제어용 스위치들에 인가되는 신호에 따라 광의 투과량이 조정되어 화면에 원하는 화상을 표시하게 된다. 최근에는 액정표시장치가 컴퓨터용 모니터, 텔레비전뿐만 아니라 차량용 네비게이터 시스템의 표시장치와, 노트북, 핸드폰 등의 휴대용 표시장치 등에 광범위하게 적용되고 있다.
또한 유기발광다이오드 표시장치는 스스로 발광하는 자발광소자를 이용함으로써 응답속도가 빠르고 발광효율, 휘도 및 시야각이 큰 장점이 있다. 유기발광다이오드 표시장치는 구동 트랜지스터의 게이트 단자와 소스 단자 사이의 전압을 제어하여 구동 트랜지스터의 드레인에서 소스로 흐르는 전류를 제어한다. 구동 트랜지스터의 드레인에서 소스로 흐르는 전류는 유기발광다이오드로 흐르면서 발광을 하게 되고, 전류의 양을 조절하여 발광 정도를 조절할 수 있다.
이러한 표시장치에는 표시패널내의 각종 트랜지스터를 구동하기 위한 구동 신호 및 화소 데이터 신호를 제공하기 위하여 구동부를 포함하고, 상기 구동부는 표시패널과 접속하여 상기 표시패널에 각종 신호를 제공한다.
상기 구동부는 화소 데이터를 공급하기 위한 데이터 구동부와 스캔 신호를 공급하기 위한 게이트 구동부를 포함하고, 상기 데이터 및 게이트 구동부는 드라이버 칩이 구비된다.
상기 데이터 및 게이트 구동부는 복수개의 구동기판으로 이루어져 상기 복수개의 기판에는 상기 드라이버 칩이 직접화된다. 따라서 표시패널을 구동하기 위하여 다수의 드라이버 칩이 요구된다.
이러한 구동 기판이 표시패널에 접속된 이후 드라이버 칩의 불량이 발생하는 경우, 상기 드라이버 칩을 교체해야 하지만, 구동기판에 실장된 드라이버 칩을 별도로 분리하는 경우, 구동기판과 드라이버 칩의 접속 관계의 불량이 발생하므로, 구동기판 자체를 표시패널로부터 제거해야 한다. 그러나 표시패널에 전기적으로 접속된 구동 기판을 제거하고, 다시 부착하는 공정의 어려움과 구동 기판을 표시패널로부터 제거 시 양 구성간의 접속 부위의 손상 및 단락 문제가 있어, 결국 하나의 드라이버 칩이 불량이 나는 경우 표시패널과 구동기판 전체를 교체해야 하는 문제가 있어, 수율이 급격히 낮아지는 문제가 있다.
특히 LOG형 방식으로 구동하는 드라이버 칩을 구비한 게이트 구동기판의 경우, 모든 게이트 구동 기판이 LOG형 신호 라인으로 연결되어 있어, 하나의 게이트 구동기판이나 드라이버 칩의 불량이 발생한 경우, 불량의 게이트 구동기판 자체만을 교체하는 것이 거의 불가능한 문제가 있었다.
실시예에 따른 표시장치는 LOG형 방식으로 구동하는 게이트 IC를 구비한 게이트 기판에서 게이트 IC가 불량이 발생한 경우 게이트 기판과 표시패널의 전기적 분리를 용이하게 할 수 있는 표시장치를 제공할 수 있다.
본 발명의 실시예에 따른 표시장치(10)는 데이터 구동부(200)와 상기 데이터 구동부(200)로부터 인출된 제1 LOG(Line On Glass)형 신호라인군(501)이 배치된 표시패널(100)와 제2 LOG형 신호라인군(510)이 배치되고 게이트 IC(Integrated Circuit)(320)가 실장된 복수의 게이트 기판(310) 및 상기 제1 및 제2 LOG형 신호라인군(501, 510)을 서로 연결하는 제3 LOG형 신호라인군(520)이 배치되고, 상기 복수의 게이트 기판(310) 각각과 상기 표시패널(100) 사이에 접속된 복수의 연결기판(400)을 포함할 수 있다.
실시예에 따른 표시장치(100)는 게이트 기판(310)을 표시패널(100)에 직접 본딩(Bonding)하지 않고, 게이트 기판(310)과 상호접속이 용이하고 표시패널(100)에 직접 본딩된 연결기판(400)을 통해 표시패널(100)과 전기적으로 접속되고, 상기 표시패널(100)을 경유하는 LOG형 신호라인(500) 군과 전기적으로 접속됨에 따라, 복수의 게이트 IC(320)들 중에서 어느 하나의 게이트 IC(320)가 불량이 발생한 경우라도, 게이트 기판(310)을 연결기판(400)으로부터 용이하게 분리함에 따라 표시장치(100)의 제조 과정에 있어서 수율을 향상시킬 수 있고, 표시장치(100) 완성 후의 수리 과정을 용이하게 대응할 수 있는 효과를 가진다.
또한 본 발명의 실시예에 따른 표시장치(10)에서 상기 연결기판(400)은 상기 제2 LOG형 신호라인군(510)과 상기 제3 LOG형 신호라인군(520)을 서로 접속하는 커넥터(410)를 구비할 수 있다.
상기 커넥터(410)는 상기 제2 LOG형 신호라인군(510)과 상기 제3 LOG형 신호라인군(520)을 서로 접속시킬 수 있고, 상기 커넥터(410)를 통해 게이트 기판(310)와 연결기판(400)은 서로 탈착 및 부착이 가능하다.
또한 본 발명의 실시예에 따른 표시장치(10)에서 상기 제2 LOG형 신호라인군(510)은 제1-1 및 제1-2 인출라인(511, 512)을 포함하고, 상기 제3 LOG형 신호라인군(520)은 제2-1 및 제2-2 인출라인(521, 522)을 포함하고, 상기 제1-1 인출라인(511)은 상기 게이트 기판(310)의 제1 영역(601)에 배치되어 상기 게이트 IC(320)와 상기 커넥터(410) 상의 상기 제2-1 인출라인(521)의 일 측과 서로 접속되고, 상기 제1-2 인출라인(512)은 상기 게이트 기판(310)의 제2 영역(602)에 배치되어 상기 게이트 IC(320)와 상기 커넥터(410) 상의 상기 제2-2 인출라인(522)의 일 측과 서로 접속될 수 있고, 상기 제2-1 인출라인(521)의 타 측은 상기 표시패널(100) 상의 상기 제1 LOG형 신호라인군(501)과 연결되고, 상기 제2-2 인출라인(522)의 타 측은 상기 표시패널(100)을 경유하여 다음 번 연결기판 상의 제3 LOG형 신호라인군과 연결될 수 있다.
이처럼 상기 제3 LOG형 신호라인군(520)의 일 측은 상기 제2 LOG형 신호라인군(510)과의 접속 및 개방이 용이하도록 커넥터(410)를 통해 서로 접속시키고, 타측은 표시패널(100) 상의 제1 LOG형 신호라인군(510)에 본딩함으로써, 게이트 기판(310)이 연결기판(400)으로부터 자유롭게 탈착 및 부착 가능하게 하고, 나아가 불량의 게이트 기판(310)을 표시패널(100)로부터 용이하게 분리 할 수 있다.
또한 본 발명의 실시예에 따른 표시장치(10)에서 데이터 IC(220)를 포함하고, 상기 데이터 구동부(200)와 상기 표시패널(100) 사이에 접속된 복수의 데이터 기판(210)을 더 포함할 수 있고, 상기 제1 LOG형 신호라인군(501)은 상기 데이터 기판(210)을 경유할 수 있다. 즉, 데이터 구동부(200)로부터 인출된 LOG형 신호라인군(500)를 별도의 기판을 이용하여 표시패널(100)에 유입되도록 할 수도 있으나, 최외곽 데이터 기판(211)을 경유하도록 하는 경우, 데이터 기판(211)들이 연결되는 표시패널(100)의 일측 영역의 여유 공간이 생기고, 그에 따라 데이터 기판(211)들 사이의 여유 공간이 확보되어 상기 데이터 기판(211)으로부터 인출되는 데이터 구동라인들을 이격된 여유 공간을 확보하여 해상도 증가에 따른 데이터 구동라인의 배선 사이의 간격이 좁아지는 현상에 용이하게 대응할 수 있다.
또한 본 발명의 실시예에 따른 표시장치(10)에서 상기 게이트 기판(310)은 상기 커넥터(410)를 경유하여 상기 게이트 IC(320)와 상기 표시패널(100) 상의 게이트 라인(Gn)을 서로 연결하는 게이트 구동라인(330)을 더 포함하고, 상기 LOG형 신호라인군(500) 상의 구동 신호는 상기 게이트 IC(320)와 상기 게이트 구동라인(330)을 통해 상기 게이트 라인(Gn)에 공급될 수 있다. 이를 통해 어느 하나의 게이트 IC(320)의 불량이 있더라도 정상품의 게이트 기판(310) 상의 제2 LOG형 신호라인군(510)과 연결기판(400)을 접속할 수 있도록 하여, 모든 게이트 기판(310)을 경유하는 LOG형 신호라인군(500)이 배치된 게이트 구동부(300)의 수율을 향상시킬 수 있다.
실시예는 LOG형 신호라인군으로 연결된 게이트 기판들 각각은 게이트 기판과 접속이 용이한 연결기판을 통해 표시패널에 접속하여 게이트 IC의 불량이 발생한 경우 게이트 기판의 교체가 용이하도록 하여 표시장치의 수율을 향상 시킬 수 있는 표시장치를 제공할 수 있다.
도 1 및 도 2는 실시예에 따른 표시장치를 나타낸 도면.
도 3a 내지 도3c는 도 1의 점선부분(원)을 확대한 확대도.
도 4 및 도 5는 게이트 기판을 나타낸 도면.
도 6 및 도 7은 연결기판을 나타낸 도면.
도 8 및 도 9는 게이트 기판과 연결기판의 접속 관계를 설명한 도면.
도 10 내지 도 12는 게이트 기판이 포함하는 영역을 나타난 도면.
도 13 내지 도 15는 연결기판이 포함하는 영역을 나타난 도면.
이하, 본 발명의 실시예에 의한 표시장치의 도면을 참고하여 상세하게 설명한다. 다음에 소개되는 실시 예들은 당업자에게 본 발명의 사상이 충분히 전달될 수 있도록 하기 위해 예로서 제공되는 것이다. 따라서, 본 발명은 이하 설명되는 실시 예들에 한정되지 않고 다른 형태로 구체화될 수도 있다. 그리고, 도면들에 있어서, 장치의 크기 및 두께 등은 편의를 위하여 과장되어 표현될 수도 있다. 명세서 전체에 걸쳐서 동일한 참조 번호들은 동일한 구성요소들을 나타낸다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시 예들을 참조하면 명확해질 것이다. 그러나, 본 발명은 이하에서 개시되는 실시 예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시 예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성요소를 지칭한다. 도면에서 층 및 영역들의 크기 및 상대적인 크기는 설명의 명료성을 위해 과장될 수 있다.
소자(element) 또는 층이 다른 소자 또는 "위(on)" 또는 "상(on)"으로 지칭되는 것은 다른 소자 또는 층의 바로 위뿐만 아니라 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다. 반면, 소자가 "직접 위(directly on)" 또는 "바로 위"로 지칭되는 것은 중간에 다른 소자 또는 층을 개재하지 않는 것을 나타낸다.
공간적으로 상대적인 용어인 "아래(below, beneath)", "하부 (lower)", "위(above)", "상부(upper)" 등은 도면에 도시되어 있는 바와 같이 하나의 소자 또는 구성 요소들과 다른 소자 또는 구성 요소들과의 상관관계를 용이하게 기술하기 위해 사용될 수 있다. 공간적으로 상대적인 용어는 도면에 도시되어 있는 방향에 더하여 사용시 또는 동작 시 소자의 서로 다른 방향을 포함하는 용어로 이해 되어야 한다. 예를 들면, 도면에 도시되어 있는 소자를 뒤집을 경우, 다른 소자의 "아래(below)" 또는 "아래(beneath)"로 기술된 소자는 다른 소자의 "위(above)"에 놓여질 수 있다. 따라서, 예시적인 용어인 "아래"는 아래와 위의 방향을 모두 포함 할 수 있다.
본 명세서에서 사용된 용어는 실시 예들을 설명하기 위한 것이며, 따라서 본 발명을 제한하고자 하는 것은 아니다. 본 명세서에서, 단수형은 문구에서 특별히 언급하지 않는 한 복수형도 포함한다. 명세서에서 사용되는 "포함한다 (comprise)" 및/또는 "포함하는(comprising)"은 언급된 구성요소, 단계, 동작 및/ 또는 소자는 하나 이상의 다른 구성요소, 단계, 동작 및/또는 소자의 존재 또는 추가를 배제하지 않는다.
<표시장치>
도 1 및 도 2는 실시예에 따른 표시장치를 나타낸 도면이다. 도 3a 내지 도3c는 도 1의 점선부분(원)을 확대한 확대도이다.
도 1 내지 도 3을 참조하면, 실시예에 따른 표시장치(10)는 표시패널(100)과 데이터 구동부(200) 및 게이트 구동부(300)를 포함할 수 있다.
또한 실시예에 따른 표시장치(10)는 상기 데이터 및 게이트 구동부(200, 300)에 각종 신호를 공급하는 타이밍 제어부(12)를 포함할 수 있다.
또한 실시예에 따른 표시장치(10)는 상기 데이터 구동부(200)과 상기 게이트 구동부(300)의 구동 타이밍을 제어함과 아울러 상기 데이터 구동부(200)에 화소 데이터를 공급할 수 있다.
상기 표시장치(10)는 다수의 데이터 배선(Dm), 다수의 게이트 배선(Gn), 다수의 박막트랜지스터 및 상기 다수의 데이터 배선(Dm) 및 상기 게이트 배선(Gn)의 교차 구조에 의해 형성된 매트릭스 형태로 M x N개의 다수의 화소(11)가 형성될 수 있다.
한편 본 발명의 실시예에 따른 표시패널(100)이 액정표시패널인 경우, 상부기판과 하부기판을 포함하고, 상기 상부기판 상에는 블랙 매트릭스, 컬러필터 및 공통전극이 형성될 수 있고, 상기 공통전극은 TN(Twisted Nematic) 모드와 VA(Vertical Alignment) 모드와 같은 수직전계 구동방식의 경우, 상기 상부기판 상에 형성되고, IPS(In Plane Switching) 모드와 FFS(Fringe Field Switching) 모드와 같은 수평전계 구동방식의 경우, 화소전극과 함께 상기 하부기판 상에 형성될 수 있다. 그리고 본 발명의 실시예에 따른 표시패널(100)이 유기발광 표시패널인 경우, 유기발광 표시패널에서 발광하는 유기발광다이오드는 애노드전극과 캐소드전극 사이에 형성된 유기 화합물층(HIL, HTL, EML, ETL, EIL)을 구비할 수 있다. 유기 화합물층은 정공주입층(Hole Injection layer, HIL), 정공수송층(Hole transport layer, HTL), 발광층(Emission layer, EML), 전자수송층(Electron transport layer, ETL) 및 전자주입층(Electron Injection layer, EIL)을 포함할 수 있다. 애노드전극과 캐소드전극에 구동전압이 인가되면 정공수송층(HTL)을 통과한 정공과 전자수송층(ETL)을 통과한 전자가 발광층(EML)으로 이동되어 여기자를 형성하고, 그 결과 발광층(EML)이 가시광을 발생하게 된다. 이 경우 표시장치(10)는 이와 같은 유기발광다이오드가 포함된 화소를 매트릭스 형태로 배열하고 스캔펄스에 의해 선택된 화소들의 밝기를 디지털 비디오 데이터의 계조에 따라 제어한다. 한편 유기발광다이오드를 이용한 표시장치는 수동 매트릭스(passive matrix) 방식과, 스위칭소자로써 TFT를 이용하는 액티브 매트릭스(active matrix) 방식으로 나뉘어질 수 있고, 이 중 액티브 매트릭스 방식은 능동소자인 TFT를 선택적으로 턴-온시켜 화소를 선택하고 스토리지 커패시터(Storgage Capacitor)에 유지되는 전압으로 화소의 발광을 유지한다.
상기 타이밍 제어부(12)는 수직/수평 동기신호(Vsync, Hsync), 데이터 인에이블(Data Enable), 클럭신호(CLK) 등의 타이밍신호를 시스템(미도시)으로부터 입력 받아 상기 데이터 구동부(200)와 상기 게이트 구동부(300)의 동작 타이밍을 제어하기 위한 제어신호들(DDC, GDC)을 발생시킬 수 있다. 상기 게이트 제어신호들(GDC)은 게이트 스타트 펄스(Gate Start Pulse: GSP), 게이트 쉬프트 클럭신호(Gate Shift Clock: GSC), 및 게이트 출력 인에이블신호(Gate Output Enable: GOE)등을 포함할 수 있다. 상기 데이터 제어신호들(DDC)은 소스 스타트 펄스(Source Start Pulse: SSP), 소스 샘플링 클럭(Source Sampling Clock: SSC), 소스 출력 인에이블신호(Source Output Enable: SOE), 및 극성제어신호(Polarity:POL)등을 포함할 수 있다. 또한 상기 타이밍 제어부(12)는 상기 시스템으로부터 입력되는 디지털 비디오 데이터(RGB)를 표시패널(100)의 해상도에 맞게 재정렬하여 상기 데이터 구동부(200)에 공급할 수 있다.
또한 상기 타이밍 제어부(12)는 도시된 바와 같이 데이터 구동부(200)와 별도의 구성으로 이루어질 수 있고, 이와 달리 상기 데이터 구동부(200)에 포함되어 이루어질 수 있다.
상기 게이트 구동부(300)는 스캔 신호를 게이트 라인들에 순차적으로 공급하여 표시패널(100) 상의 스캔 트랜지스터를 구동시킬 수 있다. 상기 게이트 구동부(300)는 게이트 라인들 1라인분씩 순차적으로 구동할 수 있다. 또한 상기 표시패널(100)의 잔류 전압의 제거를 위하여 게이트 라인들의 전부 또는 복수의 일부를 동시에 구동할 수도 있다.
상기 데이터 구동부(200)는 데이터 PCB(Printed Circuit Board)로써, 게이트 라인들이 게이트 구동부(300)에 의해 구동될 때 데이터 라인들 각각에 화소 데이터를 공급하여 각 화소의 발광량을 조절하고, 그에 따라 표시패널(100)은 화상을 표시할 수 있다.
또한 실시예에 따른 표시장치(10)는 표시패널(100)과 데이터 구동부(200) 사이에 배치된 데이터 기판(210) 그리고 상기 데이터 기판(210) 상에 배치된 데이터 IC(Integrated Circuit, 220)를 더 포함할 수 있다.
한편 상기 데이터 구동부(200)는 데이터 구동회로기판으로 지칭할 수 있고, 이 경우 상기 데이터 구동회로기판과 데이터 기판(210) 그리고 데이터 IC(220)를 모두 포괄하여 데이터 구동부(200)로 지칭할 수 있다.
상기 데이터 기판(210)은 연성 재질의 기판이 될 수 있고, 일 측이 표시패널(100)에 각각 접속되고, 내부에 데이터 IC(220)를 구비하여, 타측이 데이터 구동부(200)에 접속될 수 있다. 상기 데이터 IC(220)들 각각은 데이터 구동부(200) 상의 신호 라인들을 통해 타아밍 제어부로부로부터 입력되는 제어 신호들 및 화소 데이터 신호를 공급받을 수 있다.
또한 실시예에 따른 표시장치(10)의 게이트 구동부(300)는 표시패널(100)에 접속되고, 서로 이격된 복수의 게이트 기판(310), 상기 복수의 게이트 기판(310) 상에 각각 배치된 게이트 IC(320)를 포함할 수 있다.
상기 게이트 기판(310)은 연성 재질의 기판이 될 수 있고, 일 측이 연결기판(400)을 경유하여 표시패널(100)에 각각 접속되고, 내부에 게이트 IC(320)를 구비할 수 있다. 또한 게이트 구동부(300)는 별도의 게이트 PCB를 생략하고, 게이트 기판(310)들을 서로 연결하는 신호선을 표시패널(100)의 기판 상에 실장하는 라인 온 글래스(Line On Glass) 방식으로 게이트 기판(310) 상의 게이트 IC(320)들에 외부로부터의 제어 신호를 전달할 수 있다. 즉, 상기 게이트 IC(320)들 각각은 상기 데이터 구동부(200)를 통해 신호를 인가받아 제어될 수 있다.
또한 상기 데이터 구동부(200)에는 타이밍 제어부가 포함될 수 있고, 각종의 게이트 하이 전압 등의 구동 전압들을 공급하는 전원 공급부가 더 포함될 수 있다. 그리고 상기 각종의 게이트 하이 전압 등의 구동 전압들은 후술할 LOG형 신호라인군(500)을 통해 상기 게이트 IC(320)들 각각에 제공될 수 있다. 또한 상기 게이트 하이 전압(VGH)뿐만 아니라, 게이트 로우전압 신호(VGL), 공통전압 신호(VCOM), 그라운드 전압신호(GND), 전원 전압신호(VCC)와 같이 전원공급부로부터 공급되는 직류전압신호들과 게이트 스타트 펄스(GSP), 게이트 쉬프트 클럭신호(GSC), 게이트 이네이블 신호(GOE)와 같이 타이밍 제어부로부터 공급되는 게이트 제어신호들 중 적어도 하나는 상기 LOG형 신호라인군(500)을 통해 상기 게이트 IC(320)들 각각에 제공될 수도 있다.
또한 실시예에 따른 표시장치(10)는 게이트 구동부(300)와 표시패널(100) 사이에 접속된 연결기판(400)을 더 포함할 수 있다.
상기 연결기판(400)은 상기 게이트 기판(310)의 개수와 동일한 개수로 구비될 수 있고, 복수의 게이트 기판(310) 각각과 표시패널(100)을 서로 접속되도록 할 수 있다.
또한 실시예에 따른 표시장치(10)는 데이터 구동부(200)로부터 인출되어 최외곽의 데이터 기판(211)을 경유하도록 상기 최외곽 데이터 기판(211)에 실장되고, 상기 최외곽 데이터 기판(211)과 인접한 표시패널(100)의 모서리 영역에 실장되고, 상기 최외곽 데이터 기판(211)과 인접한 최외각 연결기판(401)을 경유하여, 상기 최외곽 연결기판(401)과 접속된 최외곽 게이트 기판(311)에 연결되는 LOG형 신호라인군(500)을 더 포함할 수 있다.
상기 LOG형 신호라인군(500)은 최외곽 연결기판(401)으로 인입되고 이어서 최외곽 게이트 기판(311)으로 인입되며, 다시 최외곽 게이트 기판(311)으로 인출되고 이어서 최외곽 연결기판(401)으로 인출되어 표시패널(100)을 경유하고, 그 다음 연결기판과 게이트 기판을 전술한 바와 같이 경유하여 끝 단 연결기판(402) 및 끝 단 게이트 기판(312)까지 연결될 수 있다.
한편 데이터 구동부(200)로부터 인출된 LOG형 신호라인군(500)를 별도의 기판을 이용하여 표시패널(100)에 유입되도록 할 수도 있으나, 최외곽 데이터 기판(211)을 경유하도록 하는 경우, 데이터 기판(211)들이 연결되는 표시패널(100)의 일측 영역의 여유 공간이 생기고, 그에 따라 데이터 기판(211)들 사이의 여유 공간이 확보되어 상기 데이터 기판(211)으로부터 인출되는 데이터 구동라인들을 이격된 여유 공간을 확보하여 해상도 증가에 따른 데이터 구동라인의 배선 사이의 간격이 좁아지는 현상에 용이하게 대응할 수 있다.
한편 상기 최외곽 게이트 기판(311)은 첫번째 게이트 기판으로 지칭할 수 있고, 상기 끝 단 게이트 기판(312)은 마지막 게이트 기판으로 지칭할 수 있으며, 상기 최외곽 연결기판(401)은 첫번째 최외곽 연결기판으로 지칭할 수 있으며, 상기 끝 단 연결기판(402)는 마지막 연결기판으로 지칭할 수 있다.
한편 도 1과 같이 게이트 구동부(300)가 표시패널(100)의 일 측에만 배치될 수 있으나, 이에 한정되는 것은 아니고, 도 2와 같이 표시패널(100)의 양측에 각각 배치될 수도 있다.
한편 도 3a를 LOG형 신호라인군(500)을 확대하면, 도 3b와 같을 수 있고, 상기 LOG형 신호라인군(500)을 구성하는 신호라인들의 개수는 도면상으로 3개로 도시되어 있으나, 이에 한정되는 것은 아니고 인가되는 신호의 종류와 개수에 따라서 달라질 수 있다. 또한 도 3b와 같이 LOG형 신호라인군(500)을 이루는 신호라인들 각각으로부터 인출된 연결라인들이 게이트 IC(320)에 전기적으로 연결될 수도 있고, 도 3c와 같이 게이트 기판(310)으로 들어온 LOG형 신호라인군(500)을 구성하는 신호라인들 각각이 게이트 IC(320)와 접속되고, 다시 게이트 IC(320)로부터 인출되고, 해당 게이트 기판(310)으로부터 인출되고, 연결기판(400)을 경유하여 다음번 게이트 기판(310)으로 연장될 수 있다.
<게이트 기판>
도 4 및 도 5는 게이트 기판을 나타낸 도면이다.
도 4를 참조하면, 게이트 기판(310) 상에는 LOG형 신호라인군(500)이 배치될 수 있다.
상기 LOG형 신호라인군(500)은 데이트 구동부(200)로부터 인출된 제1 LOG형 신호라인군(501)이 표시패널(100) 상에 배치되고, 게이트 기판(310) 상에 배치된 제2 LOG형 신호라인군(510)을 포함할 수 있다.
또한 상기 제2 LOG형 신호라인군(510)은 제1-1 인출라인(511), 제1-2 인출라인(512), 상기 제1-1 인출라인(511)과 상기 제1-2 인출라인(512)을 서로 연결하는 제1 연결라인(513) 그리고 상기 제1 연결라인(513)으로부터 인출되어 게이트 IC(320)와 연결된 제2 연결라인(514)을 포함할 수 있다.
도 5를 참조하면, 게이트 기판(310) 상에는 게이트 IC(320)로부터 인출된 제1 구동라인(330)이 배치될 수 있다.
<연결기판>
도 6 및 도 7은 연결기판을 나타낸 도면이다.
도 6을 참조하면, 연결기판(400) 상에는 커넥터(410)가 배치될 수 있다.
또한 상기 LOG형 신호라인군(500)은 연결기판(400) 상에 배치된 제3 LOG형 신호라인군(520)을 더 포함할 수 있다.
또한 상기 제3 LOG형 신호라인군(520)은 제1 및 제2 LOG형 신호라인군(501, 510)을 서로 연결할 수 있다.
또한 상기 제3 LOG형 신호라인군(520)은 제2-1 인출라인(521), 및 제2-2 인출라인(522)이 배치되고, 일 측이 상기 커넥터(410) 상에 삽입되고, 타 측이 연결기판(400)의 외부로 돌출될 수 있다.
또한 상기 커넥터(410)는 상기 제2 LOG형 신호라인군(510)과 상기 제3 LOG형 신호라인군(520)을 서로 접속시킬 수 있고, 상기 커넥터(410)를 통해 게이트 기판(310)와 연결기판(400)은 서로 탈착 및 부착이 가능하다.
즉, 상기 제3 LOG형 신호라인군(520)의 일 측은 상기 제2 LOG형 신호라인군(510)과의 접속 및 개방이 용이하도록 커넥터(410)를 통해 서로 접속시키고, 타측은 표시패널(100) 상의 제1 LOG형 신호라인군(510)에 본딩함으로써, 게이트 기판(310)이 연결기판(400)으로부터 자유롭게 탈착 및 부착 가능하게 하고, 나아가 불량의 게이트 기판(310)을 표시패널(100)로부터 용이하게 분리 할 수 있다.
도 7을 참조하면, 연결기판(400) 상에는 제2 구동라인(430)이 배치되고, 상기 제2 구동라인(430)의 일 측은 상기 커넥터(410) 상에 삽입되고, 타 측은 상기 연결기판(400)의 외부로 돌출될 수 있다.
도 8 및 도 9는 게이트 기판과 연결기판의 접속 관계를 설명한 도면이다.
도 8을 참조하면, 커넥터(410)는 화살표 방향으로 회전하면서, 게이트 기판(310) 상의 제1 인출라인(511 또는 512)과 연결기판(400) 상의 제2 인출라인(521 또는 522)을 서로 연결하는 동시에 상기 게이트 기판(310)이 상기 연결기판(400)에 고정되도록 할 수 있다. 제1 구동라인(330)과 제2 구동라인(430)도 마찬가지 원리로 커넥터(410)에 의하여 서로 연결될 수 있다. 그리하여 상기 LOG형 신호라인군(500) 상의 구동 신호는 상기 게이트 IC(320)와 상기 게이트 구동라인(330)을 통해 게이트 라인(Gn)에 공급될 수 있다.
한편 상기 커넥터(410)는 도 8 및 도 9와 같이 회전에 의해 연결기판(400)의 일면에 밀착 고정되면서 분리된 라인들을 서로 연결하는 것으로 도시하였으나, 분리된 라인들의 접속 방법은 이에 한정되는 것은 아니고, 게이트 기판(310)와 연결기판(400)의 접속 및 분리가 가능한 방법이라면 어떤 방법이라도 가능하다.
<게이트 기판의 영역>
도 10 내지 도 12는 게이트 기판이 포함하는 영역을 나타난 도면이다.
도 10 내지 도 12를 참조하여 제2 LOG형 신호라인군의 배치관계를 구체적으로 설명한다.
게이트 IC(320)가 배치된 게이트 기판(310)의 일 면은 제1 내지 제3 영역(601, 602, 603)을 포함할 수 있다.
도 10과 같이 상기 제1 영역(601)과 상기 제2 영역(602)은 게이트 IC(320)를 중심으로 상기 게이트 IC(320)의 양측에 배치될 수 있다. 달리 표현하면, 상기 제1 및 제2 영역(601, 602)은 서로 평행한 영역, 또는 표시패널(100) 상의 게이트 라인(Gn)과 평행한 영역, 또는 게이트 기판(310)과 연결기판(400)의 서로 접합면과 수직한 영역이 될 수 있다.
또한 도 11과 같이 상기 제3 영역(603)은 게이트 기판(310)의 가장자리 영역 중에서 연결기판(400)과 인접한 영역, 또는 연결기판(400)과 대응하는 영역이 될 수 있다. 달리 표현하면 상기 제1 및 제2 영역(601, 602)과 수직한 영역, 또는 게이트 기판(310)과 연결기판(400)의 서로 접합면과 평행한 영역, 또는 데이터 라인(Dm)과 평행한 영역이 될 수 있다.
또한 게이트 IC(320)가 배치된 게이트 기판(310)의 일 면은 도 12와 같이 제1 영역(601)과 제3 영역(603)의 제1-1 중첩 영역(611) 그리고 제2 영역(602)과 제3 영역(603)의 제1-2 중첩 영역(612)을 포함할 수 있다.
제2 LOG형 신호라인군(510)의 제1-1 인출라인(511)은 상기 제1 영역(601)을 따라 배치되고, 상기 제1-1 중첩 영역(611)을 통해 외부로 인출될 수 있다. 그리고 제2 LOG형 신호라인군(510)의 제1-2 인출라인(512)은 상기 제2 영역(602)을 따라 배치되고, 상기 제1-2 중첩 영역(612)을 통해 외부로 인출될 수 있다. 달리 표현하면, 상기 제1-1 인출라인(511)과 상기 제1-2 인출라인(512)은 게이트 IC(320)를 중심으로 게이트 기판(310)의 양측 영역에 배치되어 외부로 돌출, 즉 연결기판(400)을 향하여 돌출될 수 있다. 그리고 제2 LOG형 신호라인군(510)의 제1 연결라인(513)은 게이트 IC(320)를 중심으로 상기 제3 영역(603)의 반대편 영역을 따라 배치될 수 있다.
<연결 기판의 영역>
도 13 내지 도 15는 연결기판이 포함하는 영역을 나타난 도면이다.
도 13 내지 도 15를 참조하여 제3 LOG형 신호라인군의 배치관계를 구체적으로 설명한다.
커넥터(410)가 배치된 연결기판(400)의 일 면은 제4 내지 제7 영역(604, 605, 606, 607)을 포함할 수 있다.
도 13과 같이 상기 제4 영역(701)은 커넥터(410)의 일 측을 지나고, 상기 제4 영역(701)과 평행한 상기 제5 영역(702)은 상기 커넥터(410)의 타 측을 지날 수 있다. 달리 표현하면, 상기 제4 및 제5 영역(604, 605) 서로 평행한 영역, 또는 표시패널(100) 상의 게이트 라인(Gn)과 평행한 영역, 또는 게이트 기판(310)과 연결기판(400)의 서로 접합면과 수직한 영역이 될 수 있다. 또는 제1 및 제2 영역(601, 602) 각각에 대응하는 영역, 또는 상기 제1 및 제2 영역(601, 602) 각각에 마주하는 영역이 될 수 있다.
또한 도 14와 같이 상기 제6 영역(606)은 연결기판(400)의 가장자리 영역 중에서 게이트 기판(310)과 인접한 영역, 또는 게이트 기판(310)과 대응하는 영역이 될 수 있다. 달리 표현하면 상기 제4 및 제5 영역(604, 605)과 수직한 영역, 또는 게이트 기판(310)과 연결기판(400)의 서로 접합면과 평행한 영역, 또는 데이터 라인(Dm)과 평행한 영역이 될 수 있다.
또한 도 14와 같이 상기 제7 영역(607)은 연결기판(400)의 가장자리 영역 중에서 커넥터(410)를 중심으로 상기 제6 영역(606)의 반대편 영역 또는 게이트 기판(310)과 대응하는 영역의 타측 영역이 될 수 있다. 달리 표현하면 상기 제4 및 제5 영역(604, 605)과 수직한 영역, 또는 게이트 기판(310)과 연결기판(400)의 서로 접합면과 평행한 영역, 또는 데이터 라인(Dm)과 평행한 영역이 될 수 있다.
또한 도 15를 참조하면, 커넥터(410)가 배치된 연결기판(400)의 일 면은 도 15와 같이 제4 영역(604)과 제6 영역(606)의 제2-1 중첩 영역(621) 그리고 제5 영역(605)과 제6 영역(607)의 제2-2 중첩 영역(622)을 포함할 수 있고, 제4 영역(604)과 제7 영역(607)의 제3-1 중첩 영역(631) 그리고 제5 영역(605)과 제7 영역(607)의 제3-2 중첩 영역(632)을 포함할 수 있다.
또한 제3 LOG형 신호라인군(520)의 제2-1 인출라인(521)은 상기 제4 영역(604)을 따라 배치되고, 상기제3-1 중첩 영역(631)을 통해 외부로 인출될 수 있다. 그리고 제3 LOG형 신호라인군(520)의 제2-2 인출라인(522)은 상기 제5 영역(605)을 따라 배치되고, 상기 제3-2 중첩 영역(632)을 통해 외부로 인출될 수 있다. 달리 표현하면, 상기 제2-1 인출라인(521)과 상기 제2-2 인출라인(522)은 커넥터(410) 양측 각각으로부터 인출되어 연결기판(400)의 양측 영역에 배치되어 외부로 돌출, 즉 표시패널(100)을 향하여 돌출될 수 있다.
한편 제2 LOG형 신호라인군(510)의 제1-1 인출라인(511)은 제2-1 중첩영역(621)을 따라 배치되어 커넥터(410)를 통해 제2-1 인출라인(521)과 연결될 수 있고, 상기 제2 LOG형 신호라인군(510)의 제1-2 인출라인(512)은 제2-2 중첩영역(622)을 따라 배치되어 커넥터(410)를 통해 제2-2 인출라인(522)과 연결될 수 있다.
즉, 상기 제1-1 인출라인(511)은 상기 게이트 기판(310)의 제1 영역(601)에 배치되어 상기 게이트 IC(520)와 상기 커넥터(410) 상의 상기 제2-1 인출라인(521)의 일 측과 서로 접속되고, 상기 제1-2 인출라인(512)은 상기 게이트 기판(310)의 제2 영역(602)에 배치되어 상기 게이트 IC(320)와 상기 커넥터(410) 상의 상기 제2-2 인출라인(522)의 일 측과 서로 접속되고, 상기 제2-1 인출라인(521)의 타 측은 상기 표시패널(100) 상의 상기 제1 LOG형 신호라인군(501)과 연결되고,
상기 제2-2 인출라인(522)의 타 측은 상기 표시패널(100)을 경유하여 다음 번 연결기판 상의 제3 LOG형 신호라인군과 연결될 수 있다.
실시예에 따른 표시장치(100)는 게이트 기판(310)을 표시패널(100)에 직접 본딩(Bonding)하지 않고, 게이트 기판(310)과 상호접속이 용이하고 표시패널(100)에 직접 본딩된 연결기판(400)을 통해 표시패널(100)과 전기적으로 접속되고, 상기 표시패널(100)을 경유하는 LOG형 신호라인(500) 군과 전기적으로 접속됨에 따라, 복수의 게이트 IC(320)들 중에서 어느 하나의 게이트 IC(320)가 불량이 발생한 경우라도, 게이트 기판(310)을 연결기판(400)으로부터 용이하게 분리함에 따라 표시장치(100)의 제조 과정에 있어서 수율을 향상시킬 수 있고, 표시장치(100) 완성 후의 수리 과정을 용이하게 대응할 수 있는 효과를 가진다.
또한 어느 하나의 게이트 IC(320)의 불량이 있더라도 정상품의 게이트 기판(310) 상의 제2 LOG형 신호라인군(510)과 연결기판(400)을 접속할 수 있도록 하여, 모든 게이트 기판(310)을 경유하는 LOG형 신호라인군(500)이 배치된 게이트 구동부(300)의 수율을 향상시킬 수 있다.
이상에서 설명한 본 발명의 상세한 설명에서는 본 발명의 바람직한 실시 예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자 또는 해당 기술분야에 통상의 지식을 갖는 자라면 후술할 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허청구범위에 의해 정하여져야만 할 것이다.
10 표시장치
11 화소
12 타이밍 제어부
200 데이터 구동부
210 데이터 기판
211 최외곽 데이터 기판
220 데이터 IC
300 게이트 구동부
310 게이트 기판
311 최외곽 게이트 기판
320 게이트 IC
330 제1 구동라인
400 연결기판
410 커넥터
430 제2 구동라인
500 LOG형 신호라인군
511 제1-1 인출라인
512 제1-2 인출라인
513 제1 연결라인
514 제2 연결라인
521 제2-1 인출라인
522 제2-2 인출라인
601 제1 영역
602 제2 영역
603 제3 영역
604 제4 영역
605 제5 영역
606 제6 영역
607 제7 영역
611 제1-1 중첩영역
612 제1-2 중첩영역
621 제2-1 중첩영역
622 제2-2 중첩영역
631 제3-1 중첩영역
632 제3-2 중첩영역

Claims (6)

  1. 데이터 구동부;
    상기 데이터 구동부로부터 인출된 제1 LOG(Line On Glass)형 신호라인군이 배치된 표시패널;
    제2 LOG형 신호라인군이 배치되고 게이트 IC(Integrated Circuit)(320)가 실장된 복수의 게이트 기판; 및
    상기 제1 및 제2 LOG형 신호라인군을 서로 연결하는 제3 LOG형 신호라인군이 배치되고, 상기 복수의 게이트 기판 각각과 상기 표시패널 사이에 접속된 복수의 연결기판;을 포함하는 표시장치.
  2. 제1 항에 있어서,
    상기 연결기판은 상기 제2 LOG형 신호라인군과 상기 제3 LOG형 신호라인군을 서로 접속하는 커넥터를 구비한 표시장치.
  3. 제2 항에 있어서,
    상기 제2 LOG형 신호라인군은 제1-1 및 제1-2 인출라인을 포함하고,
    상기 제3 LOG형 신호라인군은 제2-1 및 제2-2 인출라인을 포함하고,
    상기 제1-1 인출라인은 상기 게이트 기판의 제1 영역에 배치되어 상기 게이트 IC와 상기 커넥터 상의 상기 제2-1 인출라인의 일 측과 서로 접속되고,
    상기 제1-2 인출라인은 상기 게이트 기판의 제2 영역에 배치되어 상기 게이트 IC와 상기 커넥터 상의 상기 제2-2 인출라인의 일 측과 서로 접속된 표시장치.
  4. 제3 항에 있어서,
    상기 제2-1 인출라인의 타 측은 상기 표시패널 상의 상기 제1 LOG형 신호라인군과 연결되고,
    상기 제2-2 인출라인의 타 측은 상기 표시패널을 경유하여 다음 번 연결기판 상의 제3 LOG형 신호라인군과 연결되는 표시장치.
  5. 제1 항에 있어서,
    데이터 IC를 포함하고, 상기 데이터 구동부와 상기 표시패널 사이에 접속된 복수의 데이터 기판;을 더 포함하고,
    상기 제1 LOG형 신호라인군은 상기 데이터 기판을 경유하는 표시장치.
  6. 제2 항에 있어서,
    상기 게이트 기판은 상기 커넥터를 경유하여 상기 게이트 IC와 상기 표시패널 상의 게이트 라인을 서로 연결하는 게이트 구동라인을 더 포함하고,
    상기 LOG형 신호라인군 상의 구동 신호는 상기 게이트 IC와 상기 게이트 구동라인을 통해 상기 게이트 라인에 공급되는 표시장치.
KR1020150133650A 2015-09-22 2015-09-22 표시장치 KR102323773B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020150133650A KR102323773B1 (ko) 2015-09-22 2015-09-22 표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150133650A KR102323773B1 (ko) 2015-09-22 2015-09-22 표시장치

Publications (2)

Publication Number Publication Date
KR20170035061A KR20170035061A (ko) 2017-03-30
KR102323773B1 true KR102323773B1 (ko) 2021-11-08

Family

ID=58503221

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150133650A KR102323773B1 (ko) 2015-09-22 2015-09-22 표시장치

Country Status (1)

Country Link
KR (1) KR102323773B1 (ko)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100831296B1 (ko) * 2001-12-03 2008-05-22 엘지디스플레이 주식회사 액정 표시 장치
KR100949494B1 (ko) * 2003-06-25 2010-03-24 엘지디스플레이 주식회사 라인 온 글래스형 액정 표시 장치
KR20050001063A (ko) * 2003-06-26 2005-01-06 엘지.필립스 엘시디 주식회사 액정표시장치
KR101181964B1 (ko) * 2006-03-28 2012-09-11 엘지디스플레이 주식회사 액정 표시 장치 및 그의 구동 방법
KR101226513B1 (ko) * 2006-04-05 2013-01-25 엘지디스플레이 주식회사 액정표시패널

Also Published As

Publication number Publication date
KR20170035061A (ko) 2017-03-30

Similar Documents

Publication Publication Date Title
US8723853B2 (en) Driving device, display apparatus having the same and method of driving the display apparatus
US10504424B2 (en) Organic light-emitting display panel and organic light-emitting display device
CN110364101B (zh) 显示面板
US9373299B2 (en) Display device and method of forming a display device
US20140375922A1 (en) Liquid crystal display device and method of driving the same
KR102007814B1 (ko) 표시장치와 그 게이트 구동회로의 제어 방법
US11127364B2 (en) Display apparatus
US9734786B2 (en) Source drive integrated circuit and display device including the same
US9123599B2 (en) Display device and method of manufacturing the same
US20180180961A1 (en) Display device
US9070315B2 (en) Display device
KR102394393B1 (ko) 표시장치
US9280926B2 (en) Control board and display device using the same
US8896515B2 (en) Backlight apparatus and liquid crystal display apparatus having the same
KR102613421B1 (ko) 칩온필름 및 그를 구비한 표시장치
KR101861609B1 (ko) 게이트 드라이버를 포함하는 영상표시장치 및 게이트 드라이버의 리페어 방법
KR20150075947A (ko) 유기발광표시장치
KR102485431B1 (ko) 어레이기판과 이를 포함하는 표시장치
KR102323773B1 (ko) 표시장치
KR101773194B1 (ko) 표시장치
KR102277714B1 (ko) 게이트 드라이버 및 이를 구비한 표시장치
KR102181298B1 (ko) 표시장치
KR102649522B1 (ko) 표시 장치 및 표시 장치의 구동을 위한 전자 장치를 포함하는 장치
US20230137784A1 (en) Display device
US20220383790A1 (en) Display driving circuit and display device including the same

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant