KR102118210B1 - 비선형 전력 증폭기에 대한 신호 특성들을 예측하기 위한 방법 및 장치 - Google Patents

비선형 전력 증폭기에 대한 신호 특성들을 예측하기 위한 방법 및 장치 Download PDF

Info

Publication number
KR102118210B1
KR102118210B1 KR1020157011743A KR20157011743A KR102118210B1 KR 102118210 B1 KR102118210 B1 KR 102118210B1 KR 1020157011743 A KR1020157011743 A KR 1020157011743A KR 20157011743 A KR20157011743 A KR 20157011743A KR 102118210 B1 KR102118210 B1 KR 102118210B1
Authority
KR
South Korea
Prior art keywords
supply voltage
values
switcher
control signal
input signal
Prior art date
Application number
KR1020157011743A
Other languages
English (en)
Other versions
KR20150065853A (ko
Inventor
지펭 젱
다니엘 프레드 필리포빅
Original Assignee
퀄컴 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 퀄컴 인코포레이티드 filed Critical 퀄컴 인코포레이티드
Publication of KR20150065853A publication Critical patent/KR20150065853A/ko
Application granted granted Critical
Publication of KR102118210B1 publication Critical patent/KR102118210B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • H03F1/0211Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers with control of the supply voltage or current
    • H03F1/0244Stepped control
    • H03F1/025Stepped control by using a signal derived from the input signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • H03F1/3241Modifications of amplifiers to reduce non-linear distortion using predistortion circuits
    • H03F1/3282Acting on the phase and the amplitude of the input signal
    • H03F1/3288Acting on the phase and the amplitude of the input signal to compensate phase shift as a function of the amplitude
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/24Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0033Systems modifying transmission characteristics according to link quality, e.g. power backoff arrangements specific to the transmitter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/36Modulator circuits; Transmitter circuits
    • H04L27/366Arrangements for compensating undesirable properties of the transmission path between the modulator and the demodulator
    • H04L27/367Arrangements for compensating undesirable properties of the transmission path between the modulator and the demodulator using predistortion
    • H04L27/368Arrangements for compensating undesirable properties of the transmission path between the modulator and the demodulator using predistortion adaptive predistortion
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • H03F1/3241Modifications of amplifiers to reduce non-linear distortion using predistortion circuits
    • H03F1/3247Modifications of amplifiers to reduce non-linear distortion using predistortion circuits using feedback acting on predistortion circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/321Use of a microprocessor in an amplifier circuit or its control circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/336A I/Q, i.e. phase quadrature, modulator or demodulator being used in an amplifying circuit
    • Y02D70/00

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Quality & Reliability (AREA)
  • Amplifiers (AREA)
  • Transmitters (AREA)

Abstract

본원에 개시된 양상들은 PA에 대한 효율성을 향상시키기 위해 하나 또는 둘 이상의 신호 특성들을 예측하는 것에 관련된다. 무선 통신 디바이스는 신호 예측 모듈과 연관된 프로세서 및 전력 증폭기를 포함할 수 있다. 양상에서, 프로세서는 모뎀, RF 칩 등일 수 있다. 일 예에서, 무선 통신 디바이스는 입력 신호와 연관된 하나 또는 둘 이상의 값들을 버퍼링하도록 구성될 수 있다. 신호 예측 모듈은 하나 또는 둘 이상의 버퍼링된 값들 중 적어도 일부분에 대한 시스템 응답을 예측하고, 시스템 응답에 기초하여 스위처 제어 신호를 생성하도록 구성될 수 있다. 신호 예측 모듈은 또한, 입력 신호와 연관된 값들로부터 예측된 공급 전압을 생성할 수 있다.

Description

비선형 전력 증폭기에 대한 신호 특성들을 예측하기 위한 방법 및 장치{METHOD AND APPARATUS FOR PREDICTING SIGNAL CHARACTERISTICS FOR A NONLINEAR POWER AMPLIFIER}
[0001] 개시되는 양상들은 일반적으로, PA(power amplifier)를 이용하여 통신들을 가능하게 하는 것에 관한 것으로, 구체적으로는, PA 스위처(switcher)에 대한 제어 신호 및/또는 PA와 연관된 디지털 전치 왜곡 모듈에 대한 예측된 공급 전압을 예측하기 위한 방법들 및 시스템들에 관한 것이다.
[0002] 현재 PA 제어 장치들 및 방법들은 일반적으로, 4개의 PA 제어 방식들의 하나 또는 둘 이상의 결합을 이용하도록 구성된다. 첫째, 배터리 다이렉트 방식은, PA에 배터리를 직접 연결한다. 이것은 최대 전력이 필요한 시간들에서는 효율적일 수 있지만, 더 낮은 전력들에서는, 전체 배터리 전압을 이용할 필요가 없기 때문에 효율성이 급격히 떨어진다. 둘째, APT(average power tracking) 방식은, 배터리와 PA 사이의 제 3자 스위처를 이용하고, 전력 제어 그룹들 사이의 전압을 변경하기 위한 알고리즘을 이용한다. 배터리 다이렉트 방식에 비해, PA 전압이 대응적으로 감소되기 때문에, 더 낮은 전력들에서 효율성이 더 서서히 떨어진다. 셋째, SAPT(super APT) 방식은, 다양한 전력 제어 그룹들당 전압을 변경하기 위한 알고리즘을 이용하고, 또한, 전압을 제한들까지 스퀴징(squeeze)하기 위한 적응성 및 전치 왜곡을 이용한다. 넷째, ET(envelope tracking)는, 고속으로 그리고 높은 정확성으로 신호 포락선을 추적하기 위해 별개의 칩셋을 이용한다. 이 방식은 ET 이용에 최적화된 PA들을 요구할 수 있으며, MSM(mobile station modem) 상에서 ET DAC(digital to analog converter)를 요구할 수 있다.
[0003] 추가로, 전력 증폭기들은 전형적으로, 선형 방식으로 동작하지 않는다. 보다 특히, 전력 증폭기 왜곡은 증폭기의 출력 신호 스윙을 압축시킬 수 있거나, 확장할 수 있다. 증폭된 신호들을 수신 및 디코딩하는 신호 검출기들은 전형적으로, 이러한 비선형 방식으로 동작하지 않는다. 따라서, 전형적으로, 증폭기의 출력을 선형화할 필요가 있다. 이러한 선형화를 위한 하나의 방식은 디지털 전치 왜곡이다. 디지털 전치 왜곡기들은, 전력 증폭기 특성 곡선에서 압축 영역들을 확장하고, 확장 영역들을 압축함으로써 전력 증폭기 왜곡 특성들을 반전하기 위해 전력 증폭기들에 대해 이용될 수 있다.
[0004] PA 제어 방식들 및 디지털 전치 왜곡 방식들 둘 모두는 추후 신호 특성들의 정보(knowledge)로부터 이익을 얻을 것이다. 이로써, PA 스위처에 대한 제어 신호 및/또는 PA와 연관된 디지털 전치 왜곡 모듈에 대한 예측된 공급 전압을 예측하는 시스템 및 장치가 요구될 수 있다.
[0005] 다음의 설명은 하나 또는 둘 이상의 양상들의 기본적 이해를 제공하기 위한 이러한 양상들의 간략화된 요약을 제시한다. 이 요약은 모든 참작되는 양상들의 포괄적 개요는 아니며, 모든 양상들의 핵심 또는 중요한 엘리먼트들을 식별하거나, 임의의 또는 모든 양상들의 범위를 서술하고자 할 의도도 아니다. 이 요약의 유일한 목적은, 후에 제시되는 더 상세한 설명에 대한 도입부로서 하나 또는 둘 이상의 양상들의 일부 개념들을 간략화된 형태로 제시하는 것이다.
[0006] 다양한 양상들은 PA에 대한 효율성을 향상시키기 위해 하나 또는 둘 이상의 신호 특성들을 예측하는 것에 관련하여 설명된다. 무선 통신 디바이스는 신호 예측 모듈과 연관된 프로세서 및 전력 증폭기를 포함할 수 있다. 양상에서, 프로세서는 모뎀, RF 칩 등일 수 있다. 일 예에서, 무선 통신 디바이스는 입력 신호와 연관된 하나 또는 둘 이상의 값들을 버퍼링하도록 구성될 수 있다. 신호 예측 모듈은 하나 또는 둘 이상의 버퍼링된 값들 중 적어도 일부분에 대한 시스템 응답을 예측하고, 시스템 응답에 기초하여 스위처 제어 신호를 생성하도록 구성될 수 있다. 신호 예측 모듈은 또한, 입력 신호와 연관된 값들로부터 예측된 공급 전압을 생성할 수 있다.
[0007] 관련 양상들에 따라, 방법은 PA에 대한 효율성을 향상시키기 위해 하나 또는 둘 이상의 신호 특성들을 예측하기 위한 메커니즘을 제공한다. 방법은, 입력 신호와 연관된 하나 또는 둘 이상의 값들을 버퍼링하는 단계를 포함할 수 있다. 추가로, 방법은 하나 또는 둘 이상의 버퍼링된 값들 중 적어도 일부분에 대한 시스템 응답을 예측하는 단계를 포함할 수 있다. 더욱이, 방법은 시스템 응답에 기초하여 스위처(switcher) 제어 신호를 생성하는 단계를 포함할 수 있다.
[0008] 또 다른 양상은 통신 장치에 관련된다. 무선 통신 장치는 입력 신호와 연관된 하나 또는 둘 이상의 값들을 버퍼링하기 위한 수단을 포함할 수 있다. 추가로, 장치는 하나 또는 둘 이상의 버퍼링된 값들 중 적어도 일부분에 대한 시스템 응답을 예측하기 위한 수단을 포함할 수 있다. 더욱이, 장치는 시스템 응답에 기초하여 스위처 제어 신호를 생성하기 위한 수단을 포함할 수 있다.
[0009] 또 다른 양상은 통신 장치에 관련된다. 장치는 입력 신호와 연관된 하나 또는 둘 이상의 값들을 저장하도록 구성되는 버퍼, 저장을 위해 버퍼에 입력 신호와 연관된 하나 또는 둘 이상의 값들을 제공하도록 구성되는 수신 모듈, 및 예측 모듈을 포함할 수 있다. 예측 모듈은 하나 또는 둘 이상의 버퍼링된 값들 중 적어도 일부분에 대한 시스템 응답을 예측하도록 구성될 수 있다. 추가로, 신호 예측 모듈은 시스템 응답에 기초하여 스위처 제어 신호를 생성하도록 구성될 수 있다.
[00010] 또 다른 양상은 컴퓨터 프로그램 물건에 관련되고, 컴퓨터 프로그램 물건은 입력 신호와 연관된 하나 또는 둘 이상의 값들을 버퍼링하기 위한 코드를 포함하는 컴퓨터 판독가능한 매체를 가질 수 있다. 추가로, 컴퓨터 판독가능한 매체는 또한, 하나 또는 둘 이상의 버퍼링된 값들 중 적어도 일부분에 대한 시스템 응답을 예측하기 위한 코드를 포함할 수 있다. 더욱이, 컴퓨터 판독가능한 매체는 또한, 시스템 응답에 기초하여 스위처 제어 신호를 생성하기 위한 코드를 포함할 수 있다.
[0011] 상술한 목적 및 관련된 목적의 달성을 위해, 하나 또는 둘 이상의 양상들은, 이하에서 완전히 설명되고 특히 청구항들에서 특정되는 특징들을 포함한다. 다음의 설명 및 부가된 도면들은 하나 또는 둘 이상의 양상들의 특정한 예시적 특징들을 상세하게 기술된다. 그러나, 이 특징들은, 다양한 양상들의 원리들이 이용될 수 있는 다양한 방식들 중 일부만을 나타내고, 이 설명은 이러한 모든 양상들 및 이들의 등가물들을 포함하는 것으로 의도된다.
이하에서, 개시된 양상들을 제한하는 것이 아니라 예시하기 위해 제공되는 첨부된 도면들과 함께, 개시된 양상들이 설명될 것이고, 도면들에서, 동일한 표기들은 동일한 엘리먼트들을 나타낸다.
도 1은 양상에 따른, 모뎀 및 전력 증폭기를 포함하는 예시적 송신기의 기능 블록도이다.
도 2는 양상에 따른, 신호 예측 모듈의 예시적 개략도이다.
도 3은 양상에 따른, 신호 예측 모듈 출력의 그래픽적 표현이다.
도 4는 양상에 따라, PA 스위처에 대한 제어 신호 및/또는 디지털 전치 왜곡 모듈에 대한 예측된 공급 전압을 예측하기 위한 예를 설명하는 흐름도이다.
도 5는 양상에 따른, 통신 디바이스의 예시적 아키텍처의 기능 블록도이다.
도 6은 양상에 따라, PA 스위처에 대한 제어 신호 및/또는 디지털 전치 왜곡 모듈에 대한 예측된 공급 전압을 예측하기 위한 예시적 통신 시스템의 기능 블록도이다.
[0019] 이제, 도면들을 참조하여 다양한 양상들이 설명된다. 다음의 설명에서, 설명을 목적으로, 하나 또는 둘 이상의 양상들의 철저한 이해를 제공하기 위해 다수의 특정 세부사항들이 기술된다. 그러나, 이러한 특정 세부사항들 없이도 이러한 양상(들)이 실시될 수 있다는 것이 명백할 수 있다.
[0020] 모뎀, PA, 및 모뎀 및 PA에 커플링된 PA 스위처를 포함하는 송신기가 본원에 설명된다. PA 스위처는 제어 라인 상에서 스위처 제어 신호를 모뎀으로부터 수신하고, 전력 증폭기에 대한 평활화된(smoothed) 공급 전압을 생성할 수 있는 로우 패스 필터에 공급 전압을 제공하기 위해 하나 또는 둘 이상의 전압 소스 경로들 및 그라운드 전압 경로 사이에서 스위칭하도록 구성될 수 있다. 양상에서, 스위치 제어 신호는, 시스템 응답 정보에 기초하여 어떤 경로를 이용할 것인지를 표시할 수 있다. 송신기는 무선 통신 디바이스들, 셀룰러 폰들, PDA(personal digital assistant)들, 핸드헬드 디바이스들, 무선 모뎀들, 랩탑 컴퓨터들, 코드리스 폰들, 블루투스 디바이스들, 가전 디바이스들 등과 같은 다양한 전자 디바이스들에 대해 이용될 수 있다. 명료성을 위해, 무선 통신 디바이스에서의 송신기의 이용이 아래에서 설명된다.
[0021] 도 1은 모뎀(102) 및 PA 컴포넌트(104)를 가지는 예시적 송신기(100)의 기능 블록도를 예시한다. 모뎀(102)은 디지털 전치 왜곡(DPD) 모듈(106)을 포함할 수 있다. PA 컴포넌트(104)는 공급 전압(147)을 로우 패스 필터(148)에 제공하도록 구성되는 PA 스위처(146)를 포함할 수 있다. 로우 패스 필터(148)는 PA(150)에 대한 평활화된 공급 전압(149)을 생성하기 위해 공급 전압을 프로세싱할 수 있다.
[0022] 모뎀(102)은, 변조기(108)로부터 신호(110)를 수신하고 신호(110)를 증폭 컴포넌트(112) 및 위상 컴포넌트(114)로 분배하도록 구성될 수 있는 CORDIC(coordinate rotation digital computer) 컴포넌트(136)를 더 포함할 수 있다. DPD 모듈(106)은 전치 왜곡된 증폭 컴포넌트(130) 및 전치 왜곡된 위상 컴포넌트(134)를 생성하기 위해 증폭 컴포넌트(112) 및 위상 컴포넌트(114)를 프로세싱할 수 있다. 전치 왜곡 증폭(130) 및 위상(134) 컴포넌트들은 CORDIC(136)에 의해 프로세싱되고, 각각 I DAC("I" digital to analog converter)(138) 및 "Q" DAC(140)를 이용하여 아날로그 신호의 증폭 및 위상 컴포넌트들로 변환될 수 있다. 아날로그 신호 컴포넌트들은 RTR(radio transceiver)(142)을 통해 결합되고, PA(150)에 제공될 수 있다.
[0023] DPD 모듈(106) 내에서, 증폭 컴포넌트(112)는 예측 엔진(118)으로 유도하는 경로(예를 들어, "b" 경로), 및 AMAM(amplitude to amplitude)/AMPM(amplitude to phase) DPD 모듈(122)로 유도하는 또 다른 경로로 나뉠 수 있다.
[0024] 동작 중에, 증폭 컴포넌트(112)는 AMAM/AMPM DPD(모듈)(122)을 이용하여 전치 왜곡 증폭 컴포넌트(130)를 생성하도록 프로세싱될 수 있다. 또 다른 양상에서, 위상 컴포넌트(114)는 AMAM/AMPM DPD 모듈(122)을 이용하여 전치 왜곡 위상 컴포넌트(134)를 생성하도록 프로세싱될 수 있다.
[0025] 또 다른 양상에서, 예측 엔진(118)에 의해 수신되기 전에, 증폭 컴포넌트(112)("b" 경로)와 연관된 이득은 LUT(예를 들어, bLUT)(116)를 이용하여 수정될 수 있다. 예측 엔진(118)은 그 다음 수정된 증폭 컴포넌트(112)를 수신할 수 있으며, 신호(110)에 대한 예측된 전압(120) 및 PA 스위처(146)에 대한 제어 신호(144)를 결정할 수 있다. 양상에서, 수신된 컴포넌트(112)는 하나 또는 둘 이상의 상태 레지스터 값들을 포함할 수 있다. 양상에서, 예측 엔진(118)은 시간(t)에서, 수신된 컴포넌트(112)(예를 들어, V(k))와 바운드 값(b(k))을 비교할 수 있고, 임의의 V(k)가 b(k)의 허용오차(tol) 내에 있으면, 예측 엔진(118)은 시간(t)에 대한 공급 전압 제어 신호 값(144)이 "1"과 동일하다(예를 들어, 제어 신호(144)는 전압 공급에 대해 경로를 이용하도록 PA 스위처(146)를 프롬프트함)고 결정할 수 있다. 이에 반해, 시간 t에서의 V(k)가 임의의 b(k) 값에 대한 허용오차 내에 속하지 않는 경우, 시간(t)에 대한 공급 전압 제어 신호 값(144)은 "0"과 동일할 수 있다(예를 들어, 제어 신호(144)는 전압 그라운드에 대해 경로를 이용하도록 PA 스위처(146)를 프롬프트함). 추가로, 동작 중에, 제어 신호(144)는, PA(150)에서의 아날로그 신호의 도착을 로우 패스 필터(148)로부터의 평활화된 공급 전압(14)과 매치시키기 위해, 지연 매치(126)(예를 들어, 버퍼)를 통과할 수 있다. 양상에서, 상태 레지스터는 시간(t) + 시간 증분(dt)에 대해 업데이트될 수 있고, 예측 엔진(118)은 추후 시간에 대한 전압(Ve) 값(120)을 예측할 수 있다(Vs(t) = 0일 때, V(k)=V(k+1)-h(k), Vd=V(1)이고, Vs(t) = 1일 때, V(k)=V(k+1)-h(k)+h(k+1), Vd=V(1)+h(1)임).
[0026] 도 2는 비선형 전력 증폭기와 연관된 전력 증폭기 스위처 및/또는 전치 왜곡 모듈에 대한 계획된(projected) 공급 전압 값(들)(212) 및/또는 제어 신호(들)(222)를 생성하도록 구성되는 신호 예측 모듈(200), 이를테면, 예측 엔진(118)을 예시하는 블록도이다.
[0027] 신호 예측 모듈(200)은 임펄스 함수 모듈(204), 입력 전압 샘플 모듈(208), 바운드 모듈(214) 및 PA 스위처 제어 신호 모듈(218)을 포함할 수 있다. 양상에서, 임펄스 함수 모듈(204)은 다양한 입력 전압 샘플들(210)에 적용(예를 들어, 부가(add) 및/또는 삭제(subtract))될 수 있는 하나 또는 둘 이상의 임펄스 함수들(206)을 포함할 수 있다. 이러한 양상에서, 신호 예측 모듈(200)은 다양한 입력 전압 샘플들(210)에의 임펄스 함수들(206)의 적용에 기초하여 추후 공급 전압 값(212)을 예측할 수 있다. 양상에서, 임펄스 함수(206)는 그라운드 전압 공급 값들(예를 들어, Vs=[Vbat, 0, 0, ..., 0])에 앞서 배터리에 의해 공급되는 전압에 미리 계산된 임펄스 응답을 제공할 수 있다. 일 양상에서, 신호 예측 모듈(200)은 수신된 입력 신호(202)의 "W"개의 샘플들 상에서 동작하도록 구성될 수 있다. 이러한 양상에서, 신호 예측 모듈(200)이 연관될 수 있는 모뎀은 신호 예측 모듈(200)이 디지털 전치 왜곡 모듈(예를 들어, 디지털 전치 왜곡 모듈(106))에 대한 예측된 공급 전압을 생성하게 하도록, "W"개의 샘플들을 저장할 수 있는 버퍼(예를 들어, 지연 매치(126))를 포함할 수 있다. 양상에서, 입력 전압 샘플 모듈(208)은 입력 신호(202) 중 적어도 일부분을 수신하도록 구성될 수 있다. 이러한 양상에서, 입력 전압 샘플 모듈(208)은 신호 예측 모듈(200)이 예측된 전압 값(212)을 생성하는 것을 돕기 위해 하나 또는 둘 이상의 임펄스 함수들(206)에 의해 수정될 수 있는 다수의 샘플들(208)을 수신할 수 있다. 예를 들어, 임펄스 함수들(206)은 신호 샘플(210)과 연관된 시간에서, 신호가 바운드 값(216)의 허용오차 값(220) 아래로 떨어질 수 있는지 그리고/또는 바운드 값(216)의 허용오차 값(220) 내에 있을 수 있는지를 예측하기 위해 각각의 샘플 입력 신호 값(210)을 수정하는데 이용될 수 있다. 또 다른 양상에서, 바운드 모듈(214)은 입력 샘플들(210) 각각과 비교하여 이용될 하나 또는 둘 이상의 바운드 값들을 포함할 수 있다.
[0028] 동작 중에, 시간 "t" 동안, "W" 입력 전압 샘플(예를 들어, V(W-1), V(W-2),..., V(1)) 중 적어도 일부분은 다양한 임펄스 함수들 "h"의 이용을 통해 수정될 수 있고, (예를 들어, V(W)+h(W-1)는 (V(W-1), 등을 초래함, 바운드 값 "b"(b(W))과 비교될 수 있다. W개의 샘플들 각각이 비교되는 것에 있어서, PA 스위처 제어 신호 모듈(218)은 샘플들 중 임의의 것이 대응하는 바운드 값(216)의 허용오차 값(220) 내에 있는지 여부를 결정한다. PA 스위처 제어 신호 모듈(218)이 입력 전압 샘플들(210) 중 임의의 것이 이들의 대응하는 바운드 값들(216)의 허용오차 값(220) 내에 있다고 결정하면, 시간(t)에 대한 PA 스위처 제어 신호 값(222)은 "1"로 세팅될 수 있다(예를 들어, 제어 신호는 전압 공급에 대해 경로를 이용하도록 스위처를 프롬프트함). 이에 반해, PA 스위처 제어 신호 모듈(218)이 입력 전압 샘플들(210) 중 어느 것도 이들의 대응하는 바운드 값들(216)의 허용오차 값(220) 내에 있지 않다고 결정하면, 시간(t)에 대한 PA 스위처 제어 신호 값(222)은 "0"으로 세팅될 수 있다(예를 들어, 제어 신호는 전압 그라운드에 대해 경로를 이용하도록 스위처를 프롬프트함). 추가로, 입력 신호와 연관된 상태 레지스터는 시간(t) + 시간 증분 "dt"에 대해 업데이트될 수 있고, 신호 예측 모듈(200)은 시간 "t"에 대한 공급 전압 Vd 값(예를 들어, (Vs(t) = 0일 때 V(k)=V(k+1)-h(k), Vd=V(1)이고, Vs(t) = 1일 때 V(k)=V(k+1)-h(k)+h(k+1), Vd=V(1)+h(1)임))을 계획(project)할 수 있다.
[0029] 도 3은 양상에 따른, 신호 예측 모듈 출력의 그래픽적 표현(300)을 예시한다.
[0030] 그래픽적 표현(300)은 밀리초로 시간을 표현하는 x-축(302)을 포함한다. 그래픽적 표현(300)은 신호에 대한 y-축(304) 전압 값들을 더 포함한다. 도시된 그래프에서, 출력 전압들은 볼트로 표현된다. 실제 공급 전압(Vd)(310), Vd 바운드(306)에 대한 예시적 곡선들이 그래픽적 표현(300)으로 제시된다. 동작적 양상에서, 신호 예측 모듈은 Vd 바운드를 이용하여 공급 전압(308)을 계산할 수 있다. 추가로, 계산된 공급 전압(308) 및/또는 바운드 전압 값(31o)은 PA 스위처 제어 신호를 생성하는데 이용될 수 있다. 이 제어 신호는 PA 스위처가 배터리 공급 전압과 연관된 경로를 이용할 시간들을 표시할 수 있다. "+" 부호들(312)은 PA 제어 신호가 배터리 공급 경로를 이용하기 위해 표시할 인스턴스(instance)들을 표시한다.
[0031] 이로써, 예시적 양상에서, 실제 공급 전압(310)과 연관된 Vd 바운드(308)는 예측된 공급 전압(308) 및 또는 PA 스위처 제어 신호(312)를 계산하는 것을 돕는데 이용될 수 있다.
[0032] 도 4는 제시된 청구대상의 다양한 양상들에 따른 방법들을 예시한다. 설명의 간략성을 목적으로, 방법들이 일련의 동작들 또는 시퀀스 단계들로서 도시되고 설명되지만, 일부 동작들이 본원에 도시되고 설명된 것과는 서로 다른 순서들로 발생할 수 있고 그리고/또는 다른 동작들과 동시에 발생할 수 있기 때문에, 청구된 청구대상이 동작들의 순서에 의해 제한되지 않는다는 것이 이해되고 인식될 것이다. 예를 들어, 당업자들은 방법이 상태도에서와 같이 일련의 상호관련된 상태들 또는 이벤트들로서 대안적으로 표현될 수 있다는 것을 이해 및 인식할 것이다. 더욱이, 예시된 모든 동작들이 청구된 청구대상에 따른 방법을 구현하기 위해 요구되는 것은 아닐 수 있다. 추가적으로, 이하에서 그리고 본 명세서 전체에 걸쳐 개시되는 방법들은 이러한 방법들을 컴퓨터들로 전송 및 전달하는 것을 가능하게 하기 위해 제조 물품 상에 저장될 수 있다는 것이 추가로 인식되어야 한다. 본원에서 이용되는 바와 같이, 제조 물품이라는 용어는 임의의 컴퓨터 판독가능한 디바이스, 캐리어 또는 매체들로부터 액세스가능한 컴퓨터 프로그램을 포함하는 것으로 의도된다.
[0033] 도 4는 PA 스위처에 대한 제어 신호 및/또는 디지털 전치 왜곡 모듈에 대한 예측된 공급 전압을 예측하기 위한 방법을 설명하는 흐름도(400)를 예시한다.
[0034] 블록(402)에서, 신호 예측 모듈은 진폭 및 위상 전압 컴포넌트들을 가지는 입력 신호를 수신할 수 있다. 일 양상에서, 신호 예측 모듈은 버퍼 내의 입력 신호와 연관된 값들(예를 들어, 진폭 및/또는 위상)을 저장할 수 있다. 본원에서 이용되는 바와 같이, 상태 레지스터 값들은 제 1 상태로서 시간 "t"(V(t))에서의 전압 값 및 제 2 상태로서 계수
Figure 112015043092884-pct00001
와 곱해지는 시간 "t"(V'(t))에서의 전압의 도함수(derivative)일 수 있다. 이러한 양상에서, β는
Figure 112015043092884-pct00002
를 특징으로 하는 상태 "s" 루트 함수를 가지는 입력 신호의 컴포넌트일 수 있다. 양상에서, 하나 또는 둘 이상의 상태 레지스터 값들은 입력 신호와 연관될 수 있다. 이러한 양상에서, 상태 레지스터 값들은 공급 전압 예측 동안 이용하기 위한 상태 레지스터를 업데이트하는 것을 도울 수 있는 하나 또는 둘 이상의 계수들을 포함할 수 있다. 추가로, 하나 또는 둘 이상의 계수들은 상태 레지스터 값들의 온라인(예를 들어, 실시간) 업데이트를 허용하도록 추가로 버퍼링될 수 있다.
[0035] 블록(404)에서, 신호 예측 모듈은 수신된 및 버퍼링된 값(들)에 대한 시스템 응답(들)을 예측할 수 있다. 양상에서, 신호 예측 모듈은 계획된(projected) 공급 전압 값(들)을 생성하기 위해 임펄스 함수를 이용함으로써 시스템 응답(들)을 예측할 수 있다. 양상에서, 신호 예측 모듈은 제 1 및 제 2 상태 함수들 각각을 가지는 서로 다른 임펄스 함수들을 이용할 수 있다. 추가로, 시스템 응답을 예측하는 부분으로서, 신호 예측 모듈은 하나 또는 둘 이상의 계획된 공급 전압 값들 각각을 대응하는 바운드 값과 비교하고, 하나 또는 둘 이상의 계획된 공급 전압 값들 중 임의의 계획된 공급 전압 값이 대응하는 바운드 값의 허용오차 임계치 내에 있는지 여부를 결정할 수 있다.
[0036] 블록(406)에서, 신호 예측 모듈은 시스템 응답에 기초하여 스위처 제어 신호를 생성할 수 있다. 양상에서, 스위처 제어 신호는 하나 또는 둘 이상의 전압 소스 경로들을 이용하도록 전력 증폭기 스위처를 프롬프트하는 디지털 비트 값을 포함할 수 있다. 또 다른 양상에서, 스위처 제어 신호는 그라운드 전압 경로를 이용하도록 전력 증폭기 스위처를 프롬프트하는 디지털 비트 값을 포함할 수 있다. 예를 들어, PA 스위처 제어 신호는 계획된 공급 전압 값들 중 임의의 것이 이들의 대응하는 바운드 값의 허용오차 임계치 내에 있을 때 전압 소스(예를 들어, 배터리)를 이용하도록 PA 스위처를 프롬프트하는 제 1 값(예를 들어, "1") 및/또는 계획된 공급 전압 값들 중 어느 것도 이들의 대응하는 바운드 값의 허용오차 임계치 내에 있지 않을 때 그라운드 소스 경로를 이용하도록 스위처를 프롬프트하는 제 2 값 "0"을 포함할 수 있다.
[0037] 선택적 양상에서, 블록(408)에서, 신호 예측 모듈은 생성된 스위처 제어 신호를 PA 스위처에 제공할 수 있다.
[0038] 또 다른 선택적 양상에서, 블록(410)에서, 신호 예측 모듈은 하나 또는 둘 이상의 계획된 공급 전압 값들로부터 예측된 공급 전압을 생성할 수 있다. 이러한 양상에서, 예측된 공급 전압은 전치 왜곡 모듈에 의해 이용될 수 있다. 일 양상에서, 버퍼는 W개의 연속 샘플 값들이 저장되게 하기에 충분히 클 수 있다. 이러한 양상에서, W개의 연속 샘플 값들은 계획된 공급 전압 값(들)을 생성하는데 이용될 수 있다. 또 다른 양상에서, 버퍼는, 입력 신호와 연관된 N개의 체크-포인트(check-point)들이, 계획된 공급 전압 값(들)을 생성하게 하기에 충분히 클 수 있다.
[0039] 이러한 선택적 양상에서, 블록(412)에서, 신호 예측 모듈은 생성된 예측된 공급 전압을 전치 왜곡 모듈에 제공할 수 있다.
[0040] 도 5는 통신 디바이스(500)의 예시적 아키텍처를 예시한다. 도 5에 도시된 바와 같이, 통신 디바이스(500)는, 예를 들어, 수신 안테나(미도시)로부터 신호를 수신하고, 수신된 신호에 대하여 통상적 동작들(예를 들어, 필터링, 증폭, 하향변환 등)을 수행하며, 컨디셔닝된 신호를 디지털화하여 샘플들을 획득하는 수신기(502)를 포함한다. 수신기(502)는 수신된 심볼들을 복조하고 채널 추정을 위해 이들을 프로세서(506)에 제공할 수 있는 복조기(504)를 포함할 수 있다. 프로세서(506)는, 수신기(502)에 의해 수신된 정보를 분석하고 그리고/또는 송신기(520)에 의한 송신을 위한 정보를 생성하는데 전용되는 프로세서, 통신 디바이스(500)의 하나 또는 둘 이상의 컴포넌트들을 제어하는 프로세서, 및/또는 수신기(502)에 의해 수신된 정보를 분석하고, 송신기(520)에 의한 송신을 위한 정보를 생성하는 것, 및 통신 디바이스(500)의 하나 또는 둘 이상의 컴포넌트들을 제어하는 것 모두를 행하는 프로세서일 수 있다. 추가로, 신호들은 프로세서(506)에 의해 프로세싱되는 신호들을 변조할 수 있는 변조기(518)를 통해, 송신기(520)에 의한 송신을 위해 준비될 수 있다.
[0041] 통신 디바이스(500)는 추가적으로, 프로세서(506)에 동작가능하게 커플링되고, 송신될 데이터, 수신된 데이터, 이용가능한 채널들과 관련된 정보, TCP 흐름들, 간섭 강도 및/또는 분석된 신호와 연관된 데이터, 할당된 채널, 전력, 레이트 등과 관련된 정보, 및 채널을 추정하고 채널을 통해 통신하기 위한 임의의 다른 적합한 정보를 저장할 수 있는 메모리(508)를 포함할 수 있다. 통신 디바이스(500)는 추가적으로, 파워 서플라이(예를 들어, 배터리(530), 파워 서플라이 인터페이스 등)를 포함할 수 있다.
[0042] 추가로, 프로세서(506) 또는 송신기(520) 중 적어도 하나는 입력 신호와 연관된 하나 또는 둘 이상의 값들을 버퍼링하기 위한 수단, 하나 또는 둘 이상의 버퍼링된 값들 중 적어도 일부분에 대한 시스템 응답을 예측하기 위한 수단, 및 시스템 응답에 기초하여 스위처 제어 신호를 생성하기 위한 수단을 제공할 수 있다.
[0043] 본원에 설명된 데이터 저장소(예를 들어, 메모리(508))는 휘발성 메모리 또는 비휘발성 메모리일 수 있거나, 또는 휘발성 및 비휘발성 메모리 모두를 포함할 수 있다는 것이 인식될 것이다. 제한이 아닌 예시로서, 비휘발성 메모리는, ROM(read only memory), PROM(programmable ROM), EPROM(electrically programmable ROM), EEPROM(electrically erasable PROM) 또는 플래시 메모리를 포함할 수 있다. 휘발성 메모리는, 외부 캐시 메모리로서 역할을 하는 RAM(random access memory)을 포함할 수 있다. 제한이 아닌 예시로서, RAM은 SRAM(synchronous RAM), DRAM(dynamic RAM), SDRAM(synchronous DRAM), DDR SDRAM(double data rate SDRAM), ESDRAM(enhanced SDRAM), SLDRAM(Synchlink DRAM) 및 DRRAM(direct Rambus RAM)과 같은 많은 형태들로 이용가능하다. 본 시스템들 및 방법들의 메모리(508)는 이러한 메모리들 및 임의의 다른 적합한 타입들의 메모리(이에 제한되는 것은 아님)를 포함할 수 있다.
[0044] 통신 디바이스(500)의 송신기(520)는 모뎀(522) 및 전력 증폭기(530)를 포함할 수 있다. 양상에서, 전력 증폭기(530)는 그라운드 소스 경로 또는 배터리(550)의 소스 경로로부터의, 전력 증폭기(530)에 대한 공급 전압을 제공하도록 구성되는 PA 스위처(532)를 포함할 수 있다. 양상에서, PA 스위처는 배터리(550)의 공급 경로 또는 그라운드 공급 경로를 이용하도록 PA 스위처(532)를 프롬프트하는 PA 스위처 제어 신호(528)를 신호 예측 모듈(524)로부터 수신할 수 있다. 양상에서, 모뎀(522)은 송신기(520)가 전력 증폭기(530)를 통해 효율적 신호 송신하는 것을 돕기 위해 입력 신호의 다양한 특성들을 예측하도록 구성될 수 있는 신호 예측 모듈(524)을 포함할 수 있다. 신호 예측 모듈(524)은 임펄스 응답 함수 모듈(525) 및 바운드 모듈(527)을 더 포함할 수 있다. 양상에서, 임펄스 응답 함수 모듈(525) 및 바운드 모듈(527)은 하나 또는 둘 이상의 입력 신호 샘플들의 수정 및/또는 하나 또는 둘 이상의 입력 신호 샘플들과의 비교를 위해 이용될 수 있다. 예를 들어, 입력 신호 샘플들은 예측된 공급 전압(526)을 생성하기 위해 하나 또는 둘 이상의 임펄스 응답 함수들에 기초하여 수정될 수 있다. 또 다른 예에서, 하나 또는 둘 이상의 바운드 값들과의 입력 신호 샘플 값들의 비교는 신호 예측 모듈(524)이 PA 스위처 제어 신호(528)를 생성하는 것을 도울 수 있다.
[0045] 동작적 양상에서, 신호 예측 모듈(524)은, 수식(2)에 나타낸 루트들을 이용하는 수식(1)에 나타낸 바와 같이, 2차적 시스템을 특징으로 할 수 있는 입력 신호를 프로세싱할 수 있다.
Figure 112015043092884-pct00003

[0046] 상기 수식들을 참조하면, L은 시스템 컨덕터 값을 표현하고, C는 시스템 캐패시턴스 값을 표현하며, R은 시스템 저항 값을 표현한다. 단계 응답은 수식 (3)에서 표현될 수 있고, 여기서, 시간 "t"에서의 전압은 상태 함수로서 취급될 수 있다.
Figure 112015043092884-pct00004
[0047] 여전히 추가로, 서로 다른 임펄스 함수들(예를 들어, g(k) 및/또는 h(k))은, 수식 (4)에 나타낸 바와 같이, 상태 함수들에 대한 업데이트들을 제공하기 위해 수식 (3)에 적용될 수 있다.
Figure 112015043092884-pct00005
[0048] 수식 (4)에서, g(k)는 Vs=[Vbat,0,...,0]에 대한
Figure 112015043092884-pct00006
의 임펄스 응답 함수이다. 한편, h(k)는 Vs=[Vbat, 0,..., 0]에 대한 V(t)의 임펄스 응답 함수이다. 모뎀(522) 내에서의 다양한 상호작용들의 추가 설명은 도 1 및 도 2를 참조하여 위에서 제공된다.
[0049] 추가적으로, 통신 디바이스(500)는 사용자 인터페이스(540)를 포함할 수 있다. 사용자 인터페이스(540)는 통신 디바이스(500)로의 입력들을 생성하기 위한 입력 메커니즘들(542) 및 통신 디바이스(500)의 사용자에 의한 소비를 위한 정보를 생성하기 위한 출력 메커니즘(544)을 포함할 수 있다. 예를 들어, 입력 메커니즘(542)은 키 또는 키보드, 마우스, 터치 스크린 디스플레이, 마이크로폰 등과 같은 메커니즘을 포함할 수 있다. 추가로, 예를 들어, 출력 메커니즘(544)은 디스플레이, 오디오 스피커, 햅틱 피드백 메커니즘 등을 포함할 수 있다. 예시된 양상들에서, 출력 메커니즘(544)은 이미지 또는 비디오 포맷인 미디어 컨텐츠를 표시하도록 구성되는 디스플레이, 또는 오디오 포맷인 미디어 컨텐츠를 표시하는 오디오 스피커를 포함할 수 있다.
[0050] 도 6을 참조하면, PA 스위처에 대한 제어 신호 및/또는 디지털 전치 왜곡 모듈에 대한 예측된 공급 전압을 예측하는 장치(600)는 송신기 내에 적어도 부분적으로 상주할 수 있다. 장치(600)는, 프로세서, 소프트웨어 또는 이들의 결합(예를 들어, 펌웨어)에 의해 구현되는 기능들을 표현할 수 있는 기능 블록들을 포함하는 것으로서 표현된다는 것이 인식될 것이다.
[0051] 이로써, 장치(600)는 함께 작동할 수 있는 전기적 컴포넌트들의 논리 그룹(602)을 포함한다. 예를 들어, 논리 그룹(602)은 입력 신호와 연관된 하나 또는 둘 이상의 값들을 버퍼링하기 위한 수단(블록 604)을 포함할 수 있다. 양상에서, 버퍼링하기 위한 수단(604)은 입력 신호와 연관된 하나 또는 둘 이상의 상태 레지스터 값들을 수신하도록 구성될 수 있다. 양상에서, 버퍼링하기 위한 수단(604)은 입력 신호의 둘 또는 셋 이상의 연속 샘플 값들을 수신하도록 구성될 수 있다. 또 다른 양상에서, 버퍼링하기 위한 수단(604)은 버퍼에 저장될 입력 신호의 하나의 트로프(trough)에 대한 적어도 하나의 지배적인(dominant) 피크를 허용하기에 충분한 복수의 연속 샘플 값들을 수신하도록 구성될 수 있다. 예를 들어, 양상에서, 수단(604)은 통신 디바이스(500)의 모뎀(522) 및 메모리(508) 및/또는 통신 디바이스(500)의 프로세서(506)를 포함할 수 있다.
[0052] 추가로, 논리 그룹(602)은 하나 또는 둘 이상의 버퍼링된 값들 중 적어도 일부분에 대한 시스템 응답을 예측하기 위한 수단(블록 606)을 포함할 수 있다. 양상에서, 예측하기 위한 수단(606)은 입력 신호와 연관된 버퍼링된 하나 또는 둘 이상의 값들에 적어도 부분적으로 기초하여 하나 또는 둘 이상의 계획된 공급 전압 값들을 생성하기 위해 임펄스 함수를 이용하고, 하나 또는 둘 이상의 계획된 공급 전압 값들 각각을 대응하는 바운드 값과 비교하고, 그리고 하나 또는 둘 이상의 계획된 공급 전압 값들 중 임의의 계획된 공급 전압 값이 대응하는 바운드 값의 허용오차 임계치 내에 있는지 여부를 결정하도록 구성될 수 있다. 예를 들어, 양상에서, 이용하기 위한 수단(606)은 통신 디바이스(500)의 모뎀(522), 신호 예측 모듈(524) 및/또는 임펄스 응답 함수 모듈(525) 및/또는 통신 디바이스(500)의 프로세서(506)를 포함할 수 있다.
[0053] 추가로, 논리 그룹(602)은 시스템 응답에 기초하여 스위처 제어 신호를 생성하기 위한 수단(블록 608)을 포함할 수 있다. 양상에서, 스위처 제어 신호는 하나 또는 둘 이상의 전압 소스 경로들을 이용하도록 전력 증폭기 스위처를 프롬프트하는 디지털 비트 값을 포함할 수 있다. 또 다른 양상에서, 스위처 제어 신호는 그라운드 전압 경로를 이용하도록 전력 증폭기 스위처를 프롬프트하는 디지털 비트 값을 포함할 수 있다. 양상에서, 생성하기 위한 수단(608)은 입력 신호와 연관된 하나 또는 둘 이상의 값들로부터 예측된 공급 전압을 생성하도록 추가로 구성될 수 있다. 양상에서, 생성하기 위한 수단(608)은 예측된 공급 전압을 생성하기 위해 입력 신호의 둘 또는 셋 이상의 연속 샘플 값들을 이용하도록 추가로 구성될 수 있다. 예를 들어, 양상에서, 생성하기 위한 수단(608)은 통신 디바이스(500)의 모뎀(522) 및/또는 신호 예측 모듈(524) 및/또는 통신 디바이스(500)의 프로세서(506)를 포함할 수 있다.
[0054] 선택적 양상에서, 논리 그룹(602)은 하나 또는 둘 이상의 생성된 아이템들을 프로세서와 연관된 컴포넌트들에 제공하기 위한 수단(블록 610)을 포함할 수 있다. 양상에서, 프로세서는 모뎀, RF 칩 등과 연관될 수 있다. 양상에서, 제공하기 위한 수단(614)은 스위처 제어 신호를 전력 증폭기와 연관된 전력 증폭기 스위처에 제공하는 제공하기 위한 수단(614)을 포함할 수 있다. 또 다른 양상에서, 제공하기 위한 수단(614)은 예측된 공급 전압을 전치 왜곡 모듈에 제공하는 제공하기 위한 수단(614)을 포함할 수 있다. 예를 들어, 양상에서, 제공하기 위한 수단(614)은 통신 디바이스(500)의 모뎀(522) 및/또는 신호 예측 모듈(524) 및/또는 통신 디바이스(500)의 프로세서(506)를 포함할 수 있다.
[0055] 추가적으로, 장치(600)는 전기적 컴포넌트들(604, 606, 608 및 610)과 연관된 기능들을 실행하기 위한 명령들을 보유하는 메모리(612)를 포함할 수 있다. 메모리(612) 외부에 있는 것으로 도시되지만, 전기적 컴포넌트들(604, 606, 608 및 610) 중 하나 또는 둘 이상이 메모리(612) 내에 존재할 수 있다는 것이 이해될 것이다. 양상에서, 예를 들어, 메모리(612)는 메모리(508)(도 5)와 동일하거나 유사할 수 있다.
[0056] 본 출원에서 이용되는 바와 같이, "컴포넌트", "모듈", "시스템" 등의 용어들은 하드웨어, 펌웨어, 하드웨어 및 소프트웨어의 결합, 소프트웨어, 또는 실행 중인 소프트웨어와 같은(그러나 이들에 제한되는 것은 아님) 컴퓨터 관련 엔티티를 포함하는 것으로 의도된다. 예를 들어, 컴포넌트는, 프로세서 상에서 실행되는 프로세스, 프로세서, 오브젝트(object), 실행가능한 것(executable), 실행 스레드, 프로그램, 및/또는 컴퓨터일 수 있지만, 이들에 제한되는 것은 아니다. 예시로서, 컴퓨팅 디바이스 상에서 실행되는 애플리케이션 및 컴퓨팅 디바이스 모두가 컴포넌트일 수 있다. 하나 또는 둘 이상의 컴포넌트들은 프로세스 및/또는 실행 스레드 내에 상주할 수 있고, 컴포넌트는 하나의 컴퓨터 상에 로컬화될 수 있고, 그리고/또는 둘 또는 셋 이상의 컴퓨터들 사이에 분산될 수 있다. 또한, 이 컴포넌트들은 다양한 데이터 구조들이 저장된 다양한 컴퓨터 판독가능한 매체들로부터 실행될 수 있다. 컴포넌트들은, 이를테면, 하나 또는 둘 이상의 데이터 패킷들(이를테면, 로컬 시스템에서, 분산 시스템에서 그리고/또는 신호에 의한 다른 시스템들과의 네트워크(이를테면, 인터넷)를 통해 다른 컴포넌트와 상호 작용하는 하나의 컴포넌트로부터의 데이터)을 갖는 신호에 따라 로컬 및/또는 원격 프로세스들을 통해 통신할 수 있다.
[0057] 게다가, 다양한 양상들은 유선 단말 또는 무선 단말일 수 있는 단말과 관련하여 본원에 설명된다. 단말은 또한 시스템, 디바이스, 가입자 유닛, 가입자국, 이동국, 모바일, 모바일 디바이스, 원격국, 원격 단말, 액세스 단말, 사용자 단말, 단말, 통신 디바이스, 사용자 에이전트, 사용자 디바이스 또는 사용자 장비(UE)로 칭해질 수 있다. 무선 단말은 셀룰러 전화, 위성 폰, 코드리스 전화, 세션 개시 프로토콜(SIP) 폰, 무선 로컬 루프(WLL) 스테이션, 개인용 디지털 보조기(PDA), 무선 연결 능력을 구비한 핸드헬드 디바이스, 컴퓨팅 디바이스, 또는 무선 모뎀에 연결되는 다른 프로세싱 디바이스들일 수 있다. 더욱이, 다양한 양상들은 기지국과 관련하여 본원에 설명된다. 기지국은 무선 단말(들)과 통신하는데 이용될 수 있고, 또한 액세스 포인트, Node B 또는 일부 다른 용어로 지칭될 수 있다.
[0058] 더욱이, "또는"이라는 용어는 배타적 "또는"이라기보다는 포괄적 "또는"을 의미하는 것으로 의도된다. 즉, 달리 명시되지 않거나 또는 문맥상으로 명백하지 않다면, "X는 A 또는 B를 이용한다"라는 문구는 본래의 포괄적 치환들 중 임의의 치환을 의미하는 것으로 의도된다. 즉, "X는 A 또는 B를 이용한다"라는 문구는 다음의 경우들: X가 A를 이용한다; X가 B를 이용한다; 또는 X가 A 및 B 둘 모두를 이용한다 중 임의의 경우에 의해 만족된다. 또한, 본 출원 및 첨부된 청구항들에서 이용되는 단수 표현들은 달리 명시되지 않거나 또는 단수 형태로 지시되는 것으로 문맥상 명확하지 않다면, 일반적으로 "하나 또는 그보다 많은 것"을 의미하는 것으로 해석되어야 한다.
[0059] 본원에 설명되는 기법들은, CDMA, TDMA, FDMA, OFDMA, SC-FDMA 및 다른 시스템들과 같은 다양한 무선 통신 시스템들에 이용될 수 있다. "시스템"과 "네트워크"라는 용어들은 흔히 상호 교환가능하게 이용된다. CDMA 시스템은 UTRA(Universal Terrestrial Radio Access), cdma2000 등과 같은 라디오 기술을 구현할 수 있다. UTRA는 와이드밴드-CDMA(W-CDMA) 및 CDMA의 다른 변형들을 포함한다. 추가로, cdma2000은 IS-2000, IS-95 및 IS-856 표준들을 커버한다. TDMA 시스템은 GSM(Global System for Mobile Communications)과 같은 라디오 기술을 구현할 수 있다. OFDMA 시스템은 이볼브드 UTRA(E-UTRA), 울트라 모바일 브로드밴드(UMB), IEEE 802.11(Wi-Fi), IEEE 802.16(WiMAX), IEEE 802.20, 플래시-OFDM 등과 같은 라디오 기술을 구현할 수 있다. UTRA 및 E-UTRA는 범용 모바일 전기통신 시스템(UMTS: Universal Mobile Telecommunication System)의 일부이다. 3GPP 롱 텀 에볼루션(LTE)은 다운링크에 대해서는 OFDMA를 그리고 업링크에 대해서는 SC-FDMA를 이용하는 E-UTRA를 이용하는 UMTS의 릴리스(release)이다. UTRA, E-UTRA, UMTS, LTE 및 GSM은 "3세대 파트너쉽 프로젝트"(3GPP)로 명명된 기구로부터의 문서들에 설명되어 있다. 추가적으로, cdma2000 및 UMB는 "3세대 파트너쉽 프로젝트 2"(3GPP2)로 명명된 기구로부터의 문서들에 설명되어 있다. 추가로, 이러한 무선 통신 시스템들은 흔히 언페어드(unpaired) 비허가 스펙트럼들, 802.xx 무선 LAN, BLUETOOTH 및 임의의 다른 단거리 또는 장거리 무선 통신 기법들을 이용하는 피어-투-피어(예를 들어, 모바일-투-모바일) 애드 혹 네트워크 시스템들을 추가적으로 포함할 수 있다.
[0060] 다수의 디바이스들, 컴포넌트들, 모듈들 등을 포함할 수 있는 시스템들에 관하여 다양한 양상들 또는 특징들이 제시될 것이다. 다양한 시스템들은 추가 디바이스들, 컴포넌트들, 모듈들 등을 포함할 수 있고 그리고/또는 도면들과 관련하여 논의되는 디바이스들, 컴포넌트들, 모듈들 등의 전부를 포함하는 것은 아닐 수 있다는 것이 이해되고 인식될 것이다. 또한, 이러한 접근법들의 결합이 이용될 수 있다.
[0061] 본원에 개시된 실시예들과 관련하여 설명된 다양한 예시적 로직들, 논리 블록들, 모듈들 및 회로들이, 범용 프로세서, 디지털 신호 프로세서(DSP), 주문형 집적 회로(ASIC), 필드 프로그래머블 게이트 어레이(FPGA), 또는 다른 프로그래머블 로직 디바이스, 이산 게이트 또는 트랜지스터 로직, 이산 하드웨어 컴포넌트들, 또는 (본원에 설명된 기능들을 수행하도록 설계된) 이들의 임의의 결합으로 구현 또는 수행될 수 있다. 범용 프로세서는 마이크로프로세서일 수 있지만, 대안적으로, 프로세서는 임의의 종래의 프로세서, 제어기, 마이크로제어기, 또는 상태 머신일 수 있다. 프로세서는 또한, 컴퓨팅 디바이스들의 결합, 예를 들어, DSP 및 마이크로프로세서의 결합, 복수의 마이크로프로세서들, DSP 코어와 결합된 하나 또는 둘 이상의 마이크로프로세서들, 또는 임의의 다른 이러한 구성으로서 구현될 수 있다. 추가적으로, 적어도 하나의 프로세서는, 위에서 설명된 단계들 및/또는 동작들 중 하나 또는 둘 이상을 수행하도록 동작가능한 하나 또는 둘 이상의 모듈들을 포함할 수 있다.
[0062] 추가로, 본원에서 개시된 양상들과 관련하여 설명된 방법 또는 알고리즘의 단계 및/또는 동작들은 직접 하드웨어로, 프로세서에 의해 실행되는 소프트웨어 모듈로, 또는 이 둘의 결합으로 구현될 수 있다. 소프트웨어 모듈은 RAM 메모리, 플래시 메모리, ROM 메모리, EPROM 메모리, EEPROM 메모리, 레지스터들, 하드 디스크, 이동식(removable) 디스크, CD-ROM 또는 당해 기술 분야에 알려져 있는 임의의 다른 형태의 저장 매체를 포함할 수 있는 저장 매체에 상주할 수 있다. 예시적 저장 매체는, 프로세서가 저장 매체로부터 정보를 판독하고, 저장 매체에 정보를 기록할 수 있도록 프로세서에 커플링될 수 있다. 대안적으로, 저장 매체는 프로세서에 통합될 수 있다. 추가로, 일부 양상들에서, 프로세서 및 저장 매체는 ASIC에 상주할 수 있다. 추가적으로, ASIC는 사용자 단말에 상주할 수 있다. 대안적으로, 프로세서 및 저장 매체는 사용자 단말 내에서 개별 컴포넌트들로서 상주할 수 있다. 추가적으로, 일부 양상들에서, 방법 또는 알고리즘의 단계들 및/또는 동작들은, 컴퓨터 프로그램 물건에 통합될 수 있는 기계 판독가능한 매체 및/또는 컴퓨터 판독가능한 매체 상의 코드들 및/또는 명령들 중 하나 또는 이들의 임의의 결합 또는 세트로서 상주할 수 있다.
[0063] 하나 또는 둘 이상의 양상들에서, 설명된 기능들은, 하드웨어, 소프트웨어, 펌웨어 또는 이들의 임의의 결합으로 구현될 수 있다. 소프트웨어로 구현되는 경우, 기능들은 컴퓨터 판독가능한 매체 상에 하나 또는 둘 이상의 명령들 또는 코드로서 저장될 수 있거나, 또는 송신될 수 있다. 컴퓨터 판독가능한 매체들은 한 장소에서 다른 장소로 컴퓨터 프로그램의 전달을 가능하게 하는 임의의 매체를 포함하는 통신 매체들 및 컴퓨터 저장 매체들 둘 모두를 포함한다. 저장 매체는 컴퓨터에 의해 액세스될 수 있는 임의의 이용가능한 매체들일 수 있다. 제한이 아닌 예로서, 이러한 컴퓨터 판독가능한 매체들은, RAM, ROM, EEPROM, CD-ROM 또는 다른 광학 디스크 저장소, 자기 디스크 저장소 또는 다른 자기 저장 디바이스들, 또는 원하는 프로그램 코드를 명령들 또는 데이터 구조들의 형태로 전달 또는 저장하기 위해 이용될 수 있고 컴퓨터에 의해 액세스될 수 있는 임의의 다른 매체를 포함할 수 있다. 또한, 임의의 연결수단(connection)이 컴퓨터 판독가능한 매체로 적절히 지칭될 수 있다. 예를 들어, 소프트웨어가 동축 케이블, 광섬유 케이블, 트위스티드 페어(twisted pair), 디지털 가입자 회선(DSL), 또는 (적외선, 라디오, 및 마이크로웨이브와 같은) 무선 기술들을 이용하여 웹사이트, 서버, 또는 다른 원격 소스로부터 송신되는 경우, 동축 케이블, 광섬유 케이블, 트위스티드 페어, DSL, 또는 (적외선, 라디오, 및 마이크로웨이브와 같은) 무선 기술들이 매체의 정의 내에 포함된다. 본원에서 이용되는 바와 같은 디스크(disk 및 disc)는 컴팩트 디스크(disc)(CD), 레이저 디스크(disc), 광 디스크(disc), 디지털 다목적 디스크(disc)(DVD), 플로피 디스크(disk) 및 블루-레이 디스크(disc)를 포함하며, 여기서 디스크(disk)들은 통상적으로 데이터를 자기적으로 재생하는 반면, 디스크(disc)들은 통상적으로 레이저들을 이용하여 데이터를 광학적으로 재생한다. 위의 것들의 결합들이 또한 컴퓨터 판독가능한 매체들의 범위 내에 포함되어야 한다.
[0064] 상기 개시는 예시적 양상들 및/또는 실시예들을 논의하지만, 다양한 변경들 및 변형들이 첨부된 청구항들에 의해 정의된 바와 같은 설명된 양상들 및/또는 실시예들의 범위를 벗어나지 않으면서 본원에서 이루어질 수 있다는 점이 주목되어야 한다. 게다가, 설명된 양상들 및/또는 실시예들의 엘리먼트들이 단수형으로 설명되거나 또는 청구될 수 있지만, 단수형으로의 제한이 명시적으로 표기되지 않는 한 복수형이 참작된다. 추가적으로, 임의의 양상 및/또는 실시예의 전부 및 일부는, 달리 명시되지 않으면, 임의의 다른 양상 및/또는 실시예의 전부 또는 일부와 함께 이용될 수 있다.

Claims (25)

  1. 통신 방법으로서,
    입력 신호와 연관된 하나 또는 그 초과의 값들을 버퍼링하는 단계;
    하나 또는 그 초과의 버퍼링된 값들 중 적어도 일부분에 대한 시스템 응답을 예측하는 단계; 및
    상기 시스템 응답에 기초하여 스위처(switcher) 제어 신호를 생성하는 단계를 포함하고,
    상기 시스템 응답을 예측하는 단계는,
    상기 입력 신호와 연관된 상기 하나 또는 그 초과의 버퍼링된 값들에 적어도 부분적으로 기초하여, 하나 또는 그 초과의 계획된 공급 전압 값들 각각을 대응하는 바운드(bound) 값과 비교하는 단계; 및
    상기 하나 또는 그 초과의 계획된 공급 전압 값들 중 임의의 계획된 공급 전압 값이 상기 대응하는 바운드 값의 허용오차 임계치(tolerance threshold) 내에 있는지 여부를 결정하는 단계를 더 포함하는,
    통신 방법.
  2. 제 1 항에 있어서,
    상기 시스템 응답을 예측하는 단계는,
    상기 하나 또는 그 초과의 계획된(projected) 공급 전압 값들을 생성하기 위해 시스템 구성에 기초하여 응답 함수를 이용하는 단계 ― 상기 시스템은 로우(low) 패스 필터 및 PA를 포함함 ― 를 더 포함하는,
    통신 방법.
  3. 제 2 항에 있어서,
    상기 생성하는 단계는, 상기 하나 또는 그 초과의 계획된 공급 전압 값들 중 임의의 것이 상기 대응하는 바운드 값의 허용오차 임계치 내에 있다는 결정 시, 전압 소스 경로를 이용하도록 전력 증폭기 스위처를 유도(prompt)하는 디지털 비트 값을 가지는 상기 스위처 제어 신호를 생성하는 단계를 더 포함하는,
    통신 방법.
  4. 제 2 항에 있어서,
    상기 생성하는 단계는, 상기 하나 또는 그 초과의 계획된 공급 전압 값들 중 어느 것도 상기 대응하는 바운드 값의 허용오차 임계치 내에 있지 않는다는 결정 시, 그라운드 소스 경로를 이용하도록 전력 증폭기 스위처를 유도하는 값을 가지는 스위처 제어 신호를 생성하는 단계를 더 포함하는,
    통신 방법.
  5. 제 1 항에 있어서,
    상기 스위처 제어 신호를 전력 증폭기 스위처에 제공하는 단계를 더 포함하는,
    통신 방법.
  6. 제 1 항에 있어서,
    하나 또는 그 초과의 상태 레지스터 값들을 통해 시스템 상태를 추적하는 단계를 더 포함하고,
    상기 시스템은 로우 패스 필터 및 PA를 포함하는,
    통신 방법.
  7. 제 1 항에 있어서,
    상기 입력 신호와 연관된 하나 또는 그 초과의 값들로부터 예측된 공급 전압을 생성하는 단계; 및
    상기 예측된 공급 전압을 전치 왜곡(predistortion) 모듈에 제공하는 단계를 더 포함하는,
    통신 방법.
  8. 제 7 항에 있어서,
    상기 입력 신호의 하나의 골(trough)에 대한 적어도 하나의 지배적인(dominant) 피크(peak)가 버퍼에 저장되는 것을 허용하기에 충분한 복수의 연속 샘플 값들을 수신하는 단계를 더 포함하는,
    통신 방법.
  9. 장치로서,
    입력 신호와 연관된 하나 또는 그 초과의 값들을 저장하도록 구성되는 버퍼;
    상기 입력 신호와 연관된 상기 하나 또는 그 초과의 값들을 버퍼링하도록 구성되는 수신 모듈; 및
    하나 또는 그 초과의 버퍼링된 값들 중 적어도 일부분에 대한 시스템 응답을 예측하고; 그리고
    상기 시스템 응답에 기초하여 스위처 제어 신호를 생성하도록 구성되는
    예측 모듈을 포함하고,
    상기 예측 모듈은,
    상기 입력 신호와 연관된 상기 하나 또는 그 초과의 버퍼링된 값들에 적어도 부분적으로 기초하여, 하나 또는 그 초과의 계획된 공급 전압 값들 각각을 대응하는 바운드 값과 비교하고; 그리고
    상기 하나 또는 그 초과의 계획된 공급 전압 값들 중 임의의 계획된 공급 전압 값이 상기 대응하는 바운드 값의 허용오차 임계치 내에 있는지 여부를 결정하도록 추가로 구성되는,
    장치.
  10. 제 9 항에 있어서,
    상기 예측 모듈은,
    상기 하나 또는 그 초과의 계획된 공급 전압 값들을 생성하기 위해 시스템 구성에 기초하여 응답 함수를 이용하도록 추가로 구성되고,
    상기 시스템은 로우 패스 필터 및 PA를 포함하는,
    장치.
  11. 제 10 항에 있어서,
    상기 예측 모듈은, 상기 하나 또는 그 초과의 계획된 공급 전압 값들 중 임의의 것이 상기 대응하는 바운드 값의 허용오차 임계치 내에 있다는 결정 시, 전압 소스 경로를 이용하도록 전력 증폭기 스위처를 유도하는 디지털 비트 값을 가지는 상기 스위처 제어 신호를 생성하도록 추가로 구성되는,
    장치.
  12. 제 10 항에 있어서,
    상기 예측 모듈은, 상기 하나 또는 그 초과의 계획된 공급 전압 값들 중 어느 것도 상기 대응하는 바운드 값의 허용오차 임계치 내에 있지 않는다는 결정 시, 그라운드 소스 경로를 이용하도록 전력 증폭기 스위처를 유도하는 값을 가지는 스위처 제어 신호를 생성하도록 추가로 구성되는,
    장치.
  13. 제 9 항에 있어서,
    상기 예측 모듈은,
    상기 스위처 제어 신호를 전력 증폭기 스위처에 제공하도록 추가로 구성되는,
    장치.
  14. 제 9 항에 있어서,
    상기 수신 모듈은, 하나 또는 그 초과의 상태 레지스터 값들을 통해 시스템 상태를 추적하도록 추가로 구성되고,
    상기 시스템은 로우 패스 필터 및 PA를 포함하는,
    장치.
  15. 제 9 항에 있어서,
    상기 예측 모듈은,
    상기 입력 신호와 연관된 하나 또는 그 초과의 값들로부터 예측된 공급 전압을 생성하고; 그리고
    상기 예측된 공급 전압을 전치 왜곡 모듈에 제공하도록 추가로 구성되는,
    장치.
  16. 제 15 항에 있어서,
    상기 수신 모듈은, 상기 입력 신호의 하나의 골에 대한 적어도 하나의 지배적인 피크가 버퍼에 저장되는 것을 허용하기에 충분한 복수의 연속 샘플 값들을 수신하도록 추가로 구성되는,
    장치.
  17. 통신 장치로서,
    입력 신호와 연관된 하나 또는 그 초과의 값들을 버퍼링하기 위한 수단;
    하나 또는 그 초과의 버퍼링된 값들 중 적어도 일부분에 대한 시스템 응답을 예측하기 위한 수단; 및
    상기 시스템 응답에 기초하여 스위처 제어 신호를 생성하기 위한 수단을 포함하고,
    상기 시스템 응답을 예측하기 위한 수단은,
    상기 입력 신호와 연관된 상기 하나 또는 그 초과의 버퍼링된 값들에 적어도 부분적으로 기초하여, 하나 또는 그 초과의 계획된 공급 전압 값들 각각을 대응하는 바운드 값과 비교하고; 그리고
    상기 하나 또는 그 초과의 계획된 공급 전압 값들 중 임의의 계획된 공급 전압 값이 상기 대응하는 바운드 값의 허용오차 임계치 내에 있는지 여부를 결정하도록 구성되는,
    통신 장치.
  18. 제 17 항에 있어서,
    상기 시스템 응답을 예측하기 위한 수단은,
    상기 하나 또는 그 초과의 계획된 공급 전압 값들을 생성하기 위해 시스템 구성에 기초하여 응답 함수를 이용하고,
    상기 시스템은 로우 패스 필터 및 PA를 포함하는,
    통신 장치.
  19. 제 18 항에 있어서,
    상기 스위처 제어 신호를 생성하기 위한 수단은, 상기 하나 또는 그 초과의 계획된 공급 전압 값들 중 임의의 것이 상기 대응하는 바운드 값의 허용오차 임계치 내에 있다는 결정 시, 전압 소스 경로를 이용하도록 전력 증폭기 스위처를 유도하는 디지털 비트 값을 가지는 상기 스위처 제어 신호를 생성하도록 구성되는,
    통신 장치.
  20. 제 18 항에 있어서,
    상기 스위처 제어 신호를 생성하기 위한 수단은, 상기 하나 또는 그 초과의 계획된 공급 전압 값들 중 어느 것도 상기 대응하는 바운드 값의 허용오차 임계치 내에 있지 않는다는 결정 시, 그라운드 소스 경로를 이용하도록 전력 증폭기 스위처를 유도하는 값을 가지는 스위처 제어 신호를 생성하도록 구성되는,
    통신 장치.
  21. 제 17 항에 있어서,
    상기 스위처 제어 신호를 전력 증폭기 스위처에 제공하기 위한 수단을 더 포함하는,
    통신 장치.
  22. 제 17 항에 있어서,
    상기 버퍼링하기 위한 수단은, 하나 또는 그 초과의 상태 레지스터 값들을 통해 시스템 상태를 추적하도록 추가로 구성되고,
    상기 시스템은 로우 패스 필터 및 PA를 포함하는,
    통신 장치.
  23. 제 17 항에 있어서,
    상기 예측하기 위한 수단은,
    상기 입력 신호와 연관된 하나 또는 그 초과의 값들로부터 예측된 공급 전압을 생성하고; 그리고
    상기 예측된 공급 전압을 전치 왜곡 모듈에 제공하도록 추가로 구성되는,
    통신 장치.
  24. 제 23 항에 있어서,
    상기 버퍼링하기 위한 수단은, 상기 입력 신호의 하나의 골에 대한 적어도 하나의 지배적인 피크가 버퍼에 저장되는 것을 허용하기에 충분한 복수의 연속 샘플 값들을 수신하도록 추가로 구성되는,
    통신 장치.
  25. 컴퓨터 판독가능한 저장 매체로서,
    입력 신호와 연관된 하나 또는 그 초과의 값들을 버퍼 내에서 수신하기 위한 코드;
    하나 또는 그 초과의 버퍼링된 값들 중 적어도 일부분에 대한 시스템 응답을 예측하기 위한 코드; 및
    상기 시스템 응답에 기초하여 스위처 제어 신호를 생성하기 위한 코드를 포함하고,
    상기 시스템 응답을 예측하기 위한 코드는,
    상기 입력 신호와 연관된 상기 하나 또는 그 초과의 버퍼링된 값들에 적어도 부분적으로 기초하여, 하나 또는 그 초과의 계획된 공급 전압 값들 각각을 대응하는 바운드 값과 비교하기 위한 코드; 및
    상기 하나 또는 그 초과의 계획된 공급 전압 값들 중 임의의 계획된 공급 전압 값이 상기 대응하는 바운드 값의 허용오차 임계치 내에 있는지 여부를 결정하기 위한 코드를 더 포함하는,
    컴퓨터 판독가능한 저장 매체.
KR1020157011743A 2012-10-11 2013-10-11 비선형 전력 증폭기에 대한 신호 특성들을 예측하기 위한 방법 및 장치 KR102118210B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US13/649,994 2012-10-11
US13/649,994 US9112649B2 (en) 2012-10-11 2012-10-11 Method and apparatus for predicting signal characteristics for a nonlinear power amplifier
PCT/US2013/064602 WO2014059311A1 (en) 2012-10-11 2013-10-11 Method and apparatus for predicting signal characteristics for a nonlinear power amplifier

Publications (2)

Publication Number Publication Date
KR20150065853A KR20150065853A (ko) 2015-06-15
KR102118210B1 true KR102118210B1 (ko) 2020-06-02

Family

ID=49510535

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020157011743A KR102118210B1 (ko) 2012-10-11 2013-10-11 비선형 전력 증폭기에 대한 신호 특성들을 예측하기 위한 방법 및 장치

Country Status (6)

Country Link
US (1) US9112649B2 (ko)
EP (1) EP2907236A1 (ko)
JP (1) JP6301344B2 (ko)
KR (1) KR102118210B1 (ko)
CN (1) CN104704739B (ko)
WO (1) WO2014059311A1 (ko)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB201406574D0 (en) * 2014-04-11 2014-05-28 Microsoft Corp Audio Signal Processing
CN104539246B (zh) 2015-01-04 2017-08-29 华为技术有限公司 基于包络跟踪的数字预畸变系统、射频系统和方法
US9906428B2 (en) * 2016-04-28 2018-02-27 Samsung Electronics Co., Ltd. System and method for frequency-domain weighted least squares
US9991913B1 (en) * 2016-12-07 2018-06-05 Intel IP Corporation Discrete levels envelope tracking
US10171037B2 (en) 2017-04-25 2019-01-01 Qorvo Us, Inc. Multi-mode power management system supporting fifth-generation new radio
US10103926B1 (en) * 2017-08-08 2018-10-16 Qorvo Us, Inc. Multi-mode power management circuit
US10879852B2 (en) 2017-08-08 2020-12-29 Qorvo Us, Inc. Power management circuit and related radio frequency front-end circuit
US10090809B1 (en) 2017-08-15 2018-10-02 Qorvo Us, Inc. Multi-mode mobile power management circuit
US10326408B2 (en) 2017-09-18 2019-06-18 Qorvo Us, Inc. Envelope tracking power management circuit
US10553530B2 (en) 2017-09-29 2020-02-04 Qorvo Us, Inc. Three-dimensional (3D) inductor-capacitor (LC) circuit
US10361667B2 (en) 2017-12-08 2019-07-23 Qorvo Us, Inc. Low noise amplifier circuit
US10097145B1 (en) 2017-12-11 2018-10-09 Qorvo Us, Inc. Multi-mode power management circuit
US10813169B2 (en) 2018-03-22 2020-10-20 GoTenna, Inc. Mesh network deployment kit
WO2023070438A1 (en) * 2021-10-28 2023-05-04 Telefonaktiebolaget Lm Ericsson (Publ) Digital predistortion method and digital predistortion apparatus

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030146791A1 (en) 2002-02-06 2003-08-07 Shvarts Emanuil Y. Variable output power supply
EP1622256A1 (en) 2004-07-28 2006-02-01 Nortel Networks Limited Power amplifier arrangement and method for memory correction/linearization
JP2007511187A (ja) * 2003-11-20 2007-04-26 ノースロップ グルムマン コーポレイション 可変供給電圧増幅器システム
EP1811651A1 (en) 2005-12-22 2007-07-25 Fujitsu Limited Device and method for controlling a voltage control signal
WO2008090721A1 (ja) * 2007-01-24 2008-07-31 Nec Corporation 電力増幅器
US20100295613A1 (en) * 2009-05-21 2010-11-25 The Regents Of The University Of California Supply-modulated rf power amplifier and rf amplification methods
US20100321115A1 (en) 2009-06-17 2010-12-23 Futurewei Technologies, Inc. Class-G Line Driver Control Signal

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6320459B2 (en) * 1997-11-24 2001-11-20 Mccullough Rob Notch filter implemented using analog sampling
US6404290B1 (en) * 2000-11-10 2002-06-11 Marvell International, Ltd. Fast change charge pump having switchable boost function
US6982593B2 (en) * 2003-10-23 2006-01-03 Northrop Grumman Corporation Switching amplifier architecture
US20070146076A1 (en) 2004-02-06 2007-06-28 Mitsubishi Electric Corporation Power amplifier unit, communication terminal and control method of power amplifier unit
US7467358B2 (en) * 2004-06-03 2008-12-16 Gwangju Institute Of Science And Technology Asynchronous switch based on butterfly fat-tree for network on chip application
DE102005018795A1 (de) * 2005-04-22 2006-10-26 Patent-Treuhand-Gesellschaft für elektrische Glühlampen mbH Elektronisches Vorschaltgerät mit Blindstromschwingungsreduzierung
US7830981B2 (en) * 2006-09-29 2010-11-09 Broadcom Corp. Method and system for minimizing power consumption in a communication system
WO2008045159A2 (en) * 2006-10-06 2008-04-17 Skyworks Solutions, Inc. Output power correction module for amplifiers in transmitters
FI20065783A0 (sv) * 2006-12-08 2006-12-08 Nokia Corp Signalfördistorsion i radiosändare
JP5106421B2 (ja) 2006-12-27 2012-12-26 パナソニック株式会社 ポーラ変調送信装置
US7906868B2 (en) * 2008-01-15 2011-03-15 Microsemi Corporation Fine tuned multiple output converter
WO2010020833A1 (en) * 2008-08-20 2010-02-25 Freescale Semiconductor, Inc. Wireless communication unit, integrated circuit and method of power control of a power amplifier therefor
US8009090B2 (en) * 2009-05-05 2011-08-30 Sirf Technology, Inc. System and method for dynamic voltage scaling in a GPS receiver
US8737523B2 (en) * 2009-06-04 2014-05-27 Xilinx, Inc. Apparatus and method for predictive over-drive detection
US9166533B2 (en) 2009-07-30 2015-10-20 Qualcomm Incorporated Bias current monitor and control mechanism for amplifiers
GB2503380B (en) * 2011-03-28 2016-06-01 Zte Corp A method for pre-distorting and a pre-distorter
US9197175B2 (en) * 2011-06-08 2015-11-24 Broadcom Corporation Methods and systems for pre-emphasis of an envelope tracking power amplifier supply voltage
US9645917B2 (en) * 2012-05-22 2017-05-09 Netapp, Inc. Specializing I/O access patterns for flash storage
US8717829B2 (en) * 2012-06-26 2014-05-06 Freescale Semiconductor, Inc. System and method for soft error detection in memory devices
US9625527B2 (en) * 2012-08-29 2017-04-18 Verlitics Llc Detecting efficiency reduction and pending failure of electric motors and devices

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030146791A1 (en) 2002-02-06 2003-08-07 Shvarts Emanuil Y. Variable output power supply
JP2007511187A (ja) * 2003-11-20 2007-04-26 ノースロップ グルムマン コーポレイション 可変供給電圧増幅器システム
EP1622256A1 (en) 2004-07-28 2006-02-01 Nortel Networks Limited Power amplifier arrangement and method for memory correction/linearization
EP1811651A1 (en) 2005-12-22 2007-07-25 Fujitsu Limited Device and method for controlling a voltage control signal
WO2008090721A1 (ja) * 2007-01-24 2008-07-31 Nec Corporation 電力増幅器
US20100295613A1 (en) * 2009-05-21 2010-11-25 The Regents Of The University Of California Supply-modulated rf power amplifier and rf amplification methods
US20100321115A1 (en) 2009-06-17 2010-12-23 Futurewei Technologies, Inc. Class-G Line Driver Control Signal

Also Published As

Publication number Publication date
CN104704739A (zh) 2015-06-10
KR20150065853A (ko) 2015-06-15
JP2015536596A (ja) 2015-12-21
US9112649B2 (en) 2015-08-18
US20140105327A1 (en) 2014-04-17
JP6301344B2 (ja) 2018-03-28
EP2907236A1 (en) 2015-08-19
CN104704739B (zh) 2018-06-26
WO2014059311A1 (en) 2014-04-17

Similar Documents

Publication Publication Date Title
KR102118210B1 (ko) 비선형 전력 증폭기에 대한 신호 특성들을 예측하기 위한 방법 및 장치
JP6342443B2 (ja) 電力消費量を低減させるための回路
US8374282B2 (en) Method and apparatus for improving digital predistortion correction with amplifier device biasing
JP6159890B2 (ja) デジタルプリディストーションパラメーターを求める方法及びプリディストーションシステム
US11082013B2 (en) Method of reducing memory effect of power amplifier
KR101386273B1 (ko) 비선형 피드백을 이용하는 전자 회로에서 왜곡을 감소시키기 위한 시스템, 방법 및 컴퓨터 판독가능 매체
US20140218107A1 (en) Method and apparatus for applying predistortion to an input signal for a nonlinear power amplifier
CN105871361B (zh) 脉冲宽度调制
JP2014057224A (ja) アドレス制御装置、送信装置およびアドレス制御方法
US8483631B2 (en) Method and apparatus for predistorting a waveform for input to an amplifier
US11424773B2 (en) Low complexity transmitter structure for active antenna systems
Mohr et al. Analysis of digital predistortion architectures for direct digital-to-RF transmitter systems
US9722644B2 (en) Frequency switching within time domain digital pre-distortion
WO2022194209A1 (zh) 非线性失真补偿电路、装置、电子设备和方法
US20140210549A1 (en) Method and apparatus for using a processor controlled switcher with a power amplifier
JP2016001846A (ja) 歪み補償装置及び歪み補償方法
Hwang et al. Numerical analysis of the supply voltage of a switching mode RF CMOS power amplifier to enhance its efficiency
Liu et al. An algorithm for loop delay estimation in digital predistortion system
WO2015163800A1 (en) Compensation for non-linearity in a radio frequency power amplifier
JP2014086885A (ja) 制御回路
JP2009200654A (ja) 歪補償回路、送信装置および通信システムならびに歪補償方法

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant