KR102104324B1 - 영상신호 변환 장치 - Google Patents

영상신호 변환 장치 Download PDF

Info

Publication number
KR102104324B1
KR102104324B1 KR1020190063093A KR20190063093A KR102104324B1 KR 102104324 B1 KR102104324 B1 KR 102104324B1 KR 1020190063093 A KR1020190063093 A KR 1020190063093A KR 20190063093 A KR20190063093 A KR 20190063093A KR 102104324 B1 KR102104324 B1 KR 102104324B1
Authority
KR
South Korea
Prior art keywords
video signal
signal
standard
output
sync
Prior art date
Application number
KR1020190063093A
Other languages
English (en)
Inventor
김국하
Original Assignee
한화시스템 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한화시스템 주식회사 filed Critical 한화시스템 주식회사
Priority to KR1020190063093A priority Critical patent/KR102104324B1/ko
Application granted granted Critical
Publication of KR102104324B1 publication Critical patent/KR102104324B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0125Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level one of the standards being a high definition standard
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/4448Receiver circuitry for the reception of television signals according to analogue transmission standards for frame-grabbing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/10Adaptations for transmission by electrical cable
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/44Colour synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/67Circuits for processing colour signals for matrixing

Abstract

영상신호 변환 장치가 개시된다.
비표준 영상신호 출력 장치에서 출력되는 비표준 영상신호를 입력받는 영상신호 수신부; 상기 영상신호 수신부를 통해 입력받은 비표준 영상신호를 표준 영상신호로 변환하는 영상신호 변환부; 및 상기 영상신호 변환부에서 변환된 표준 영상신호를 케이블로 연결되어 있는 모니터로 출력하는 영상신호 송신부;를 포함하는 것이 바람직하다.

Description

영상신호 변환 장치{APPARATUS FOR CONVERTING VIDEO SIGNAL}
본 발명은 영상신호 변환 장치에 관한 것으로, 더욱 상세하게는 영상 출력 장치에서 출력되는 영상신호를 점검할 수 있도록 하는 영상신호 변환 장치에 관한 것이다.
TV, 카메라, 영상 센서 등과 같은 영상 출력 장치에서 출력되는 영상신호를 점검하기 위해, 종래에는 상용 장비인 프레임 그래버(frame grabber)와 전용 응용프로그램을 활용한다.
프레임 그래버는 영상 출력 장치에서 출력되는 아날로그 또는 디지털 영상 신호를 샘플당 정의된 비트로 디지털화하여 컴퓨터가 처리할 수 있는 신호로 변환해주는 영상 장비이다.
앞서 설명한 바와 같이, 종래에는 영상 출력 장치에서 출력되는 영상신호를 점검하기 위해 프레임 그래버를 사용하는데, 프레임 그래버를 사용하여 영상신호를 점검하기 위해서는 컴퓨터가 반드시 필요하고, 컴퓨터 본체 내부에 H/W로 구현된 프레임 그래버를 장착하고, 제조사가 제공하는 드라이버 및 전용 응용프로그램을 설치한 후, 전용 응용프로그램을 통해 영상 점검을 수행해야 하므로, 프레임 그래버 장착, 드라이버 및 전용 운용프로그램 설치 등의 셋업 절차가 필요한 문제점이 있다.
한편, 프레임 그래버와 같은 상용 장비를 사용하지 않고 영상을 점검하기 위해서는 전용 장비인 영상 점검용 전시기를 커스터 마이징하여 직접 설계하고, 제작해야 하며, 이러한 전용 장비를 제작하기 위해서는 보다 높은 비용이 발생하는 문제점이 있다.
또한, 방산 분야의 무기체계에서 사용되는 영상신호의 경우에는 표준 모니터 영상신호 규격과 다른 사이즈와 타이밍(주파수) 등을 가지는 경우가 많아 상용 장비를 활용하여 점검하는데 제한 사항이 발생하는 문제점이 있다.
한국등록특허공보 제10-0850773호(공고일 2008.08.06.)
본 발명은 이러한 문제점을 해결하기 위해 안출된 것으로, 무기체계에서 사용되는 비표준 영상신호를 점검하기 위해 비표준 영상 출력 장치에서 출력되는 비표준 영상신호를 표준 영상신호로 변환하여 출력할 수 있도록 하는 영상신호 변환 장치를 제공함에 그 목적이 있다.
전술한 목적을 달성하기 위한 본 발명의 일 실시예에 따른 영상신호 변환 장치는, 비표준 영상신호 출력 장치에서 출력되는 비표준 영상신호를 입력받는 영상신호 수신부; 상기 영상신호 수신부를 통해 입력받은 비표준 영상신호를 표준 영상신호로 변환하는 영상신호 변환부; 및 상기 영상신호 변환부에서 변환된 표준 영상신호를 케이블로 연결되어 있는 모니터로 출력하는 영상신호 송신부;를 포함하는 것이 바람직하다.
본 발명의 일 실시예에서, 상기 영상신호 변환부는, 상기 영상신호 입력부를 통해 입력받은 비표준 영상신호를 디코딩하는 입력 영상신호 검출부; 상기 입력 영상신호 검출부에서 입력되는 영상신호 1프레임의 영상 데이터 정보를 픽셀 순서대로 입력받아 저장하고 출력하는 메모리부; 및 상기 메모리부에서 출력되는 영상 데이터 정보를 표준 영상신호에 맞게 변환하여 출력하는 출력 영상신호 생성부;를 포함하는 것이 바람직하다.
본 발명의 일 실시예에서, 상기 영상신호 변환부는, FPGA로 구현되는 것이 바람직하다.
본 발명의 일 실시예에서, 상기 영상신호 변환 장치는, 임베디드 시스템 형태로 구현되는 것이 바람직하다.
본 발명의 다른 실시예에 따른 영상신호 변환 장치는, 비표준 영상신호 출력 장치로부터 입력되는 비표준 영상신호를 디코딩하고, 픽셀 주소 값과 영상 해상도 사이즈를 카운트하여 출력하는 입력 영상신호 검출부; 상기 입력 영상신호 검출부로부터 픽셀 데이터를 픽셀 순서대로 입력받아 저장하고 출력하는 메모리부; 및 상기 메모리부에 저장된 영상 데이터를 표준 영상신호에 맞게 변환하여 출력하는 출력 영상신호 생성부;를 포함하는 것이 바람직하다.
본 발명의 다른 실시예에서, 상기 입력 영상신호 검출부는, 상기 비표준 영상신호 출력 장치로부터 입력되는 비표준 영상신호를 픽셀 클럭, 데이터 신호, 싱크신호로 구분하고, 픽셀 주소 값과 영상 해상도 사이즈를 출력하는 것이 바람직하다.
본 발명의 다른 실시예에서, 상기 메모리부는, 상기 입력 영상신호 검출부에서 인가되는 픽셀 클럭에 맞추어 상기 입력 영상신호 검출부에서 인가되는 상기 픽셀 주소 값에 픽셀 데이터를 저장하고, 출력 영상신호 생성부에서 인가되는 픽셀 클럭에 맞추어 상기 출력 영상신호 생성부에서 인가되는 픽셀 주소 값에 저장된 픽셀 데이터를 출력하는 것이 바람직하다.
본 발명의 다른 실시예에서, 상기 출력 영상신호 생성부는, 상기 입력 영상신호 검출부에서 인가되는 영상 해상도 사이즈를 확인하여 표준영상 싱크신호와 픽셀 클럭을 생성하고, 상기 싱크신호를 이용하여 생성된 픽셀 주소 값과 상기 픽셀 클럭을 상기 메모리부로 인가하며, 상기 픽셀 클럭에 맞추어 상기 메모리부에서 출력되는 픽셀 데이터인 휘도 데이터를 YUV 데이터 포맷으로 변환하고, 상기 표준영상 싱크신호의 출력 타이밍을 조절하여 출력하는 것이 바람직하다.
본 발명의 영상신호 변환 장치는, 비표준 영상 출력 장치에서 출력되는 영상신호를 표준 영상신호로 변환하여 출력함으로써, 무기체계에서 사용되는 비표준 영상신호를 상용 모니터를 통해 점검할 수 있게 된다.
또한 본 발명의 영상신호 변환 장치는, FPGA를 이용하여 임베디드 시스템 형태로 구현되기 때문에, 별도의 컴퓨터, 셋업 절차 없이 비표준 영상 출력 장치와 모니터 사이에서 케이블로 연결되는 것으로, 비표준 영상 출력 장치에서 출력되는 비표준 영상신호를 표준 영상신호로 변환하여 모니터로 출력할 수 있게 된다.
또한 본 발명의 영상신호 변환 장치는, FPGA를 이용하여 임베디드 시스템 형태로 구현되기 때문에, 비표준 영상 출력 장치에서 출력되는 영상신호의 구성이 달라져도 간단한 수정만으로 비표준 영상신호를 표준 영상신호로 변환하여 출력할 수 있다.
도 1은 본 발명의 일 실시예에 따른 영상신호 변환 장치의 구성을 개략적으로 보인 도면이다.
도 2는 본 발명의 일 실시예에 따른 영상신호 변환 장치의 형상을 예시적으로 보인 도면이다.
도 3은 본 발명에 적용되는 영상신호 변환부의 구성을 개략적으로 보인 도면이다.
도 4는 본 발명에 적용되는 입력 영상신호 검출부의 구성을 개략적으로 보인 도면이다.
도 5는 본 발명에 적용되는 픽셀 주소 카운터의 동작을 설명하기 위한 예시 도면이다.
도 6은 본 발명에 적용되는 영상 해상도 사이즈 카운터의 동작을 설명하기 위한 예시 도면이다.
도 7은 본 발명에 적용되는 출력 영상신호 생성부의 구성을 개략적으로 보인 도면이다.
후술하는 본 발명에 대한 상세한 설명은, 본 발명이 실시될 수 있는 특정 실시예를 예시로서 도시하는 첨부 도면을 참조한다. 이들 실시예는 당업자가 본 발명을 실시할 수 있기에 충분하도록 상세히 설명된다. 본 발명의 다양한 실시예는 서로 다르지만 상호 배타적일 필요는 없음이 이해되어야 한다. 예를 들어, 여기에 기재되어 있는 특정 형상, 구조 및 특성은 일 실시예와 관련하여 본 발명의 정신 및 범위를 벗어나지 않으면서 다른 실시예로 구현될 수 있다. 또한, 각각의 개시된 실시예 내의 개별 구성요소의 위치 또는 배치는 본 발명의 정신 및 범위를 벗어나지 않으면서 변경될 수 있음이 이해되어야 한다. 따라서, 후술하는 상세한 설명은 한정적인 의미로서 취하려는 것이 아니며, 본 발명의 범위는, 적절하게 설명된다면, 그 청구항들이 주장하는 것과 균등한 모든 범위와 더불어 첨부된 청구항에 의해서만 한정된다. 도면에서 유사한 참조부호는 여러 측면에 걸쳐서 동일하거나 유사한 기능을 지칭한다.
이하에서는 첨부한 도면들을 참조하여 본 발명의 바람직한 실시예에 따른 영상신호 변환 장치에 대해서 상세하게 설명하기로 한다.
도 1은 본 발명의 일 실시예에 따른 영상신호 변환 장치의 구성을 개략적으로 보인 도면이다.
도 1에 도시하는 바와 같이, 본 발명에 따른 영상신호 변환 장치(100)는 영상신호 수신부(110), 영상신호 변환부(120), 영상신호 송신부(130)를 포함하여 이루어질 수 있다.
이와 같은 구성에 있어서, 영상신호 수신부(110)는 비표준 영상 출력 장치(10)에서 출력되는 비표준 영상신호를 입력받아 이를 디시리얼라이제이션(병렬화) 및 전압 레벨 변경(LVDS -> CMOS)으로 신호를 변환하여 영상신호 변환부(120)로 인가할 수 있다.
여기서 비표준 영상 출력 장치(10)는 무기체계에서 사용되는 비표준 영상신호를 출력하는 영상 출력 장치이다.
영상신호 변환부(120)는 영상신호 수신부(110)를 통해 입력받은 비표준 영상신호를 표준 영상신호로 변환하여 출력할 수 있다.
이러한 영상신호 변환부(120)는 FPGA(Field Programmable Gate Array)로 구현될 수 있다.
이와 같이 영상신호 변환부(120)가 FPGA로 구현됨에 따라, 비표준 영상 출력 장치(10)에서 출력되는 영상신호의 구성이 달라져도 간단한 수정만으로 비표준 영상신호를 표준 영상신호로 변환하여 출력할 수 있게 된다.
영상신호 송신부(130)는 영상신호 변환부(120)에서 변환된 표준 영상신호를 DVI 신호로 인코딩 후 케이블로 연결되어 있는 모니터(20)로 출력할 수 있다.
이러한 구성의 영상신호 변환 장치(100)는 임베디드 시스템 형태로 구현될 수 있다.
이와 같이 영상신호 변환 장치(100)가 임베디드 시스템으로 구현됨에 따라, 별도의 컴퓨터, 셋업 절차 없이 비표준 영상 출력 장치(10)와 모니터(20) 사이에서 케이블로 연결되는 것으로, 비표준 영상 출력 장치(10)에서 출력되는 비표준 영상신호를 표준 영상신호로 변환하여 모니터로 출력하여, 영상신호를 점검할 수 있게 된다.
도 2는 본 발명의 일 실시예에 따른 영상신호 변환 장치의 형상을 예시적으로 보인 도면으로, 본 발명에 따른 영상신호 변환 장치(100)는 임베디드 시스템으로 구현되어, 비표준 영상 출력 장치(10)와 모니터(20) 사이에서 케이블로 연결되어 영상신호를 점검할 수 있는 영상신호 변환 장치이다.
도 3은 본 발명에 적용되는 영상신호 변환부의 구성을 개략적으로 보인 도면이다.
도 3에 도시하는 바와 같이, 영상신호 변환부(120)는 입력 영상신호 검출부(123), 메모리부(125), 출력 영상신호 생성부(127)를 포함하여 이루어질 수 있다.
이와 같은 구성에 있어서, 입력 영상신호 검출부(123)는 영상신호 수신부(110)를 통해 입력받은 비표준 영상신호를 디코딩할 수 있다.
구체적으로, 입력 영상신호 검출부(123)는 영상신호 수신부(110)를 통해 입력받은 비표준 영상신호를 픽셀 클럭, 데이터 신호, 싱크신호(Horizontal Sync, Vertical Sync, Data Enable)로 구분할 수 있다. 여기서 입력 영상신호 검출부(123)로 입력되는 데이터 신호는 휘도(Mono) 데이터이며, 입력 영상신호 검출부(123)는 영상신호 수신부(110)를 통해 입력받은 비표준 영상신호에서 구분된 데이터 신호를 메모리부(125)로 인가한다.
그리고 픽셀 클럭과 싱크신호를 이용하여 픽셀 주소 값과 영상 해상도 사이즈를 카운트하여 출력할 수 있다.
입력 영상신호 검출부(123)는 도 4에 도시하는 바와 같이, 픽셀 주소 카운터(123-1)와 영상 해상도 사이즈 카운터(123-3)를 포함하여 이루어질 수 있는데, 픽셀 주소 카운터(123-1)는 영상신호 수신부(110)를 통해 입력받은 비표준 영상신호 중에서 픽셀 클럭 및 싱크신호(Horizontal Sync, Vertical Sync, Data Enable)를 이용하여 픽셀 주소 값을 카운트하고, 이를 메모리부(125)로 출력할 수 있다.
구체적으로 도 5에 도시하는 바와 같이 픽셀 주소 값은 (Vcount-1)*H Size+(Hcount-1)으로 얻을 수 있는데, Hcount는 데이터 인에이블 신호가 H(High)가 될 때 초기화된 후, 픽셀 클럭의 상승 엣지를 카운팅하고, Vcount는 Vsync가 H가 될 때 초기화된 후, 데이터 인에이블 신호의 하강 엣지를 카운팅할 수 있다.
영상 해상도 사이즈 카운터(123-3)는 영상신호 수신부(110)를 통해 입력받은 비표준 영상신호 중에서 픽셀 클럭 및 싱크신호(Vertical Sync, Data Enable)를 이용하여 영상 해상도 사이즈를 카운트하고, 이를 출력 영상신호 생성부(127)로 출력할 수 있다.
구체적으로 도 6에 도시하는 바와 같이 영상 해상도 사이즈는 H_Size와 V_Size로 이루어지는데, H_Size는 데이터 인에이블 신호가 H일 동안 픽셀 클럭을 카운팅한 최대값이고, V_Size는 Vsync가 H일 동안 데이터 인에이블 신호의 하강 엣지를 카운팅한 최대값이다.
한편, 메모리부(125)는 입력 영상신호 검출부(123)로부터 픽셀 데이터를 픽셀 순서대로 입력받아 저장하고, 이를 다시 출력 영상신호 생성부(127)로 출력할 수 있다.
구체적으로 입력 영상신호 검출부(123)에서 인가되는 픽셀 클럭에 맞추어 입력 영상신호 검출부(123)에서 인가되는 픽셀 주소 값에 입력 영상신호 검출부(123)에서 인가되는 픽셀 데이터를 저장하고, 출력 영상신호 생성부(127)에서 인가되는 픽셀 클럭에 맞추어 출력 영상신호 생성부(127)에서 인가되는 픽셀 주소 값에 저장된 픽셀 데이터를 출력 영상신호 생성부(127)로 출력할 수 있다.
출력 영상신호 생성부(127)는 메모리부(125)에 저장된 영상 데이터를 표준 영상신호에 맞게 변환하여 출력할 수 있다.
출력 영상신호 생성부(127)는 도 7에 도시하는 바와 같이 표준영상 싱크신호 생성부(127-1), 픽셀 주소 카운터(127-3), 싱크 타이밍 조절부(127-5), 영상 데이터 변환부(127-7)를 포함하여 이루어질 수 있다.
표준영상 싱크신호 생성부(127-1)는 입력 영상신호 검출부(123)에서 인가되는 영상 해상도 사이즈(H_Size, V_Size)를 확인하여, 입력 영상신호 검출부(123)에서 인가되는 영상 해상도 사이즈에 맞는 표준영상 싱크신호(Horizontal Sync, Vertical Sync, Data Enable)와 픽셀 클럭을 생성하고, 생성된 표준영상 싱크신호와 픽셀 클럭을 픽셀 주소 카운터(127-3)와 싱크 타이밍 조절부(127-5)로 각각 인가하며, 생성된 픽셀 클럭을 메모리부(125)로 인가한다.
여기서 표준영상 싱크신호 생성부(127-1)는 예를 들어, 세로 사이즈가 가로 사이즈를 기준으로 한 표준 영상 사이즈에 65% 이하일 경우에는 세로 영상 화면을 2배하여 위아래 픽셀을 제거하고, 65% 이상일 경우에는 나머지 화면을 검정색으로 출력할 수 있다.
픽셀 주소 카운터(127-3)는 표준영상 싱크신호 생성부(127-1)로부터 인가되는 픽셀 클럭 및 표준영상 싱크신호(Horizontal Sync, Vertical Sync, Data Enable)를 이용하여 픽셀 주소 값을 카운트하여 이를 메모리부(125)로 출력할 수 있다.
여기서 픽셀 주소 카운터(127-3)가 픽셀 클럭 및 표준영상 싱크신호를 이용하여 픽셀 주소 값을 카운트하는 동작은 입력 영상신호 검출부(123)의 픽셀 주소 카운터(123-1)와 동일하므로 이에 대한 자세한 설명은 생략하기로 한다.
싱크 타이밍 조절부(127-5)는 표준영상 싱크신호 생성부(127-1)에서 생성되어 메모리부(125)로 인가되는 픽셀 클럭에 맞추어 메모리부(125)에서 출력 영상신호 생성부(127)로 출력되는 데이터 신호가 2사이클 지연되어 출력되는 것이므로, 표준영상 싱크신호 생성부(127-1)로부터 인가되는 픽셀 클럭 및 표준영상 싱크신호(Horizontal Sync1, Vertical Sync1, Data Enable1)를 2사이클 지연시켜, 이를 영상신호 송신부(130)를 통해 모니터(20)로 출력한다.
전술한 바와 같이, 싱크 타이밍 조절부(127-5)는 메모리부(125)에서 인가되는 데이터 신호와 표준영상 싱크신호 생성부(127-1)에서 생성된 픽셀 클럭 및 표준영상 싱크신호의 타이밍을 조절하여 모니터(20)로 표준 영상신호를 출력할 수 있게 된다.
영상 데이터 변환부(127-7)는 표준영상 싱크신호 생성부(127-1)에서 생성되어 메모리부(125)로 인가되는 픽셀 클럭에 맞추어 메모리부(125)에서 출력되는 픽셀 데이터인 휘도 데이터를 YUV 데이터 포맷으로 변환하여, 이를 영상신호 송신부(130)를 통해 모니터(20)로 출력한다.
이하에서는 도 1 내지 도 7을 참조하여 본 발명에 따른 영상신호 변환 장치의 동작에 대해 설명한다.
우선, 무기체계에서 사용되는 비표준 영상신호를 출력하는 비표준 영상 출력 장치(10)의 비표준 영상신호를 점검하기 위해 영상신호 변환 장치(100)를 비표준 영상 출력 장치(10)와 상용 모니터(20) 사이에 케이블로 연결한다.
비표준 영상 출력 장치(10)에서 출력되는 비표준 영상신호를 영상신호 수신부(110)에서 입력받아 이를 영상신호 변환부(120)로 인가하고, 영상신호 변환부(120)는 영상신호 수신부(110)로부터 입력받은 비표준 영상신호를 표준 영상신호로 변환하여 이를 영상신호 송신부(130)를 통해 모니터(20)로 출력한다.
여기서 영상신호 수신부(110)로부터 입력받은 비표준 영상신호를 표준 영상신호로 변환하는 영상신호 변환부(120)에서의 동작은 다음과 같다.
영상신호 변환부(120)의 입력 영상신호 검출부(123)는 영상신호 수신부(110)를 통해 입력받은 비표준 영상신호를 픽셀 클럭, 데이터 신호, 싱크신호(Horizontal Sync, Vertical Sync, Data Enable)로 구분하고, 이 중에서 데이터 신호는 메모리부(125)로 인가하고, 픽셀 클럭과 싱크신호를 이용하여 픽셀 주소 값과 영상 해상도 사이즈를 카운트하여 출력한다.
즉 입력 영상신호 검출부(123)의 픽셀 주소 카운터(123-1)는 영상신호 수신부(110)를 통해 입력받은 비표준 영상신호 중에서 픽셀 클럭 및 싱크신호(Horizontal Sync, Vertical Sync, Data Enable)를 이용하여 카운트한 픽셀 주소 값을 메모리부(125)로 출력하고, 영상 해상도 사이즈 카운터(123-3)는 영상신호 수신부(110)를 통해 입력받은 비표준 영상신호 중에서 픽셀 클럭 및 싱크신호(Vertical Sync, Data Enable)를 이용하여 카운트한 영상 해상도 사이즈(H_Size, V_Size)를 출력 영상신호 생성부(127)로 출력한다.
전술한 바와 같이 입력 영상신호 검출부(123)로부터 데이터 신호와 픽셀 클럭 및 싱크 신호를 인가받은 메모리부(125)는, 입력 영상신호 검출부(123)에서 인가되는 픽셀 클럭에 맞추어 입력 영상신호 검출부(123)에서 인가되는 픽셀 주소 값에 입력 영상신호 검출부(123)에서 인가되는 픽셀 데이터를 저장한다.
한편, 입력 영상신호 검출부(123)로부터 영상 해상도 사이즈를 인가받은 출력 영상신호 생성부(127)는 표준영상 싱크신호 생성부(127-1)에서 영상 해상도 사이즈(H_Size, V_Size)를 확인하여, 이에 맞는 표준영상 싱크신호(Horizontal Sync, Vertical Sync, Data Enable)와 픽셀 클럭을 생성한다.
이와 같이 표준영상 싱크신호 생성부(127-1)에서 생성된 픽셀 클럭은 픽셀 주소 카운터(127-3), 싱크 타이밍 조절부(127-5) 및 메모리부(125)로 각각 인가되고, 표준영상 싱크신호는 픽셀 주소 카운터(127-3)와 싱크 타이밍 조절부(127-5)로 각각 인가된다.
픽셀 주소 카운터(127-3)는 표준영상 싱크신호 생성부(127-1)로부터 인가되는 픽셀 클럭 및 표준영상 싱크신호(Horizontal Sync, Vertical Sync, Data Enable)를 이용하여 픽셀 주소 값을 카운트하여 이를 메모리부(125)로 출력한다.
전술한 바와 같이 출력 영상신호 생성부(127)의 표준영상 싱크신호 생성부(127-1) 및 픽셀 주소 카운터(127-3)로부터 각각 픽셀 클럭 및 픽셀 주소 값을 인가받은 메모리부(125)는, 출력 영상신호 생성부(127)에서 인가되는 픽셀 클럭에 맞추어 출력 영상신호 생성부(127)에서 인가되는 픽셀 주소 값에 저장되어 있는 픽셀 데이터를 출력 영상신호 생성부(127)로 출력한다.
이와 같이 메모리부(125)에서 출력되는 픽셀 데이터를 인가받은 출력 영상신호 생성부(127)의 영상 데이터 변환부(127-7)는 메모리부(125)에서 출력되는 픽셀 데이터인 휘도 데이터를 YUV 데이터 포맷으로 변환하여, 이를 영상신호 송신부(130)를 통해 모니터(20)로 출력하되, 싱크 타이밍 조절부(127-5)에서 출력되는 표준영상 싱크신호에 따라 YUV 데이터를 출력한다.
여기서 싱크 타이밍 조절부(127-5)는 표준영상 싱크신호 생성부(127-1)로부터 인가되는 픽셀 클럭 및 표준영상 싱크신호(Horizontal Sync1, Vertical Sync1, Data Enable1)를 메모리부(125)에서 인가되는 데이터 신호에 맞게 지연시켜 출력한다.
이와 같이 영상 데이터 변환부(127-7)에서 픽셀 데이터인 휘도 데이터를 YUV 데이터 포맷으로 변환하여 출력하고, 싱크 타이밍 조절부(127-5)에서 픽셀 클럭 및 표준영상 싱크신호(Horizontal Sync1, Vertical Sync1, Data Enable1)를 메모리부(125)에서 인가되는 데이터 신호에 맞게 지연시켜 출력함으로써, 모니터(20)로 표준 영상신호를 출력할 수 있게 된다.
이상에서 살펴본 바와 같이, 본 발명에 따른 영상신호 변환 장치(100)는 비표준 영상신호를 표준 영상신호로 변환하여 모니터(20)로 출력함으로써, 상용의 모니터(20)를 이용하여 점검자가 비표준 영상신호를 점검할 수 있게 된다.
이상에서는 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
10. 비표준 영상 출력 장치, 20. 모니터,
100. 영상신호 변환 장치, 110. 영상신호 수신부,
120. 영상신호 변환부, 123. 입력 영상신호 검출부,
123-1, 127-3. 픽셀 주소 카운터, 123-3. 영상 해상도 사이즈 카운터,
125. 메모리부, 127. 출력 영상신호 생성부,
127-1. 표준영상 싱크신호 생성부, 127-5. 싱크 타이밍 조절부,
127-7. 영상 데이터 변환부, 130. 영상신호 송신부

Claims (8)

  1. 비표준 영상신호 출력 장치에서 출력되는 비표준 영상신호를 입력받는 영상신호 수신부;
    상기 영상신호 수신부를 통해 입력받은 비표준 영상신호를 표준 영상신호로 변환하는 영상신호 변환부; 및
    상기 영상신호 변환부에서 변환된 표준 영상신호를 케이블로 연결되어 있는 모니터로 출력하는 영상신호 송신부;를 포함하되,
    상기 영상신호 변환부는,
    영상신호 입력부를 통해 입력받은 비표준 영상신호를 디코딩하고, 픽셀 주소 값과 영상 해상도 사이즈를 카운트하여 출력하는 입력 영상신호 검출부;
    상기 입력 영상신호 검출부에서 입력되는 영상신호 1프레임의 영상 데이터 정보를 픽셀 순서대로 입력받아 저장하고 출력하는 메모리부; 및
    상기 메모리부에서 출력되는 영상 데이터 정보를 표준 영상신호에 맞게 변환하여 출력하는 출력 영상신호 생성부;를 포함하고,
    상기 출력 영상신호 생성부는,
    상기 입력 영상신호 검출부에서 인가되는 영상 해상도 사이즈를 확인하여, 상기 입력 영상신호 검출부에서 인가되는 영상 해상도 사이즈에 맞는 표준영상 싱크신호와 픽셀 클럭을 생성하고, 생성된 표준영상 싱크신호와 픽셀 클럭을 픽셀 주소 카운터와 싱크 타이밍 조절부로 각각 인가하며, 생성된 픽셀 클럭을 상기 메모리부로 인가하는 표준영상 싱크신호 생성부;
    상기 표준영상 싱크신호 생성부로부터 인가되는 픽셀 클럭 및 표준영상 싱크신호를 이용해 픽셀 주소 값을 카운트하여 이를 상기 메모리부로 출력하는 픽셀 주소 카운터;
    상기 표준영상 싱크신호 생성부에서 생성된 픽셀 클럭 및 표준영상 싱크신호를 상기 메모리부에서 인가되는 데이터 신호에 맞게 지연시켜 출력하는 싱크 타이밍 조절부; 및
    상기 표준영상 싱크신호 생성부에서 생성되어 상기 메모리부로 인가되는 픽셀 클럭에 맞추어 상기 메모리부에서 출력되는 픽셀 데이터를 YUV 데이터 포맷으로 변환하여 출력하는 영상 데이터 변환부;를 포함하는, 영상신호 변환 장치.
  2. 삭제
  3. 제1항에 있어서,
    상기 영상신호 변환부는,
    FPGA로 구현되는, 영상신호 변환 장치.
  4. 제1항에 있어서,
    상기 영상신호 변환 장치는,
    임베디드 시스템 형태로 구현되는, 영상신호 변환 장치.
  5. 삭제
  6. 삭제
  7. 삭제
  8. 삭제
KR1020190063093A 2019-05-29 2019-05-29 영상신호 변환 장치 KR102104324B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020190063093A KR102104324B1 (ko) 2019-05-29 2019-05-29 영상신호 변환 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020190063093A KR102104324B1 (ko) 2019-05-29 2019-05-29 영상신호 변환 장치

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020190077442A Division KR102085835B1 (ko) 2019-06-28 2019-06-28 표준 영상신호 변환 장치

Publications (1)

Publication Number Publication Date
KR102104324B1 true KR102104324B1 (ko) 2020-05-29

Family

ID=70911547

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020190063093A KR102104324B1 (ko) 2019-05-29 2019-05-29 영상신호 변환 장치

Country Status (1)

Country Link
KR (1) KR102104324B1 (ko)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060062307A (ko) * 2004-12-03 2006-06-12 삼성전자주식회사 디지털 영상장치 및 그 신호처리방법
KR100850773B1 (ko) 2007-03-19 2008-08-06 (주)비원테크 디스플레이 장치의 화상 평가 모듈
KR20140110194A (ko) * 2013-03-05 2014-09-17 (주) 픽셀플러스 이미지 센서 및 이를 포함하는 감시 시스템

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060062307A (ko) * 2004-12-03 2006-06-12 삼성전자주식회사 디지털 영상장치 및 그 신호처리방법
KR100850773B1 (ko) 2007-03-19 2008-08-06 (주)비원테크 디스플레이 장치의 화상 평가 모듈
KR20140110194A (ko) * 2013-03-05 2014-09-17 (주) 픽셀플러스 이미지 센서 및 이를 포함하는 감시 시스템

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
논문1 *

Similar Documents

Publication Publication Date Title
KR100256443B1 (ko) 멀티 미디어 디스플레이 장치
US11418753B2 (en) Transmission device, transmission method, reception device, and reception method
US11106723B2 (en) Image display device, image display method and image display system
US10104306B2 (en) Image processing method applied to a display and associated circuit
JP6331882B2 (ja) 送信装置、送信方法、受信装置および受信方法
EP1534008A1 (en) Real time video data stream processor
US20100045810A1 (en) Video Signal Processing System and Method Thereof
TWI532374B (zh) 訊號傳輸裝置及其傳送器與接收器
US9699402B2 (en) Method and apparatus for transmitting video signal
US10506199B2 (en) Format conversion circuit applied to set-top box and associated method
KR102104324B1 (ko) 영상신호 변환 장치
KR102022356B1 (ko) 고화질 카메라를 위한 동축 케이블 기반 영상 보정 장치 및 방법, 그리고 시스템
KR102085835B1 (ko) 표준 영상신호 변환 장치
JP6903772B2 (ja) 映像表示装置、映像表示方法および映像信号処理装置
KR20070023195A (ko) 미디어 싱크 디바이스에서의 화질 자동 조정 방법
US9826193B2 (en) Apparatus and method of converting image signal
KR100698120B1 (ko) 고화질 멀티미디어 인터페이스 영상기기의 블랙 레벨오프셋 자동 보정 제어 방법
KR101456251B1 (ko) 카메라, 디브이알 및 그것들을 포함하는 영상 감시 시스템
KR101932545B1 (ko) 이미지처리프로세서를 포함한 영상처리장치
JP2014050079A (ja) テレビジョンカメラシステム
US20080036859A1 (en) Digital surveillance camera
KR100536708B1 (ko) 비디오 신호처리 장치
JP6307655B1 (ja) 映像信号処理装置
KR102183906B1 (ko) 영상 융합 방법 및 시스템
KR100933772B1 (ko) 엘씨디 패널의 입력 신호 보정 장치 및 방법

Legal Events

Date Code Title Description
GRNT Written decision to grant