KR102033756B1 - 유기전계발광표시장치와 이의 구동방법 - Google Patents

유기전계발광표시장치와 이의 구동방법 Download PDF

Info

Publication number
KR102033756B1
KR102033756B1 KR1020130028784A KR20130028784A KR102033756B1 KR 102033756 B1 KR102033756 B1 KR 102033756B1 KR 1020130028784 A KR1020130028784 A KR 1020130028784A KR 20130028784 A KR20130028784 A KR 20130028784A KR 102033756 B1 KR102033756 B1 KR 102033756B1
Authority
KR
South Korea
Prior art keywords
node
electrode
transistor
switching transistor
light emitting
Prior art date
Application number
KR1020130028784A
Other languages
English (en)
Other versions
KR20140114213A (ko
Inventor
윤상훈
이정민
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020130028784A priority Critical patent/KR102033756B1/ko
Publication of KR20140114213A publication Critical patent/KR20140114213A/ko
Application granted granted Critical
Publication of KR102033756B1 publication Critical patent/KR102033756B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/125Active-matrix OLED [AMOLED] displays including organic TFTs [OTFT]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Geometry (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 유기 발광다이오드; 유기 발광다이오드에 구동전류를 공급하는 구동 트랜지스터; 커패시터의 일단에 연결된 제1노드에 데이터전압을 공급하는 제1스위칭 트랜지스터; 구동 트랜지스터의 게이트전극에 연결된 제2노드와 구동 트랜지스터의 제2전극에 연결된 제3노드에 초기화전압을 공급함과 더불어 구동 트랜지스터의 제1전극에 연결된 제4노드에 구동 트랜지스터의 문턱전압과 초기화전압으로 샘플링을 하는 보상회로; 제1노드에 초기화전압을 공급하는 제2스위칭 트랜지스터; 및 제4노드에 고전위전압을 공급하는 제3스위칭 트랜지스터를 포함하는 유기전계발광표시장치를 제공한다.

Description

유기전계발광표시장치와 이의 구동방법{Organic Light Emitting Display Device and Driving Method thereof}
본 발명은 유기전계발광표시장치와 이의 구동방법에 관한 것이다.
유기전계발광표시장치에 사용되는 유기전계발광소자는 두 개의 전극 사이에 발광층이 형성된 자발광소자이다. 유기전계발광소자는 전자(electron) 주입전극(cathode)과 정공(hole) 주입전극(anode)으로부터 각각 전자와 정공을 발광층 내부로 주입시켜, 주입된 전자와 정공이 결합한 엑시톤(exciton)이 여기 상태로부터 기저상태로 떨어질 때 발광하는 소자이다.
유기전계발광소자를 이용한 유기전계발광표시장치는 빛이 방출되는 방향에 따라 전면발광(Top-Emission) 방식, 배면발광(Bottom-Emission) 방식 및 양면발광(Dual-Emission) 등이 있고, 구동방식에 따라 수동매트릭스형(Passive Matrix)과 능동매트릭스형(Active Matrix) 등으로 나누어진다.
유기전계발광표시장치는 매트릭스 형태로 배치된 복수의 서브 픽셀에 스캔신호, 데이터 신호 및 전원 등이 공급되면, 선택된 서브 픽셀이 발광을 하게 됨으로써 영상을 표시할 수 있다.
유기전계발광표시장치는 서브 픽셀 내에 포함된 구동 트랜지스터의 문턱전압이 이동하기 때문에 시간에 따라 구동전류가 낮아져 소자의 수명이 감소한다. 이에 따라, 유기전계발광표시장치는 구동 트랜지스터의 문턱전압 이동 특성에 대한 보상을 수행하기 위해 보상회로를 사용한다.
종래 유기전계발광표시장치 중에는 1 수평 시간을 초기화 구간과 샘플링 및 프로그래밍 구간으로 분리하여 보상하는 방식이 있다. 이 방식은 초기화 시간이 부족하면 구동 트랜지스터의 게이트전극의 노드가 충분히 낮은 전압으로 초기화되지 않고 높은 전압으로 샘플링이 되므로 발광시 원하는 휘도를 나타내기 어려운 문제가 있음은 물론 응답특성이 저하되거나 보상능력이 저하된다. 따라서, 종래 유기전계발광표시장치는 보상회로 구현시 위와 같은 문제를 해결해야 할 필요성이 있다.
상술한 배경기술의 문제점을 해결하기 위한 본 발명은 응답특성을 개선함과 더불어 보상능력을 향상시켜 영상의 표시품질을 향상시킬 수 있는 유기전계발광표시장치와 이의 구동방법을 제공하는 것이다. 또한, 본 발명은 전류가 누설되는 문제를 방지하여 대비비(Contrast Ratio)를 향상시킬 수 있는 유기전계발광표시장치와 이의 구동방법을 제공하는 것이다.
상술한 과제 해결 수단으로 본 발명은 유기 발광다이오드; 유기 발광다이오드에 구동전류를 공급하는 구동 트랜지스터; 커패시터의 일단에 연결된 제1노드에 데이터전압을 공급하는 제1스위칭 트랜지스터; 구동 트랜지스터의 게이트전극에 연결된 제2노드와 구동 트랜지스터의 제2전극에 연결된 제3노드에 초기화전압을 공급함과 더불어 구동 트랜지스터의 제1전극에 연결된 제4노드에 구동 트랜지스터의 문턱전압과 초기화전압으로 샘플링을 하는 보상회로; 제1노드에 초기화전압을 공급하는 제2스위칭 트랜지스터; 및 제4노드에 고전위전압을 공급하는 제3스위칭 트랜지스터를 포함하는 유기전계발광표시장치를 제공한다.
제1스위칭 트랜지스터 및 보상회로는 제1스캔신호에 대응하여 동일하게 턴온/턴오프될 수 있다.
제2스위칭 트랜지스터 및 제3스위칭 트랜지스터는 제2스캔신호에 대응하여 동일하게 턴온/턴오프될 수 있다.
보상회로는 제3노드를 공유하며 제2노드 및 제3노드에 초기화전압을 공급하는 제1보상 트랜지스터와 제2보상 트랜지스터를 포함할 수 있다.
제1스위칭 트랜지스터, 제1 및 제2보상 트랜지스터의 턴온 구간과 제2스위칭 트랜지스터 및 제3스위칭 트랜지스터의 턴온 구간 사이에는 홀드 구간이 존재할 수 있다.
제1, 제2 및 제3스위칭 트랜지스터, 제1 및 제2보상 트랜지스터는 홀드 구간 동안 턴오프 상태를 유지할 수 있다.
구동 트랜지스터는 제2노드에 게이트전극이 연결되고 제4노드에 제1전극이 연결되며 제3노드에 제2전극이 연결되고, 제1스위칭 트랜지스터는 제1스캔라인에 게이트전극이 연결되고 데이터전압이 공급되는 데이터라인에 제1전극이 연결되며 제1노드에 제2전극이 연결되고, 제2스위칭 트랜지스터는 제2스캔라인에 게이트전극이 연결되고 제1노드에 제1전극이 연결되며 제2노드에 제2전극이 연결되고, 제3스위칭 트랜지스터는 제2스캔라인에 게이트전극이 연결되고 고전위전압을 공급하는 고전위전압단에 제1전극이 연결되며 제4노드에 제2전극이 연결되고, 제1보상 트랜지스터는 제1스캔라인에 게이트전극이 연결되고 제3노드에 제1전극이 연결되며 제2노드에 제2전극이 연결되고, 제2보상 트랜지스터는 제1스캔라인에 게이트전극이 연결되고 초기화전압단에 제1전극이 연결되고 제3노드에 제2전극이 연결되고, 커패시터는 제1노드에 일단이 연결되고 제4노드에 타단이 연결되며, 유기 발광다이오드는 제3노드에 애노드전극이 연결되고 저전위전압이 공급되는 저전위전압단에 캐소드전극이 연결될 수 있다.
제3노드와 유기 발광다이오드의 애노드전극 사이에 위치하며, 제2스캔라인에 게이트전극이 연결되고 제3노드에 제1전극이 연결되며 유기 발광다이오드의 애노드전극에 제2전극이 연결된 제4트랜지스터를 더 포함할 수 있다.
다른 측면에서 본 발명은 제1스위칭 트랜지스터를 턴온하여 커패시터의 일단에 연결된 제1노드에 데이터전압을 공급하는 단계; 보상회로에 포함된 트랜지스터들을 턴온하여 구동 트랜지스터의 게이트전극에 연결된 제2노드와 구동 트랜지스터의 제2전극에 연결된 제3노드에 초기화전압을 공급함과 더불어 구동 트랜지스터의 제1전극에 연결된 제4노드에 구동 트랜지스터의 문턱전압과 초기화전압으로 샘플링을 하는 단계; 제2스위칭 트랜지스터를 턴온하여 제1노드에 초기화전압을 공급하는 단계; 및 제3스위칭 트랜지스터를 턴온하여 제4노드에 고전위전압을 공급하는 단계를 포함하는 유기전계발광표시장치의 구동방법을 제공한다.
데이터전압을 공급하는 단계 및 샘플링 전압을 형성하는 단계는 제1스위칭 트랜지스터 및 보상회로에 포함된 트랜지스터들에 공급된 제1스캔신호에 대응하여 동일한 구간에 이루어질 수 있다.
초기화전압을 공급하는 단계 및 고전위전압을 공급하는 단계는 제2 및 제3스위칭 트랜지스터에 공급된 제2스캔신호에 대응하여 동일한 구간에 이루어질 수 있다.
제1스위칭 트랜지스터, 제1 및 제2보상 트랜지스터의 턴온 구간과 제2 및 제3스위칭 트랜지스터의 턴온 구간 사이에는 홀드 구간이 존재할 수 있다.
제1, 제2 및 제3스위칭 트랜지스터, 제1 및 제2보상 트랜지스터는 홀드 구간 동안 턴오프 상태를 유지할 수 있다.
본 발명은 초기화, 샘플링 및 프로그래밍을 1 수평 기간 내에 모두 수행하여 응답특성을 개선함과 더불어 보상능력을 향상시켜 영상의 표시품질을 향상시킬 수 있는 유기전계발광표시장치와 이의 구동방법을 제공하는 효과가 있다. 또한, 본 발명은 발광 구간 전에 전류가 누설되는 문제를 방지하여 대비비(Contrast Ratio)를 향상시킬 수 있는 유기전계발광표시장치와 이의 구동방법을 제공하는 효과가 있다.
도 1은 본 발명의 제1실시예에 따른 유기전계발광표시장치의 개략적인 구성도.
도 2는 서브 픽셀의 개략적인 회로 구성 예시도.
도 3은 본 발명의 제1실시예에 따른 서브 픽셀의 회로 구성도.
도 4는 도 3에 도시된 서브 픽셀의 구동 파형도.
도 5 내지 도 7은 도 3에 도시된 서브 픽셀의 동작을 구간별로 설명하기 위한 도면.
도 8은 초기화, 샘플링 및 프로그래밍 구간에서의 각 노드별 전압 상태를 나타낸 시뮬레이션 파형도.
도 9는 문턱전압 변동에 따른 센싱 특성을 나타낸 시뮬레이션 파형도.
도 10은 문턱전압 변동에 따른 유기 발광다이오드의 전류 변화를 나타낸 파형도.
도 11은 본 발명의 제2실시예에 따른 서브 픽셀의 회로 구성도.
도 12 내지 도 14는 도 11에 도시된 서브 픽셀의 동작을 구간별로 설명하기 위한 도면.
도 15는 제4트랜지스터의 기능을 설명하기 위한 도면.
이하, 본 발명의 실시를 위한 구체적인 내용을 첨부된 도면을 참조하여 설명한다.
<제1실시예>
도 1은 본 발명의 제1실시예에 따른 유기전계발광표시장치의 개략적인 구성도이고, 도 2는 서브 픽셀의 개략적인 회로 구성 예시도 이다.
도 1에 도시된 바와 같이, 본 발명의 제1실시예에 따른 유기전계발광표시장치에는 타이밍제어부(110), 데이터구동부(130), 스캔구동부(120) 및 표시패널(160)이 포함된다.
타이밍제어부(110)는 외부로부터 공급된 수직 동기신호(Vsync), 수평 동기신호(Hsync), 데이터 인에이블 신호(Data Enable, DE), 클럭신호(CLK) 등의 타이밍신호를 이용하여 데이터구동부(130)와 스캔구동부(120)의 동작 타이밍을 제어한다. 타이밍제어부(110)는 1 수평 기간의 데이터 인에이블 신호(DE)를 카운트하여 프레임기간을 판단할 수 있으므로 외부로부터 공급되는 수직 동기신호(Vsync)와 수평 동기신호(Hsync)는 생략될 수 있다. 타이밍제어부(110)에서 생성되는 제어신호들에는 스캔구동부(120)의 동작 타이밍을 제어하기 위한 게이트 타이밍 제어신호(GDC)와 데이터구동부(130)의 동작 타이밍을 제어하기 위한 데이터 타이밍 제어신호(DDC)가 포함된다.
스캔구동부(120)는 타이밍제어부(110)로부터 공급된 게이트 타이밍 제어신호(GDC)에 응답하여 게이트 구동전압의 레벨을 시프트시키면서 스캔신호를 순차적으로 생성한다. 스캔구동부(120)는 표시패널(160)에 포함된 서브 픽셀들(SP)에 연결된 스캔라인들(SL1 ~ SLm)을 통해 스캔신호를 공급한다.
데이터구동부(130)는 타이밍제어부(110)로부터 공급된 데이터 타이밍 제어신호(DDC)에 응답하여 타이밍제어부(110)로부터 공급되는 데이터신호(DATA)를 샘플링하고 래치하여 병렬 데이터 체계의 데이터로 변환한다. 데이터구동부(130)는 데이터신호(DATA)를 감마 기준전압으로 변환한다. 데이터구동부(130)는 표시패널(160)에 포함된 서브 픽셀들(SP)에 연결된 데이터라인들(DL1 ~ DLn)을 통해 데이터신호(DATA)를 공급한다.
표시패널(160)은 매트릭스형태로 배치된 서브 픽셀들(SP)을 포함한다. 서브 픽셀들(SP)에는 적색 서브 픽셀, 녹색 서브 픽셀, 청색 서브 픽셀이 포함되고 경우에 따라 백색 서브 픽셀이 포함되기도 한다. 한편, 백색 서브 픽셀이 포함된 표시패널(160)은 각 서브 픽셀들(SP)의 발광층이 적색, 녹색 및 청색을 발광하지 않고 백색을 발광할 수 있다. 이 경우, 백색으로 발광된 광은 RGB 컬러필터에 의해 적색, 녹색 및 청색으로 변환된다.
도 2에 도시된 바와 같이, 표시패널(160)에 포함된 서브 픽셀에는 유기 발광다이오드(OLED), 구동 트랜지스터(DT), 커패시터(Cst), 제1스위칭 트랜지스터(T1), 보상회로(CC), 제2스위칭 트랜지스터(T2) 및 제3스위칭 트랜지스터(T3)가 포함된다.
서브 픽셀을 구성하는 각 소자의 역할에 대해 간략히 설명하면 다음과 같다.
구동 트랜지스터(DT)는 유기 발광다이오드(OLED)에 구동전류를 공급하는 역할을 한다. 커패시터(Cst)는 프로그래밍된 데이터전압으로 구동 트랜지스터(DT)를 구동하는 역할을 한다. 제1스위칭 트랜지스터(T1)는 커패시터(Cst)의 일단에 연결된 제1노드(A)에 데이터전압을 공급하는 역할을 한다. 제2스위칭 트랜지스터(T2)는 제1노드(A)에 초기화전압을 공급하는 역할을 한다. 제3스위칭 트랜지스터(T3)는 제4노드(D)에 고전위전압을 공급하는 역할을 한다. 보상회로(CC)는 구동 트랜지스터(DT)의 게이트전극에 연결된 제2노드(B)와 구동 트랜지스터(DT)의 제2전극에 연결된 제3노드(C)에 초기화전압을 공급함과 더불어 구동 트랜지스터(DT)의 제1전극에 연결된 제4노드(D)에 구동 트랜지스터(DT)의 문턱전압과 초기화전압으로 샘플링을 하는 역할을 한다.
보상회로(CC)는 소오스팔로워(source-follower) 방식으로 구동 트랜지스터(DT)의 문턱전압을 검출한다. 소오스팔로워 방식은 구동 트랜지스터(DT)의 드레인-소오스전극 간의 전류 변동값이 게이트전극에 영향을 주게 되므로 게이트전극의 문턱전압은 이들 사이에 흐르는 전류값(또는 전압값)을 추종하게 된다.
앞서 설명된 제1스위칭 트랜지스터(T1) 및 보상회로(CC)는 제1스캔라인(SCAN)을 통해 공급된 제1스캔신호에 대응하여 동일하게 턴온/턴오프되고, 제2스위칭 트랜지스터(T2) 및 제3스위칭 트랜지스터(T3)는 제2스캔라인(EM)을 통해 공급된 제2스캔신호에 대응하여 동일하게 턴온/턴오프된다.
한편, 본 발명의 제1실시예에 따르면 보상회로(CC)는 제3노드(C)를 공유하며 제2노드(B) 및 제3노드(C)에 초기화전압을 공급하는 제1 및 제2보상 트랜지스터로 이루어지는데, 이하 서브 픽셀의 상세 회로 구성도를 참조하여 본 발명의 제1실시예에 따른 유기전계발광표시장치에 대한 설명을 구체화한다.
도 3은 본 발명의 제1실시예에 따른 서브 픽셀의 회로 구성도이고, 도 4는 도 3에 도시된 서브 픽셀의 구동 파형도이다.
도 3 및 도 4에 도시된 바와 같이, 본 발명의 제1실시예에 따른 서브 픽셀에는 유기 발광다이오드(OLED), 구동 트랜지스터(DT), 커패시터(Cst), 제1스위칭 트랜지스터(T1), 제1보상 트랜지스터(TC1), 제2보상 트랜지스터(TC2), 제2스위칭 트랜지스터(T2) 및 제3스위칭 트랜지스터(T3)가 포함된다.
본 발명의 제1실시예에 따른 서브 픽셀을 구성하는 각 소자의 전기적인 접속 관계를 설명하면 다음과 같다.
구동 트랜지스터(DT)는 제2노드(B)에 게이트전극이 연결되고 제4노드(D)에 제1전극이 연결되며 제3노드(C)에 제2전극이 연결된다. 제1스위칭 트랜지스터(T1)는 제1스캔라인(SCAN)에 게이트전극이 연결되고 데이터전압이 공급되는 제1데이터라인(DL1)에 제1전극이 연결되며 제1노드(A)에 제2전극이 연결된다. 제2스위칭 트랜지스터(T2)는 제2스캔라인(EM)에 게이트전극이 연결되고 제1노드(A)에 제1전극이 연결되며 제2노드(B)에 제2전극이 연결된다. 제3스위칭 트랜지스터(T3)는 제2스캔라인(EM)에 게이트전극이 연결되고 고전위전압을 공급하는 고전위전압단(EVDD)에 제1전극이 연결되며 제4노드(D)에 제2전극이 연결된다. 제1보상 트랜지스터(TC1)는 제1스캔라인(SCAN)에 게이트전극이 연결되고 제3노드(C)에 제1전극이 연결되며 제2노드(B)에 제2전극이 연결된다. 제2보상 트랜지스터(TC2)는 제1스캔라인(SCAN)에 게이트전극이 연결되고 초기화전압단(VINIT)에 제1전극이 연결되고 제3노드(C)에 제2전극이 연결된다. 커패시터(Cst)는 제1노드(A)에 일단이 연결되고 제4노드(D)에 타단이 연결된다. 유기 발광다이오드(OLED)는 제3노드(C)에 애노드전극이 연결되고 저전위전압이 공급되는 저전위전압단(EVSS)에 캐소드전극이 연결된다.
앞서 설명된 구동 트랜지스터(DT), 제1스위칭 트랜지스터(T1), 제1보상 트랜지스터(TC1), 제2보상 트랜지스터(TC2), 제2스위칭 트랜지스터(T2) 및 제3스위칭 트랜지스터(T3)는 P-Type 박막 트랜지스터(PMOS)로 형성된다. 위의 설명에서는 트랜지스터들의 접속 관계를 설명할 때 게이트전극을 제외한 드레인전극과 소오스전극을 제1전극과 제2전극으로 설명하였다. 그러나, 트랜지스터들의 제1전극 및 제2전극의 방향은 위치에 따라 소오스전극 및 드레인전극으로 변경될 수도 있다.
본 발명의 제1실시예에 따른 서브 픽셀은 초기화, 샘플링 및 프로그래밍 구간(①), 홀드 구간(②) 및 발광 구간(③) 이상 3개의 구간으로 구분되어 동작한다. 제1 및 제2스캔신호(Scan, Em)은 제1 및 제2스캔라인(SCAN, EM)을 통해 공급된다.
초기화, 샘플링 및 프로그래밍 구간(①)에서 제1스캔신호(Scan)는 로직 로우 상태로 공급된다(제1스캔 신호는 1 수평 기간 동안 로직 로우 상태를 유지한다). 이때, 제1스위칭 트랜지스터(T1), 제1 및 제2보상 트랜지스터(TC1, TC2)는 제1스캔신호에 대응하여 동일하게 턴온 상태가 된다. 초기화, 샘플링 및 프로그래밍 구간(①)에서 제2스캔신호(Em)는 로직 하이 상태로 공급된다. 이때, 제2스위칭 트랜지스터(T2) 및 제3스위칭 트랜지스터(T3)는 제2스캔신호(Em)에 대응하여 동일하게 턴오프 상태가 된다.
홀드 구간(②)에서 제1스캔신호(Scan)는 로직 하이 상태로 공급된다. 이때, 제1스위칭 트랜지스터(T1), 제1 및 제2보상 트랜지스터(TC1, TC2)는 제1스캔신호에 대응하여 동일하게 턴오프 상태가 된다. 홀드 구간(②)에서 제2스캔신호(Em)는 로직 하이 상태로 공급된다(즉, 제2스캔신호는 직전의 로직 상태를 유지하게 된다). 이때, 제2스위칭 트랜지스터(T2) 및 제3스위칭 트랜지스터(T3)는 제2스캔신호(Em)에 대응하여 동일하게 턴오프 상태가 된다. 즉, 홀드 구간(②)은 서브 픽셀에 포함된 트랜지스터들의 플로팅 구간이 된다.
발광 구간(③)에서 제1스캔신호(Scan)는 로직 하이 상태로 공급된다. 이때, 제1스위칭 트랜지스터(T1), 제1 및 제2보상 트랜지스터(TC1, TC2)는 제1스캔신호에 대응하여 동일하게 턴오프 상태가 된다(즉, 제1스캔신호는 직전의 로직 상태를 유지하게 된다). 발광 구간(③)에서 제2스캔신호(Em)는 로직 로우 상태로 공급된다. 이때, 제2스위칭 트랜지스터(T2) 및 제3스위칭 트랜지스터(T3)는 제2스캔신호(Em)에 대응하여 동일하게 턴온 상태가 된다.
위와 같은 형태로 제1 및 제2스캔신호(Scan, Em)가 공급되면 제1 내지 제4노드(A ~ D)에는 구간별로 다음의 표 1과 같은 전압이 공급된다.
Figure 112013023307609-pat00001
이하, 설명의 이해를 돕기 위해 도 4에 도시된 구동 파형을 참조하여 서브 픽셀의 구간별 동작 상태에 대해 설명을 구체화한다.
도 5 내지 도 7은 도 3에 도시된 서브 픽셀의 동작을 구간별로 설명하기 위한 도면이고, 도 8은 초기화, 샘플링 및 프로그래밍 구간에서의 각 노드별 전압 상태를 나타낸 시뮬레이션 파형도이며, 도 9는 문턱전압 변동에 따른 센싱 특성을 나타낸 시뮬레이션 파형도이고, 도 10은 문턱전압 변동에 따른 유기 발광다이오드의 전류 변화를 나타낸 파형도이다.
[초기화, 샘플링 및 프로그래밍 구간(①)]
도 4 및 도 5에 도시된 바와 같이, 로직 로우의 제1스캔신호(Scan)에 의해 제1트랜지스터(T1)는 턴온되고 제1데이터라인(DL1)을 통해 공급된 데이터신호는 제1노드(A)를 거쳐 커패시터(Cst)에 데이터전압(Vdata)으로 프로그래밍된다.
이와 동시에, 제1스캔신호(Scan)에 의해 제1 및 제2보상 트랜지스터(TC1, TC2)는 턴온되고 초기화전압단(VINIT)을 통해 공급된 초기화전압은 제2 및 제3노드(B, C)에 공급된다. 이에 따라, 구동 트랜지스터(DT)의 게이트전극(제2노드) 및 제2전극(제3노드)는 초기화전압에 의해 초기화가 진행된다. 여기서, 초기화전압은 그라운드 레벨에 가까운 전압이나 음의 전압 등을 사용할 수 있다.
이와 동시에, 구동 트랜지스터(DT)의 제1전극(제4노드)는 소오스팔로워 방식에 의해 초기화전압(Vini)+문턱전압(Vth)으로 샘플링이 진행된다(제4노드가 Vini+Vth가 될 때까지 구동 트랜지스터가 동작하게 되므로).
한편, 초기화, 샘플링 및 프로그래밍 구간(①)에서의 각 노드(A ~ D)에 형성된 전압의 형태는 도 8의 "A node, B,C node, D node"를 참조한다. 그리고 구동 트랜지스터(DT)의 문턱전압(Vth) 변동에 따른 보상 능력은 도 9의 "ΔVth Sensing"으로 도시된 센싱량을 참조한다.
도 8 및 도 9에 따르면, 본 발명의 제1실시예는 초기화, 샘플링 및 프로그래밍이 하나의 구간에서 이루어지면서도 충분한 초기화 기간을 확보할 수 있어 응답특성을 개선할 수 있게 된다. 또한 도 8 및 도 9에 따르면, 본 발명의 제1실시예는 초기화, 샘플링 및 프로그래밍이 하나의 구간에서 이루어지면서도 충분한 샘플링 시간을 확보할 수 있어 보상능력을 향상시킬 수 있게 된다.
[홀드 구간(②)]
도 4 및 도 6에 도시된 바와 같이, 로직 로우에서 로직 하이로 전환된 제1스캔신호(Scan)에 의해 제1트랜지스터(T1), 제1 및 제2보상 트랜지스터(TC1, TC2)는 턴오프된다. 또한, 이전과 동일하게 유지된 로직 하이의 제2스캔신호(Em)에 의해 제2스위칭 트랜지스터(T2) 및 제3스위칭 트랜지스터(T3)는 이전과 동일하게 턴오프된다. 이에 따라, 모든 트랜지스터들은 턴오프 상태가 되어 동작하지 않고 각 노드(A ~ D)의 전압은 유지된다. 한편, 구동 방식에 따라 홀드 구간(②)은 생략될 수도 있다. 그러나, 각 노드(A ~ D)의 전압 특성이 유지되도록 홀드 구간(②)을 기입 하면 내부 또는 외부 노이즈 등에 의한 리플 등의 영향을 최소화할 수 있게 되므로 보상능력을 향상시킬 수 있다.
[발광 구간(③)]
도 4 및 도 7에 도시된 바와 같이, 로직 하이의 제1스캔신호(Scan)에 의해 제1트랜지스터(T1), 제1 및 제2보상 트랜지스터(TC1, TC2)는 턴오프가 유지된다. 로직 하이에서 로직 로우로 전환된 제2스캔신호(Em)에 의해 제2스위칭 트랜지스터(T2) 및 제3스위칭 트랜지스터(T3)는 턴온된다. 이에 따라, 제3노드(C)는 플로팅 상태가 되고, 제4노드(D)는 턴온된 제3트랜지스터(T3)에 의해 초기화전압(Vini)+문턱전압(Vth)에서 고전위전압(VDD)으로 변경된다. 이때, 제4노드(D)는 ΔV = VDD - (Vini + Vth)가 된다.
그리고 커패시터(Cst)에 의해 커플링 영향을 받은 제1 및 제2노드(A, B)는 ΔV = VDD - (Vini + Vth) 만큼의 전압 변화가 일어나므로, 커패시터(Cst)에 저장된 데이터전압(Vdata)은 Vdata + ΔV가 된다. 이를 정리하면, Vdata + ΔV = Vdata + VDD - (Vini + Vth)가 된다.
그리고 유기 발광다이오드(OLED)는 구동 트랜지스터(DT)로부터 발생하는 전류에 의해 발광을 하게 된다. 유기 발광다이오드(OLED)를 통해 흐르는 전류(Ioled)는 1/2K(Vgs - Vth)2가 되는데, 이를 식으로 정리하면 다음의 수학식 1과 같다.
Figure 112013023307609-pat00002
위의 수학식 1에서 미설명된 K는 구동 트랜지스터의 상수값이고 Vgs는 구동 트랜지스터(DT)의 게이트-소오스 간의 전압이다. 여기서, μ는 구동 트랜지스터의 전류의 이동도이고, Cox는 구동 트랜지스터의 단위 면적당 커패시턴스이며, W는 구동 트랜지스터의 채널의 폭이며, L은 구동 트랜지스터의 채널의 길이이다.
위의 수학식 1에서 나타난 바와 같이, 본 발명의 제1실시예에 따르면 VDD와 Vth가 소거되므로, VDD에 의한 전류 저항 드랍(IR Drop)과 문턱전압(Vth)에 대한 보상이 이루어짐을 알 수 있다.
여기서, 구동 트랜지스터(DT)의 문턱전압(Vth)의 변동에 따른 유기 발광다이오드(OLED)의 전류(Ioled)에 대한 변동량의 변화는 도 10을 참조한다. 도 10에 따르면, 본 발명의 제1실시예는 구동 트랜지스터(DT)의 문턱전압(Vth)의 변동에 대한 영향이 종래 기술 대비 적게 나타난다. 따라서, 본 발명의 제1실시예는 종래 기술 대비 보상능력이 개선되므로 영상의 표시품질을 향상시킬 수 있게 된다.
<제2실시예>
도 11은 본 발명의 제2실시예에 따른 서브 픽셀의 회로 구성도이다.
본 발명의 제2실시예에 따른 서브 픽셀의 구동 파형 또한 제1실시예와 같으므로 도 4를 함께 참조한다.
도 4 및 도 11에 도시된 바와 같이, 본 발명의 제2실시예에 따른 서브 픽셀에는 유기 발광다이오드(OLED), 구동 트랜지스터(DT), 커패시터(Cst), 제1스위칭 트랜지스터(T1), 제1보상 트랜지스터(TC1), 제2보상 트랜지스터(TC2), 제2스위칭 트랜지스터(T2), 제3스위칭 트랜지스터(T3) 및 제4스위칭 트랜지스터(T4)가 포함된다.
본 발명의 제2실시예에 따른 서브 픽셀을 구성하는 각 소자의 전기적인 접속 관계를 설명하면 다음과 같다.
구동 트랜지스터(DT)는 제2노드(B)에 게이트전극이 연결되고 제4노드(D)에 제1전극이 연결되며 제3노드(C)에 제2전극이 연결된다. 제1스위칭 트랜지스터(T1)는 제1스캔라인(SCAN)에 게이트전극이 연결되고 데이터전압이 공급되는 제1데이터라인(DL1)에 제1전극이 연결되며 제1노드(A)에 제2전극이 연결된다. 제2스위칭 트랜지스터(T2)는 제2스캔라인(EM)에 게이트전극이 연결되고 제1노드(A)에 제1전극이 연결되며 제2노드(B)에 제2전극이 연결된다. 제3스위칭 트랜지스터(T3)는 제2스캔라인(EM)에 게이트전극이 연결되고 고전위전압을 공급하는 고전위전압단(EVDD)에 제1전극이 연결되며 제4노드(D)에 제2전극이 연결된다. 제4스위칭 트랜지스터(T4)는 제2스캔라인(EM)에 게이트전극이 연결되고 제3노드(C)에 제1전극이 연결되며 유기 발광다이오드(OLED)의 애노드전극에 제2전극이 연결된다. 제1보상 트랜지스터(TC1)는 제1스캔라인(SCAN)에 게이트전극이 연결되고 제3노드(C)에 제1전극이 연결되며 제2노드(B)에 제2전극이 연결된다. 제2보상 트랜지스터(TC2)는 제1스캔라인(SCAN)에 게이트전극이 연결되고 초기화전압단(VINIT)에 제1전극이 연결되고 제3노드(C)에 제2전극이 연결된다. 커패시터(Cst)는 제1노드(A)에 일단이 연결되고 제4노드(D)에 타단이 연결된다. 유기 발광다이오드(OLED)는 제3노드(C)에 애노드전극이 연결되고 저전위전압이 공급되는 저전위전압단(EVSS)에 캐소드전극이 연결된다.
앞서 설명된 구동 트랜지스터(DT), 커패시터(Cst), 제1스위칭 트랜지스터(T1), 제1보상 트랜지스터(TC1), 제2보상 트랜지스터(TC2), 제2스위칭 트랜지스터(T2), 제3스위칭 트랜지스터(T3) 및 제4스위칭 트랜지스터(T4)는 P-Type 박막 트랜지스터로 형성된다. 위의 설명에서는 트랜지스터들의 접속 관계를 설명할 때 게이트전극을 제외한 드레인전극과 소오스전극을 제1전극과 제2전극으로 설명하였다. 그러나, 트랜지스터들의 제1전극 및 제2전극의 방향은 위치에 따라 소오스전극 및 드레인전극으로 변경될 수도 있다.
본 발명의 제2실시예에 따른 서브 픽셀은 초기화, 샘플링 및 프로그래밍 구간(①), 홀드 구간(②) 및 발광 구간(③) 이상 3개의 구간으로 구분되어 동작한다. 제1 및 제2스캔신호(Scan, Em)은 제1 및 제2스캔라인(SCAN, EM)을 통해 공급된다.
초기화, 샘플링 및 프로그래밍 구간(①)에서 제1스캔신호(Scan)는 로직 로우 상태로 공급된다(제1스캔 신호는 1 수평 기간 동안 로직 로우 상태를 유지한다). 이때, 제1스위칭 트랜지스터(T1), 제1 및 제2보상 트랜지스터(TC1, TC2)는 제1스캔신호에 대응하여 동일하게 턴온 상태가 된다. 초기화, 샘플링 및 프로그래밍 구간(①)에서 제2스캔신호(Em)는 로직 하이 상태로 공급된다. 이때, 제2 내지 제4스위칭 트랜지스터(T2 ~ T4)는 제2스캔신호(Em)에 대응하여 동일하게 턴오프 상태가 된다.
홀드 구간(②)에서 제1스캔신호(Scan)는 로직 하이 상태로 공급된다. 이때, 제1스위칭 트랜지스터(T1), 제1 및 제2보상 트랜지스터(TC1, TC2)는 제1스캔신호에 대응하여 동일하게 턴오프 상태가 된다. 홀드 구간(②)에서 제2스캔신호(Em)는 로직 하이 상태로 공급된다(즉, 제2스캔신호는 직전의 로직 상태를 유지하게 된다). 이때, 제2 내지 제4스위칭 트랜지스터(T2 ~ T4)는 제2스캔신호(Em)에 대응하여 동일하게 턴오프 상태가 된다. 즉, 홀드 구간(②)은 서브 픽셀에 포함된 트랜지스터들의 플로팅 구간이 된다.
발광 구간(③)에서 제1스캔신호(Scan)는 로직 하이 상태로 공급된다. 이때, 제1스위칭 트랜지스터(T1), 제1 및 제2보상 트랜지스터(TC1, TC2)는 제1스캔신호에 대응하여 동일하게 턴오프 상태가 된다(즉, 제1스캔신호는 직전의 로직 상태를 유지하게 된다). 발광 구간(③)에서 제2스캔신호(Em)는 로직 로우 상태로 공급된다. 이때, 제2 내지 제4스위칭 트랜지스터(T2 ~ T4)는 제2스캔신호(Em)에 대응하여 동일하게 턴온 상태가 된다.
위와 같은 형태로 제1 및 제2스캔신호(Scan, Em)가 공급되면 제1 내지 제4노드(A ~ D)에는 구간별로 제1실시예의 표 1과 같은 전압이 공급된다.
이하, 설명의 이해를 돕기 위해 도 4에 도시된 구동 파형을 참조하여 서브 픽셀의 구간별 동작 상태에 대해 설명을 구체화한다.
도 12 내지 도 14는 도 11에 도시된 서브 픽셀의 동작을 구간별로 설명하기 위한 도면이고, 도 15는 제4트랜지스터의 기능을 설명하기 위한 도면이다.
[초기화, 샘플링 및 프로그래밍 구간(①)]
도 4 및 도 12에 도시된 바와 같이, 로직 로우의 제1스캔신호(Scan)에 의해 제1트랜지스터(T1)는 턴온되고 제1데이터라인(DL1)을 통해 공급된 데이터신호는 제1노드(A)를 거쳐 커패시터(Cst)에 데이터전압(Vdata)으로 프로그래밍된다.
이와 동시에, 제1스캔신호(Scan)에 의해 제1 및 제2보상 트랜지스터(TC1, TC2)는 턴온되고 초기화전압단(VINIT)을 통해 공급된 초기화전압은 제2 및 제3노드(B, C)에 공급된다. 이에 따라, 구동 트랜지스터(DT)의 게이트전극(제2노드) 및 제2전극(제3노드)는 초기화전압에 의해 초기화가 진행된다.
이와 동시에, 구동 트랜지스터(DT)의 제1전극(제4노드)는 소오스팔로워 방식에 의해 초기화전압(Vini)+문턱전압(Vth)으로 샘플링이 진행된다(제4노드가 Vini+Vth가 될 때까지 구동 트랜지스터가 동작하게 되므로).
한편, 초기화, 샘플링 및 프로그래밍 구간(①)에서의 각 노드(A ~ D)에 형성된 전압의 형태는 도 8의 "A node, B,C node, D node"를 참조한다. 그리고 구동 트랜지스터(DT)의 문턱전압(Vth) 변동에 따른 보상 능력은 도 9의 "ΔVth Sensing"으로 도시된 센싱량을 참조한다.
도 8 및 도 9에 따르면, 본 발명의 제1실시예는 초기화, 샘플링 및 프로그래밍이 하나의 구간에서 이루어지면서도 충분한 초기화 기간을 확보할 수 있어 응답특성을 개선할 수 있게 된다. 또한 도 8 및 도 9에 따르면, 본 발명의 제2실시예 또한 초기화, 샘플링 및 프로그래밍이 하나의 구간에서 이루어지면서도 충분한 샘플링 시간을 확보할 수 있어 보상능력을 향상시킬 수 있게 된다.
[홀드 구간(②)]
도 4 및 도 13에 도시된 바와 같이, 로직 로우에서 로직 하이로 전환된 제1스캔신호(Scan)에 의해 제1트랜지스터(T1), 제1 및 제2보상 트랜지스터(TC1, TC2)는 턴오프된다. 또한, 이전과 동일하게 유지된 로직 하이의 제2스캔신호(Em)에 의해 제2 내지 제4스위칭 트랜지스터(T2 ~ T4)는 이전과 동일하게 턴오프된다. 이에 따라, 모든 트랜지스터들은 턴오프 상태가되어 동작하지 않고 각 노드(A ~ D)의 전압은 유지된다.
한편, 도 15의 (a)와 같이 서브 픽셀을 블랙(Black) 구동할 때, 유기 발광다이오드(OLED)의 애노드전극과 캐소드전극으로 전류가 누설되면 영상의 대비비(Contrast Ratio)가 저하된다. 이 문제를 방지하기 위해, 제4트랜지스터(T4)는 초기화, 샘플링 및 프로그래밍 구간(①)부터 홀드 구간(②) 동안 턴오프된 상태를 유지하게 된다. 도 15의 (b)와 같이 제4트랜지스터(T4)가 이 구간 동안 턴오프된 상태를 유지하게 되면 유기 발광다이오드(OLED)의 애노드전극과 캐소드전극으로 전류가 누설되는 현상은 방지된다. 즉, 제4트랜지스터(T4)는 유기 발광다이오드(OLED)로 전류가 누설되는 현상을 방지하는 역할을 한다.
[발광 구간(③)]
도 4 및 도 14에 도시된 바와 같이, 로직 하이의 제1스캔신호(Scan)에 의해 제1트랜지스터(T1), 제1 및 제2보상 트랜지스터(TC1, TC2)는 턴오프가 유지된다. 로직 하이에서 로직 로우로 전환된 제2스캔신호(Em)에 의해 제2 내지 제4스위칭 트랜지스터(T2 ~ T4)는 턴온된다. 이에 따라, 제3노드(C)는 플로팅 상태가 되고, 제4노드(D)는 턴온된 제3트랜지스터(T3)에 의해 초기화전압(Vini)+문턱전압(Vth)에서 고전위전압(VDD)으로 변경된다. 이때, 제4노드(D)는 ΔV = VDD - (Vini + Vth)가 된다.
그리고 커패시터(Cst)에 의해 커플링 영향을 받은 제1 및 제2노드(A, B)는 ΔV = VDD - (Vini + Vth) 만큼의 전압 변화가 일어나므로, 커패시터(Cst)에 저장된 데이터전압(Vdata)은 Vdata + ΔV가 된다. 이를 정리하면, Vdata + ΔV = Vdata + VDD - (Vini + Vth)가 된다.
그리고 유기 발광다이오드(OLED)는 구동 트랜지스터(DT)를 통해 흐르는 전류에 의해 발광을 하게 된다. 이때, 유기 발광다이오드(OLED)를 통해 흐르는 전류(Ioled)는 1/2K(Vgs - Vth)2가 되는데, 이를 식으로 정리하면 제1실시예의 수학식 1과 같다.
기 설명된 수학식 1에서 나타난 바와 같이, 본 발명의 제2실시예 또한 VDD와 Vth가 소거되므로, VDD에 의한 전류 저항 드랍(IR Drop)과 문턱전압(Vth)에 대한 보상이 이루어짐을 알 수 있다.
여기서, 구동 트랜지스터(DT)의 문턱전압(Vth)의 변동에 따른 유기 발광다이오드(OLED)의 전류(Ioled)에 대한 변동량의 변화는 도 10을 참조한다. 도 10에 따르면, 본 발명의 제2실시예 또한 구동 트랜지스터(DT)의 문턱전압(Vth)의 변동에 대한 영향이 종래 기술 대비 적게 나타난다. 따라서, 본 발명의 제2실시예는 종래 기술 대비 보상능력이 개선되므로 영상의 표시품질을 향상시킬 수 있게 된다.
이상 본 발명은 초기화, 샘플링 및 프로그래밍을 1 수평 기간 내에 모두 수행하여 응답특성을 개선함과 더불어 보상능력을 향상시켜 영상의 표시품질을 향상시킬 수 있는 유기전계발광표시장치와 이의 구동방법을 제공하는 효과가 있다. 또한, 본 발명은 발광 구간 전에 전류가 누설되는 문제를 방지하여 대비비(Contrast Ratio)를 향상시킬 수 있는 유기전계발광표시장치와 이의 구동방법을 제공하는 효과가 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예를 설명하였지만, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술 분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시 예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 한다. 아울러, 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어진다. 또한, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
110: 타이밍제어부 130: 데이터구동부
120: 스캔구동부 160: 표시패널
OLED: 유기 발광다이오드 DT: 구동 트랜지스터
Cst: 커패시터 T1: 제1스위칭 트랜지스터
CC: 보상회로 T2: 제2스위칭 트랜지스터
T3: 제3스위칭 트랜지스터 TC1: 제1보상 트랜지스터
TC2: 제2보상 트랜지스터

Claims (15)

  1. 유기 발광다이오드;
    상기 유기 발광다이오드에 구동전류를 공급하는 구동 트랜지스터;
    커패시터의 일단에 연결된 제1노드에 데이터전압을 공급하는 제1스위칭 트랜지스터;
    상기 구동 트랜지스터의 게이트전극에 연결된 제2노드와 상기 구동 트랜지스터의 제2전극에 연결된 제3노드에 초기화전압을 공급함과 더불어 상기 구동 트랜지스터의 제1전극에 연결된 제4노드에 상기 구동 트랜지스터의 문턱전압과 상기 초기화전압으로 샘플링을 하는 보상회로;
    상기 제1노드에 상기 초기화전압을 공급하는 제2스위칭 트랜지스터; 및
    상기 제4노드에 고전위전압을 공급하는 제3스위칭 트랜지스터를 포함하고,
    상기 제1스위칭 트랜지스터 및 상기 보상회로는
    제1스캔신호에 대응하여 동일하게 턴온/턴오프되는 것을 특징으로 하는 유기전계발광표시장치.
  2. 삭제
  3. 제1항에 있어서,
    상기 제2스위칭 트랜지스터 및 상기 제3스위칭 트랜지스터는
    제2스캔신호에 대응하여 동일하게 턴온/턴오프되는 것을 특징으로 하는 유기전계발광표시장치.
  4. 제1항에 있어서,
    상기 보상회로는
    상기 제3노드를 공유하며 상기 제2노드 및 상기 제3노드에 상기 초기화전압을 공급하는 제1보상 트랜지스터와 제2보상 트랜지스터를 포함하는 유기전계발광표시장치.
  5. 제4항에 있어서,
    상기 제1스위칭 트랜지스터, 상기 제1 및 제2보상 트랜지스터의 턴온 구간과 상기 제2스위칭 트랜지스터 및 상기 제3스위칭 트랜지스터의 턴온 구간 사이에는 홀드 구간이 존재하는 것을 특징으로 하는 유기전계발광표시장치.
  6. 제5항에 있어서,
    상기 제1, 제2, 제3스위칭 트랜지스터, 상기 제1 및 제2보상 트랜지스터는 상기 홀드 구간 동안 노이즈에 의한 리플 영향을 최소화하기 위해 턴오프 상태를 유지하는 것을 특징으로 하는 유기전계발광표시장치.
  7. 제4항에 있어서,
    상기 구동 트랜지스터는 상기 제2노드에 게이트전극이 연결되고 상기 제4노드에 제1전극이 연결되며 상기 제3노드에 제2전극이 연결되고,
    상기 제1스위칭 트랜지스터는 제1스캔라인에 게이트전극이 연결되고 상기 데이터전압이 공급되는 데이터라인에 제1전극이 연결되며 상기 제1노드에 제2전극이 연결되고,
    상기 제2스위칭 트랜지스터는 제2스캔라인에 게이트전극이 연결되고 상기 제1노드에 제1전극이 연결되며 상기 제2노드에 제2전극이 연결되고,
    상기 제3스위칭 트랜지스터는 상기 제2스캔라인에 게이트전극이 연결되고 상기 고전위전압을 공급하는 고전위전압단에 제1전극이 연결되며 상기 제4노드에 제2전극이 연결되고,
    상기 제1보상 트랜지스터는 상기 제1스캔라인에 게이트전극이 연결되고 상기 제3노드에 제1전극이 연결되며 상기 제2노드에 제2전극이 연결되고,
    상기 제2보상 트랜지스터는 상기 제1스캔라인에 게이트전극이 연결되고 초기화전압단에 제1전극이 연결되고 상기 제3노드에 제2전극이 연결되고,
    상기 커패시터는 상기 제1노드에 일단이 연결되고 상기 제4노드에 타단이 연결되며,
    상기 유기 발광다이오드는 상기 제3노드에 애노드전극이 연결되고 저전위전압이 공급되는 저전위전압단에 캐소드전극이 연결된 것을 특징으로 하는 유기전계발광표시장치.
  8. 제7항에 있어서,
    상기 제3노드와 상기 유기 발광다이오드의 애노드전극 사이에 위치하며,
    상기 제2스캔라인에 게이트전극이 연결되고 상기 제3노드에 제1전극이 연결되며 상기 유기 발광다이오드의 애노드전극에 제2전극이 연결된 제4트랜지스터를 더 포함하는 유기전계발광표시장치.
  9. 제1스위칭 트랜지스터를 턴온하여 커패시터의 일단에 연결된 제1노드에 데이터전압을 공급하는 단계;
    보상회로에 포함된 트랜지스터들을 턴온하여 구동 트랜지스터의 게이트전극에 연결된 제2노드와 상기 구동 트랜지스터의 제2전극에 연결된 제3노드에 초기화전압을 공급함과 더불어 상기 구동 트랜지스터의 제1전극에 연결된 제4노드에 상기 구동 트랜지스터의 문턱전압과 상기 초기화전압으로 샘플링을 하는 단계;
    제2스위칭 트랜지스터를 턴온하여 상기 제1노드에 상기 초기화전압을 공급하는 단계; 및
    제3스위칭 트랜지스터를 턴온하여 상기 제4노드에 고전위전압을 공급하는 단계를 포함하고,
    상기 제1스위칭 트랜지스터 및 상기 보상회로는
    제1스캔신호에 대응하여 동일하게 턴온/턴오프되는 것을 특징으로 하는 유기전계발광표시장치의 구동방법.
  10. 제9항에 있어서,
    상기 데이터전압을 공급하는 단계 및 상기 샘플링을 하는 단계는
    상기 제1스위칭 트랜지스터 및 상기 보상회로에 포함된 트랜지스터들에 공급된 상기 제1스캔신호에 대응하여 동일한 구간에 이루어지는 것을 특징으로 하는 유기전계발광표시장치의 구동방법.
  11. 제10항에 있어서,
    상기 초기화전압을 공급하는 단계 및 상기 고전위전압을 공급하는 단계는
    상기 제2스위칭 트랜지스터 및 상기 제3스위칭 트랜지스터에 공급된 제2스캔신호에 대응하여 동일한 구간에 이루어지는 것을 특징으로 하는 유기전계발광표시장치의 구동방법.
  12. 제11항에 있어서,
    상기 제1스위칭 트랜지스터, 상기 제1 및 제2보상 트랜지스터의 턴온 구간과 상기 제2 및 제3스위칭 트랜지스터의 턴온 구간 사이에는 홀드 구간이 존재하는 것을 특징으로 하는 유기전계발광표시장치의 구동방법.
  13. 제12항에 있어서,
    상기 제1, 제2 및 제3스위칭 트랜지스터, 상기 제1 및 제2보상 트랜지스터는 상기 홀드 구간 동안 노이즈에 의한 리플 영향을 최소화하기 위해 턴오프 상태를 유지하는 것을 특징으로 하는 유기전계발광표시장치의 구동방법.
  14. 제7항에 있어서,
    상기 구동 트랜지스터, 상기 제1스위칭 트랜지스터, 상기 제1보상 트랜지스터, 상기 제2보상 트랜지스터, 상기 제2스위칭 트랜지스터 및 상기 제3스위칭 트랜지스터는 P-Type 박막 트랜지스터인 유기전계발광표시장치.
  15. 제1항에 있어서,
    상기 초기화전압은
    그라운드 레벨에 가까운 전압 또는 음의 전압인 유기전계발광표시장치.
KR1020130028784A 2013-03-18 2013-03-18 유기전계발광표시장치와 이의 구동방법 KR102033756B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020130028784A KR102033756B1 (ko) 2013-03-18 2013-03-18 유기전계발광표시장치와 이의 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130028784A KR102033756B1 (ko) 2013-03-18 2013-03-18 유기전계발광표시장치와 이의 구동방법

Publications (2)

Publication Number Publication Date
KR20140114213A KR20140114213A (ko) 2014-09-26
KR102033756B1 true KR102033756B1 (ko) 2019-10-17

Family

ID=51758091

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130028784A KR102033756B1 (ko) 2013-03-18 2013-03-18 유기전계발광표시장치와 이의 구동방법

Country Status (1)

Country Link
KR (1) KR102033756B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102278599B1 (ko) * 2014-11-19 2021-07-16 삼성디스플레이 주식회사 유기 발광 표시 장치 및 이의 구동 방법
KR102339644B1 (ko) 2017-06-12 2021-12-15 엘지디스플레이 주식회사 전계 발광 표시장치
KR102407490B1 (ko) * 2017-09-15 2022-06-10 엘지디스플레이 주식회사 전계발광표시장치 및 이의 구동방법

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100703430B1 (ko) * 2005-08-01 2007-04-03 삼성에스디아이 주식회사 화소 및 이를 이용한 유기 발광 표시장치
KR100732842B1 (ko) * 2005-11-09 2007-06-27 삼성에스디아이 주식회사 발광 표시장치
KR100865396B1 (ko) * 2007-03-02 2008-10-24 삼성에스디아이 주식회사 유기 전계 발광 표시 장치
KR101720340B1 (ko) * 2010-10-21 2017-03-27 엘지디스플레이 주식회사 유기발광다이오드 표시장치
KR101834012B1 (ko) * 2011-04-13 2018-03-02 엘지디스플레이 주식회사 유기발광다이오드 표시장치

Also Published As

Publication number Publication date
KR20140114213A (ko) 2014-09-26

Similar Documents

Publication Publication Date Title
TWI768621B (zh) 電致發光顯示裝置
KR102176454B1 (ko) Amoled 픽셀 구동 회로 및 구동 방법
KR102597588B1 (ko) 표시장치와 그의 열화 보상 방법
KR101577909B1 (ko) 유기발광 표시장치의 열화 센싱 방법
KR102033754B1 (ko) 유기발광 표시장치
KR102694938B1 (ko) 전계 발광 표시장치
KR102578715B1 (ko) 유기발광 표시장치
KR101794648B1 (ko) 유기발광다이오드 표시장치
KR102450894B1 (ko) 전계 발광 표시장치와 그 구동 방법
KR101719481B1 (ko) 유기 발광장치 및 구동방법
KR20180075054A (ko) 유기발광소자표시장치
KR20110122410A (ko) 유기발광다이오드 표시장치 및 그 구동방법
KR102328983B1 (ko) 유기발광 표시장치
KR20120069137A (ko) 유기전계발광표시장치
KR20200077929A (ko) 전계발광 표시장치
KR102031683B1 (ko) 유기발광 표시장치
KR101977249B1 (ko) 유기전계발광표시장치와 이의 구동방법
KR102033755B1 (ko) 유기전계발광표시장치와 이의 구동방법
KR102033756B1 (ko) 유기전계발광표시장치와 이의 구동방법
KR102309843B1 (ko) 유기발광 표시장치
KR20200070868A (ko) 전계발광 표시장치 및 그 구동방법
KR101973752B1 (ko) 유기발광 표시장치
KR102510567B1 (ko) 유기발광 표시장치와 그 구동방법
KR101613737B1 (ko) 유기발광다이오드 표시장치 및 그 구동방법
KR102498497B1 (ko) 유기발광 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right