KR102033616B1 - 표시장치의 게이트로우전압 생성장치 및 방법 - Google Patents

표시장치의 게이트로우전압 생성장치 및 방법 Download PDF

Info

Publication number
KR102033616B1
KR102033616B1 KR1020130009238A KR20130009238A KR102033616B1 KR 102033616 B1 KR102033616 B1 KR 102033616B1 KR 1020130009238 A KR1020130009238 A KR 1020130009238A KR 20130009238 A KR20130009238 A KR 20130009238A KR 102033616 B1 KR102033616 B1 KR 102033616B1
Authority
KR
South Korea
Prior art keywords
low voltage
gate low
region
driver
vgl
Prior art date
Application number
KR1020130009238A
Other languages
English (en)
Other versions
KR20140096555A (ko
Inventor
신성우
김경석
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020130009238A priority Critical patent/KR102033616B1/ko
Publication of KR20140096555A publication Critical patent/KR20140096555A/ko
Application granted granted Critical
Publication of KR102033616B1 publication Critical patent/KR102033616B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display

Abstract

본 발명의 실시예에 따른 표시장치의 게이트로우전압 생성장치는 특정 패턴이 인가되기 전후에 있어 표시패널의 휘도를 검사하여 수직 크로스토크가 최소화되는 최적 게이트 로우전압을 도출하는 휘도 검사부; 및 상기 도출된 최적 게이트 로우전압을 코드화하여 내장 메모리에 저장하고 구동 초기에 상기 최적 게이트 로우전압을 생성하는 드라이버 IC를 구비한다.

Description

표시장치의 게이트로우전압 생성장치 및 방법{Device And Method For Generating Gate Low Voltage of Display}
본 발명은 표시장치에 관한 것으로, 특히 표시장치의 게이트로우전압 생성장치 및 방법에 관한 것이다.
표시장치는 화상 표시를 위한 표시패널과, 이 표시패널을 구동하기 위한 드라이버를 포함한다. 표시패널에는 다수의 데이터라인들과 다수의 게이트라인들이 형성되고, 이들의 교차 영역마다 화소가 형성된다. 표시패널은 액정표시패널, 유기발광표시패널, 전기영동표시패널, 플라즈마디스플레이패널 등으로 구현될 수 있다. 드라이버는 데이터라인들을 구동하기 위한 소스 드라이버와 게이트라인들을 구동하기 위한 게이트 드라이버를 포함한다.
소스 드라이버는 데이터라인들에 데이터전압을 공급한다. 게이트 드라이버는 게이트라인들에 순차적으로 스캔펄스를 공급하여 데이터전압이 인가될 화소들을 1 수평라인분씩 순차적으로 선택한다. 스캔펄스는 게이트 하이전압(VGH)과 게이트 로우전압(VGL) 사이에서 스윙하는 구형파 형태로 발생된다. 게이트 하이전압(VGH)은 화소들 각각에 포함된 박막 트랜지스터(Thin Film Transistor, 이하 'TFT'라 함)를 턴 온 시킬수 있는 전압 레벨로 선택되고, 게이트 로우전압(VGL)은 TFT를 턴 오프 시킬 수 있는 전압 레벨로 선택된다.
표시패널의 형성 과정을 살펴보면, 하나의 마더 글래스(mother glass)로부터 다수의 표시패널들이 만들어진다. 따라서, 마더 글래스의 공장 산포에 의해 TFT의 전기적 특성이 표시패널마다 다르게 나타날 수 있다. 도 1은 표시패널들 간 TFT의 유의차를 보여주고 있다. 도 1에서, 'Vgs'는 TFT의 게이트-소스 간 전압을, 그리고 'Ids'는 TFT의 드레인-소스 간 전류를 각각 지시한다. 도 1을 참조하면, 동일한 'Vgs'에서 TFT의 드레인-소스 간 오프 전류가 표시패널마다 달라짐을 알 수 있다.
이러한 표시패널들 간 전기적 특성 차이에도 불구하고, 종래 기술에서는 모든 표시패널들에 동일한 게이트 로우전압(VGL)을 일률적으로 적용하고 있다. 그 결과, 종래 고해상도 모델에서는 TFT의 오프 전류 특성이 크게 왜곡되어 도 2와 같은 수직 크로스토크 현상이 발생될 수 있다. 수직 크로스토크는 도 2와 같이 중간 계조인 그레이 계조를 바탕으로 하여 화이트 계조의 윈도우 박스 패턴을 띄울 경우, 윈도우 박스 패턴에 인접한 상부 및 하부 그레이 영역에서 픽셀 전압이 왜곡되기 때문에 발생된다. 윈도우 박스 패턴에 인접한 상부 및 하부 그레이 영역은, 일률적인 게이트 로우전압(VGL)에 의한 오프 전류 증가로 인해 원래의 그레이 계조로 유지되지 못하고 그레이 계조와 다른 계조를 표시하게 된다.
표시패널들 간 전기적 특성 편차를 감안하여, 게이트 로우전압(VGL)을 일률적으로 인가하지 않고 각 표시패널의 전기적 특성에 맞게 인가하는 방안이 요구되고 있다.
따라서, 본 발명의 목적은 각 표시패널의 전기적 특성에 맞게 게이트 로우전압을 생성하여 특정 패턴에서 발생되는 수직 크로스토크의 수준을 줄일 수 있도록 한 표시장치의 게이트로우전압 생성장치 및 방법을 제공하는 데 있다.
상기 목적을 달성하기 위하여, 본 발명의 실시예에 따른 표시장치의 게이트로우전압 생성장치는 특정 패턴이 인가되기 전후에 있어 표시패널의 휘도를 검사하여 수직 크로스토크가 최소화되는 최적 게이트 로우전압을 도출하는 휘도 검사부; 및 상기 도출된 최적 게이트 로우전압을 코드화하여 내장 메모리에 저장하고 구동 초기에 상기 최적 게이트 로우전압을 생성하는 드라이버 IC를 구비한다.
상기 내장 메모리는 VGL 레지스터로 구현되고; 상기 드라이버 IC는 상기 도출된 최적 게이트 로우전압을 코드화하여 상기 VGL 레지스터에 자동실행코드로 저장한다.
상기 드라이버 IC는 상기 구동 초기에 시스템으로부터 구동전원이 인가되면 상기 자동실행코드를 로딩하여 상기 최적 게이트 로우전압을 생성한다.
상기 내장 메모리는 ID 레지스터로 구현되고; 상기 드라이버 IC는 상기 도출된 최적 게이트 로우전압을 코드화하여 상기 ID 레지스터에 ID 정보로 저장한다.
상기 드라이버 IC는 상기 구동 초기에 시스템으로부터 구동전원과 ID 요청이 인가되면 상기 시스템에 상기 ID 정보를 전송하고, 상기 시스템으로부터 상기 ID 정보에 대응되는 VGL 실행 명령이 입력되면 상기 VGL 실행 명령에 따라 상기 최적 게이트 로우전압을 생성한다.
화상 표시를 위한 상기 표시패널이 제1 영역, 상기 제1 영역에 수직으로 인접한 상부 영역과 하부 영역으로 나눠질 때, 상기 휘도 검사부는, 게이트 로우전압의 크기를 정해진 만큼씩 변경해가면서, 상기 제1 영역에 화이트 계조의 윈도우 박스 패턴이 인가되기 전후에 있어 상기 상부 영역의 제1 휘도차와, 상기 제1 영역에 화이트 계조의 윈도우 박스 패턴이 인가되기 전후에 있어 상기 하부 영역의 제2 휘도차를 검출하고, 상기 제1 및 제2 휘도차가 최소가 될 때의 게이트 로우전압을 상기 최적 게이트 로우전압으로 도출한다.
또한, 본 발명의 실시예에 따른 표시장치의 게이트로우전압 생성방법은 특정 패턴이 인가되기 전후에 있어 표시패널의 휘도를 검사하여 수직 크로스토크가 최소화되는 최적 게이트 로우전압을 도출하는 단계; 상기 도출된 최적 게이트 로우전압을 코드화하여 내장 메모리에 저장하는 단계; 및 구동 초기에 상기 최적 게이트 로우전압을 생성하는 단계를 포함한다.
본 발명은 각 표시패널의 전기적 특성에 맞게 드라이버 IC 내에서 자동으로 게이트 로우전압을 생성함으로써 특정 크로스토크 패턴에서 발생되는 수직 크로스토크의 수준을 크게 줄일 수 있다.
도 1은 표시패널들 간 TFT의 유의차를 보여주는 그래프.
도 2는 종래와 같이 일률적인 크기로 게이트 로우전압을 인가할 때 특정 패턴에서 수직 크로스토크가 발생되는 것을 보여주는 도면.
도 3 및 도 4는 본 발명의 실시예에 따른 게이트로우전압 생성장치를 포함한 표시장치를 보여주는 도면들.
도 5는 본 발명의 일 실시예에 따른 게이트로우전압 생성장치를 보여주는 도면.
도 6은 본 발명의 일 실시예에 따른 게이트로우전압 생성방법을 보여주는 도면.
도 7은 최적 게이트 로우전압을 도출하기 위한 휘도 검사의 일 방법을 보여주는 도면.
도 8은 본 발명의 다른 실시예에 따른 게이트로우전압 생성장치를 보여주는 도면.
도 9는 본 발명의 다른 실시예에 따른 게이트로우전압 생성방법을 보여주는 도면.
도 10은 게이트 로우전압이 ID 코드로서 메모리에 저장되는 일 예를 보여주는 도면.
이하, 도 3 내지 도 10을 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 3 및 도 4는 본 발명의 실시예에 따른 게이트로우전압 생성장치를 포함한 표시장치를 보여준다.
도 3 및 도 4를 참조하면, 본 발명의 표시장치는 시스템(10)과, 표시패널(20) 및 드라이버 IC(Intergrated Circuit, 21)가 포함된 표시소자를 구비한다. 드라이버 IC(21)에는 타이밍 콘트롤러(211), 소스 드라이버(212), 게이트 드라이버(213) 등이 포함될 수 있다. 게이트 드라이버(213)의 쉬프트 레지스터는 드라이버 IC(21)에 포함되지 않고, 표시패널(20)의 하부 유리기판에 직접 형성될 수 있다.
본 발명에 따른 표시장치는 액정표시장치(Liquid Crystal Display, LCD), 전계방출 표시장치(Field Emission Display : FED), 플라즈마 디스플레이 패널(Plasma Display Panel, PDP), 유기발광 다이오드 표시장치(Organic Light Emitting Display, OLED), 전기영동 표시장치(Electrophoresis, EPD) 등의 평판 표시장치로 구현될 수 있다. 이하의 실시예에서, 표시장치를 액정표시장치 중심으로 설명하지만, 본 발명의 표시장치는 액정표시장치에 한정되어 적용되지 않음에 주의하여야 한다.
표시패널(20)은 두 장의 유리기판 사이에 배치된 액정분자들을 구비한다. 이 표시패널(20)에는 데이터라인들(D1 내지 Dm)과 게이트라인들(G1 내지 Gn)의 교차 구조에 의해 매트릭스 형태로 m×n (m,n은 양의 정수)개의 액정셀들(Clc)이 배치된다.
표시패널(20)의 하부 유리기판에는 m 개의 데이터라인들(D1 내지 Dm), n개의 게이트라인들(G1 내지 Gn), TFT들, TFT들에 각각 접속된 액정셀(Clc)의 화소전극들(1), 및 스토리지 커패시터들(Cst) 등을 포함한 화소 어레이가 형성된다. 표시패널(20)의 상부 유리기판 상에는 블랙매트릭스, 컬러필터 및 공통전극(2)이 형성된다. 공통전극(2)은 TN(Twisted Nematic) 모드와 VA(Vertical Alignment) 모드와 같은 수직전계 구동방식에서 상부 유리기판 상에 형성되며, IPS(In Plane Switching) 모드와 FFS(Fringe Field Switching) 모드와 같은 수평전계 구동방식에서 화소전극(1)과 함께 하부 유리기판 상에 형성된다. 표시패널(20)의 상부 유리기판과 하부 유리기판 각각에는 광축이 직교하는 편광판이 부착되고 액정과 접하는 내면에 액정의 프리틸트각을 설정하기 위한 배향막이 형성된다.
소스 드라이버(212)는 타이밍 콘트롤러(211)의 제어 하에 디지털 비디오 데이터를 래치하고 그 디지털 비디오 데이터를 아날로그 정극성/부극성 감마보상전압으로 변환하여 정극성/부극성 데이터전압을 발생하고 그 데이터전압을 데이터라인들(D1 내지 Dm)에 공급한다. 소스 드라이버(212)는 TCP(Tape Carrier Package) 상에 실장되어 TAB(Tape Automated Bonding) 공정에 의해 표시패널(20)의 하부 유리기판에 접합될 수 있다.
게이트 드라이버(213)는 쉬프트 레지스터, 쉬프트 레지스터의 출력신호를 액정셀의 TFT 구동에 적합한 스윙폭으로 변환하기 위한 레벨 쉬프터 등을 포함한다. 게이트 드라이버(213)는 타이밍 콘트롤러(211)의 제어하에 대략 1 수평기간의 펄스폭을 가지는 스캔펄스를 게이트라인들(G1 내지 Gn)에 순차적으로 공급한다. 게이트 드라이버(213)는 TCP 상에 실장되어 TAB 공정에 의해 표시패널(20)의 하부 유리기판에 접합되거나, 또는 GIP(Gate In Panel) 공정에 의해 화소 어레이와 동시에 하부 유리기판 상에 직접 형성될 수 있다.
타이밍 콘트롤러(211)는 시스템(10)으로부터 입력되는 디지털 비디오 데이터를 표시패널(20)에 맞게 재정렬하여 소스 드라이버(212)에 공급한다. 타이밍 콘트롤러(211)는 시스템(10)으로부터 수직/수평 동기신호(Vsync, Hsync), 데이터 인에이블(Data Enable), 클럭신호(CLK) 등의 타이밍신호를 입력받아 소스 드라이버(212)와 게이트 드라이버(213)의 동작 타이밍을 제어하기 위한 제어신호들을 발생한다.
도 5는 본 발명의 일 실시예에 따른 게이트로우전압 생성장치를 보여준다. 그리고, 도 6은 본 발명의 일 실시예에 따른 게이트로우전압 생성방법을 보여준다. 도 7은 최적 게이트 로우전압을 도출하기 위한 휘도 검사의 일 방법을 보여준다.
도 5를 참조하면, 본 발명의 일 실시예에 따른 게이트로우전압 생성장치는 휘도 검사부(5), 드라이버 IC(21), 및 시스템(10)을 포함한다.
휘도 검사부(5)는 도 7과 같은 특정 패턴 즉, 화이트 계조의 윈도우 박스 패턴이 인가되기 전후에 있어 표시패널(20)의 휘도를 검사하여 수직 크로스토크가 최소화되는 최적 게이트 로우전압(VGL)을 도출한다.(S61,S62) 도 7과 같이 표시패널(20)이 제1 영역, 상기 제1 영역에 수직으로 인접한 상부 영역(UPA)과 하부 영역(LPA)으로 나눠질 때, 휘도 검사부(5)는 게이트 로우전압(VGL)의 크기를 정해진 만큼씩 변경해가면서, 상기 제1 영역에 화이트 계조의 윈도우 박스 패턴이 인가되기 전후에 있어 상부 영역(UPA)의 제1 휘도차와, 상기 제1 영역에 화이트 계조의 윈도우 박스 패턴이 인가되기 전후에 있어 하부 영역(LPA)의 제2 휘도차를 검출한다. 제1 휘도차가 최소가 될 때 상부 영역(UPA)에서 생기는 수직 크로스토크는 최소가 되고, 또한 제2 휘도차가 최소가 될 때 하부 영역(LPA)에서 생기는 수직 크로스토크는 최소가 된다. 따라서, 휘도 검사부(5)는 상기 제1 및 제2 휘도차가 최소가 될 때의 게이트 로우전압(VGL)을 최적 게이트 로우전압(VGL)으로 도출한다. 휘도 검사부(5)는 제1 휘도차를 얻기 위해 도 7에서 광센싱 1과 광센싱 3을 비교하고, 제2 휘도차를 얻기 위해 도 7에서 광센싱 2와 광센싱 4를 비교한다.
드라이버 IC(21)는 도출된 최적 게이트 로우전압(VGL)을 코드화하여 내장 메모리에 저장하고 구동 초기에 상기 최적 게이트 로우전압(VGL)을 생성한다. 여기서, 내장 메모리는 VGL 레지스터로 구현될 수 있다. 드라이버 IC(21)는 도출된 최적 게이트 로우전압(VGL)을 코드화하여 VGL 레지스터에 자동실행코드로 저장하고, 구동 초기에 시스템(10)으로부터 구동전원이 인가되면 상기 자동실행코드를 로딩하여 상기 최적 게이트 로우전압(VGL)을 생성한다.(S63,S64) 생성된 최적 게이트 로우전압(VGL)은 일정 레벨의 게이트 하이전압(VGH)과 함께 게이트 드라이버(213)에 인가된다. 게이트 드라이버(213)는 최적 게이트 로우전압(VGL)과 게이트 하이전압(VGH) 사이에서 스윙하는 스캔펄스(SCAN)를 생성하여 출력한다.(S65)
한편, 구동 초기에 시스템(10)에서 드라이버 IC(21)로 인가되는 이니셜 코드에는 게이트 로우전압(VGL)에 관한 정보를 제외하고, 각종 구동에 필요한 정보들이 포함되어 있다. 구동 초기에 드라이버 IC(21)는 이니셜 코드에 따라 각종 구동 신호들을 생성해 낸다. 소스 드라이버(212)는 디지털 비디오 데이터를 데이터전압(Vdata)으로 변환하여 출력한다.
도 8은 본 발명의 다른 실시예에 따른 게이트로우전압 생성장치를 보여준다. 그리고, 도 9는 본 발명의 다른 실시예에 따른 게이트로우전압 생성방법을 보여준다. 도 10은 게이트 로우전압이 ID 코드로서 메모리에 저장되는 일 예를 보여준다.
도 8를 참조하면, 본 발명의 다른 실시예에 따른 게이트로우전압 생성장치는 휘도 검사부(5), 드라이버 IC(21), 및 시스템(10)을 포함한다.
휘도 검사부(5)는 도 7과 같은 특정 패턴 즉, 화이트 계조의 윈도우 박스 패턴이 인가되기 전후에 있어 표시패널(20)의 휘도를 검사하여 수직 크로스토크가 최소화되는 최적 게이트 로우전압(VGL)을 도출한다.(S101,S102) 도 7과 같이 표시패널(20)이 제1 영역, 상기 제1 영역에 수직으로 인접한 상부 영역(UPA)과 하부 영역(LPA)으로 나눠질 때, 휘도 검사부(5)는 게이트 로우전압(VGL)의 크기를 정해진 만큼씩 변경해가면서, 상기 제1 영역에 화이트 계조의 윈도우 박스 패턴이 인가되기 전후에 있어 상부 영역(UPA)의 제1 휘도차와, 상기 제1 영역에 화이트 계조의 윈도우 박스 패턴이 인가되기 전후에 있어 하부 영역(LPA)의 제2 휘도차를 검출한다. 제1 휘도차가 최소가 될 때 상부 영역(UPA)에서 생기는 수직 크로스토크는 최소가 되고, 또한 제2 휘도차가 최소가 될 때 하부 영역(LPA)에서 생기는 수직 크로스토크는 최소가 된다. 따라서, 휘도 검사부(5)는 상기 제1 및 제2 휘도차가 최소가 될 때의 게이트 로우전압(VGL)을 최적 게이트 로우전압(VGL)으로 도출한다. 휘도 검사부(5)는 제1 휘도차를 얻기 위해 도 7에서 광센싱 1과 광센싱 3을 비교하고, 제2 휘도차를 얻기 위해 도 7에서 광센싱 2와 광센싱 4를 비교한다.
드라이버 IC(21)는 도출된 최적 게이트 로우전압(VGL)을 코드화하여 내장 메모리에 저장하고 구동 초기에 상기 최적 게이트 로우전압(VGL)을 생성한다. 여기서, 내장 메모리는 도 10과 같은 ID 레지스터로 구현될 수 있다. 드라이버 IC(21)는 도출된 최적 게이트 로우전압(VGL)을 코드화하여 ID 레지스터에 ID 정보로 저장하고, 구동 초기에 시스템(10)으로부터 구동전원과 ID 요청이 인가되면 시스템(10)에 상기 ID 정보를 전송한다.(S103,S104) 그리고, 드라이버 IC(21)는 시스템(10)으로부터 상기 ID 정보에 대응되는 VGL 실행 명령이 입력되면 상기 VGL 실행 명령에 따라 상기 최적 게이트 로우전압(VGL)을 생성한다.(S105) 생성된 최적 게이트 로우전압(VGL)은 일정 레벨의 게이트 하이전압(VGH)과 함께 게이트 드라이버(213)에 인가된다. 게이트 드라이버(213)는 최적 게이트 로우전압(VGL)과 게이트 하이전압(VGH) 사이에서 스윙하는 스캔펄스(SCAN)를 생성하여 출력한다.(S106)
한편, 구동 초기에 시스템(10)에서 드라이버 IC(21)로 인가되는 이니셜 코드에는 게이트 로우전압(VGL)에 관한 정보를 제외하고, 각종 구동에 필요한 정보들이 포함되어 있다. 구동 초기에 드라이버 IC(21)는 이니셜 코드에 따라 각종 구동 신호들을 생성해 낸다. 소스 드라이버(212)는 디지털 비디오 데이터를 데이터전압(Vdata)으로 변환하여 출력한다.
상술한 바와 같이, 본 발명은 각 표시패널의 전기적 특성에 맞게 드라이버 IC 내에서 자동으로 게이트 로우전압을 생성함으로써 특정 크로스토크 패턴에서 발생되는 수직 크로스토크의 수준을 크게 줄일 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
5 : 휘도 검사부 10 : 시스템
20 : 표시패널 21 : 드라이버 IC
211 : 타이밍 콘트롤러 212 : 소스 드라이버
213 : 게이트 드라이버

Claims (12)

  1. 특정 패턴이 인가되기 전후에 있어 표시패널의 휘도를 검사하여 수직 크로스토크가 최소화되는 최적 게이트 로우전압을 도출하는 휘도 검사부; 및
    상기 도출된 최적 게이트 로우전압을 코드화하여 내장 메모리에 저장하고 구동 초기에 상기 최적 게이트 로우전압을 생성하는 드라이버 IC를 구비하고,
    화상 표시를 위한 상기 표시패널이 제1 영역, 상기 제1 영역에 수직으로 인접한 상부 영역과 하부 영역으로 나눠질 때,
    상기 휘도 검사부는, 게이트 로우전압의 크기를 정해진 만큼씩 변경해가면서, 상기 제1 영역에 화이트 계조의 윈도우 박스 패턴이 인가되기 전후에 있어 상기 상부 영역의 제1 휘도차와, 상기 제1 영역에 화이트 계조의 윈도우 박스 패턴이 인가되기 전후에 있어 상기 하부 영역의 제2 휘도차를 검출하고, 상기 제1 및 제2 휘도차가 최소가 될 때의 게이트 로우전압을 상기 최적 게이트 로우전압으로 도출하는 것을 특징으로 하는 표시장치의 게이트로우전압 생성장치.
  2. 제 1 항에 있어서,
    상기 내장 메모리는 VGL 레지스터로 구현되고;
    상기 드라이버 IC는 상기 도출된 최적 게이트 로우전압을 코드화하여 상기 VGL 레지스터에 자동실행코드로 저장하는 것을 특징으로 하는 표시장치의 게이트로우전압 생성장치.
  3. 제 2 항에 있어서,
    상기 드라이버 IC는 상기 구동 초기에 시스템으로부터 구동전원이 인가되면 상기 자동실행코드를 로딩하여 상기 최적 게이트 로우전압을 생성하는 것을 특징으로 하는 표시장치의 게이트로우전압 생성장치.
  4. 제 1 항에 있어서,
    상기 내장 메모리는 ID 레지스터로 구현되고;
    상기 드라이버 IC는 상기 도출된 최적 게이트 로우전압을 코드화하여 상기 ID 레지스터에 ID 정보로 저장하는 것을 특징으로 하는 표시장치의 게이트로우전압 생성장치.
  5. 제 4 항에 있어서,
    상기 드라이버 IC는 상기 구동 초기에 시스템으로부터 구동전원과 ID 요청이 인가되면 상기 시스템에 상기 ID 정보를 전송하고, 상기 시스템으로부터 상기 ID 정보에 대응되는 VGL 실행 명령이 입력되면 상기 VGL 실행 명령에 따라 상기 최적 게이트 로우전압을 생성하는 것을 특징으로 하는 표시장치의 게이트로우전압 생성장치.
  6. 삭제
  7. 특정 패턴이 인가되기 전후에 있어 표시패널의 휘도를 검사하여 수직 크로스토크가 최소화되는 최적 게이트 로우전압을 도출하는 단계;
    상기 도출된 최적 게이트 로우전압을 코드화하여 내장 메모리에 저장하는 단계; 및
    구동 초기에 상기 최적 게이트 로우전압을 생성하는 단계를 포함하고,
    화상 표시를 위한 상기 표시패널이 제1 영역, 상기 제1 영역에 수직으로 인접한 상부 영역과 하부 영역으로 나눠질 때, 상기 최적 게이트 로우전압을 도출하는 단계는,
    게이트 로우전압의 크기를 정해진 만큼씩 변경해가면서, 상기 제1 영역에 화이트 계조의 윈도우 박스 패턴이 인가되기 전후에 있어 상기 상부 영역의 제1 휘도차와, 상기 제1 영역에 화이트 계조의 윈도우 박스 패턴이 인가되기 전후에 있어 상기 하부 영역의 제2 휘도차를 검출하는 단계; 및
    상기 제1 및 제2 휘도차가 최소가 될 때의 게이트 로우전압을 상기 최적 게이트 로우전압으로 도출하는 단계를 포함하는 것을 특징으로 하는 표시장치의 게이트로우전압 생성방법.
  8. 제 7 항에 있어서,
    상기 내장 메모리는 VGL 레지스터로 구현되고;
    상기 내장 메모리에 저장하는 단계는 상기 도출된 최적 게이트 로우전압을 코드화하여 상기 VGL 레지스터에 자동실행코드로 저장하는 단계인 것을 특징으로 하는 표시장치의 게이트로우전압 생성방법.
  9. 제 8 항에 있어서,
    상기 최적 게이트 로우전압을 생성하는 단계는 상기 구동 초기에 시스템으로부터 구동전원이 인가되면 상기 자동실행코드를 로딩하여 상기 최적 게이트 로우전압을 생성하는 단계인 것을 특징으로 하는 표시장치의 게이트로우전압 생성방법.
  10. 제 7 항에 있어서,
    상기 내장 메모리는 ID 레지스터로 구현되고;
    상기 내장 메모리에 저장하는 단계는 상기 도출된 최적 게이트 로우전압을 코드화하여 상기 ID 레지스터에 ID 정보로 저장하는 단계인 것을 특징으로 하는 표시장치의 게이트로우전압 생성방법.
  11. 제 10 항에 있어서,
    상기 최적 게이트 로우전압을 생성하는 단계는,
    상기 구동 초기에 시스템으로부터 구동전원과 ID 요청이 인가되면 상기 시스템에 상기 ID 정보를 전송하는 단계; 및
    상기 시스템으로부터 상기 ID 정보에 대응되는 VGL 실행 명령이 입력되면 상기 VGL 실행 명령에 따라 상기 최적 게이트 로우전압을 생성하는 단계를 포함하는 것을 특징으로 하는 표시장치의 게이트로우전압 생성방법.
  12. 삭제
KR1020130009238A 2013-01-28 2013-01-28 표시장치의 게이트로우전압 생성장치 및 방법 KR102033616B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020130009238A KR102033616B1 (ko) 2013-01-28 2013-01-28 표시장치의 게이트로우전압 생성장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130009238A KR102033616B1 (ko) 2013-01-28 2013-01-28 표시장치의 게이트로우전압 생성장치 및 방법

Publications (2)

Publication Number Publication Date
KR20140096555A KR20140096555A (ko) 2014-08-06
KR102033616B1 true KR102033616B1 (ko) 2019-10-17

Family

ID=51744383

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130009238A KR102033616B1 (ko) 2013-01-28 2013-01-28 표시장치의 게이트로우전압 생성장치 및 방법

Country Status (1)

Country Link
KR (1) KR102033616B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113948051B (zh) * 2021-10-28 2023-05-12 合肥鑫晟光电科技有限公司 显示驱动电路、显示驱动方法及显示装置
CN114882847B (zh) * 2022-04-29 2023-04-25 长沙惠科光电有限公司 显示驱动电路、显示驱动方法及显示面板

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013009030A (ja) * 2011-06-22 2013-01-10 Sony Corp 画像信号処理装置及び画像信号処理方法、表示装置、並びにコンピューター・プログラム

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100285622B1 (ko) * 1998-06-27 2001-04-02 구자홍 전계 방출 디스플레이의 휘도 보정장치
KR101237201B1 (ko) * 2006-04-18 2013-02-25 엘지디스플레이 주식회사 액정표시소자 및 그의 구동 방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013009030A (ja) * 2011-06-22 2013-01-10 Sony Corp 画像信号処理装置及び画像信号処理方法、表示装置、並びにコンピューター・プログラム

Also Published As

Publication number Publication date
KR20140096555A (ko) 2014-08-06

Similar Documents

Publication Publication Date Title
KR102316101B1 (ko) 표시장치와 그 검사 방법
US8786538B2 (en) Display device and method for controlling gate pulse
KR101638336B1 (ko) 터치 패널을 포함한 표시 장치
KR102495199B1 (ko) 표시장치
KR102055152B1 (ko) 표시장치
KR101798489B1 (ko) 감마전압 생성장치, 이를 포함하는 액정표시장치 및 액정표시장치의 구동방법
KR102130144B1 (ko) 얼룩 보상 방법과 이를 이용한 표시장치
KR20100015223A (ko) 액정표시장치
KR20120121715A (ko) 표시장치
KR20170136150A (ko) 광 밸브 패널과 이를 이용한 액정표시장치
US20190012967A1 (en) Display device having optical sensor
KR102338944B1 (ko) 액정 표시 장치 및 그의 구동 방법
KR102033616B1 (ko) 표시장치의 게이트로우전압 생성장치 및 방법
KR101493526B1 (ko) 액정표시장치
KR20090005424A (ko) 액정 표시 장치 및 이의 구동 방법
KR102180914B1 (ko) 표시장치
KR20170044810A (ko) 액정 표시 장치
KR20200145010A (ko) 구동 회로 및 디스플레이 장치
US10304406B2 (en) Display apparatus with reduced flash noise, and a method of driving the display apparatus
KR102571652B1 (ko) 표시패널 및 표시장치
KR101960370B1 (ko) 전기 영동 표시장치의 공통전압 검사 장치
KR101695018B1 (ko) 액정표시장치
US10957265B2 (en) Display apparatus and method of driving the same
KR20140000458A (ko) 표시 장치 및 그 구동 방법
KR20180014337A (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right