KR102010434B1 - 주입 동기 주파수 체배기 및 그의 주파수 체배 방법 - Google Patents
주입 동기 주파수 체배기 및 그의 주파수 체배 방법 Download PDFInfo
- Publication number
- KR102010434B1 KR102010434B1 KR1020170183939A KR20170183939A KR102010434B1 KR 102010434 B1 KR102010434 B1 KR 102010434B1 KR 1020170183939 A KR1020170183939 A KR 1020170183939A KR 20170183939 A KR20170183939 A KR 20170183939A KR 102010434 B1 KR102010434 B1 KR 102010434B1
- Authority
- KR
- South Korea
- Prior art keywords
- frequency
- signal
- tuning
- injection
- ring oscillator
- Prior art date
Links
- 238000002347 injection Methods 0.000 title claims abstract description 146
- 239000007924 injection Substances 0.000 title claims abstract description 146
- 238000000034 method Methods 0.000 title claims abstract description 49
- 230000010355 oscillation Effects 0.000 claims abstract description 79
- 230000001360 synchronised effect Effects 0.000 claims abstract description 56
- 230000003213 activating effect Effects 0.000 claims description 7
- 230000003247 decreasing effect Effects 0.000 claims description 5
- 238000010586 diagram Methods 0.000 description 14
- 238000004088 simulation Methods 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 238000013459 approach Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000001151 other effect Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 238000003786 synthesis reaction Methods 0.000 description 1
- 230000002747 voluntary effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/24—Automatic control of frequency or phase; Synchronisation using a reference signal directly applied to the generator
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/081—Details of the phase-locked loop provided with an additional controlled phase shifter
- H03L7/0812—Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used
- H03L7/0818—Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used the controlled phase shifter comprising coarse and fine delay or phase-shifting means
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/099—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
- H03L7/0995—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator comprising a ring oscillator
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
- H03L7/197—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division
- H03L7/1974—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division
- H03L7/1976—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division for fractional frequency division using a phase accumulator for controlling the counter or frequency divider
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
Description
도 2는 도 1에 도시된 단일 지연 셀의 링 발진기의 구성을 나타내는 회로도,
도 3은 도 1에 도시된 주입 동기 주파수 체배기의 자가 발진 주파수의 변화를 나타내는 파형도,
도 4는 본 발명에 따른 주입 동기 주파수 체배기의 구성을 도시한 블럭도,
도 5는 본 발명에 따른 주입 동기 주파수 체배기의 처리 수순을 도시한 흐름도,
도 6은 본 발명의 실시예에 따른 주입 동기 주파수 체배기의 회로 구성을 도시한 도면,
도 7은 도 6에 도시된 주입 동기 주파수 체배기의 한 주기에 대한 타이밍도, 그리고
도 8은 도 6에 도시된 주입 동기 주파수 체배기의 시뮬레이션 결과를 나타내는 파형도이다.
102 : 주입 신호 생성부
104 : 링 발진기
106 : 튜닝 제어부
112 : FSM
114 : 카운터부
116 : 비교부
118 : 제1 튜닝 제어부
120 : 제2 튜닝 제어부
Claims (17)
- 삭제
- 주입 동기 주파수 체배기에 있어서:
기준 주파수를 받아서 주입 신호를 생성하는 주입 신호 생성부;
상기 주입 신호에 대응하는 자가 발진 주파수를 출력하는 링 발진기; 및
상기 링 발진기의 현재 자가 발진 주파수를 카운트하여 목표 주파수에 대응되는 기준값과 카운트 결과 값을 비교하고, 비교 결과에 따라 현재 자가 발진 주파수를 목표 주파수에 근접하도록 상기 링 발진기의 전류를 조절하여 코오스 튜닝하고, 코오스 튜닝된 자가 발진 주파수를 상기 주입 신호 생성부의 주입 신호 듀티비를 조절하여 파인 튜닝하도록 제어하는 튜닝 제어부;를 포함하되,
상기 튜닝 제어부는,
상기 링 발진기로부터 출력되는 현재 자가 발진 주파수를 카운트하는 카운터부;
상기 기준 주파수를 받아서 상기 카운터부를 리셋하거나 활성화시키는 복수 개의 제어 신호를 출력하는 유한 상태 기계;
상기 카운터부로부터 현재 자가 발진 주파수의 카운트 값을 받아서 목표 주파수에 대응되는 기준값과 비교하는 비교부;
상기 비교부의 비교 결과에 따라 현재 자가 발진 주파수를 목표 주파수에 근접하게 상기 링 발진기의 전류를 제어하여 코오스 튜닝하는 제1 튜닝 제어부; 및
상기 제1 튜닝 제어부가 코오스 튜닝이 완료되면, 상기 비교부의 비교 결과에 따라 현재 자가 발진 주파수를 목표 주파수에 도달되게 상기 주입 신호 생성부의 주입 신호 듀티비를 제어하여 파인 튜닝하는 제2 튜닝 제어부;를 포함하는 것을 특징으로 하는 주입 동기 주파수 체배기. - 청구항 2에 있어서,
상기 카운터부는 상기 유한 상태 기계로부터 하나의 상기 제어 신호가 활성화되는 동안에 상기 링 발진기로부터 출력되는 현재 자가 발진 주파수를 카운팅하는 것을 특징으로 하는 주입 동기 주파수 체배기. - 청구항 2에 있어서,
상기 주입 신호 생성부는,
상기 제1 튜닝 제어부로부터 코오스 튜닝 완료 신호가 입력되면, 상기 제2 튜닝 제어부로부터 주입 신호 듀티비를 제어하기 위한 주파수 제어 신호를 피드백 받아서 파인 튜닝을 위한 주입 신호를 생성하는 것을 특징으로 하는 주입 동기 주파수 체배기. - 청구항 2 또는 청구항 4에 있어서,
상기 링 발진기는,
상기 주입 신호 생성부로부터 출력된 상기 주입 신호를 받아들이고, 상기 제1 튜닝 제어부로부터 자신의 전류를 제어하는 전류 제어 신호에 응답해서 자가 발진 주파수를 생성하는 것 특징으로 하는 주입 동기 주파수 체배기. - 청구항 2에 있어서,
상기 유한 상태 기계는,
상기 기준 주파수를 받아서 상기 카운터부를 리셋시키는 제1 제어 신호와 상기 카운터부를 활성화시키는 제2 제어 신호를 출력하고, 상기 기준 주파수로부터 비교 기준 주파수를 생성하여 상기 비교부로 출력하는 것을 특징으로 하는 주입 동기 주파수 체배기. - 청구항 6에 있어서,
상기 유한 상태 기계는,
상기 기준 주파수로부터 코오스 튜닝을 위한 튜닝 기준 신호를 생성하여 상기 제1 튜닝 제어부로 더 출력하는 것을 특징으로 하는 주입 동기 주파수 체배기. - 청구항 7에 있어서,
상기 카운터부는,
상기 유한 상태 기계로부터 상기 제2 제어 신호를 받아서 상기 제2 제어 신호가 하이 레벨인 구간 동안에 자가 발진 주파수를 카운팅하는 것을 특징으로 하는 주입 동기 주파수 체배기. - 청구항 8에 있어서,
상기 비교부는,
목표 주파수에 대한 기준값을 입력받고, 상기 카운터부로부터 카운팅 결과 값과 받아서 비교하여 자가 발진 주파수를 튜닝하기 위한 업 신호 또는 다운 신호를 상기 제1 및 상기 제2 튜닝 제어부로 출력하는 것을 특징으로 하는 주입 동기 주파수 체배기. - 청구항 9에 있어서,
상기 제1 튜닝 제어부는,
상기 유한 상태 기계로부터 상기 튜닝 기준 신호를 받아들이고, 상기 비교부로부터 상기 업 신호 또는 상기 다운 신호를 받아서 상기 링 발진기로 현재 자가 발진 주파수를 목표 주파수로 대략 조정하도록 전류 제어 신호를 피드백하는 것을 특징으로 하는 주입 동기 주파수 체배기. - 청구항 10에 있어서,
상기 제1 튜닝 제어부는,
상기 링 발진기로부터 출력되는 자가 발진 주파수의 코오스 튜닝이 완료되면, 상기 주입 신호 생성부와 상기 제2 튜닝 제어부로 코오스 튜닝 완료 신호를 더 출력하는 것을 특징으로 하는 주입 동기 주파수 체배기. - 청구항 11에 있어서,
상기 제2 튜닝 제어부는,
상기 비교부로부터 상기 업 신호 또는 상기 다운 신호를 받아서 상기 링 발진기의 현재 자가 발진 주파수를 목표 주파수로 미세 조정하도록 주파수 제어 신호를 상기 주입 신호 생성부로 피드백하는 것을 특징으로 하는 주입 동기 주파수 체배기. - 주입 동기 주파수 체배기의 주파수 체배 방법에 있어서:
제1 튜닝 제어부로부터 출력되는 링 발진기의 전류를 제어하는 전류 제어 신호와, 제2 튜닝 제어부로부터 출력되는 주입 신호 듀티비를 제어하는 주파수 제어 신호를 조절하여 목표 주파수를 설정하는 단계;
설정된 목표 주파수에 대응하여 상기 제1 튜닝 제어부로부터 상기 링 발진기로 상기 전류 제어 신호를 출력하고, 상기 제2 튜닝 제어부로부터 주입 신호 생성부로 상기 주파수 제어 신호를 출력하는 단계;
상기 주입 신호 생성부가 기준 주파수를 입력받아서 주입 신호를 생성하고, 생성된 주입 신호를 상기 링 발진기로 출력하는 단계;
상기 링 발진기가 상기 주입 신호에 대응하여 자가 발진 주파수를 출력하는 단계;
카운터부가 유한 상태 기계로부터 자신을 활성화시키는 제어 신호를 받아서 상기 제어 신호가 활성화되는 구간 동안에 상기 링 발진기로부터 출력되는 자가 발진 주파수를 카운트하고, 카운팅 결과 값을 비교부로 출력하는 단계;
상기 비교부가 카운팅 결과 값과 목표 주파수에 대한 기준값을 비교하고, 비교 결과에 따라 주파수 튜닝을 위한 업 신호 또는 다운 신호를 상기 제1 튜닝 제어부로 출력하는 단계; 및
상기 제1 튜닝 제어부가 상기 전류 제어 신호의 값이 결정되면, 현재 자가 발진 주파수가 목표 주파수의 근접하도록 고정시키고, 코오스 튜닝이 완료되었음을 알려주는 코오스 튜닝 완료 신호를 상기 주입 신호 생성부와 상기 제2 튜닝 제어부로 출력하는 단계;를 포함하는 것을 특징으로 하는 주입 동기 주파수 체배기의 주파수 체배 방법. - 청구항 13에 있어서,
상기 주파수 체배 방법은,
상기 제2 튜닝 제어부가 상기 코오스 튜닝 완료 신호에 응답해서 상기 링 발진기의 현재 자가 발진 주파수를 목표 주파수로 미세 조정하도록 상기 주파수 제어 신호를 상기 주입 신호 생성부로 출력하고, 상기 링 발진기가 상기 주입 신호 생성부로부터 출력되는 주입 신호에 대응하는 자가 발진 주파수를 생성하는 단계;
상기 카운터부가 상기 유한 상태 기계로부터 출력되는 상기 제어 신호가 활성화되는 구간 동안에 상기 링 발진기로부터 출력되는 자가 발진 주파수를 카운트하고, 카운팅 결과 값을 상기 비교부로 출력하는 단계;
상기 비교부가 카운팅 결과 값과 목표 주파수에 대한 기준값을 비교하고, 비교 결과에 따라 주파수 튜닝을 위한 업 신호 또는 다운 신호를 상기 제2 튜닝 제어부로 출력하는 단계;
상기 제2 튜닝 제어부가 상기 주파수 제어 신호의 값이 결정되면, 코오스 튜닝 보다 더 미세하게 목표 주파수를 찾아가며 상기 주파수 제어 신호를 조절하여 자가 발진 주파수를 고정시킨 후, 파인 튜닝을 종료하는 단계;를 더 포함하는 것을 특징으로 하는 주입 동기 주파수 체배기의 주파수 체배 방법. - 청구항 14에 있어서,
상기 주파수 체배 방법은,
상기 코오스 튜닝 및 상기 파인 튜닝이 종료되면, 상기 전류 제어 신호와 상기 주파수 제어 신호를 결정하여 목표 주파수에 대응하는 상기 링 발진기의 자가 발진 주파수를 출력하는 단계를 더 포함하는 것을 특징으로 하는 주입 동기 주파수 체배기의 주파수 체배 방법. - 청구항 14 또는 청구항 15에 있어서,
상기 비교부로부터 상기 업 신호 또는 상기 다운 신호를 상기 제1 튜닝 제어부로 출력하는 단계는;
상기 카운팅 결과 값이 상기 기준값 보다 크면, 주파수를 감소시키는 상기 다운 신호를 상기 제1 튜닝 제어부로 출력하고, 상기 제1 튜닝 제어부가 상기 다운 신호에 응답해서 상기 전류 제어 신호의 각 비트들 값을 순차적으로 0으로 설정하여 상기 링 발진기로 출력하고,
상기 카운팅 결과 값이 상기 기준값 보다 작으면, 주파수를 증가시키는 상기 업 신호를 상기 제1 튜닝 제어부로 출력하고, 상기 제1 튜닝 제어부가 상기 업 신호에 응답해서 상기 전류 제어 신호의 각 비트들 값을 순차적으로 1로 설정하여 상기 링 발진기로 출력하는 것을 특징으로 하는 주입 동기 주파수 체배기의 주파수 체배 방법. - 청구항 16에 있어서,
상기 비교부가 상기 업 신호 또는 상기 다운 신호를 상기 제2 튜닝 제어부로 출력하는 단계는;
상기 카운팅 결과 값이 상기 기준값 보다 크면, 주파수를 감소시키는 상기 다운 신호를 상기 제2 튜닝 제어부로 출력하고, 상기 제2 튜닝 제어부가 상기 다운 신호에 응답해서 상기 주파수 제어 신호의 각 비트들 값을 순차적으로 0으로 설정하여 상기 주입 신호 생성부로 출력하고,
상기 카운팅 결과 값이 상기 기준값 보다 작으면, 주파수를 증가시키는 상기 업 신호를 상기 제2 튜닝 제어부로 출력하고, 상기 제2 튜닝 제어부가 상기 업 신호에 응답해서 상기 주파수 제어 신호의 각 비트들 값을 순차적으로 1로 설정하여 상기 주입 신호 생성부로 출력하는 것을 특징으로 하는 주입 동기 주파수 체배기의 주파수 체배 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020170183939A KR102010434B1 (ko) | 2017-12-29 | 2017-12-29 | 주입 동기 주파수 체배기 및 그의 주파수 체배 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020170183939A KR102010434B1 (ko) | 2017-12-29 | 2017-12-29 | 주입 동기 주파수 체배기 및 그의 주파수 체배 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20190081415A KR20190081415A (ko) | 2019-07-09 |
KR102010434B1 true KR102010434B1 (ko) | 2019-08-14 |
Family
ID=67260971
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020170183939A KR102010434B1 (ko) | 2017-12-29 | 2017-12-29 | 주입 동기 주파수 체배기 및 그의 주파수 체배 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR102010434B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11876487B2 (en) | 2022-03-08 | 2024-01-16 | Samsung Electronics Co., Ltd. | Oscillator using sampling PLL-based injection |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102434693B1 (ko) * | 2021-08-11 | 2022-08-19 | 포항공과대학교 산학협력단 | 밀리미터파 대역의 저잡음 분수형 주파수 합성기 및 구현 방법 |
CN115694480A (zh) * | 2022-10-27 | 2023-02-03 | 北京兆讯恒达技术有限公司 | 电流型数控振荡器及相应的锁相环 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101563438B1 (ko) * | 2014-12-11 | 2015-10-27 | 성균관대학교산학협력단 | 발진 주파수를 보정할 수 있는 주입 동기 주파수 분주기 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2677667A4 (en) | 2011-02-17 | 2017-05-10 | Tokyo Institute of Technology | Millimeter wavelength range wireless transceiver device |
KR101656759B1 (ko) | 2014-12-31 | 2016-09-13 | 울산과학기술원 | 주파수 미세 조정이 가능한 인젝션 락킹 기반 주파수 체배기 및 그 구동방법 |
-
2017
- 2017-12-29 KR KR1020170183939A patent/KR102010434B1/ko active IP Right Grant
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101563438B1 (ko) * | 2014-12-11 | 2015-10-27 | 성균관대학교산학협력단 | 발진 주파수를 보정할 수 있는 주입 동기 주파수 분주기 |
Non-Patent Citations (1)
Title |
---|
H. Kim 외, "A 2.4-GHz 1.5-mW Digital Multiplying Delay-Locked Loop Using Pulsewidth Comparator and Double Injection Technique," IEEE JSSC, vol. 52, no. 11, pp. 2934-2946, 2017. 11.* |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11876487B2 (en) | 2022-03-08 | 2024-01-16 | Samsung Electronics Co., Ltd. | Oscillator using sampling PLL-based injection |
Also Published As
Publication number | Publication date |
---|---|
KR20190081415A (ko) | 2019-07-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9973177B1 (en) | Clock generator with injection-locking oscillators | |
US8264260B2 (en) | Delay locked loop and method of driving delay locked loop | |
CN100581056C (zh) | 不受温度变化及供应电压变化影响的稳定振荡器 | |
US10171089B2 (en) | PVT-free calibration function using a doubler circuit for TDC resolution in ADPLL applications | |
CN100407575C (zh) | 带有用于改善线性和最大化频率的传播延迟补偿的张弛振荡器 | |
US20110074514A1 (en) | Frequency measurement circuit and pll synthesizer provided therewith | |
TWI684327B (zh) | 調整時脈訊號中之工作周期的裝置與方法 | |
US20100085123A1 (en) | Injection-locked clock multiplier | |
KR102010434B1 (ko) | 주입 동기 주파수 체배기 및 그의 주파수 체배 방법 | |
CN107528567B (zh) | 注入锁定振荡器及包括其的半导体器件 | |
Chen et al. | A clock generator with cascaded dynamic frequency counting loops for wide multiplication range applications | |
JP2014523222A (ja) | 周波数オーバーシュートなしにスレーブ発振器をマスタ発振器にインジェクションロックすること | |
WO2015187308A1 (en) | Programmable power for a memory interface | |
WO2008144152A1 (en) | Injection-locked clock multiplier | |
KR20120012386A (ko) | 락 검출 회로 및 이를 포함하는 위상 동기 루프 | |
Karimi-Bidhendi et al. | A study of multi-phase injection on accelerating crystal oscillator start-up | |
US10630301B1 (en) | Temperature-dependent phase-locked loop (PLL) reset for clock synthesizers | |
KR20150044617A (ko) | 인젝션 락킹 기반 주파수 체배기의 피브이티 변화 교정을 위한 장치 및 방법 | |
JP2005252447A (ja) | ロック検出回路、ロック検出方法 | |
US7113014B1 (en) | Pulse width modulator | |
JP2006157927A (ja) | キャパシタンスを変化させる方法及び装置 | |
JP4082507B2 (ja) | 位相同期回路 | |
KR100370955B1 (ko) | 지터 특성을 개선한 위상 고정 루프 | |
Arya et al. | Design and analysis of a symmetric phase locked loop for low frequencies in 180 nm technology | |
KR101656759B1 (ko) | 주파수 미세 조정이 가능한 인젝션 락킹 기반 주파수 체배기 및 그 구동방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20171229 |
|
PA0201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20190225 Patent event code: PE09021S01D |
|
PG1501 | Laying open of application | ||
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20190806 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20190807 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20190808 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20220629 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20241030 Start annual number: 6 End annual number: 6 |