KR102009655B1 - 표시 장치 및 표시 장치에서의 에러 검출 방법 - Google Patents

표시 장치 및 표시 장치에서의 에러 검출 방법 Download PDF

Info

Publication number
KR102009655B1
KR102009655B1 KR1020120095162A KR20120095162A KR102009655B1 KR 102009655 B1 KR102009655 B1 KR 102009655B1 KR 1020120095162 A KR1020120095162 A KR 1020120095162A KR 20120095162 A KR20120095162 A KR 20120095162A KR 102009655 B1 KR102009655 B1 KR 102009655B1
Authority
KR
South Korea
Prior art keywords
memory
error
display data
code
crc code
Prior art date
Application number
KR1020120095162A
Other languages
English (en)
Other versions
KR20140028596A (ko
Inventor
하성근
이욱
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020120095162A priority Critical patent/KR102009655B1/ko
Priority to US13/944,083 priority patent/US20140068374A1/en
Publication of KR20140028596A publication Critical patent/KR20140028596A/ko
Application granted granted Critical
Publication of KR102009655B1 publication Critical patent/KR102009655B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/08Error detection or correction by redundancy in data representation, e.g. by using checking codes
    • G06F11/10Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • H03M13/2906Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using block codes
    • H03M13/2909Product codes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/16Calculation or use of calculated indices related to luminance levels in display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Probability & Statistics with Applications (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Quality & Reliability (AREA)
  • General Engineering & Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

표시 장치 및 표시 장치에서의 에러 검출 방법이 제공된다. 메모리 및 메모리가 배치된 구동 IC를 포함하는 표시 장치에서의 에러 검출 방법은 외부로부터 표시 데이터 및 표시 데이터에 대한 제1 에러 정정 부호를 수신하는 수신 단계, 수신된 표시 데이터를 기초로 하여 제2 에러 정정 부호를 생성하는 제1 생성 단계, 수신된 제1 에러 정정 부호와 생성된 제2 에러 정정 부호를 비교하는 제1 비교 단계, 및 제1 비교 단계에서의 비교 결과를 기초로 하여 에러를 검출하는 제1 검출 단계를 포함한다.

Description

표시 장치 및 표시 장치에서의 에러 검출 방법{DISPLAY DEVICE AND METHOD OF DETECTING ERROR AT THE SAME}
표시 장치 및 표시 장치에서의 에러 검출 방법으로서, 표시 장치의 메모리에 저장된 데이터에 대한 에러 검출 시 발생할 수 있는 시간 손실을 최소화하는 표시 장치 및 표시 장치에서의 에러 검출 방법에 관한 것이다.
표시 장치, 특히, 액정 표시 장치는 소형화, 경량화 및 저전력화 등이 가능한 특징으로 인해, 핸드폰, 개인 정보 단말기(Personal Digital Assistant, PDA) 및 휴대용 멀티미디어 재생장치(Portable Multimedia Player, PMP) 등과 같은 소형 제품뿐만 아니라, 중대형 제품인 모니터 및 TV 등에 장착되어 사용되고 있다.
이러한 표시 장치에는 영상을 표시하기 위한 데이터가 저장되는 메모리가 포함된다. 일반적으로 메모리에 저장된 데이터가 제대로 저장되었는지 여부, 즉, 에러가 존재하는지 여부를 검출하기 위해 메모리에 저장된 데이터 모두를 판독한다. 다만, 메모리에 저장된 데이터 모두를 판독하는 경우 상당한 시간 손실이 발생한다.
이에, 본 발명이 해결하려는 과제는 표시 장치의 메모리에 저장된 데이터에 대한 에러 검출 시 발생할 수 있는 시간 손실을 최소화할 수 있는 표시 장치를 제공하는 것이다.
본 발명이 해결하려고 하는 다른 과제는 표시 장치의 메모리에 저장된 데이터에 대한 에러 검출 시 발생할 수 있는 시간 손실을 최소화할 수 있는 표시 장치에서의 에러 검출 방법을 제공하는 것이다.
본 발명의 과제들은 이상에서 언급한 기술적 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 과제를 달성하기 위한 본 발명의 일 실시예에 따른 표시 장치는 메모리 및 상기 메모리가 배치된 구동 IC를 포함하고, 상기 구동 IC는, 외부로부터 표시 데이터 및 상기 표시 데이터에 대한 제1 에러 정정 부호를 수신하고, 상기 수신된 표시 데이터를 기초로 하여 제2 에러 정정 부호를 생성하고, 상기 수신된 제1 에러 정정 부호와 상기 생성된 제2 에러 정정 부호를 비교하고, 상기 비교 결과를 기초로 하여 에러를 검출한다.
상기 과제를 달성하기 위한 본 발명의 일 실시예에 따른 표시 장치는 메모리 및 메모리가 배치된 구동 IC를 포함하고, 메모리는 표시 데이터 및 표시 데이터에 대한 제1 CRC(Cycle Redundancy Checking) 코드를 저장하고, 구동 IC는 메모리에 저장된 표시 데이터를 로드하여 표시 데이터에 대한 제2 CRC 코드를 생성하고, 제1 CRC 코드와 제2 CRC 코드를 비교하며, 비교의 결과에 기초하여 에러를 검출한다.
상기 과제를 달성하기 위한 본 발명의 일 실시예에 따른 메모리 및 메모리가 배치된 구동 IC를 포함하는 표시 장치에서의 에러 검출 방법은 외부로부터 표시 데이터 및 상기 표시 데이터에 대한 제1 에러 정정 부호를 수신하는 수신 단계, 상기 수신된 표시 데이터를 기초로 하여 제2 에러 정정 부호를 생성하는 제1 생성 단계, 상기 수신된 제1 에러 정정 부호와 상기 생성된 제2 에러 정정 부호를 비교하는 제1 비교 단계, 및 상기 제1 비교 단계에서의 비교 결과를 기초로 하여 에러를 검출하는 제1 검출 단계를 포함한다.
상기 과제를 달성하기 위한 본 발명의 일 실시예에 따른 메모리 및 메모리가 배치된 구동 IC를 포함하는 표시 장치에서의 에러 검출 방법은 메모리에 표시 데이터 및 표시 데이터에 대한 제1 CRC(Cycle Redundancy Checking) 코드를 저장하는 단계, 메모리에 저장된 표시 데이터를 로드하여 표시 데이터에 대한 제2 CRC 코드를 생성하는 단계, 제1 CRC 코드와 제2 CRC 코드를 비교하는 단계 및 비교 단계의 결과에 기초하여 에러를 검출하는 단계를 포함한다.
기타 실시예들의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
본 발명의 실시예들에 의하면 적어도 다음과 같은 효과가 있다.
즉, 표시 장치의 메모리에 저장된 데이터에 대한 에러 검출 시 발생할 수 있는 시간 손실을 최소화할 수 있는 표시 장치를 제공할 수 있다.
또, 표시 장치의 메모리에 저장된 데이터에 대한 에러 검출 시 발생할 수 있는 시간 손실을 최소화할 수 있는 표시 장치에서의 에러 검출 방법을 제공할 수 있다.
본 발명에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1은 본 발명의 일 실시에에 따른 표시 장치의 개념도이다.
도 2는 본 발명의 일 실시에에 다른 표시 장치의 구동 IC의 개념도이다.
도 3은 본 발명의 일 실시예에 따른 표시 장치에서의 에러 검출 방법의 순서도이다.
도 4는 본 발명의 일 실시예에 따른 표시 장치에서의 에러 검출 방법의 순서도이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
소자(elements) 또는 층이 다른 소자 또는 층"위(on)"로 지칭되는 것은 다른 소자 바로 위에 또는 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
비록 제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있음은 물론이다.
이하, 도면을 참조하여 본 발명의 실시예들에 대하여 설명한다.
도 1은 본 발명의 일 실시에에 따른 표시 장치의 개념도이다. 도 1을 참조하면, 표시 장치(100)는 기판(10), 표시 패널(20) 및 구동 IC(30)를 포함할 수 있다.
기판(10) 상에는 표시 패널(20)이 배치될 수 있다. 기판(10)은 절연 물질로 구성되어 표시 패널(20)을 지지하기 위한 베이스 기판일 수 있다. 몇몇 실시에에서, 기판(10)은 유리 또는 플라스틱과 같은 절연 물질로 구성될 수 있다.
표시 패널(20)은 화상을 디스플레이하는 패널로서, LCD 패널(Liquid Crystal Display Panel), 전기영동 표시 패널(Electrophoretic Display Panel), OLED 패널(Organic Light Emitting Diode Panel), LED 패널, 무기 EL 패널(Electro Luminescent Display Panel), FED 패널(Field Emission Display Panel), SED 패널(Surface-conduction Electron-emitter Display Panel), PDP(Plasma Display Panel), CRT(Cathode Ray Tube) 표시 패널일 수 있다.
구동 IC(30)는 기판(10)에 배치되고, 표시 패널(20)에 인접하게 배치될 수 있다. 구동 IC(30)는 표시 패널(20)에 구동 신호 및/또는 데이터 신호를 인가하기 위한 것으로서, 표시 패널(20)에 인접하게 배치될 수 있다.
구동 IC(30)는 게이트 구동 IC(31) 및 데이터 구동 IC(32)를 포함할 수 있다. 게이트 구동 IC(31)는 표시 패널(20)의 게이트 라인을 통해 표시 패널(20)에 게이트 신호를 인가하는 IC를 의미하고, 데이터 구동 IC(32)는 표시 패널(20)의 데이터 라인을 통해 표시 패널(20)에 데이터 신호를 인가하는 IC를 의미할 수 있다. 도 1에서는 구동 IC(30)를 게이트 구동 IC(31) 및 데이터 구동 IC(32)로 구분하여 도시하였으나, 게이트 구동 IC(31)와 데이터 구동 IC(32)는 표시 패널(20)에 인가하는 신호의 종류만이 상이할 뿐, 그 구성은 실질적으로 유사하므로, 이하에서는 게이트 구동 IC(31)와 데이터 구동 IC(32)를 모두 구동 IC(30)로 정의하고, 동일한 구성으로 설명한다. 구동 IC(30)에 대한 보다 상세한 설명을 위해 도 2를 참조한다.
도 2는 본 발명의 일 실시에에 다른 표시 장치의 구동 IC의 개념도이다. 도 2에서는 설명의 편의를 위해 구동 IC(30)를 게이트 구동 IC(31)로 도시하였다.
구동 IC(30)는 입력 패드(33), 출력 패드(34), 구동 회로부(35), 메모리(36) 및 카운터를 포함할 수 있다.
구동 회로부(35)는 비메모리 반도체 장치로 게이트 드라이버, 소스 드라이버, 내부 전압 생성부, 메인 로직부 등을 포함할 수 있다.
메모리(36)는 휘발성 메모리 및/또는 비휘발성 메모리를 포함할 수 있다. 메모리(36)는 예를 들어, 휘발성 메모리인 레지스터를 적어도 하나 이상 포함할 수 있다. 레지스터 중에서 어느 하나는 카운터로서 사용될 수 있다. 카운터는 숫자 데이터를 저장할 수 있고, 구동 IC(30)는 소정의 조건에 부합하는 특정한 이벤트가 발생하는 경우 카운터의 숫자 데이터를 변경할 수 있다.
메모리(36)는 또한, 예를 들어, 비휘발성 메모리인 OTP(One Time Programmable) 메모리 또는 MTP(Multi Time Programmable) 메모리를 포함할 수 있다.
입력 패드(33)는 구동 IC(30)를 제어하기 위한 외부 구동 회로부(미도시)로부터의 입력 신호를 수신하기 위한 패드일 수 있다. 입력 패드(33)를 통해 수신된 입력 신호는 구동 회로부(35)에 전달될 수도 있고, 메모리(36)에 전달될 수도 있다. 출력 패드(34)는 표시 패널(20)에 구동 신호 및/또는 데이터 신호를 인가하기 위한 패드일 수 있다.
이하, 상술한 표시 장치(100)의 구성요소들을 바탕으로 표시 장치(100)에서의 에러 검출 방법을 설명한다.
표시 장치(100)는 외부로부터 표시 데이터를 수신할 수 있다. 표시 데이터는 표시 패널(20)에서 영상 또는 화상을 디스플레이하기 위해서 사용되는 데이터일 수 있다.
표시 장치(100)가 외부로부터 표시 데이터를 수신하기 전에, 구동 IC(30)는 카운터에 저장된 숫자 데이터를 확인할 수 있다. 이후 표시 장치(100)는 외부로부터 표시 데이터 및 상기 표시 데이터에 대한 제1 에러 정정 부호(ECC, Error Correction Code)를 수신할 수 있다. 에러 정정 부호는, 예를 들어, 패리티 코드(parity code) 또는 CRC(Cycle Redundancy Checking) 코드일 수 있다. 상기 수신된 표시 데이터 및 제1 에러 정정 부호는 메모리(36)의 레지스터에 저장될 수 있다.
구동 IC(30)는 레지스터에 저장된 상기 표시 데이터를 기초로 하여 제2 에러 정정 부호를 생성할 수 있다. 이후 구동 IC(30)는 레지스터에 저장된 제1 에러 정정 부호와 생성된 제2 에러 정정 부호를 비교할 수 있다.
만약 표시 장치(100)가 외부로부터 표시 데이터를 수신하여 레지스터에 저장하는 과정에서 아무런 에러가 없었다면 제1 에러 정정 부호와 제2 에러 정정 부호는 동일할 수 있다. 만약 표시 장치(100)가 외부로부터 표시 데이터를 수신하는 과정에서 에러가 발생하였다면 제1 에러 정정 부호와 제2 에러 정정 부호는 상이할 수 있다.
제1 에러 정정 부호와 제2 에러 정정 부호가 상이한 경우, 구동 IC(30)는 카운터에 저장된 숫자 데이터를 다른 값으로 변경할 수 있다. 예를 들어, 구동 IC(30)는 카운터에 저장된 숫자 데이터의 값을 증가시킬 수 있다.
표시 장치(100)는 외부로부터 표시 데이터 및 상기 표시 데이터에 대한 제1 에러 정정 부호를 수신하는 과정을 반복할 수 있다. 또한, 상기 과정을 반복하는 동안 표시 장치(100)가 외부로부터 표시 데이터를 수신하는 과정에서 에러가 발생하였다면 구동 IC(30)는 카운터에 저장된 숫자 데이터의 값을 발생 횟수만큼 증가시킬 수 있다.
표시 장치(100)는 외부로부터 표시 데이터 및 상기 표시 데이터에 대한 제1 에러 정정 부호를 수신하는 과정을 반복하는 과정이 모두 끝나면, 구동 IC(30)는 표시 장치(100)가 외부로부터 표시 데이터를 수신하기 전에 카운터에 저장되어 있었던 제1 숫자 데이터와 상기 수신 과정이 모두 끝난 후에 카운터에 저장된 제2 숫자 데이터를 서로 비교할 수 있다.
만약 표시 장치(100)가 외부로부터 표시 데이터를 수신하는 과정을 반복하는 동안 에러가 발생한 적이 없다면 상기 제1 숫자 데이터와 상기 제2 숫자 데이터는 서로 동일할 수 있다. 만약 표시 장치(100)가 외부로부터 표시 데이터를 수신하는 과정을 반복하는 동안 에러가 발생한 적이 있다면 상기 제1 숫자 데이터와 상기 제2 숫자 데이터는 서로 상이할 수 있다.
상술한 바와 같이, 외부로부터 표시 데이터를 수신하기 전후에 카운터에 저장되어 있는 각각의 숫자 데이터를 서로 비교한 결과는 외부로부터 표시 데이터를 수신하는 동안의 에러 발생 여부를 나타낼 수 있다. 따라서, 제1 숫자 데이터와 제2 숫자 데이터의 비교 결과를 기초로 하여 에러를 검출할 수 있다. 이 경우, 사용자 또는 검사자는 표시 장치(100)가 외부로부터 수신한 표시 데이터를 비트 단위로 일일이 검증할 필요 없이, 카운터에 저장된 숫자 데이터의 변경 여부만을 확인하여 에러 발생 여부를 검출할 수 있다.
상기와 같은 과정을 통해 표시 장치(100)가 수신한 표시 데이터 중에서, 일부 데이터는 구동 IC(30)의 메모리(36)에 저장될 수 있다. 상기 데이터는 특히 메모리(36)의 OTP 메모리 또는 MTP 메모리에 저장될 수 있다. 본 발명의 일 실시예에 따른 표시 장치(100)에서는 표시 패널(20)에서 영상 또는 화상을 디스플레이하는데 사용되는 데이터인 표시 데이터만이 메모리(36)에 저장되는 것이 아니고, 표시 데이터와 함께 표시 데이터에 대한 제1 CRC(Cycle Redundancy Checking) 코드를 저장할 수 있다. 제1 CRC 코드는 외부로부터 수신할 수 있다.
CRC 코드는 메모리(36)에 저장되는 데이터가 정확히 저장되었는지, 즉, 에러없이 저장되었는지를 판단하기 위해 사용될 수 있다. 본 실시예에서는 CRC 코드가 사용된 경우를 예시하고 있으나, 이에 제한되지 않고, 다양한 종류의 에러 정정 부호가 사용될 수 있다.
메모리(36)에 표시 데이터와 제1 CRC 코드가 저장되면, 구동 IC(30), 특히, 구동 회로부(35)에서는 메모리(36)에 저장된 표시 데이터를 로드하여, 표시 데이터에 대한 제2 CRC 코드를 생성할 수 있다.
구동 IC(30)는 제2 CRC 코드를 생성한 후, 제1 CRC 코드와 제2 CRC 코드를 비교할 수 있다. 상술한 바와 같이, 제1 CRC 코드는 메모리(36)에 저장되기 이전의 표시 데이터에 대한 CRC 코드이고, 제2 CRC 코드는 표시 데이터가 메모리(36)에 저장된 후, 메모리(36)에서 판독된 표시 데이터에 대한 CRC 코드이다. 따라서, 표시 데이터가 메모리(36)에 에러 없이 저장된 경우라면, 제1 CRC 코드와 제2 CRC 코드가 동일할 것이고, 표시 데이터가 메모리(36)에 저장되며 에러가 발생한 경우라면, 제1 CRC 코드와 제2 CRC 코드는 상이할 것이다. 따라서, 구동 IC(30)는 제1 CRC 코드와 제2 CRC 코드가 서로 상이한 경우, 에러가 발생한 것으로 판단할 수 있다.
구동 IC(30)는 제1 CRC 코드와 제2 CRC 코드의 비교 결과를 에러 표기 레지스터에 에러 플래그로 표시할 수 있다. 에러 표기 레지스터는 메모리(36)에 위치할 수도 있고, 구동 회로부(35)에 위치할 수도 있다. 구동 IC(30)는 제1 CRC 코드와 제2 CRC 코드의 비교 결과, 제1 CRC 코드와 제2 CRC 코드는 상이한 것으로 판단되면 에러 플래그를 표시할 수 있다. 몇몇 실시예에서, 제1 CRC 코드와 제2 CRC 코드는 상이할 경우 에러 플래그를 "1"로 설정하고, 제1 CRC 코드와 제2 CRC 코드는 동일할 경우 에러 플래그를 "0"으로 설정할 수 있다.
상술한 바와 같이, 제1 CRC 코드와 제2 CRC 코드의 비교 결과는 에러 발생 여부를 나타내므로, 제1 CRC 코드와 제2 CRC 코드의 비교 결과에 기초하여 에러를 검출할 수 있다. 이 경우, 사용자 또는 검사자는 메모리(36)에 저장된 표시 데이터 모드를 로드할 필요 없이, 에러 표기 레지스터에 표시된 에러 플래그의 값만을 확인하여 에러 발생 여부를 확인할 수 있다. 예를 들어, 상술한 바와 같이 1 CRC 코드와 제2 CRC 코드가 상이할 경우 에러 플래그를 "1"로 설정하고, 제1 CRC 코드와 제2 CRC 코드가 동일할 경우 에러 플래그를 "0"으로 설정한다면, 사용자 또는 검사자가 확인한 에러 플래그의 값이 "1"을 나타내면 메모리(36) 저장 과정에서 표시 데이터에 에러가 발생한 것으로 판단할 수 있고, 사용자 또는 검사자가 확인한 에러 플래그의 값이 "0"을 나타내면 메모리(36) 저장 과정에서 표시 데이터에 에러가 발생하지 않은 것으로 판단할 수 있다.
본 발명의 일 실시예에 따른 표시 장치에서는 표시 장치(100)가 외부로부터 수신한 표시 데이터를 비트 단위로 일일이 검증하지 않고도 에러를 검출할 수 있다. 에러 발생 여부를 확인하기 위해 외부로부터 수신한 표시 데이터를 비트 단위로 검증하는 경우, 상당한 시간 손실이 발생할 수 있다. 그러나, 본 발명의 일 실시예에 따른 표시 장치에서는 수신한 표시 데이터를 비트 단위로 일일이 검증하지 않고, 카운터 레지스터에 저장된 숫자 데이터의 변경 여부만을 확인하여 에러 발생 여부를 검출할 수 있으므로, 시간 손실을 최소화할 수 있다.
또한, 본 발명의 일 실시예에 따른 표시 장치에서는 메모리에 저장된 표시 데이터 모두를 로드하지 않고도 에러를 검출할 수 있다. 에러 발생 여부를 확인하기 위해 메모리에 저장된 표시 데이터 모두를 로드하는 경우, 상당한 시간 손실이 발생할 수 있다. 그러나, 본 발명의 일 실시예에 따른 표시 장치에서는 메모리에 저장된 표시 데이터 모두를 로드하지 않고, 오류 코드의 일종인 CRC 코드 값만을 비교하므로, 에러 발생 여부 확인에 시간 손실을 최소화할 수 있다. 또한, 사용자 또는 검사자는 메모리에 저장된 표시 데이터를 모두 로드하지 않고, 에러 표기 레지스터의 에러 플래그만을 확인하여 에러 발생 여부를 확인할 수 있으므로, 시간 손실을 최소화할 수 있다.
도 3은 본 발명의 일 실시예에 따른 표시 장치에서의 에러 검출 방법의 순서도이다. 도 3은 표시 장치(100)가 외부로부터 표시 데이터를 수신하는 동안의 에러 발생 여부를 검출하는 과정을 나타낸다.
먼저, 카운터 레지스터에 저장된 숫자 데이터를 확인하는 확인 단계(S20)를 수행할 수 있다. 다음으로, 외부로부터 표시 데이터 및 상기 표시 데이터에 대한 제1 에러 정정 부호를 수신하는 수신 단계(S21)를 포함할 수 있다. 다음으로, 상기 수신된 표시 데이터를 기초로 하여 제2 에러 정정 부호를 생성하는 생성 단계(S22)를 포함할 수 있다. 제2 에러 정정 부호를 생성하는 방법은 상술한 바와 같으므로, 여기에서는 설명을 생략하기로 한다.
다음으로, 상기 수신된 제1 에러 정정 부호와 상기 생성된 제2 에러 정정 부호를 비교하는 제1 비교 단계(S23)를 포함할 수 있다. 다음으로, 상기 제1 비교 단계에서의 비교 결과를 기초로 하여 상기 카운터 레지스터에 저장된 상기 숫자 데이터를 변경시키는 변경 단계(S24)를 포함할 수 있다. 상기 숫자 데이터를 변경시키는 방법은 상술한 바와 같으므로, 여기에서는 설명을 생략하기로 한다.
다음으로, 상기 수신 단계부터 상기 변경 단계까지 적어도 1회 이상 반복하는 반복 단계(S25)를 포함할 수 있다. 다만, 상기 반복 단계(S25)는 생략될 수 있다. 다음으로, 상기 카운터 레지스터에 저장된 상기 숫자 데이터와 상기 확인 단계에서 확인된 상기 숫자 데이터를 비교하는 제2 비교 단계(S26)을 포함할 수 있다.
다음으로, 상기 제2 비교 단계에서의 비교 결과를 기초로 하여 에러를 검출하는 검출 단계(S27)를 포함할 수 있다. 다만, 상기 변경 단계(S24) 내지 상기 제2 비교 단계(S26)는 생략될 수 있으며, 이 경우 상기 검출 단계(S27)는 상기 제1 비교 단계에서의 비교 결과를 기초로 하여 에러를 검출할 수 있다. 에러를 검출하는 방법은 상술한 바와 같으므로, 여기에서는 설명을 생략하기로 한다.
도 4는 본 발명의 일 실시예에 따른 표시 장치에서의 에러 검출 방법의 순서도이다. 도 4는 상기 도 3에 나타난 과정에 따라 에러를 검출한 후의 표시 데이터를 메모리(36)의 OTP 메모리 또는 MTP 메모리에 저장하는 동안의 에러 발생 여부를 검출하는 과정을 나타낸다.
먼저, 메모리에 표시 데이터 및 표시 데이터에 대한 제1 CRC 코드를 저장한다(S30). 표시 데이터 및 표시 데이터에 대한 제1 CRC 코드를 저장하는 것은 도 1 및 도 2의 표시 데이터 및 표시 데이터에 대한 제1 CRC 코드를 저장하는 것과 실질적으로 동일하므로, 중복 설명을 생략한다.
이어서, 메모리에 저장된 표시 데이터를 로드하여 표시 데이터에 대한 제2 CRC 코드를 생성한다(S31). 제2 CRC 코드를 생성하는 것은 구동 IC 내부에서 제2 CRC 코드를 생성하는 것을 포함할 수 있다. 제2 CRC 코드를 생성하는 것은 도 1 및 도 2의 제2 CRC 코드를 생성하는 것과 실질적으로 동일하므로, 중복 설명을 생략한다.
이어서, 제1 CRC 코드와 제2 CRC 코드를 비교한다(S32). 제1 CRC 코드와 제2 CRC 코드를 비교하는 것은 구동 IC 내부에서 제1 CRC 코드와 제2 CRC 코드를 비교하는 것을 포함할 수 있다. 또한, 제1 CRC 코드와 제2 CRC 코드를 비교하는 것은 제1 CRC 코드와 제2 CRC 코드의 비교 결과를 에러 표기 레스터에 에러 플래그로 표시하는 것을 포함할 수 있다. 제1 CRC 코드와 제2 CRC 코드를 비교하는 것은 도 1 및 도 2의 제1 CRC 코드와 제2 CRC 코드를 비교하는 것과 실질적으로 동일하므로, 중복 설명을 생략한다.
이어서, 제1 CRC 코드와 제2 CRC 코드의 비교 결과에 기초하여 에러를 검출한다(S33). 에러를 검출하는 것은 에러 표기 레지스터의 에러 플래그를 확인하여 메모리에 표시 데이터를 저장 시 에러가 발생하였는지 여부를 확인하는 것을 포함할 수 있다. 에러를 검출하는 것은 도 1 및 도 2의 에러를 검출하는 것과 실질적으로 동일하므로, 중복 설명을 생략한다.
본 발명의 일 실시예에 따른 표시 장치에서의 에러 검출 방법에서는 메모리에 저장된 표시 데이터 모두를 로드하지 않고도 에러를 검출할 수 있다. 에러 발생 여부를 확인하기 위해 메모리에 저장된 표시 데이터 모두를 로드하는 경우, 상당한 시간 손실이 발생할 수 있다. 그러나, 본 발명의 일 실시예에 따른 표시 장치에서의 에러 검출 방법에서는 메모리에 저장된 표시 데이터 모두를 로드하지 않고, 오류 코드의 일종인 CRC 코드 값만을 비교하므로, 에러 발생 여부 확인에 시간 손실을 최소화할 수 있다. 또한, 사용자 또는 검사자는 메모리에 저장된 표시 데이터를 모두 로드하지 않고, 에러 표기 레지스터의 에러 플래그만을 확인하여 에러 발생 여부를 확인할 수 있으므로, 시간 손실을 최소화할 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.
10: 기판
20: 표시 패널
30: 구동 IC
31: 게이트 구동 IC
32: 데이터 구동 IC
33: 입력 패드
34: 출력 패드
35: 구동 회로부
36: 메모리
100: 표시 장치

Claims (20)

  1. 메모리 및 상기 메모리가 배치된 구동 IC를 포함하는 표시 장치에서의 에러 검출 방법으로서,
    외부로부터 표시 데이터 및 상기 표시 데이터에 대한 제1 에러 정정 부호를 수신하는 수신 단계;
    상기 수신된 표시 데이터를 기초로 하여 제2 에러 정정 부호를 생성하는 제1 생성 단계;
    상기 수신된 제1 에러 정정 부호와 상기 생성된 제2 에러 정정 부호를 비교하는 제1 비교 단계; 및
    상기 제1 비교 단계에서의 비교 결과를 기초로 하여 에러를 검출하는 제1 검출 단계를 포함하고,
    상기 수신 단계 전에, 상기 메모리에 저장된 숫자 데이터를 확인하는 확인 단계를 더 포함하고,
    상기 제1 비교 단계 후에,
    상기 제1 비교 단계에서의 비교 결과를 기초로 하여 상기 메모리에 저장된 상기 숫자 데이터를 변경시키는 변경 단계; 및
    상기 메모리에 저장된 상기 숫자 데이터와 상기 확인 단계에서 확인된 상기 숫자 데이터를 비교하는 제2 비교 단계를 더 포함하고,
    상기 제1 검출 단계는, 상기 제2 비교 단계에서의 비교 결과를 기초로 하여 에러를 검출하는 표시 장치에서의 에러 검출 방법.
  2. 삭제
  3. 제1항에 있어서,
    상기 변경 단계 후에, 상기 수신 단계부터 상기 변경 단계까지 적어도 1회 이상 반복하는 반복 단계를 더 포함하는 표시 장치에서의 에러 검출 방법.
  4. 삭제
  5. 메모리 및 상기 메모리가 배치된 구동 IC를 포함하는 표시 장치에서의 에러 검출 방법으로서,
    상기 메모리에 표시 데이터 및 상기 표시 데이터에 대한 제1 CRC(Cycle Redundancy Checking) 코드를 저장하는 단계;
    상기 메모리에 저장된 상기 표시 데이터를 로드하여 상기 표시 데이터에 대한 제2 CRC 코드를 생성하는 단계;
    상기 제1 CRC 코드와 상기 제2 CRC 코드를 비교하는 단계; 및
    상기 비교 단계의 결과에 기초하여 에러를 검출하는 단계를 포함하고,
    상기 비교하는 단계는 상기 제1 CRC 코드와 상기 제2 CRC 코드의 비교 결과를 에러 표기 레지스터에 에러 플래그로 표시하는 단계를 포함하는 표시 장치에서의 에러 검출 방법.
  6. 제5항에 있어서,
    상기 표시 장치는 표시 패널을 포함하고,
    상기 표시 데이터는 상기 표시 패널에서 영상 또는 화상을 디스플레이하는 데 사용되는 데이터인 표시 장치에서의 에러 검출 방법.
  7. 제5항에 있어서,
    상기 생성하는 단계는 상기 구동 IC 내부에서 상기 제2 CRC 코드를 생성하는 단계를 포함하는 표시 장치에서의 에러 검출 방법.
  8. 제5항에 있어서,
    상기 비교하는 단계는 상기 구동 IC 내부에서 상기 제1 CRC 코드와 상기 제2 CRC 코드를 비교하는 단계를 포함하는 표시 장치에서의 에러 검출 방법.
  9. 삭제
  10. 제5항에 있어서,
    상기 에러 표기 레지스터는 상기 메모리에 포함되는 표시 장치에서의 에러 검출 방법.
  11. 제5항에 있어서,
    상기 검출하는 단계는 상기 에러 표기 레지스터의 상기 에러 플래그를 확인하는 단계를 포함하는 표시 장치에서의 에러 검출 방법.
  12. 제5항에 있어서,
    상기 메모리는 OTP(One Time Programmable) 메모리 또는 MTP(Multi Time Programmable) 메모리인 표시 장치에서의 에러 검출 방법.
  13. 메모리 및 상기 메모리가 배치된 구동 IC를 포함하는 표시 장치로서,
    상기 구동 IC는, 외부로부터 표시 데이터 및 상기 표시 데이터에 대한 제1 에러 정정 부호를 수신하고, 상기 수신된 표시 데이터를 기초로 하여 제2 에러 정정 부호를 생성하고, 상기 수신된 제1 에러 정정 부호와 상기 생성된 제2 에러 정정 부호를 비교하고, 상기 비교 결과를 기초로 하여 에러를 검출하고,
    상기 메모리는 숫자 데이터를 저장하고,
    상기 구동 IC는, 상기 제1 에러 정정 부호와 상기 제2 에러 정정 부호를 비교한 결과를 기초로 하여 상기 메모리에 저장된 상기 숫자 데이터를 변경시키고, 상기 표시 데이터를 수신하기 전에 상기 메모리에 저장된 상기 숫자 데이터와 상기 비교 결과를 기초로 하여 변경된 상기 숫자 데이터를 서로 비교하고, 상기 숫자 데이터의 비교 결과를 기초로 하여 에러를 검출하는 표시 장치.
  14. 삭제
  15. 메모리 및 상기 메모리가 배치된 구동 IC를 포함하는 표시 장치로서,
    상기 메모리는 표시 데이터 및 상기 표시 데이터에 대한 제1 CRC(Cycle Redundancy Checking) 코드를 저장하고,
    상기 구동 IC는 상기 메모리에 저장된 상기 표시 데이터를 로드하여 상기 표시 데이터에 대한 제2 CRC 코드를 생성하고, 상기 제1 CRC 코드와 상기 제2 CRC 코드를 비교하며, 상기 비교의 결과에 기초하여 에러를 검출하고,
    상기 구동 IC는 상기 제1 CRC 코드와 상기 제2 CRC 코드의 비교 결과를 에러 표기 레지스터에 에러 플래그로 표시하는 표시 장치.
  16. 제15항에 있어서,
    표시 패널을 더 포함하고,
    상기 표시 데이터는 상기 표시 패널에서 영상 또는 화상을 디스플레이하는 데 사용되는 데이터인 표시 장치.
  17. 삭제
  18. 제15항에 있어서,
    상기 에러 표기 레지스터는 상기 메모리에 포함되는 표시 장치.
  19. 제15항에 있어서,
    상기 구동 IC는 상기 에러 표기 레지스터의 상기 에러 플래그를 확인하여 에러를 검출하는 표시 장치.
  20. 제15항에 있어서,
    상기 메모리는 OTP(One Time Programmable) 메모리 또는 MTP(Multi Time Programmable) 메모리인 표시 장치.
KR1020120095162A 2012-08-29 2012-08-29 표시 장치 및 표시 장치에서의 에러 검출 방법 KR102009655B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020120095162A KR102009655B1 (ko) 2012-08-29 2012-08-29 표시 장치 및 표시 장치에서의 에러 검출 방법
US13/944,083 US20140068374A1 (en) 2012-08-29 2013-07-17 Display device and method of detecting error therein

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120095162A KR102009655B1 (ko) 2012-08-29 2012-08-29 표시 장치 및 표시 장치에서의 에러 검출 방법

Publications (2)

Publication Number Publication Date
KR20140028596A KR20140028596A (ko) 2014-03-10
KR102009655B1 true KR102009655B1 (ko) 2019-08-13

Family

ID=50189211

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120095162A KR102009655B1 (ko) 2012-08-29 2012-08-29 표시 장치 및 표시 장치에서의 에러 검출 방법

Country Status (2)

Country Link
US (1) US20140068374A1 (ko)
KR (1) KR102009655B1 (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5259859B1 (ja) * 2012-05-21 2013-08-07 株式会社東芝 情報配信装置、情報配信システム及び情報配信方法
KR102249810B1 (ko) * 2014-07-23 2021-05-11 삼성전자주식회사 스토리지 장치 및 스토리지 장치의 동작 방법
KR102153037B1 (ko) * 2014-09-03 2020-09-08 엘지디스플레이 주식회사 표시장치 및 타이밍 컨트롤러
US10068509B2 (en) * 2016-03-02 2018-09-04 L-3 Communications Corporation Fault detection for a display system
KR20190095765A (ko) * 2018-02-07 2019-08-16 엘지전자 주식회사 디스플레이 장치
JP2019207524A (ja) 2018-05-29 2019-12-05 セイコーエプソン株式会社 回路装置、電気光学装置、電子機器及び移動体
CN109741698B (zh) * 2019-01-04 2019-12-03 精电(河源)显示技术有限公司 显示数据缺陷检测方法及装置
JP2020180996A (ja) 2019-04-23 2020-11-05 セイコーエプソン株式会社 制御回路、駆動回路、電気光学装置、電気光学装置を含む電子機器、及び電子機器を含む移動体、並びにエラー検出方法
KR102204622B1 (ko) * 2019-06-28 2021-01-19 엘지전자 주식회사 디스플레이 디바이스 및 그 제어 방법
CN110675794B (zh) * 2019-09-12 2021-07-06 Tcl华星光电技术有限公司 电源管理芯片及其驱动方法、驱动系统

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070179733A1 (en) * 2006-02-01 2007-08-02 International Business Machines Corporation Methods and apparatus for testing a link between chips

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6092231A (en) * 1998-06-12 2000-07-18 Qlogic Corporation Circuit and method for rapid checking of error correction codes using cyclic redundancy check
US20030030618A1 (en) * 1999-02-26 2003-02-13 Morris Jones Method and apparatus for sensing changes in digital video data
US6704364B1 (en) * 1999-12-29 2004-03-09 Advanced Micro Devices, Inc. Method and apparatus for generating a plurality of CRC digits for data packets having different prescribed network protocols using one CRC generator
US6675345B1 (en) * 2000-05-12 2004-01-06 Oak Technology, Inc. Method and apparatus for detecting errors in DVD data
CN102624488B (zh) * 2004-09-25 2015-11-25 Tq德尔达有限责任公司 循环冗余校验异常计数器归一化方法、系统和模块
US7653842B2 (en) * 2004-12-15 2010-01-26 Fluke Corporation CRC format automatic detection and setting
WO2006080910A1 (en) * 2005-01-24 2006-08-03 Thomson Licensing Video error detection technique using a crc parity code
US7472332B2 (en) * 2005-07-26 2008-12-30 International Business Machines Corporation Method for the reliability of host data stored on fibre channel attached storage subsystems
US7516246B2 (en) * 2005-10-27 2009-04-07 International Business Machines Corporation Communications channel method for verifying integrity of untrusted subsystem responses to a request
KR101351405B1 (ko) * 2008-07-25 2014-01-15 엘지디스플레이 주식회사 표시장치 및 이의 구동방법
US8392606B2 (en) * 2008-09-23 2013-03-05 Synapse Wireless, Inc. Wireless networks and methods using multiple valid network identifiers
JP2011525643A (ja) * 2008-12-22 2011-09-22 株式会社日立製作所 ストレージ装置、及びストレージ装置におけるデータ検証方法
JP5328020B2 (ja) * 2009-01-15 2013-10-30 セイコーインスツル株式会社 メモリ装置及びメモリアクセス方法
KR101543245B1 (ko) * 2009-03-18 2015-08-11 삼성전자주식회사 에러 교정 장치와 이를 포함하는 메모리 장치와 데이터 처리 시스템
DE102010009460A1 (de) * 2010-02-26 2011-09-01 Siemens Aktiengesellschaft Verfahren zur Übermittlung mehrerer medizinischer Bilddatensätze und System zur Verwaltung von Bilddatensätzen
KR20110134196A (ko) * 2010-06-08 2011-12-14 삼성전자주식회사 Rfid 리더 기능을 수행하는 디스플레이구동집적회로, 상기 디스플레이구동집적회로를 구비하는 디스플레이구동모듈, 무선이동통신시스템 및 rfid 리더 시스템.
US8719660B2 (en) * 2011-12-20 2014-05-06 Sandisk Technologies Inc. Apparatus and methods for indicating the health of removable storage devices

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070179733A1 (en) * 2006-02-01 2007-08-02 International Business Machines Corporation Methods and apparatus for testing a link between chips

Also Published As

Publication number Publication date
KR20140028596A (ko) 2014-03-10
US20140068374A1 (en) 2014-03-06

Similar Documents

Publication Publication Date Title
KR102009655B1 (ko) 표시 장치 및 표시 장치에서의 에러 검출 방법
JP6657164B2 (ja) 有機発光表示装置及びその駆動方法
US9704438B2 (en) Organic light-emitting diode display including a pixel circuit having a compensation unit
CN110718197B (zh) 显示装置
US7779341B2 (en) NAND flash memory device performing error detecting and data reloading operation during copy back program operation
US9425829B2 (en) Adaptive error correction codes (ECCs) for electronic memories
JP2012113284A (ja) ソース駆動回路、ソース駆動回路を含むディスプレー装置、及びディスプレー装置の動作方法
US8547367B2 (en) Method for restoring a timing controller and driving device for performing the method
CN102378967A (zh) 扩展式单位错误校正及多位错误检测
CN109979368B (zh) 显示系统
WO2019224955A1 (ja) 接続システム
US20200058241A1 (en) Wiring-disconnection detecting circuit and organic light emitting display device including the same
US10878777B2 (en) Organic light emitting display device and method for setting gamma reference voltage thereof
US11980085B2 (en) Display device and method of inspecting the same
WO2020143444A1 (zh) 数据传输方法及装置、显示装置
CN102339583A (zh) 显示设备及其制造方法
US9837015B2 (en) Display device and method of driving the same
KR102448353B1 (ko) 표시 장치
US20080172570A1 (en) Data line repair mechanism and method for a display
US9852018B2 (en) Method of detecting an error of a multi-time programmable operation, and organic light emitting display device employing the same
US11816006B2 (en) Data error detection method and display device including the same
KR101451745B1 (ko) 평판표시장치 및 이의 구동회로
KR102613410B1 (ko) 유기 발광 다이오드 표시 장치, 그 타이밍 컨트롤러 및 그 rs 데이터 보정 방법
US20170169752A1 (en) Device and method for correcting gamma set data
CN111145673B (zh) 在显示装置中执行感测操作的方法和显示装置

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant