KR102004806B1 - Capacitor and method of manufacturing the same - Google Patents
Capacitor and method of manufacturing the same Download PDFInfo
- Publication number
- KR102004806B1 KR102004806B1 KR1020170139478A KR20170139478A KR102004806B1 KR 102004806 B1 KR102004806 B1 KR 102004806B1 KR 1020170139478 A KR1020170139478 A KR 1020170139478A KR 20170139478 A KR20170139478 A KR 20170139478A KR 102004806 B1 KR102004806 B1 KR 102004806B1
- Authority
- KR
- South Korea
- Prior art keywords
- layer
- capacitor
- disposed
- electrode
- connection layer
- Prior art date
Links
- 239000003990 capacitor Substances 0.000 title claims abstract description 88
- 238000004519 manufacturing process Methods 0.000 title description 10
- 238000000034 method Methods 0.000 claims description 37
- 230000008569 process Effects 0.000 claims description 23
- 229910052751 metal Inorganic materials 0.000 claims description 13
- 239000002184 metal Substances 0.000 claims description 13
- 238000000231 atomic layer deposition Methods 0.000 claims description 8
- 239000004020 conductor Substances 0.000 claims description 5
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 claims description 5
- 229910018072 Al 2 O 3 Inorganic materials 0.000 claims description 4
- 238000009713 electroplating Methods 0.000 claims description 4
- 230000003647 oxidation Effects 0.000 claims description 4
- 238000007254 oxidation reaction Methods 0.000 claims description 4
- 238000007740 vapor deposition Methods 0.000 claims description 3
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 claims description 2
- 239000002131 composite material Substances 0.000 claims description 2
- 230000008878 coupling Effects 0.000 claims description 2
- 238000010168 coupling process Methods 0.000 claims description 2
- 238000005859 coupling reaction Methods 0.000 claims description 2
- 238000010030 laminating Methods 0.000 claims 1
- 230000000149 penetrating effect Effects 0.000 abstract description 4
- 239000010410 layer Substances 0.000 description 116
- 238000005516 engineering process Methods 0.000 description 3
- 239000011148 porous material Substances 0.000 description 3
- 239000011241 protective layer Substances 0.000 description 3
- 239000000758 substrate Substances 0.000 description 3
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 3
- 229910052721 tungsten Inorganic materials 0.000 description 3
- 239000010937 tungsten Substances 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 238000007639 printing Methods 0.000 description 2
- 238000007650 screen-printing Methods 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 238000004544 sputter deposition Methods 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 229910000881 Cu alloy Inorganic materials 0.000 description 1
- 239000004593 Epoxy Substances 0.000 description 1
- 238000007792 addition Methods 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000003985 ceramic capacitor Substances 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 238000005520 cutting process Methods 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 238000007598 dipping method Methods 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 238000003487 electrochemical reaction Methods 0.000 description 1
- 239000003792 electrolyte Substances 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 238000005304 joining Methods 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000002161 passivation Methods 0.000 description 1
- 238000001259 photo etching Methods 0.000 description 1
- 229920000642 polymer Polymers 0.000 description 1
- 239000002861 polymer material Substances 0.000 description 1
- 238000006116 polymerization reaction Methods 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 229910052715 tantalum Inorganic materials 0.000 description 1
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 1
- 238000000427 thin-film deposition Methods 0.000 description 1
- 235000012431 wafers Nutrition 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L28/00—Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
- H01L28/40—Capacitors
- H01L28/60—Electrodes
- H01L28/75—Electrodes comprising two or more layers, e.g. comprising a barrier layer and a metal layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02225—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
- H01L21/0226—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
- H01L21/02263—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
- H01L21/02271—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
- H01L21/0228—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition deposition by cyclic CVD, e.g. ALD, ALE, pulsed CVD
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L28/00—Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
- H01L28/40—Capacitors
- H01L28/60—Electrodes
- H01L28/82—Electrodes with an enlarged surface, e.g. formed by texturisation
- H01L28/86—Electrodes with an enlarged surface, e.g. formed by texturisation having horizontal extensions
- H01L28/87—Electrodes with an enlarged surface, e.g. formed by texturisation having horizontal extensions made by depositing layers, e.g. by depositing alternating conductive and insulating layers
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
Abstract
본 발명의 일 실시 예에 따른 커패시터는, 제1 면으로부터 상기 제1 면과 대향하는 제2 면으로 관통하는 복수의 개구를 포함하는 구조체; 상기 구조체의 제2 면과 상기 복수의 개구에 배치되고, 유전층과 상기 유전층을 사이에 두고 배치되는 제1 전극 및 제2 전극을 포함하는 커패시터층; 상기 제1면에 배치되고 상기 제1 전극과 연결되는 제1 연결층; 상기 제2 면에서 상기 커패시터층 상에 배치되고 상기 제2 전극과 연결되는 제2 연결층; 및 상기 구조체의 양 측면에 각각 배치되고 상기 제1 연결층 및 제2 연결층과 각각 연결되는 제1 및 제2 단자를 포함한다.According to an embodiment of the present invention, a capacitor includes: a structure including a plurality of openings penetrating from a first side to a second side opposite to the first side; A capacitor layer disposed on the second surface of the structure and the plurality of openings, the capacitor layer including a first electrode and a second electrode disposed between the dielectric layer and the dielectric layer; A first connection layer disposed on the first surface and connected to the first electrode; A second connection layer disposed on the capacitor layer on the second surface and connected to the second electrode; And first and second terminals respectively disposed on both sides of the structure and connected to the first connection layer and the second connection layer, respectively.
Description
본 발명은 커패시터 및 그 제조 방법에 관한 것이다.
The present invention relates to a capacitor and a method of manufacturing the same.
스마트폰, 웨어러블 장비 등의 전자기기가 소형화됨에 따라, 동일 체적에서 커패시터의 용량을 극대화할 수 있는 신기술 개발이 진행되고 있다.With the miniaturization of electronic devices such as smart phones and wearable devices, new technologies are being developed to maximize the capacity of capacitors in the same volume.
이론적으로, 용량을 증대시키기 위해서는 높은 유전율(high-k)을 갖는 재료를 유전체로 사용하거나, 전극이 마주보는 면적을 늘리거나, 전극 간의 유전층 두께를 줄이는 것, 이상 크게 세 가지로 볼 수 있다. 이러한 세 가지 방법의 조합을 통해, 기존의 대표적인 초소형 커패시터 제품들은 각각의 고용량 달성 전략을 갖는다.Theoretically, in order to increase the capacity, it is possible to use three types of materials: a material having a high dielectric constant (high-k) as a dielectric, an area facing the electrode, and a thickness of the dielectric layer between the electrodes. Through a combination of these three methods, typical representative miniature capacitor products have respective high capacity achieving strategies.
적층 세라믹 커패시터(MultiLayer Ceramic Capacitor: MLCC)의 경우, 페로브스카이트(perovskite) 구조의 높은 유전율을 갖는 재료를 유전체로 사용하고, 반복 층착된 다수의 유전체층을 병렬 연결하고 전극 간 거리를 가깝게 배치하고 유전체층의 두께를 박막화하여 용량이 증대될 수 있다.In the case of a multi-layer ceramic capacitor (MLCC), a dielectric material having a high dielectric constant of perovskite structure is used as a dielectric, a plurality of dielectric layers repeatedly layered in parallel are connected, The capacity of the dielectric layer can be increased by reducing the thickness of the dielectric layer.
박막 실리콘 커패시터(Thin film Silicon Capacitor)의 경우, 실리콘 기판을 반도체 공정으로 식각하여 3차원 구조를 형성, 전극의 면적을 확장시키고 박막 증착 공정으로 유전체의 두께를 최소화하여 용량이 증대될 수 있다.In the case of a thin film silicon capacitor, the silicon substrate may be etched by a semiconductor process to form a three-dimensional structure, the area of the electrode may be enlarged, and the thickness of the dielectric may be minimized by a thin film deposition process.
탄탈 커패시터(Tantalum Capacitor)의경우, 다공질 구조를 형성하여 표면적을 극대화하고, 전기화학 반응 및 전해 중합법을 통한 박막 형성으로 용량이 증대될 수 있다.In the case of tantalum capacitors, the porous structure is formed to maximize the surface area, and the capacity can be increased by electrochemical reaction and thin film formation by electrolytic polymerization.
그러나, 근본적인 기술적 한계에 도달한 이유로 상술한 커패시터의 용량 개선은 점점 어려워지고 있다.However, due to the fact that the fundamental technical limit is reached, the capacity improvement of the above-mentioned capacitor is becoming increasingly difficult.
이에 따라, 커패시터의 용량을 증대하기 위한 신기술이 개발 중에 있으나, 신기술의 상용화를 위해 높은 기술적 제약이 해결되어야 하는 상황이다.
Accordingly, a new technology for increasing the capacity of the capacitor is under development, but high technical constraints must be solved in order to commercialize the new technology.
본 발명의 일 실시 예는, 커패시터의 용량을 현저히 향상시킬 수 있는 구조를 가지는 커패시터 및 그 제조 방법을 제공한다.
One embodiment of the present invention provides a capacitor having a structure capable of significantly improving the capacity of a capacitor and a method of manufacturing the same.
본 발명의 일 실시 예에 따른 커패시터는 제1 면으로부터 상기 제1 면과 대향하는 제2 면으로 관통하는 복수의 개구를 포함하는 구조체; 상기 구조체의 제2 면과 상기 복수의 개구에 배치되고, 유전층과 상기 유전층을 사이에 두고 배치되는 제1 전극 및 제2 전극을 포함하는 커패시터층; 상기 제1면에 배치되고 상기 제1 전극과 연결되는 제1 연결층; 상기 제2 면에서 상기 커패시터층 상에 배치되고 상기 제2 전극과 연결되는 제2 연결층; 및 상기 구조체의 양 측면에 각각 배치되고 상기 제1 연결층 및 제2 연결층과 각각 연결되는 제1 및 제2 단자를 포함한다.
A capacitor according to an embodiment of the present invention includes a structure including a plurality of openings penetrating from a first side to a second side opposite to the first side; A capacitor layer disposed on the second surface of the structure and the plurality of openings, the capacitor layer including a first electrode and a second electrode disposed between the dielectric layer and the dielectric layer; A first connection layer disposed on the first surface and connected to the first electrode; A second connection layer disposed on the capacitor layer on the second surface and connected to the second electrode; And first and second terminals respectively disposed on both sides of the structure and connected to the first connection layer and the second connection layer, respectively.
또한, 본 발명의 다른 실시 예에 따른 커패시터 제조 방법은 제1 면으로부터 상기 제1 면과 대향하는 제2 면으로 관통하는 복수의 개구를 포함하는 구조체를 마련하는 단계; 상기 제1 면에 제1 연결층을 형성하는 단계; 상기 제2 면과 상기 복수의 개구에 배치되고, 유전층과 상기 유전층을 사이에 두고 배치되는 제1 전극 및 제2 전극을 포함하는 커패시터층을 형성하는 단계; 상기 제2 면에 배치되고 상기 제2 전극과 연결되는 제2 연결층을 형성하는 단계; 및 상기 구조체의 측면에 상기 제1 연결층 및 제2 연결층과 각각 연결되는 제1 및 제2 단자를 형성하는 단계를 포함한다.
According to another embodiment of the present invention, there is provided a method of manufacturing a capacitor, including: providing a structure including a plurality of openings passing from a first side to a second side opposite to the first side; Forming a first coupling layer on the first surface; Forming a capacitor layer on the second surface and the plurality of openings, the capacitor layer including a first electrode and a second electrode disposed between the dielectric layer and the dielectric layer; Forming a second connection layer disposed on the second surface and connected to the second electrode; And forming first and second terminals respectively connected to the first connection layer and the second connection layer on the side surface of the structure.
본 발명의 일 실시 예에 따른 커패시터는, 내측을 관통하는 복수의 개구를 포함하는 구조체에 MIM(Metal Insulator Metal)구조를 형성하므로, 커패시터의 용량을 구현할 수 있는 총 표면적이 현저히 증가하여 커패시터의 용량을 현저히 향상시킬 수 있다.
The capacitor according to an embodiment of the present invention has a metal insulator metal (MIM) structure in a structure including a plurality of openings passing through the inside of the capacitor, so that the total surface area capable of realizing the capacitance of the capacitor is significantly increased, Can be significantly improved.
도 1은 본 발명의 일 실시 예에 따른 구조체를 나타낸 사시도이다.
도 2는 본 발명의 일 실시 예에 따른 커패시터를 나타낸 사시도이다.
도 3은 도 2의 I-I`에 따른 단면도이다.
도 4는 도 3의 단면도에서 절연층을 더 포함하는 커패시터를 나타낸 단면도이다.
도 5는 본 발명의 다른 실시 예에 따라 적층된 바디를 포함하는 커패시터를 나타낸 단면도이다.
도 6은 본 발명의 일 실시예에 따른 커패시터의 제조방법을 개략적으로 도시한 흐름도이다.
도 7 내지 도 14는 본 발명의 일 실시예에 따른 커패시터의 제조방법의 각 단계를 개략적으로 나타낸 도면이다.1 is a perspective view illustrating a structure according to an embodiment of the present invention.
2 is a perspective view illustrating a capacitor according to an embodiment of the present invention.
3 is a sectional view taken along the line II 'in Fig.
FIG. 4 is a cross-sectional view of a capacitor further including an insulating layer in the sectional view of FIG. 3. FIG.
5 is a cross-sectional view illustrating a capacitor including a stacked body according to another embodiment of the present invention.
6 is a flow chart schematically illustrating a method of manufacturing a capacitor according to an embodiment of the present invention.
FIGS. 7 to 14 are views schematically showing steps of a method of manufacturing a capacitor according to an embodiment of the present invention.
이하, 첨부된 도면을 참조하여 본 발명의 다양한 실시 형태들을 설명한다. Hereinafter, various embodiments of the present invention will be described with reference to the accompanying drawings.
본 실시형태들은 다른 형태로 변형되거나 여러 실시형태의 특징이 서로 조합될 수 있다. 일 실시형태에서 설명된 사항이 다른 실시형태에서 설명되어 있지 않더라도, 다른 실시형태에서 반대되거나 모순되는 설명이 없는 한, 다른 실시형태의 설명으로 결합될 수 있다. The embodiments may be modified in other forms or the features of the various embodiments may be combined with each other. Although the description in one embodiment is not described in another embodiment, it can be combined with the description of another embodiment unless otherwise described or contradicted by other embodiments.
첨부된 도면에서의 요소들의 형상 및 크기 등은 보다 명확한 설명을 위해 과장될 수 있으며, 도면 상의 동일한 부호로 표시되는 요소는 동일하거나 유사한 요소로 이해될 수 있다. 또한 본 명세서에서, "상에" 형성된다고 하는 것은 직접적으로 접촉하여 형성되는 것을 의미할 뿐 아니라, 사이에 다른 구성요소를 더 포함할 수 있는 것을 의미한다. 또한, 본 명세서에서, '상부', '상면', '하부', '하면', '측면', '단면' 등의 용어는 첨부된 도면의 방향을 기준으로 표현되고 있으며, 실제로, 소자가 배치되는 방향에 따라 달라질 수 있을 것이다.
The shape and size of the elements in the accompanying drawings may be exaggerated for clarity of description, and elements denoted by the same reference numerals in the drawings may be understood as the same or similar elements. Also, in this specification, to be formed on "on " means not only to be formed in direct contact, but also means that it can further include other components. In this specification, terms such as "top", "top", "bottom", "bottom", "side", "section" and the like are expressed based on the direction of the attached drawings, It will be possible to change depending on the direction.
도 1은 본 발명의 일 실시 예에 따른 구조체를 나타낸 사시도이다.1 is a perspective view illustrating a structure according to an embodiment of the present invention.
본 발명 일 실시예에 따른 커패시터는 구조체(110)를 포함한다.A capacitor according to an embodiment of the present invention includes a
상기 구조체(110)는 하면(110a)으로부터 하면과 대향하는 상면(110b)로 관통하는 복수의 개구(111)를 포함한다. 상기 개구는 Pore 또는 기공으로 칭할 수 있으므로, 상기 구조체는 다공성 구조체로 칭할 수 있다. 이러한 다공성 구조체는 양극 산화법에 의해 표면에 나노미터 크기(10~400 nm)의 기공이 규칙적으로 배열된 양극 산화 알루미늄(Anodic Aluminum Oxide: AAO) 구조체를 가공하여 획득 될 수 있다. 기공 간의 간격은 수십~수백 나노미터 정도이며, 개구의 크기와 간격 그리고 깊이는 양극 산화전압, 전해질 종류와 농도 및 온도 등의 조건을 변화시켜 다양하게 조절이 가능하다. 이러한 AAO 구조체를 이용하여 ALD(Atomic Layer Deposition) 공정을 통해 웨이퍼에 도트(Dot)형태로 제작된 커패시터가 참고문헌(Banerjee et al., ECS Transactions, 25 (4) 345-353, 2009)에 소개되어 있다.
The
도 2는 본 발명의 일 실시 예에 따른 커패시터를 나타낸 사시도이고, 도 3은 도 2의 I-I`에 따른 커패시터의 YZ면을 나타낸 단면도이다.FIG. 2 is a perspective view of a capacitor according to an embodiment of the present invention, and FIG. 3 is a cross-sectional view illustrating a YZ plane of a capacitor according to I-I 'of FIG.
도 2 및 도 3을 참조하면, 본 발명의 일 실시예에 따른 커패시터(100)는 구조체(110), 커패시터층(120), 제1 연결층(140), 제2 연결층(150)을 포함한다. 또한, 커패시터(100)는 제1 단자(160), 및 제2 단자(170)를 더 포함할 수 있다.
2 and 3, a
구조체(110)의 형상에 특별히 제한은 없지만, 일반적으로 육면체 형상일 수 있다. 또한, 그 치수에 특별히 제한은 없으나, 예를 들면, 0.4mm×0.2mm, 또는 0.6mm×0.3mm 크기일 수 있다. 상기 구조체(110)는 도 1에서 설명한 바와 같이, 기판의 일면에서 타면으로 관통하는 복수의 개구를 포함한다. 또한, 상기 구조체(110)는 100㎛ 이하의 두께를 가질 수 있다.
The shape of the
구조체(110)의 하면과 복수의 개구에는 커패시터층(120)이 배치된다.A
상기 커패시터층(120)은 제1 전극(121), 유전층(123), 및 제2 전극(122)을 포함한다. 제1 전극(121), 유전층(123), 및 제2 전극(122)이 차례로 적층되므로, 제1 전극(121) 및 제2 전극(122)의 사이에 유전층(123)이 배치된다. The
제1 전극(121), 유전층(123), 및 제2 전극(122)은 ALD(Atomic Layer Deposition) 또는 AVD(Atomic Vapor Deposition) 공정을 이용하여 형성될 수 있으나, 이에 제한되는 것은 아니다.The
제1 전극(121) 및 제2 전극(122)은 제1 유전층(123)을 사이에 두고 서로 대향하도록 배치되어, 제1 전극(121) 및 제2 전극(122)에 각각 다른 극성의 전압이 인가될 때에 커패시터로 동작할 수 있다. 즉, 제1 전극(121) 및 제2 전극(122)이 제1 유전층(123)을 사이에 두고 배치됨으로써, 커패시터층(120)은 MIM(Metal - Insulator - Metal) 구조를 가진다.
The
구조체(110)의 개구에 커패시터층(120)이 배치되면 개구 중앙의 상부에 공간이 발생할 수 있다. 이와 같은 공간은 구조체(110) 또는 커패시터층(120)에 크랙이 발생하는 원인될 수 있다. 따라서, 구조체(110)의 개구 내에서 커패시터층(120) 상에 충전부(131)가 배치될 수 있다. 즉, 충전부(131)는 구조체(110)의 개구에 커패시터층(120)이 배치되고 남은 공간을 채울 수 있다.When the
이에 제한되지 않으나, 충전부(131)는 텅스텐(W) 또는 폴리실리콘 (polycrystalline silicon)과 같은 전도체 일 수 있다. 충전부(131)가 전도체인 경우, 충전부(131)와 인접한 전극과 연결층 간의 저항을 크게 감소시킬 수 있다. 충전부(131)가 텅스텐(W)인 경우, 폴리실리콘과 달리 고온의 열처리가 필요하지 않다. 예를 들어, 제1 충전부(131)는 텅스텐(W)을 이용하여 스퍼터링 공정으로 제조될 수 있다.
Although not limited thereto, the
제1 연결층(140)은 구조체(110)의 제1 면(도 3에서 하면)에 배치된다. 제1 연결층(140)의 구조체(110)의 제2 면 전체에 형성되는 것이 아니고 제1 측(도 3에서 우측)의 영역을 제외한 영역에 배치된다. 즉, 상기 제1 연결층(140)은 상기 제1 면에서 상기 제2 단자(170)가 배치되는 제2 측면과 접하는 일부 영역을 제외하고 배치된다. 구조체(110)의 개구 하부에는 커패시터층(120)의 제1 전극(121)이 노출될 수 있고, 제1 연결층(140)은 제1 전극(121)과 연결될 수 있다.The
여기서, 제1 연결층(140)과 제1 전극(121) 사이에는 금속층(145)이 배치될 수 있다. 상기 금속층(145)은 제1 연결층(140)을 형성한 후, 제1 연결층(140)을 시드층으로 이용한 전해도금 공정에 의해 형성될 수 있다. 또한, 제1 전극(121)을 개구 내측에 증착할 때, 상기 금속층(145)에도 증착될 수 있다.
Here, the
제2 연결층(150)은 구조체(110)의 제2 면(도 3에서 상면)에 배치된다. 구체적으로, 상기 제2 면 상에서 커패시터층(120)을 덮는 형태로 배치되고, 상기 커패시터층(120)의 최상면에 배치되는 제2 전극(122)과 접하여 연결될 수 있다. 제2 연결층(150)의 구조체(110)의 제2 면 전체에 형성되는 것이 아니고, 도 3에 도시한 바와 같이 제2 측(도 3에서 우측)의 영역을 제외한 영역에 배치된다. 즉, 상기 제2 연결층(150)은 상기 제2 면에서 상기 제1 단자(160)가 배치되는 제1 측면과 접하는 일부 영역을 제외하고 배치된다.The
한편, 상기 제2 측의 영역에는 절연층이 배치될 수 있다. 도 4를 참조하면, 도 3의 단면도에서 절연층(190)을 더 포함하는 커패시터의 단면도를 확인할 수 있다. 상기 절연층(190)은 제2 전극(122)과 접하는 제2 연결층(150)이 제1 전극(121) 및 유전층(123)과 연결되지 않도록, 제2 측의 영역에 배치되어 제2 연결층(150)과 제1 전극(121) 및 유전층(123) 간을 절연할 수 있다.
On the other hand, an insulating layer may be disposed on the second side region. Referring to FIG. 4, a cross-sectional view of a capacitor further comprising an insulating
이하, 커패시터층(120), 제1 연결층(140), 제2 연결층(150)이 배치된 구조체(110)를 바디(body)라고 지칭한다.
Hereinafter, the
추가로, 본 발명의 일 실시예에 따른 커패시터는 보호층(180)을 포함할 수 있다. 보호층(180)은 제1 단자(160) 및 제2 단자(170)가 배치된 측면을 제외하고 상기 바디를 감싸는 형태로 배치될 수 있다. 보호층(180)은 폴리머 재질로서, 에폭시와 같은 고분자 수지일 수 있으나, 이에 제한되는 것은 아니다. 보호층(180)은 외부의 충격 또는 전도성 이물질 등으로부터 커패시터를 보호하는 기능을 가질 수 있다.
In addition, the capacitor according to an embodiment of the present invention may include a
제1 단자(160) 및 제2 단자(170)는 상기 바디의 양 측면에 배치될 수 있다.The
제1 단자(160)는 바디의 제1 측면으로 노출되는 제1 연결층(140)과 연결되므로, 제1 전극(121)과 전기적으로 연결될 수 있다. 또한, 제2 단자(170)는 제2 측면으로 노출되는 제2 연결층(150)과 연결되므로, 제2 전극(122)과 전기적으로 연결될 수 있다. 제1 단자(160) 및 제2 단자(170)는 구리, 구리 합금을 이용하여 낮은 저항값을 가지도록 구현될 수 있고, 페이스트(paste) 인쇄 공정에 의해 형성될 수 있다.
Since the
본 발명의 일 실시예에 따른 커패시터는 AAO(Anodic Aluminum Oxide)로 형성될 수 있는 다공성 구조체를 사용하고 MIM 구조 커패시터층을 증착한 후 커패시터층의 전극들을 양 측면의 단자와 각각 연결한다. 커패시터층이 복수의 개구에 형성되므로 MIM 구조의 면적이 증대되므로 커패시터 용량이 향상될 수 있다. 또한, 커패시터의 측면 방향에 단자가 배치되므로 낮은 ESL(Equivalent Series Inductance)를 가지도록 구현이 가능하다.The capacitor according to an embodiment of the present invention uses a porous structure that can be formed of AAO (Anodic Aluminum Oxide), deposits an MIM structure capacitor layer, and then connects the electrodes of the capacitor layer to the terminals on both sides. Since the capacitor layer is formed in a plurality of openings, the area of the MIM structure is increased, so that the capacitor capacity can be improved. In addition, since the terminals are disposed in the lateral direction of the capacitor, it can be realized to have a low ESL (equivalent series inductance).
또한, 본 발명의 일 실시예에 따른 커패시터는 상기 커패시터는 100㎛ 이하의 두께를 가지는 구조체로 형성될 수 있으므로, 커패시터의 박막화가 가능하다. 또한, 개구의 직경을 200nm로 가정했을 경우 1cm2당 8.2×108 ~1.6x109 개의 개구가 존재하고, 이러한 개구들이 모두 병렬로 연결될 수 있으므로 낮은 ESR(Equivalent Series Resistance)를 가지도록 구현이 가능하다.
Also, since the capacitor according to the embodiment of the present invention can be formed as a structure having a thickness of 100 탆 or less, the capacitor can be made thinner. Assuming that the diameter of the opening is 200 nm, there are 8.2 × 10 8 to 1.6 × 10 9 openings per 1 cm 2. Since these openings can be connected in parallel, it can be implemented to have a low ESR (Equivalent Series Resistance) Do.
이와 같이, 본 발명의 일 실시예에 따른 커패시터는 고용량의 단층 구조를 가지므로, 얇은 두께가 요구되는 칩 패키지에서 LSC(land-side capacitor) 로 사용될 수 있다.
As described above, since the capacitor according to the embodiment of the present invention has a high-capacity single-layer structure, it can be used as a land-side capacitor (LSC) in a chip package requiring a thin thickness.
도 5는 본 발명의 다른 실시 예에 따라 적층된 바디를 포함하는 커패시터를 나타낸 단면도이다.5 is a cross-sectional view illustrating a capacitor including a stacked body according to another embodiment of the present invention.
구조체, 커패시터층, 제1 연결층, 제2 연결층을 포함하는 바디는 적층되어 하나의 커패시터를 형성할 수 있다.The body including the structure, the capacitor layer, the first connection layer, and the second connection layer may be stacked to form one capacitor.
예를 들어, 제1 구조체(110-1)를 포함하는 제1 바디, 제2 구조체(110-2)를 포함하는 제2 바디, 제3 구조체(110-3)를 포함하는 제3 바디가 적층될 수 있다. 또한, 제1 내지 제3 바디 각각의 제1 연결층(140-1, 140-2, 140-3)은 제1 단자(160')와 연결되고, 제1 내지 제3 바디 각각의 제2 연결층(150-1, 150-2, 150-3)는 제2 단자(170')와 연결될 수 있다.For example, a first body comprising a first structure 110-1, a second body comprising a second structure 110-2, a third body comprising a third structure 110-3, . Also, the first connection layers 140-1, 140-2, and 140-3 of the first to third bodies are connected to the first terminal 160 ', and the second connection of each of the first to third bodies, The layers 150-1, 150-2 and 150-3 may be connected to the second terminal 170 '.
이러한 적층 구조에 의해 본 발명의 일 실시예에 따른 커패시터는 보다 향상된 커패시터 용량을 가질 수 있다.
The capacitor according to an embodiment of the present invention may have a higher capacitor capacity by such a laminated structure.
도 6은 본 발명의 일 실시예에 따른 커패시터의 제조방법을 개략적으로 도시한 흐름도이고, 도 7 내지 도 14는 본 발명의 일 실시예에 따른 커패시터의 제조방법의 각 단계를 개략적으로 나타낸 도면이다.FIG. 6 is a flow chart schematically illustrating a method of manufacturing a capacitor according to an embodiment of the present invention, and FIGS. 7 to 14 are views schematically showing steps of a method of manufacturing a capacitor according to an embodiment of the present invention .
본 발명의 일 실시예에 따른 커패시터의 제조방법은 제1 면으로부터 상기 제1 면과 대향하는 제2 면으로 관통하는 복수의 개구를 포함하는 구조체를 마련하는 단계(S110), 상기 구조체의 제1 면에 제1 연결층을 형성하는 단계(S120), 상기 구조체의 제2 면과 상기 복수의 개구에 유전층과 상기 유전층을 사이에 두고 배치되는 제1 전극 및 제2 전극을 포함하는 커패시터층을 형성하는 단계(S130), 상기 구조체의 제2 면에 배치되어 상기 제2 전극과 연결되는 제2 연결층을 형성하는 단계(S140), 및 상기 제1 연결층 및 제2 연결층과 각각 연결되는 제1 및 제2 단자를 형성하는 단계(S150)를 포함한다.
A method of manufacturing a capacitor according to an embodiment of the present invention includes the steps of (S110) forming a structure including a plurality of openings passing from a first side to a second side opposite to the first side, (S120), forming a capacitor layer including a first electrode and a second electrode disposed on the second surface of the structure and the plurality of openings with the dielectric layer and the dielectric layer interposed therebetween (S140) of forming a second connection layer (S140) disposed on a second surface of the structure and connected to the second electrode (S140), and a step (S140) of connecting the first connection layer and the second connection layer 1 and a second terminal (S150).
이하 각 단계를 도 7 내지 도 14를 참조하여 설명한다.Each step will be described below with reference to Figs. 7 to 14. Fig.
도 7을 참조하면, 먼저, 복수의 개구를 포함하는 구조체(110)를 지그(210) 상에 마련한다. 상기 구조체(110)는 양극 산화 알루미늄(Anodic Aluminum Oxide: AAO) 구조체가 될 수 있음을 도 1을 참조하여 설명한 바 있다. 또한, 상기 구조체(110)의 제1 면(도 7에서 구조체의 상면)에 제1 연결층(140)의 형성한다. 도 7에 도시된 바와 같이, 제1 연결층(140)은 제1 면의 일측에는 형성되지 않는다. 상기 제1 연결층(140)은 메탈 페이스트 스크린 인쇄(Metal paste screen printing)공정으로 형성되거나, 메탈 증착(Metal sputtering) 공정 후 포토-에칭(Photo-Etching) 공정으로 형성될 수 있다.
Referring to FIG. 7, first, a
다음으로, 도 8과 같이, 상기 제1 연결층(140)이 배치된 구조체(110)를 뒤집어서 지그(210)에 배치할 수 있다. 이후, 제1 연결층(140)에 전선(211)을 연결하고, 제1 연결층(140)을 시드층으로 이용하여 전해도금 공정이 수행될 수 있다. 이러한 전해도금 공정에 의해 제1 연결층(140)에 접합하는 금속층(145)이 형성될 수 있다. 이와 같이, 구조체(110)의 개구의 하부에 형성된 금속층(145)은 0.5~2㎛ 범위의 두께를 가질 수 있다.
Next, as shown in FIG. 8, the
다음으로, 도 9와 같이, ALD(Atomic Layer Deposition) 또는 AVD(Atomic Vapor Deposition) 공정을 통해 제1 전극(121), 유전층(123), 및 제2 전극(122)을 차례로 증착할 수 있다. 이에 제한되는 것은 아니나, 제1 전극(121) 및 제2 전극(122)은 TiN로 형성될 수 있고, 유전층(123)은 Al2O3 ZrO2, HfO2와 같은 산화 금속 중 어느 하나 또는 이들의 조합, 또는 ZrO2 - Al2O3 - ZrO2 복합층인 ZAZ 로 형성될 수 있다.
Next, as shown in FIG. 9, the
다음으로, 도 10과 같이, PDE(Photo-Dry Etching)와 같은 식각 공정으로 제1 측의 영역(E)에 형성된 커패시터층(120)을 제거할 수 있다.
Next, as shown in FIG. 10, the
이 후, 도 11을 참조하면, 제2 연결층(150)이 구조체(110)의 제2 면(도 11에서 구조체의 상면)에 형성될 수 있다. 이전에, 상기 제1 측의 영역(E)에 절연층(190)이 형성될 수 있다. 상기 절연층(190)을 형성한 후 제2 연결층(150)을 형성하는 경우 제2 연결층(150)과 제1 전극(121) 및 유전층(123) 간의 절연이 보장될 수 있다. 제2 연결층(150)은 스크린 인쇄(screen printing) 공정을 통해 금속 페이스트를 도포하여 형성될 수 있다.
11, a
다음으로, 도 12와 같이, 바디를 폴리머에 디핑(dipping)하여 바디의 외면에 보호층을 형성할 수 있다.
Next, as shown in FIG. 12, the body may be dipped in a polymer to form a protective layer on the outer surface of the body.
다음으로, 도 13과 같이, 상기 바디의 단면을 자르는 다이싱(dicing) 공정이 수행될 수 있다. 한편, 도 12까지 설명한 단계는 공정상 편의 및 생산의 효율을 위해 수십 mm의 폭을 가지는 기판의 형태로 수행 될 수 있고, 상기 다이싱 공정을 통해 커패시터의 크기로 분할될 수 있다. 상기 다이싱 공정은 기계적 다이싱(Mechanical dicing) 공정으로 수행되거나, 레이저 다이싱(laser dicing) 공정과 같은 비접촉 다이싱 공정으로 수행될 수 있다. 이러한 다이싱 공정으로 제1 연결층(140)의 일측(141)이 제1 측면으로 노출되고, 제2 연결층(150)의 일측(151)이 제2 측면으로 노출될 수 있다.
Next, as shown in FIG. 13, a dicing process for cutting the cross section of the body may be performed. 12 may be performed in the form of a substrate having a width of several tens of millimeters for convenience of processing and production efficiency, and may be divided into the size of the capacitor through the dicing process. The dicing step may be performed by a mechanical dicing process or a non-contact dicing process such as a laser dicing process. One
다음으로, 도 14과 같이, 바디의 양 측면에 제1 단자(160) 및 제2 단자(170)가 형성될 수 있다. 제1 단자(160)는 바디의 제1 측면으로 노출되는 제1 연결층(140)과 연결되고, 제2 단자(170)는 제2 측면으로 노출되는 제2 연결층(150)과 연결된다. 상기 제1 및 제2 단자는 도전성 물질을 포함하는 페이스트를 이용하여 인쇄 공정에 의해 형성되거나, 바디의 양 측면을 상기 페이스트에 딥핑(dipping)하여 형성할 수 있다.
Next, as shown in FIG. 14, the
이상에서 본 발명이 구체적인 구성요소 등과 같은 특정 사항들과 한정된 실시예 및 도면에 의해 설명되었으나, 이는 본 발명의 보다 전반적인 이해를 돕기 위해서 제공된 것일 뿐, 본 발명이 상기 실시예들에 한정되는 것은 아니며, 본 발명이 속하는 기술분야에서 통상적인 지식을 가진 자라면 이러한 기재로부터 다양한 수정 및 변형을 꾀할 수 있다.
While the present invention has been particularly shown and described with reference to exemplary embodiments thereof, it is to be understood that the invention is not limited to the disclosed exemplary embodiments, but, on the contrary, Those skilled in the art will appreciate that various modifications, additions and substitutions are possible, without departing from the scope and spirit of the invention as disclosed in the accompanying claims.
110: 구조체
120: 커패시터층
121: 제1 전극
122: 제2 전극
123: 유전층
140: 제1 연결층
150: 제2 연결층
160: 제1 단자
170: 제2 단자
180: 보호층
190: 절연층110: Structure
120: Capacitor layer
121: first electrode
122: second electrode
123: dielectric layer
140: first connecting layer
150: second connecting layer
160: first terminal
170: second terminal
180: protective layer
190: insulating layer
Claims (15)
상기 제2 면과 상기 복수의 개구에 배치되고, 유전층과 상기 유전층을 사이에 두고 배치되는 제1 전극 및 제2 전극을 포함하는 커패시터층;
상기 제1 면에 배치되고 상기 제1 전극과 연결되는 제1 연결층;
상기 제2 면에서 상기 커패시터층 상에 배치되고 상기 제2 전극과 연결되는 제2 연결층; 및
상기 구조체의 양 측면에 각각 배치되고 상기 제1 연결층 및 제2 연결층과 각각 연결되는 제1 및 제2 단자;를 포함하며,
상기 복수의 개구의 커패시터층이 배치되고 남은 공간에 채워진 충전부를 더 포함하고, 상기 충전부는 전도체인 커패시터.
A structure comprising a plurality of openings extending from a first side to a second side opposite the first side;
A capacitor layer disposed on the second surface and the plurality of openings, the capacitor layer including a first electrode and a second electrode disposed between the dielectric layer and the dielectric layer;
A first connection layer disposed on the first surface and connected to the first electrode;
A second connection layer disposed on the capacitor layer on the second surface and connected to the second electrode; And
And first and second terminals disposed on both sides of the structure and respectively connected to the first connection layer and the second connection layer,
Further comprising a charging section in which the capacitor layer of the plurality of openings is disposed and filled in the remaining space, wherein the charging section is a conductor.
상기 구조체는 양극 산화법에 의해 복수의 개구가 형성되는 양극 산화 알루미늄(Anodic Aluminum Oxide: AAO) 구조체인 커패시터.
The method according to claim 1,
Wherein the structure is an anodic aluminum oxide (AAO) structure in which a plurality of openings are formed by anodic oxidation.
상기 유전층은 Al2O3 ZrO2, HfO2 중 어느 하나 또는 이들의 조합, 또는 ZrO2 - Al2O3 - ZrO2 복합층인 ZAZ로 형성되는 커패시터.
The method according to claim 1,
Wherein the dielectric layer is formed of any one of Al 2 O 3 ZrO 2 and HfO 2 , a combination thereof, or a ZZO 2 -Al 2 O 3 -ZrO 2 composite layer.
상기 제1 연결층과 상기 제1 전극 사이에 배치되는 금속층을 더 포함하는 커패시터.
The method according to claim 1,
And a metal layer disposed between the first connection layer and the first electrode.
상기 제1 연결층은 상기 제1 면에서 상기 제2 단자가 배치되는 제2 측면과 접하는 일부 영역을 제외하고 배치되고, 상기 제2 연결층은 상기 제2 면에서 상기 제1 단자가 배치되는 제1 측면과 접하는 일부 영역을 제외하고 배치되는 커패시터.
The method according to claim 1,
Wherein the first connection layer is disposed on the first surface except for a part of the region that is in contact with the second side on which the second terminal is disposed and the second connection layer is formed on the second surface, A capacitor disposed outside a portion of a region in contact with a side surface.
상기 제1 면에서 상기 제2 단자가 배치되는 측면과 접하는 일부 영역에 배치되어 상기 제2 연결층과 상기 커패시터층 사이를 절연하는 절연층을 더 포함하는 커패시터.
The method according to claim 1,
And an insulating layer disposed on a portion of the first surface that is in contact with a side surface on which the second terminal is disposed, for insulating the second connection layer from the capacitor layer.
상기 제1 및 제2 전극은 TiN로 형성된 커패시터.
The method according to claim 1,
Wherein the first and second electrodes are formed of TiN.
바디는 상기 구조체, 상기 커패시터층, 상기 제1 및 제2 연결층을 포함하고, 적층되는 복수의 상기 바디를 포함하는 커패시터.
The method according to claim 1,
Wherein the body comprises a plurality of the bodies including the structure, the capacitor layer, the first and second connection layers, and stacked.
상기 제1 면에 제1 연결층을 형성하는 단계;
상기 제2 면과 상기 복수의 개구에 배치되고, 유전층과 상기 유전층을 사이에 두고 배치되는 제1 전극 및 제2 전극을 포함하는 커패시터층을 형성하는 단계;
상기 복수의 개구의 커패시터층이 배치되고 남은 공간에 전도체로 이루어진 충전부를 형성하는 단계;
상기 제2 면에 상기 제2 전극과 연결되는 제2 연결층을 형성하는 단계; 및
상기 구조체의 측면에 상기 제1 연결층 및 제2 연결층과 각각 연결되는 제1 및 제2 단자를 형성하는 단계;를 포함하는 커패시터 제조 방법.
Providing a structure comprising a plurality of openings extending from a first side to a second side opposite the first side;
Forming a first coupling layer on the first surface;
Forming a capacitor layer on the second surface and the plurality of openings, the capacitor layer including a first electrode and a second electrode disposed between the dielectric layer and the dielectric layer;
Forming a capacitor in the plurality of openings and forming a live part of the conductor in the remaining space;
Forming a second connection layer on the second surface, the second connection layer being connected to the second electrode; And
And forming first and second terminals respectively connected to the first connection layer and the second connection layer on side surfaces of the structure.
상기 구조체는 양극 산화법에 의해 복수의 개구가 형성되는 양극 산화 알루미늄(Anodic Aluminum Oxide: AAO) 구조체인 커패시터 제조 방법.
10. The method of claim 9,
Wherein the structure is an anodic aluminum oxide (AAO) structure in which a plurality of openings are formed by anodic oxidation.
상기 제1 전극, 유전층, 및 제2 전극은 ALD(Atomic Layer Deposition) 또는 AVD(Atomic Vapor Deposition) 공정을 통해 차례로 증착되는 커패시터 제조 방법.
10. The method of claim 9,
Wherein the first electrode, the dielectric layer, and the second electrode are sequentially deposited through ALD (Atomic Layer Deposition) or AVD (Atomic Vapor Deposition) processes.
상기 제1 연결층을 형성하는 단계 이후에, 상기 제1 연결층을 시드층으로 이용한 전해도금 공정에 의해 금속층을 형성하는 단계를 더 포함하는 커패시터 제조 방법.
10. The method of claim 9,
Further comprising the step of forming a metal layer by an electrolytic plating process using the first connection layer as a seed layer after forming the first connection layer.
상기 제1 연결층은 상기 제1 면에서 상기 제2 단자가 배치되는 제2 측면과 접하지 않도록 형성되고, 상기 제2 연결층은 상기 제2 면에서 상기 제1 단자가 배치되는 제1 측면과 접하지 않도록 형성되는 커패시터 제조 방법.
10. The method of claim 9,
Wherein the first connection layer is formed on the first surface so as not to contact with a second side on which the second terminal is disposed and the second connection layer includes a first side on which the first terminal is disposed on the second side, Wherein the capacitor is formed so as not to contact the capacitor.
상기 제1 면에서 상기 제2 단자가 배치되는 측면과 접하는 일부 영역에 절연층을 형성하는 단계를 더 포함하는 커패시터 제조 방법.
10. The method of claim 9,
And forming an insulating layer on a portion of the first surface that is in contact with a side where the second terminal is disposed.
상기 제1 및 제2 단자를 형성하는 단계 이전에, 상기 구조체, 상기 커패시터층, 상기 제1 및 제2 연결층을 포함하는 바디를 복수의 층으로 적층하는 단계를 더 포함하는 커패시터 제조 방법.10. The method of claim 9,
Further comprising laminating a body comprising the structure, the capacitor layer, the first and second connection layers into a plurality of layers prior to forming the first and second terminals.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/004,903 US10867752B2 (en) | 2017-09-28 | 2018-06-11 | Capacitor and method of manufacturing the same |
CN201811092754.9A CN109585163B (en) | 2017-09-28 | 2018-09-19 | Capacitor and method for manufacturing the same |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020170126108 | 2017-09-28 | ||
KR20170126108 | 2017-09-28 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20190037045A KR20190037045A (en) | 2019-04-05 |
KR102004806B1 true KR102004806B1 (en) | 2019-07-29 |
Family
ID=66103980
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020170139478A KR102004806B1 (en) | 2017-09-28 | 2017-10-25 | Capacitor and method of manufacturing the same |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR102004806B1 (en) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024123164A1 (en) * | 2022-12-09 | 2024-06-13 | (주)포인트엔지니어링 | Capacitor component, method for manufacturing same, and integrated circuit chip package having capacitor component |
WO2024123047A1 (en) * | 2022-12-09 | 2024-06-13 | (주)포인트엔지니어링 | Capacitor component and integrated circuit chip package including same |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20230059551A (en) | 2021-10-26 | 2023-05-03 | 삼성전기주식회사 | Capacitor component and manufacturing method of capacitor component |
KR20240106886A (en) | 2022-12-29 | 2024-07-08 | 삼성전기주식회사 | Capacitor component and manufacturing method of capacitor component |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004274067A (en) * | 2003-03-11 | 2004-09-30 | Samsung Electronics Co Ltd | Method of forming high dielectric constant film, capacitor provided with dielectric film formed by the same method and method of manufacturing the same |
KR100644526B1 (en) * | 2004-12-30 | 2006-11-10 | 동부일렉트로닉스 주식회사 | Method of fabricating embossing-typed capacitor |
JP2015192083A (en) * | 2014-03-28 | 2015-11-02 | 太陽誘電株式会社 | capacitor |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8385046B2 (en) | 2006-11-01 | 2013-02-26 | The Arizona Board Regents | Nano scale digitated capacitor |
-
2017
- 2017-10-25 KR KR1020170139478A patent/KR102004806B1/en active IP Right Grant
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004274067A (en) * | 2003-03-11 | 2004-09-30 | Samsung Electronics Co Ltd | Method of forming high dielectric constant film, capacitor provided with dielectric film formed by the same method and method of manufacturing the same |
KR100644526B1 (en) * | 2004-12-30 | 2006-11-10 | 동부일렉트로닉스 주식회사 | Method of fabricating embossing-typed capacitor |
JP2015192083A (en) * | 2014-03-28 | 2015-11-02 | 太陽誘電株式会社 | capacitor |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024123164A1 (en) * | 2022-12-09 | 2024-06-13 | (주)포인트엔지니어링 | Capacitor component, method for manufacturing same, and integrated circuit chip package having capacitor component |
WO2024123047A1 (en) * | 2022-12-09 | 2024-06-13 | (주)포인트엔지니어링 | Capacitor component and integrated circuit chip package including same |
Also Published As
Publication number | Publication date |
---|---|
KR20190037045A (en) | 2019-04-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109585163B (en) | Capacitor and method for manufacturing the same | |
KR102004806B1 (en) | Capacitor and method of manufacturing the same | |
US10176923B2 (en) | Ceramic electronic component and method of producing the same | |
US10141114B2 (en) | Multi-layer ceramic capacitor and method of producing the same | |
CN109545778B (en) | Capacitor assembly | |
US10998136B2 (en) | Three-dimensional capacitor | |
JP2008507847A (en) | Capacitor with high energy storage density and low ESR | |
US10679794B2 (en) | Thin film capacitor and electronic apparatus | |
US11581139B2 (en) | Integrated energy storage component | |
US20170287642A1 (en) | Multi-layer ceramic electronic component and method of producing the same | |
US20120147522A1 (en) | Multilayer ceramic condenser and method of manufacturing the same | |
US10199166B2 (en) | Capacitor | |
US20160233026A1 (en) | Capacitor | |
US20240203654A1 (en) | Capacitor | |
CN110739153B (en) | Multilayer capacitor | |
KR102192947B1 (en) | Folding type capacitor comprising aluminium oxide layer | |
WO2018021115A1 (en) | Capacitor and method for producing capacitor | |
US20230260712A1 (en) | Layered charge storage device with two different types of electrode materials and a protective enclosure | |
KR101222436B1 (en) | Aluminium electrode for high capacity flim capacitor having multilayered thin film structure and preparation method thereof | |
US20200265998A1 (en) | Multilayer capacitor and manufacturing method for the same | |
CN115241158A (en) | High capacitance density semiconductor capacitor and method of making the same | |
KR20200010528A (en) | Multilayered capacitor | |
CN107305812A (en) | Capacitor |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |