KR101933136B1 - 전원 제어 장치 및 방법 - Google Patents

전원 제어 장치 및 방법 Download PDF

Info

Publication number
KR101933136B1
KR101933136B1 KR1020120030617A KR20120030617A KR101933136B1 KR 101933136 B1 KR101933136 B1 KR 101933136B1 KR 1020120030617 A KR1020120030617 A KR 1020120030617A KR 20120030617 A KR20120030617 A KR 20120030617A KR 101933136 B1 KR101933136 B1 KR 101933136B1
Authority
KR
South Korea
Prior art keywords
signal
power
lan
connection
communication interface
Prior art date
Application number
KR1020120030617A
Other languages
English (en)
Other versions
KR20130054111A (ko
Inventor
전병길
장은식
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to EP12192503.6A priority Critical patent/EP2592528A3/en
Priority to US13/676,393 priority patent/US9459681B2/en
Priority to CN201210457159.7A priority patent/CN103107892B/zh
Publication of KR20130054111A publication Critical patent/KR20130054111A/ko
Application granted granted Critical
Publication of KR101933136B1 publication Critical patent/KR101933136B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/28Supervision thereof, e.g. detecting power-supply failure by out of limits supervision

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)

Abstract

전자 기기의 전원을 제어하는 전원 제어 장치에 있어서, 전자 기기의 네트워크 통신을 제어하는 랜 컨트롤러; 네트워크 통신을 수행하기 위한 외장형 동글이 연결되는 통신 인터페이스; 랜 컨트롤러와 연결하기 위한 제1신호가 외장형 동글로부터 수신되는지 여부를 감지하는 연결 감지부; 및 제1신호가 감지되면 랜 컨트롤러에 전원을 인가하고, 제1신호가 감지되지 않으면 랜 컨트롤러에 인가되는 전원을 차단하는 전원 제어부를 포함하는 것을 특징으로 하는 본 발명의 일 실시예에 따른 전원 제어 장치가 개시된다.

Description

전원 제어 장치 및 방법{POWER CONTROL APPARATUS AND METHOD}
본 발명은 전원 제어 장치 및 방법에 관한 것이다. 더욱 구체적으로, 본 발명은 랜 컨트롤러(lan controller)에 인가되는 전원을 제어하는 장치 및 방법에 관한 것이다.
노트북 PC 등을 포함한 전자 기기의 소형화 추세에 따라 전자 기기를 유무선 네트워크에 연결하기 위한 외장형 이더넷(ethernet) 동글(dongle)이 개발되었다. 외장형 이더넷 동글이란, 전자 기기의 네트워크 통신을 가능하게 하는 외장형 기기이다.
PC에는 랜 디바이스가 구비되어 있고, 이 랜 디바이스는 랜 컨트롤러, 랜 트랜스포머 및 랜 포트를 포함하고 있는데, 이 모든 구성을 노트북 PC에 장착하는 경우 노트북 PC의 크기가 증가하고, 랜 포트로 인해 두께가 증가한다. 그래서, 노트북 PC에는 랜 컨트롤러만 장착하고, 외장형 동글에 랜 트랜스포머 및 랜 포트를 장착하여 노트북 PC의 소형화 및 슬림화에 기여할 수 있다.
본 발명의 일 실시예에 따른 전원 제어 장치 및 방법은 외장형 동글이 연결되지 않은 경우에 랜 컨트롤러에 인가되는 전원을 차단하여 배터리의 전원 낭비를 방지하는 것을 목적으로 한다.
또한, 본 발명의 일 실시예에 따른 전원 제어 장치 및 방법은 랜 컨트롤러에 의해 송신되는 신호가 플로팅하지 않게 하여 외장형 동글이 송신하는 신호와 임피던스 매칭이 안정적으로 이루어지게 하는 것을 목적으로 한다.
본 발명의 일 실시예에 따른 전원 제어 장치는,
전자 기기의 전원을 제어하는 전원 제어 장치에 있어서, 상기 전자 기기의 네트워크 통신을 제어하는 랜 컨트롤러; 상기 네트워크 통신을 수행하기 위한 외장형 동글이 연결되는 통신 인터페이스; 상기 랜 컨트롤러와 연결하기 위한 제1신호가 상기 외장형 동글로부터 수신되는지 여부를 감지하는 연결 감지부; 및 상기 제1신호가 감지되면 상기 랜 컨트롤러에 전원을 인가하고, 상기 제1신호가 감지되지 않으면 상기 랜 컨트롤러에 인가되는 전원을 차단하는 전원 제어부를 포함할 수 있다.
상기 랜 컨트롤러는, 상기 전원 제어부에 의해 전원이 인가되면, 상기 외장형 동글과 연결하기 위한 제2신호를 상기 외장형 동글로 송신할 수 있다.
상기 제2신호는, 상기 외장형 동글로부터 상기 제1신호가 수신된 후에 송신될 수 있다.
상기 연결 감지부는, 상기 제1신호가 감지되면, 상기 전원 제어부로 로우(low) 신호를 송신하고, 상기 제1신호가 감지되지 않으면, 상기 전원 제어부로 하이(high) 신호를 송신할 수 있다.
상기 전원 제어부는, 상기 로우 신호 또는 상기 하이 신호에 의해 스위칭이 되는 스위칭 소자로서 MOSFET(metal-oxide-semiconductor field-effect transistor)을 포함할 수 있다.
상기 통신 인터페이스는, MDI(medium dependent interface) 포트일 수 있다.
상기 제1신호는 MDI 신호일 수 있다.
본 발명의 일 실시예에 따른 전원 제어 방법은,
전자 기기의 전원을 제어하는 전원 제어 방법에 있어서, 상기 전자 기기의 랜 컨트롤러와 연결하기 위한 제1신호가 외장형 동글로부터 통신 인터페이스를 통해 수신되는지 여부를 감지하는 단계; 및 상기 제1신호가 감지되면 상기 랜 컨트롤러에 전원을 인가하고, 상기 제1신호가 감지되지 않으면 상기 랜 컨트롤러에 인가되는 전원을 차단하는 단계를 포함할 수 있다.
상기 전원 제어 방법은, 상기 랜 컨트롤러에 전원이 인가되면, 상기 랜 컨트롤러가 상기 외장형 동글과 연결하기 위한 제2신호를 상기 외장형 동글로 송신하는 단계를 더 포함할 수 있다.
상기 제2신호는, 상기 외장형 동글로부터 상기 제1신호가 수신된 후에 송신될 수 있다.
상기 전원 제어 방법은, 상기 제1신호가 감지되면 상기 랜 컨트롤러로 전원을 인가하는 전원 제어부로 로우(low)신호를 송신하고, 상기 제1신호가 감지되지 않으면 상기 랜 컨트롤러에 인가되는 전원을 차단하는 전원 제어부로 하이(high) 신호를 송신하는 단계를 더 포함할 수 있다.
상기 전원을 차단하는 단계는, 상기 로우 신호 또는 상기 하이 신호에 의해 스위칭이 되는 스위칭 소자로서 MOSFET(metal-oxide-semiconductor field-effect transistor)를 이용하여 차단하는 단계를 포함할 수 있다.
상기 통신 인터페이스는, MDI(medium dependent interface) 포트일 수 있다.
상기 제1신호는 MDI 신호일 수 있다.
상기 전원 제어 방법을 실행하기 위한 프로그램이 컴퓨터로 읽을 수 있는 기록매체에 기록될 수 있다.
본 발명의 다른 실시예에 따른 전원 제어 장치는,
전자 기기의 전원을 제어하는 전원 제어 장치에 있어서, 상기 전자 기기의 네트워크 통신을 제어하는 랜 컨트롤러; 상기 네트워크 통신을 수행하기 위한 외장형 동글이 연결되는 통신 인터페이스; 상기 통신 인터페이스의 연결핀에 연결되고, 상기 외장형 동글의 상기 통신 인터페이스에 대한 연결을 감지하여 하이 신호 또는 로우 신호를 출력하는 연결 감지부; 상기 통신 인터페이스의 연결핀과 연결 감지부 사이에 연결되는 전압원; 및 상기 하이 신호가 출력되면 상기 랜 컨트롤러에 인가되는 전원을 차단하고, 상기 로우 신호가 출력되면 상기 랜 컨트롤러에 전원을 인가하는 전원 제어부를 포함하되, 상기 통신 인터페이스의 연결핀은, 상기 외장형 동글의 연결핀들 중 접지된 연결핀에 연결되고, 상기 연결 감지부는, 상기 전압원으로부터 인가되는 전압이 감지되면 상기 하이 신호를 출력하고, 상기 전압이 감지되지 않으면 상기 로우 신호를 출력할 수 있다.
본 발명의 또 다른 실시예에 따른 전원 제어 장치는,
전자 기기의 전원을 제어하는 전원 제어 장치에 있어서, 상기 전자 기기의 네트워크 통신을 제어하는 랜 컨트롤러; 상기 네트워크 통신을 수행하기 위한 외장형 동글이 연결되는 통신 인터페이스; 상기 랜 컨트롤러와 연결하기 위한 링크 펄스 신호가 상기 외장형 동글로부터 수신되는지 여부를 감지하는 연결 감지부; 및 상기 링크 펄스 신호가 감지되면 상기 랜 컨트롤러에 전원을 인가하고, 상기 링크 펄스 신호가 감지되지 않으면 상기 랜 컨트롤러에 인가되는 전원을 차단하는 전원 제어부를 포함할 수 있다.
본 발명의 또 다른 실시예에 따른 전원 제어 장치는,
전자 기기의 전원을 제어하는 전원 제어 장치에 있어서, 상기 전자 기기의 네트워크 통신을 제어하는 랜 컨트롤러; 상기 네트워크 통신을 수행하기 위한 외장형 동글이 연결되는 통신 인터페이스; 상기 통신 인터페이스의 임피던스 변화를 감지하여 상기 통신 인터페이스에 상기 외장형 동글이 연결되었는지를 결정하는 연결 감지부; 및 상기 외장형 동글이 상기 통신 인터페이스에 연결되면 상기 랜 컨트롤러에 전원을 인가하고, 상기 외장형 동글이 상기 통신 인터페이스에 연결되지 않으면 상기 랜 컨트롤러에 인가되는 전원을 차단하는 전원 제어부를 포함할 수 있다.
도 1은 전자 기기가 외부 전원 및 외장형 동글과 연결되어 있는 상태는 도시하는 블록도이다.
도 2는 외장형 동글의 구성을 도시하는 블록도이다.
도 3은 본 발명의 일 실시예에 따른 전원 제어 장치의 구성을 도시하는 블록도이다.
도 4는 본 발명의 다른 실시예에 따른 전원 제어 장치의 구성을 도시하는 도면이다.
도 5는 본 발명의 또 다른 실시예에 따른 전원 제어 장치의 구성을 도시하는 블록도이다.
도 6은 본 발명의 일 실시예에 따른 전자 기기가 외부 전원 및 외장형 동글과 연결되어 있는 상태를 도시하는 블록도이다.
도 7은 본 발명의 일 실시예에 따른 전원 제어 방법의 순서를 도시하는 순서도이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 수 있으며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하고, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
본 실시예에서 사용되는 '부'라는 용어는 소프트웨어, FPGA 또는 ASIC과 같은 하드웨어 구성요소를 의미하며, '부'는 어떤 역할들을 수행한다. 그렇지만 '부'는 소프트웨어 또는 하드웨어에 한정되는 의미는 아니다. '부'는 어드레싱할 수 있는 저장 매체에 있도록 구성될 수도 있고 하나 또는 그 이상의 프로세서들을 재생시키도록 구성될 수도 있다. 따라서, 일 예로서 '부'는 소프트웨어 구성요소들, 객체지향 소프트웨어 구성요소들, 클래스 구성요소들 및 태스크 구성요소들과 같은 구성요소들과, 프로세스들, 함수들, 속성들, 프로시저들, 서브루틴들, 프로그램 코드의 세그먼트들, 드라이버들, 펌웨어, 마이크로 코드, 회로, 데이터, 데이터베이스, 데이터 구조들, 테이블들, 어레이들 및 변수들을 포함한다. 구성요소들과 '부'들 안에서 제공되는 기능은 더 작은 수의 구성요소들 및 '부'들로 결합되거나 추가적인 구성요소들과 '부'들로 더 분리될 수 있다.
도 1은 전자 기기(12)가 외부 전원(11) 및 외장형 동글(13)과 연결되어 있는 상태는 도시하는 블록도이다.
본 명세서에서 전자 기기(12)는 컴퓨터, 노트북, PDA, 스마트폰 등 유무선 네트워크에 접속 가능한 전자 기기(12)를 포함한다.
전자 기기(12)는 외부 전원(11)으로부터 전원을 인가받아 동작을 한다. 전자 기기(12)는 네트워크 통신을 수행할 수 있게 하는 외장형 동글(13)과 통신 인터페이스(미도시)를 통해 연결될 수 있다.
전자 기기(12)와 외장형 동글(13)은 서로를 연결하기 위한 제1신호 및 제2신호를 각각 송신한다.
전자 기기(12)에 외장형 동글(13)이 연결되지 않은 경우에도 외부 전원(11)으로부터 인가되는 전원을 랜 컨트롤러(미도시)에 계속 공급하면 전원 낭비가 될 수 있다. 또한, 전자 기기(12)와 외장형 동글(13)이 서로를 연결하기 위해 송신하는 제1신호와 제2신호가 임피던스 매칭이 되어야 안정적인 네트워크 통신이 가능하지만, 랜 컨트롤러에 계속적으로 전원을 인가하면, 랜 컨트롤러는 제1신호를 수신하지 않는 상태에서 계속적으로 제2신호를 송신하게 된다. 그 결과, 제2신호는 플로팅하게 되고, 제1신호와 임피던스 매칭이 이루어지지 않을 수 있다. 따라서, 본 발명의 일 실시예에 따른 전자 기기(12)는 외장형 동글(13)이 연결된 경우에 랜 컨트롤러에 전원을 인가하고, 외장형 동글(13)이 연결되지 않은 경우에는 랜 컨트롤러에 인가되는 전원을 차단한다. 이는 도 3을 참조하여 하기에서 상세히 설명될 것이다.
도 2는 외장형 동글(13)의 구성을 도시하는 블록도이다.
도 2를 참조하면, 외장형 동글(13)은 랜 트랜스포머(14) 및 랜 포트(15)를 포함한다.
전술한 바와 같이, 랜 카드를 구성하는 랜 컨트롤러(110)는 전자 기기(12)에 구비되고, 외장형 동글(13)은 랜 트랜스포머(14)를 구비한다.
랜 트랜스포머(14)는 랜 커넥터를 통해 수신되는 랜 신호를 변환하여 랜 컨트롤러와 신호를 교환한다.
랜 포트(15)는 랜 커넥터가 연결되는 포트로서, RJ-45 포트를 포함할 수 있다.
도 3은 본 발명의 일 실시예에 따른 전원 제어 장치(100)의 구성을 도시하는 블록도이다.
도 3을 참조하면, 본 발명의 일 실시예에 따른 전원 제어 장치(100)는 랜 컨트롤러(110), 통신 인터페이스(120), 연결 감지부(130) 및 전원 제어부(140)를 포함할 수 있다. 본 발명의 일 실시예에 따른 전원 제어 장치(100)는 노트북 등의 전자 기기(12)에 포함될 수도 있다.
랜 컨트롤러(110)는 전자 기기(12)의 네트워크 통신을 제어한다. 랜 컨트롤러(110)는 외장형 동글(13)과 연결하기 위한 신호를 송신하고, 외장형 동글(13)과 연결되어 네트워크 통신을 수행한다.
통신 인터페이스(120)에는 외장형 동글(13)이 연결될 수 있으며, 통신 인터페이스(120)는 MDI(medium dependent interface) 포트를 포함할 수 있다. 통신 인터페이스(120)가 MDI 포트인 경우, 랜 컨트롤러(110)와 외장형 동글(13)이 서로 간에 송신하는 신호는 MDI 신호를 포함한다.
연결 감지부(130)는 랜 컨트롤러(110)와 연결하기 위한 제1신호가 외장형 동글(13)로부터 수신되는지 여부를 감지한다.
외장형 동글(13)이 통신 인터페이스(120)에 연결이 되면, 외장형 동글(13)이 통신 인터페이스(120)를 통해 랜 컨트롤러(110)와 연결하기 위한 제1신호를 송신하는데, 연결 감지부(130)는 이 제1신호의 수신 여부를 감지함으로써, 외장형 동글(13)이 통신 인터페이스(120)에 연결되었는지 여부를 판단한다. 통신 인터페이스(120)가 MDI 포트인 경우, 제1신호는 MDI 신호일 수 있다.
또한, 연결 감지부(130)는 외장형 동글로부터 링크 펄스 신호가 수신되는지 여부를 감지할 수도 있다. 외장형 동글(13)의 랜 포트(15)에 랜 커넥터가 연결된 상태에서 외장형 동글(13)이 통신 인터페이스(120)에 연결되면, 랜 커넥터은 주기적으로 통신 인터페이스(120)로 링크 펄스 신호를 송신한다. 랜 컨트롤러(110)가 외장형 동글(13)을 통해 네트워크 통신을 수행하면, 랜 커넥터는 링크 펄스 신호의 송신을 중단한다. 따라서, 연결 감지부(130)는 랜 커넥터로부터 외장형 동글(13)을 통해 수신되는 링크 펄스 신호를 감지하여 외장형 동글(13)이 통신 인터페이스(120)에 연결되었는지 여부를 판단할 수 있다.
전원 제어부(140)는 연결 감지부(130)가 제1신호를 감지하면 랜 컨트롤러(110)에 전원을 인가하고, 연결 감지부(130)가 제1신호를 감지하지 못하면 랜 컨트롤러(110)에 인가되는 전원을 차단한다. 즉, 통신 인터페이스(120)에 외장형 동글(13)이 연결되면, 랜 컨트롤러(110)에 전원을 인가하고, 통신 인터페이스(120)에 외장형 동글(13)이 연결되지 않으면, 랜 컨트롤러(110)에 인가되는 전원을 차단하는 것이다. 또한, 전원 제어부(140)는, 연결 감지부(130)가 링크 펄스 신호를 감지하여 외장형 동글(13)이 통신 인터페이스(120)에 연결된 것으로 판단하면 랜 컨트롤러(110)에 전원을 인가하고, 연결 감지부(130)가 링크 펄스 신호를 감지하지 못하여 외장형 동글(13)이 통신 인터페이스(120)에 연결되지 않은 것으로 판단하면 랜 컨트롤러(110)에 인가되는 전원을 차단한다.
본 발명의 일 실시예에 따른 전원 제어 장치(100)에서 랜 컨트롤러(110)는 전원 제어부(140)에 의해 전원이 인가되는 경우에만 외장형 동글(13)과 연결하기 위한 제2신호를 송신한다. 즉, 외장형 동글(13)로부터 제1신호 또는 링크 펄스 신호를 수신한 이후에 제2신호를 외장형 동글(13)로 송신하는 것이다.
이에 의해, 외장형 동글(13)이 통신 인터페이스(120)에 연결되지 않은 경우, 랜 컨트롤러(110)가 전원 소모를 하지 않게 된다. 또한, 외장형 동글(13)이 연결될 때까지 랜 컨트롤러(110)가 제2신호를 송신하지 않음으로써, 제1신호와의 임피던스 매칭을 안정적으로 유지시킬 수 있다.
도 4는 본 발명의 다른 실시예에 따른 전원 제어 장치(200)의 구성을 도시하는 블록도이다. 도 4는 전원 제어부(140)의 회로도를 포함하고 있다.
연결 감지부(130)는 외장형 동글(13)로부터 수신되는 제1신호 또는 링크 펄스 신호의 수신 여부를 감지하는데, 제1신호 또는 링크 펄스 신호가 감지되면 전원 제어부(140)로 로우(low) 신호를 송신하고, 제1신호 또는 링크 펄스 신호가 감지되지 않으면 전원 제어부(140)로 하이(high) 신호를 송신한다. 로우 신호는 소정 출력 레벨을 가지는 신호이며, 하이 신호는 로우 신호의 출력 레벨보다 높은 출력 레벨을 가지는 신호이다.
연결 감지부(130)로부터 로우 신호가 수신되면, 제1스위치(142)인 N형 MOSFET(metal-oxide-semiconductor field-effect transistor)이 열리게 되어(opened) 12V와 제2스위치(144)가 연결되고, 12V에 의해 제2스위치(144)는 닫히게 된다(closed). 결국, 3.3V의 전압은 랜 컨트롤러(110)로 인가되어 랜 컨트롤러(110)에 전원이 인가되는 것이다.
반대로, 연결 감지부(130)로부터 하이 신호가 수신되면, 제1스위치(142)인 N형 MOSFET이 닫히게 되어(closed), 12V에 의한 전류는 모두 접지로 흐르게 된다. 이에 의해 제2스위치(144)는 열리게 되고(opened), 랜 컨트롤러(110)로 전원이 인가되지 않는다.
도 4에서는 하이 신호에 의해 열리는 N형 MOSFET을 도시하였지만 로우 신호에 의해 열리는 P형 MOSFET으로도 구현할 수 있다는 것은 당업자에게 자명할 것이다. 따라서, 제1스위치(142) 및 제2스위치(144)로서 P형 MOSFET을 사용한 경우, 연결 감지부(130)는 제1신호 또는 링크 펄스 신호를 감지하면 하이 신호를 송신할 것이고, 제1신호 또는 링크 펄스 신호를 감지하지 못하면 로우 신호를 송신할 것이다.
도 5는 본 발명의 다른 실시예에 따른 전원 제어 장치(300)의 구성을 도시하는 도면이다.
도 5를 참조하면, 본 발명의 다른 실시예에 따른 전원 제어 장치(300)는 랜 컨트롤러(110), 통신 인터페이스(120), 연결 감지부(130), 전원 제어부(140) 및 전압원(160)을 포함할 수 있다.
통신 인터페이스(120)는 복수의 연결핀을 포함하며, 통신 인터페이스(120)의 연결핀들은 외장형 동글(13)의 복수의 연결핀과 연결된다.
연결 감지부(130)는 통신 인터페이스(120)의 연결핀(121)에 연결되는데, 통신 인터페이스(120)의 연결핀(121)은 외장형 동글(13)의 복수의 연결핀 중 접지된 연결핀(16)에 연결된다.
도 5에서는 통신 인터페이스(120)의 연결핀(121)과 외장형 동글(13)의 연결핀(16)이 복수의 연결핀들 중 위에서 두 번째에 위치하는 것으로 도시하였는데, 이는 예시일 뿐이며, 다른 위치에도 위치할 수 있다는 것은 당업자에게 자명할 것이다.
연결 감지부(130)와 통신 인터페이스(120)의 연결핀(121) 사이에는 소정의 전압원(160)이 연결된다. 전압원(160)은 연결 감지부(130)와 통신 인터페이스(120)의 연결핀(121) 사이에 병렬로 연결될 수 있다.
통신 인터페이스(120)에 외장형 동글(13)이 연결되지 않으면, 연결 감지부(130)는 전압원(160)으로부터 인가되는 전압을 감지한다. 반대로, 통신 인터페이스(120)에 외장형 동글(13)이 연결되면, 연결 감지부(130)는 외장형 동글(13)의 접지된 연결핀(16)에 의해 인가되는 전압을 감지한다. 외장형 동글(13)의 연결핀(16)은 접지되어 있으므로, 연결 감지부(130)는 0V의 전압을 감지할 것이다.
연결 감지부(130)는, 전압원(160)으로부터 인가되는 전압을 감지하면 하이 신호를 출력하고, 전압원(160)으로부터 인가되는 전압을 감지하지 않으면 로우 신호를 출력한다.
전원 제어부(140)는 연결 감지부(130)로부터 하이 신호가 출력되면, 랜 컨트롤러(110)에 인가되는 전원을 차단하고, 연결 감지부(130)로부터 로우 신호가 출력되면, 랜 컨트롤러(110)에 전원을 인가한다.
본 발명의 또 다른 실시예에 따른 전원 제어 장치(300)에서, 연결 감지부(130)는 통신 인터페이스(120)의 임피던스 변화를 감지하여 통신 인터페이스(120)에 외장형 동글(13)이 연결되었는지를 결정할 수 있다. 즉, 외장형 동글(13)이 연결되지 않은 경우 MDI 신호에 대한 통신 인터페이스(120)의 임피던스값과, 외장형 동글(13)이 연결된 경우 MDI 신호에 대한 통신 인터페이스(120)의 임피던스값이 변하기 때문에, 통신 인터페이스(120)의 임피던스 변화를 기초로 상기 통신 인터페이스(120)에 외장형 동글(13)이 연결되었는지 여부를 결정하는 것이다.
도 6은 본 발명의 일 실시예에 따른 전자 기기(12)가 외부 전원(11) 및 외장형 동글(13)과 연결되어 있는 상태를 도시하는 블록도이다.
외부 전원(11)으로부터 전원이 전자 기기(12)의 전원 공급부(150)에 인가되고, 전원 공급부(150)는 랜 컨트롤러(110)를 포함한 다른 구성 장치들에게 전원을 인가한다. 상기 전원 공급부(150)는 컴퓨터의 메인 보드를 포함할 수 있다.
연결 감지부(130)가 외장형 동글(13)로부터 수신되는 제1신호 또는 링크 펄스 신호를 감지하여 전원 제어부(140)로 로우 신호를 송신하면, 전원 제어부(140)는 전원 공급부(150)가 랜 컨트롤러(110)로 전원을 인가하도록 제어할 수 있다. 또한, 연결 감지부(130)가 외장형 동글(13)로부터 수신되는 제1신호 또는 링크 펄스 신호를 감지하지 못하여 전원 제어부(140)로 하이 신호를 송신하면, 전원 제어부(140)는 전원 공급부(150)가 랜 컨트롤러(110)로 인가하는 전원을 차단하도록 제어할 수 있다.
도 7은 본 발명의 다른 실시예에 따른 전원 제어 방법의 순서를 도시하는 순서도이다. 도 7을 참조하면, 본 발명의 다른 실시예에 따른 전원 제어 방법은 도 3 및 도 4에 도시된 전원 제어 장치(100, 200)에서 시계열적으로 처리되는 단계들로 구성된다. 따라서, 이하에서 생략된 내용이라 하더라도 도 3 및 도 4에 도시된 전원 제어 장치(100, 200)에 관하여 이상에서 기술된 내용은 도 7의 전원 제어 방법에도 적용됨을 알 수 있다.
S10 단계에서, 연결 감지부(130)는 랜 컨트롤러(110)와 연결하기 위한 제1신호가 외장형 동글(13)로부터 통신 인터페이스(120)를 통해 수신되는지 여부를 가 감지한다.
제1신호가 감지된 경우, 전원 제어부(140)는 랜 컨트롤러(110)에 전원을 인가하고(S20), 제1신호가 감지되지 않은 경우, 랜 컨트롤러(110)에 인가되는 전원을 차단한다(S30).
전술한, 본 발명의 일 실시예에 따른 전원 제어 장치 및 방법은 외장형 동글이 연결되지 않은 경우에 랜 컨트롤러에 인가되는 전원을 차단하여 배터리의 전원 낭비를 방지할 수 있다.
또한, 본 발명의 일 실시예에 따른 전원 제어 장치 및 방법은 랜 컨트롤러로부터 송신되는 신호가 플로팅하지 않게 하여 외장형 동글이 송신하는 신호와 임피던스 매칭이 안정적으로 이루어지게 할 수 있다.
한편, 상술한 본 발명의 실시예들은 컴퓨터에서 실행될 수 있는 프로그램으로 작성가능하고, 컴퓨터로 읽을 수 있는 기록매체를 이용하여 상기 프로그램을 동작시키는 범용 디지털 컴퓨터에서 구현될 수 있다.
상기 컴퓨터로 읽을 수 있는 기록매체는 마그네틱 저장매체(예를 들면, 롬, 플로피 디스크, 하드디스크 등) 및 광학적 판독 매체(예를 들면, 시디롬, 디브이디 등)와 같은 저장매체를 포함한다.
이상과 첨부된 도면을 참조하여 본 발명의 실시예를 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명이 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.
11: 외부 전원
12: 전자 기기
13: 외장형 동글
14: 랜 트랜스포머
15: 랜 포트
100, 200, 300: 전원 제어 장치
110: 랜 컨트롤러
120: 통신 인터페이스
130: 연결 감지부
140: 전원 제어부
142: 제1스위치
144: 제2스위치
150: 전원 공급부
160: 전압원

Claims (18)

  1. 전자 기기의 전원을 제어하는 전원 제어 장치에 있어서,
    상기 전자 기기의 네트워크 통신을 제어하는 랜 컨트롤러;
    상기 네트워크 통신을 수행하기 위하여, 상기 랜 컨트롤러와 연결하기 위한 제1신호를 생성하는 랜 트랜스포머와 랜 커넥터에 연결될 수 있는 랜 포트를 포함하는 외장형 동글이 연결되고, 상기 랜 컨트롤러와 연결되는 통신 인터페이스;
    상기 랜 트랜스포머에서 생성된 제1신호가 상기 외장형 동글로부터 수신되는지 여부를 감지하여 상기 외장형 동글이 상기 통신 인터페이스에 연결되었는지 여부를 판단하는 연결 감지부; 및
    상기 제1신호가 감지되면 상기 랜 컨트롤러에 전원을 인가하고, 상기 제1신호가 감지되지 않으면 상기 랜 컨트롤러에 인가되는 전원을 차단하는 전원 제어부를 포함하는 것을 특징으로 하는 전원 제어 장치.
  2. 제1항에 있어서,
    상기 랜 컨트롤러는,
    상기 전원 제어부에 의해 전원이 인가되면, 상기 외장형 동글과 연결하기 위한 제2신호를 상기 외장형 동글로 송신하는 것을 특징으로 하는 전원 제어 장치.
  3. 제2항에 있어서,
    상기 제2신호는,
    상기 외장형 동글로부터 상기 제1신호가 수신된 후에 송신되는 것을 특징으로 하는 전원 제어 장치.
  4. 제1항에 있어서,
    상기 연결 감지부는,
    상기 제1신호가 감지되면, 상기 전원 제어부로 로우(low) 신호를 송신하고,
    상기 제1신호가 감지되지 않으면, 상기 전원 제어부로 하이(high) 신호를 송신하는 것을 특징으로 하는 전원 제어 장치.
  5. 제4항에 있어서,
    상기 전원 제어부는,
    상기 로우 신호 또는 상기 하이 신호에 의해 스위칭이 되는 스위칭 소자로서 MOSFET(metal-oxide-semiconductor field-effect transistor)을 포함하는 것을 특징으로 하는 전원 제어 장치.
  6. 제1항에 있어서,
    상기 통신 인터페이스는,
    MDI(medium dependent interface) 포트인 것을 특징으로 하는 전원 제어 장치.
  7. 제1항에 있어서,
    상기 제1신호는 MDI 신호인 것을 특징으로 하는 전원 제어 장치.
  8. 전자 기기의 전원을 제어하는 전원 제어 방법에 있어서,
    상기 전자 기기의 랜 컨트롤러와 연결하기 위한 제1신호가 외장형 동글로부터 통신 인터페이스를 통해 수신되는지 여부를 감지하여 상기 외장형 동글이 상기 통신 인터페이스에 연결되었는지 여부를 판단하는 단계; 및
    상기 제1신호가 감지되면 상기 랜 컨트롤러에 전원을 인가하고, 상기 제1신호가 감지되지 않으면 상기 랜 컨트롤러에 인가되는 전원을 차단하는 단계를 포함하고,
    상기 외장형 동글은 상기 랜 컨트롤러와 연결하기 위한 제1신호를 생성하는 랜 트랜스포머와 랜 커넥터에 연결될 수 있는 랜 포트를 포함하는 것을 특징으로 하는 전원 제어 방법.
  9. 제8항에 있어서,
    상기 전원 제어 방법은,
    상기 랜 컨트롤러에 전원이 인가되면, 상기 랜 컨트롤러가 상기 외장형 동글과 연결하기 위한 제2신호를 상기 외장형 동글로 송신하는 단계를 더 포함하는 것을 특징으로 하는 전원 제어 방법.
  10. 제9항에 있어서,
    상기 제2신호는,
    상기 외장형 동글로부터 상기 제1신호가 수신된 후에 송신되는 것을 특징으로 하는 전원 제어 방법.
  11. 제8항에 있어서,
    상기 전원 제어 방법은,
    상기 제1신호가 감지되면 상기 랜 컨트롤러로 전원을 인가하는 전원 제어부로 로우(low)신호를 송신하고, 상기 제1신호가 감지되지 않으면 상기 랜 컨트롤러에 인가되는 전원을 차단하는 전원 제어부로 하이(high) 신호를 송신하는 단계를 더 포함하는 것을 특징으로 하는 전원 제어 방법.
  12. 제11항에 있어서,
    상기 전원을 차단하는 단계는,
    상기 로우 신호 또는 상기 하이 신호에 의해 스위칭이 되는 스위칭 소자로서 MOSFET(metal-oxide-semiconductor field-effect transistor)를 이용하여 차단하는 단계를 포함하는 것을 특징으로 하는 전원 제어 방법.
  13. 제8항에 있어서,
    상기 통신 인터페이스는,
    MDI(medium dependent interface) 포트인 것을 특징으로 하는 전원 제어 방법.
  14. 제8항에 있어서,
    상기 제1신호는 MDI 신호인 것을 특징으로 하는 전원 제어 방법.
  15. 제8항 내지 제14항 중 어느 하나의 항의 전원 제어 방법을 실행하기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체.
  16. 전자 기기의 전원을 제어하는 전원 제어 장치에 있어서,
    상기 전자 기기의 네트워크 통신을 제어하는 랜 컨트롤러;
    상기 네트워크 통신을 수행하기 위한 외장형 동글이 연결되는 통신 인터페이스;
    상기 통신 인터페이스의 연결핀에 연결되고, 상기 외장형 동글의 상기 통신 인터페이스에 대한 연결을 감지하여 하이 신호 또는 로우 신호를 출력하는 연결 감지부;
    상기 통신 인터페이스의 연결핀과 연결 감지부 사이에 연결되는 전압원; 및
    상기 하이 신호가 출력되면 상기 랜 컨트롤러에 인가되는 전원을 차단하고, 상기 로우 신호가 출력되면 상기 랜 컨트롤러에 전원을 인가하는 전원 제어부를 포함하되,
    상기 통신 인터페이스의 연결핀은, 상기 외장형 동글의 연결핀들 중 접지된 연결핀에 연결되고,
    상기 연결 감지부는, 상기 전압원으로부터 인가되는 전압이 감지되면 상기 하이 신호를 출력하고, 상기 전압이 감지되지 않으면 상기 로우 신호를 출력하는 것을 특징으로 하는 전원 제어 장치.
  17. 삭제
  18. 삭제
KR1020120030617A 2011-11-14 2012-03-26 전원 제어 장치 및 방법 KR101933136B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
EP12192503.6A EP2592528A3 (en) 2011-11-14 2012-11-14 Method and apparatus to control power supply to network device
US13/676,393 US9459681B2 (en) 2011-11-14 2012-11-14 Method and apparatus to control power supply to network device
CN201210457159.7A CN103107892B (zh) 2011-11-14 2012-11-14 控制提供给网络设备的电源的方法和装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020110118513 2011-11-14
KR20110118513 2011-11-14

Publications (2)

Publication Number Publication Date
KR20130054111A KR20130054111A (ko) 2013-05-24
KR101933136B1 true KR101933136B1 (ko) 2018-12-27

Family

ID=48663194

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120030617A KR101933136B1 (ko) 2011-11-14 2012-03-26 전원 제어 장치 및 방법

Country Status (1)

Country Link
KR (1) KR101933136B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10749351B2 (en) * 2018-02-21 2020-08-18 Emerson Climate Technologies—Transportation Solutions Wireless container data collector system

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010027531A1 (en) * 2000-03-31 2001-10-04 Koichi Nakamura LAN interface
US20090193157A1 (en) * 2008-01-29 2009-07-30 Mitac Technology Corp. Link state detection system for network cable
US20090300395A1 (en) * 2008-03-06 2009-12-03 Asustek Computer Inc. Power saving system and method

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010027531A1 (en) * 2000-03-31 2001-10-04 Koichi Nakamura LAN interface
US20090193157A1 (en) * 2008-01-29 2009-07-30 Mitac Technology Corp. Link state detection system for network cable
US20090300395A1 (en) * 2008-03-06 2009-12-03 Asustek Computer Inc. Power saving system and method

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Intel, "Intel LXT915 Simple Quad Ethernet Repeater Datasheet"(2005.12.)*

Also Published As

Publication number Publication date
KR20130054111A (ko) 2013-05-24

Similar Documents

Publication Publication Date Title
US9047808B2 (en) Method for charging external device by which unnecessary power consumption is alleviated and displaying apparatus using thereof
JP5301512B2 (ja) 省電力装置及びその省電力方法
US8281048B2 (en) Information processing apparatus and method for detecting a type of apparatus connected to a connector thereof
US7679224B2 (en) Circuit for protecting computer
US8653944B2 (en) RFID device and methods for controlling power supply according to connection with host and operation mode
US20090027010A1 (en) Portable communication device and method for charging through discernment of charging cable
US10345879B2 (en) Capacitance based accessory connection detection for a battery powered unit
US8285887B2 (en) Link state detection system for network cable
JP2015103256A (ja) ユニバーサルシリアルバス装置の検知システム及び検知方法
JP2008158840A (ja) 電子機器
JP2012205366A (ja) 入出力回路
US20060015670A1 (en) Apparatus for detecting connection of a peripheral unit to a host system
US9059541B2 (en) Electrical connector assembly and an electronic device incorporating the same
US11296494B2 (en) Circuit for and method of protecting overvoltage in universal serial bus interface
TW202118232A (zh) 介面控制電路及其控制方法
US9459681B2 (en) Method and apparatus to control power supply to network device
US9929586B2 (en) Battery pack and portable electronic apparatus
KR101933136B1 (ko) 전원 제어 장치 및 방법
KR101399257B1 (ko) 처리 장치 및 처리 시스템
US8843668B2 (en) Information processing device, connection method and storage medium
US20080031366A1 (en) Network control apparatus and method for enabling network chip
US20200169041A1 (en) Detection circuit
CN102209333B (zh) 电源控制方法和设备
US9401821B2 (en) Powered device, power supply system, and operation mode selection method
JP6043130B2 (ja) スイッチング電源装置及び画像形成装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant