KR101928433B1 - 반사형 디스플레이 장치 - Google Patents
반사형 디스플레이 장치 Download PDFInfo
- Publication number
- KR101928433B1 KR101928433B1 KR1020120002472A KR20120002472A KR101928433B1 KR 101928433 B1 KR101928433 B1 KR 101928433B1 KR 1020120002472 A KR1020120002472 A KR 1020120002472A KR 20120002472 A KR20120002472 A KR 20120002472A KR 101928433 B1 KR101928433 B1 KR 101928433B1
- Authority
- KR
- South Korea
- Prior art keywords
- voltage level
- voltage
- pixels
- time period
- switching transistor
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2230/00—Details of flat display driving waveforms
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/3433—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices
- G09G3/344—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices based on particles moving in a fluid or in a gas, e.g. electrophoretic devices
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
본 발명의 일 실시예에 따른 반사형 디스플레이 장치는, 복수의 픽셀로 구성된 픽셀 어레이; 상기 복수의 픽셀 각각에 연결되어 상기 복수의 픽셀 각각에 목표 전압을 전달하는 데이터 드라이버; 및 상기 복수의 픽셀 각각에 연결되어, 상기 복수의 픽셀 중 일부에, 상기 데이터 드라이버가 상기 목표 전압을 전달할지 여부를 스위칭하는 스위칭 신호를 전달하는 스캔 드라이버를 포함하고, 상기 픽셀 각각은, 하나의 데이터 정보에 대한 상기 목표 전압을 상기 데이터 드라이버로부터 전달받고, 상기 픽셀 각각에 전달되는 목표 전압이 제1 전압 레벨과 제2 전압 레벨 사이인 경우, 제1 시간구간에서 상기 목표 전압을 전달받고, 상기 픽셀 각각에 전달되는 목표 전압이 상기 제2 전압 레벨과 제3 전압 레벨 사이인 경우, 제2 시간구간에서 상기 목표 전압을 전달받는 것을 특징으로 한다.
Description
본 발명은 반사형 디스플레이 장치에 관한 것이고, 더욱 상세하게는 박막 트랜지스터를 포함하는 픽셀 어레이를 구비하는 반사형 디스플레이 장치에 대한 것이다.
최근에 시인성이 우수하고, 전력 소모가 적은 반사형 디스플레이가 휴대용 기기의 디스플레이로 주목을 받고 있다. 이러한 반사형 디스플레이들은 표면 소자를 구동하는 데 필요한 전압이 비교적 높으며, 높은 반사율을 얻기 위해서는 구동전압을 높일 필요가 있다. 다만, 높은 구동 전압을 인가하게 되면, 박막 트랜지스터(TFT, Thin Film Transistor)의 소자 산화막 열화 또는 리키지(leakage) 전류 발생 등의 문제점이 발생하게 된다. 따라서, 높은 구동 전압을 인가하면서, 박막 트랜지스터(TFT, Thin Film Transistor)의 소자 산화막 열화 또는 리키지(leakage) 전류 발생 등의 문제가 없는 픽셀 회로가 요구된다.
본 발명이 해결하고자 하는 과제는 반사형 디스플레이 장치에 포함된 픽셀에 시간 구간을 나누어서 데이터 전압을 공급하도록 하여, 박막 트랜지스터(TFT, Thin Film Transistor)의 소자 산화막 열화 또는 리키지(leakage) 전류 발생을 방지할 수 있다.
본 발명의 일 실시예에 따른 반사형 디스플레이 장치는, 복수의 픽셀로 구성된 픽셀 어레이; 상기 복수의 픽셀 각각에 연결되어 상기 복수의 픽셀 각각에 목표 전압을 전달하는 데이터 드라이버; 및 상기 복수의 픽셀 각각에 연결되어, 상기 복수의 픽셀 중 일부에, 상기 데이터 드라이버가 상기 목표 전압을 전달할지 여부를 스위칭하는 스위칭 신호를 전달하는 스캔 드라이버를 포함하고, 상기 픽셀 각각은, 하나의 데이터 정보에 대한 상기 목표 전압을 상기 데이터 드라이버로부터 전달받고, 상기 픽셀 각각에 전달되는 목표 전압이 제1 전압 레벨과 제2 전압 레벨 사이인 경우, 제1 시간구간에서 상기 목표 전압을 전달받고, 상기 픽셀 각각에 전달되는 목표 전압이 상기 제2 전압 레벨과 제3 전압 레벨 사이인 경우, 제2 시간구간에서 상기 목표 전압을 전달받는 것을 특징으로 한다.
바람직하게는, 상기 복수의 픽셀 각각은, 상기 데이터 드라이버에 드레인 전극이 연결되고, 상기 스캔 드라이버에 게이트 전극이 연결되는 스위칭 트랜지스터를 포함하고, 상기 제1 시간구간에서 상기 스위칭 신호의 전압 레벨이 상기 제1 전압 레벨에 문턱전압 레벨을 더한 전압 레벨 이상인 경우 상기 스위칭 트랜지스터를 온(On)하고, 상기 스위칭 신호의 전압 레벨이 상기 제2 전압레벨인 경우 상기 스위칭 트랜지스터를 오프(Off)하고, 상기 제2 시간구간에서 상기 스위칭 신호의 전압 레벨이 상기 제2 전압 레벨에 문턱전압 레벨을 더한 전압 레벨 이상인 경우 상기 스위칭 트랜지스터를 온(On)하고, 상기 스위칭 신호의 전압 레벨이 상기 제3 전압레벨인 경우 상기 스위칭 트랜지스터를 오프(Off)한다.
바람직하게는, 상기 복수의 픽셀 각각은, 상기 목표 전압을 저장하는 스토리지 캐패시터; 및 상기 스위칭 트랜지스터의 소스 전극과 상기 스토리지 캐패시터 사이에 직렬로 연결되는 버퍼(Buffer) 트랜지스터를 더 포함하고, 상기 버퍼 트랜지스터의 게이트 단자에는 상기 제1 시간 구간에서 상기 제1 전압 레벨에 문턱전압 레벨을 더한 전압 레벨 이상이 인가되고, 상기 제2 시간 구간에서 상기 제2 전압 레벨에 문턱전압 레벨을 더한 전압 레벨 이상이 인가된다.
바람직하게는, 상기 픽셀 각각에 전달되는 목표 전압이 상기 제1 전압 레벨과 상기 제2 전압 레벨 사이인 경우, 상기 제1 시간 구간에서 상기 목표 전압의 상기 전압 레벨이 상기 픽셀에 인가되고, 상기 제2 시간 구간에서 상기 픽셀의 전압이 상기 목표 전압의 상기 전압 레벨로 유지된다.
바람직하게는, 상기 픽셀 각각에 전달되는 목표 전압이 상기 제2 전압 레벨과 상기 제3 전압 레벨 사이인 경우, 상기 제1 시간 구간에서 상기 제1 전압 레벨과 상기 제2 전압 레벨의 사이인 제4 전압 레벨로 상기 픽셀에 인가되고, 상기 제2 시간 구간에서 상기 목표 전압의 전압 레벨이 상기 픽셀에 인가된다.
바람직하게는, 상기 제4 전압 레벨은 상기 제1 전압 레벨과 상기 픽셀에 인가되는 목표 전압의 전압 레벨의 합을 2로 나눈 값인 것을 특징으로 하는 반사형 디스플레이 장치.
바람직하게는, 상기 복수의 픽셀은 상기 제1 시간구간 전에 상기 제1 전압 레벨과 상기 제3 전압 레벨 사이의 전압레벨로 미리 세팅되는 것을 특징으로 하는 반사형 디스플레이 장치.
바람직하게는, 상기 제1 전압 레벨은 상기 목표 전압이 가질 수 있는 전압 레벨 중 가장 높은 레벨, 가장 낮은 레벨 또는 가장 높은 레벨과 가장 낮은 레벨의 합을 2로 나눈 값인 것을 특징으로 하는 반사형 디스플레이 장치.
바람직하게는, 상기 데이터 정보는 명암(contrast) 정보를 포함하는 것을 특징으로 하는 반사형 디스플레이 장치.
본 발명의 다른 실시예에 따른 반사형 디스플레이 장치는 복수의 픽셀로 구성된 픽셀 어레이; 상기 복수의 픽셀 각각에 연결되어 상기 복수의 픽셀 각각에 목표 전압을 전달하는 데이터 드라이버; 및 상기 복수의 픽셀 각각에 연결되어, 상기 복수의 픽셀 중 일부에, 상기 데이터 드라이버가 상기 목표 전압을 전달할지 여부를 스위칭하는 스위칭 신호를 전달하는 스캔 드라이버를 포함하고, 상기 복수의 픽셀 각각은 하나의 데이터 정보에 대한 상기 목표 전압을 상기 데이터 드라이버로부터 전달받고, 상기 목표 전압이 속하는 전압 레벨의 범위에 따라서, 시간 구간을 나누어 상기 목표 전압을 전달 받는 것을 특징으로 한다.
바람직하게는, 상기 복수의 픽셀 각각은, 상기 데이터 드라이버에 드레인 전극이 연결되고, 상기 스캔 드라이버에 게이트 전극이 연결되는 스위칭 트랜지스터를 포함하고, 상기 스위칭 신호는 상기 스위칭 트랜지스터를 온(On) 또는 오프(Off)하되, 상기 시간 구간에 따라서, 상기 스위칭 트랜지스터가 온(On) 되는 전압 레벨이 다르고, 상기 시간 구간에 따라서, 상기 스위칭 트랜지스터가 오프(Off) 되는 전압 레벨이 다르다.
바람직하게는, 상기 복수의 픽셀 각각은, 상기 목표 전압을 저장하는 스토리지 캐패시터; 및 상기 스위칭 트랜지스터의 소스 전극과 상기 스토리지 캐패시터 사이에 직렬로 연결되는 버퍼(Buffer) 트랜지스터를 더 포함하고, 상기 버퍼 트랜지스터는 모든 시간 구간에서 온(On) 되어 있고, 각각의 시간 구간에 따라서 게이트 전압을 달리한다.
바람직하게는, 상기 데이터 정보는 명암(contrast) 정보를 포함하는 것을 을 특징으로 하는 반사형 디스플레이 장치.
본 발명의 다른 실시예에 따른 반사형 디스플레이를 위한 픽셀 소자는 데이터 드라이버에 드레인 전극이 연결되고, 스캔 드라이버에 게이트 전극이 연결되어 목표 전압을 스위칭하는 스위칭 트랜지스터; 상기 스위칭 트랜지스터의 소스 전극에 연결되어 상기 목표 전압을 저장하는 스토리지 캐패시터; 및 상기 스토리지 캐패시터에 병렬로 연결되어 상기 목표 전압에 대응하는 데이터를 디스플레이하는 디스플레이 소자를 포함하고, 상기 스토리지 캐패시터는 하나의 데이터 정보에 대한 상기 목표 전압을 상기 데이터 드라이버로부터 전달받고, 상기 목표 전압이 속하는 전압 레벨의 범위에 따라서, 시간 구간을 나누어 상기 목표 전압을 전달 받는 것을 특징으로 한다.
바람직하게는, 상기 픽셀 소자는, 상기 제1 시간구간에서 상기 스위칭 신호의 전압 레벨이 상기 제1 전압 레벨에 문턱전압 레벨을 더한 전압 레벨 이상인 경우 상기 스위칭 트랜지스터를 온(On)하고, 상기 스위칭 신호의 전압 레벨이 상기 제2 전압레벨인 경우 상기 스위칭 트랜지스터를 오프(Off)하고, 상기 제2 시간구간에서 상기 스위칭 신호의 전압 레벨이 상기 제2 전압 레벨에 문턱전압 레벨을 더한 전압 레벨 이상인 경우 상기 스위칭 트랜지스터를 온(On)하고, 상기 스위칭 신호의 전압 레벨이 상기 제3 전압레벨인 경우 상기 스위칭 트랜지스터를 오프(Off)한다.
바람직하게는, 상기 픽셀 소자는, 상기 스위칭 트랜지스터의 소스 전극과 상기 스토리지 캐패시터 사이에 직렬로 연결되는 버퍼(Buffer) 트랜지스터를 더 포함하고, 상기 버퍼 트랜지스터의 게이트 단자에는 상기 제1 시간 구간에서 상기 제1 전압 레벨에 문턱전압 레벨을 더한 전압 레벨 이상이 인가되고, 상기 제2 시간 구간에서 상기 제2 전압 레벨에 문턱전압 레벨을 더한 전압 레벨 이상이 인가된다.
본 발명의 기술적 사상에 의한 실시 예들에 따른 반사형 디스플레이 장치는 TFT(Thin Film Transistor)의 소스 및 드레인 간의 전압차를 낮추어서, 소자 산화막 열화를 방지할 수 있다.
본 발명의 기술적 사상에 의한 실시 예들에 따른 반사형 디스플레이 장치는 TFT(Thin Film Transistor)의 소스 및 게이트 간의 전압차를 낮추어서, 리키지(leakage) 전류의 발생을 방지할 수 있다.
도 1은 본 발명의 일 실시 예에 따른 반사형 디스플레이 장치(Reflective Display Device)를 도시한다.
도 2(a)는 본 발명의 일 실시예에 따른 반사형 디스플레이 장치에 포함된 각각의 픽셀의 회로도를 도시한다.
도 2(b) 본 발명의 일 실시예에 따른 반사형 디스플레이 장치에 포함된 각각의 픽셀 소자를 데이터 정보에 따라서 나타내는 세부적인 도면을 도시한다.
도 3(a) 내지 도 6(c)는 본 발명에 따른 반사형 디스플레이 장치의 동작을 설명하기 위한 타이밍도이다.
도 7은 본 발명의 다른 실시 예에 따른 반사형 디스플레이 장치 (Reflective Display Device)를 도시한다.
도 8는 본 발명의 일 실시예에 따른 반사형 디스플레이 장치에 포함된 각각의 픽셀의 회로도를 도시한다.
도 9(a) 내지 도 9(d)는 본 발명에 따른 반사형 디스플레이 장치(100a)의 동작을 설명하기 위한 타이밍도이다.
도 10은 본 발명의 일 실시 예에 따른 반사형 디스플레이 장치(Reflective Display Devece)를 도시한다.
도 2(a)는 본 발명의 일 실시예에 따른 반사형 디스플레이 장치에 포함된 각각의 픽셀의 회로도를 도시한다.
도 2(b) 본 발명의 일 실시예에 따른 반사형 디스플레이 장치에 포함된 각각의 픽셀 소자를 데이터 정보에 따라서 나타내는 세부적인 도면을 도시한다.
도 3(a) 내지 도 6(c)는 본 발명에 따른 반사형 디스플레이 장치의 동작을 설명하기 위한 타이밍도이다.
도 7은 본 발명의 다른 실시 예에 따른 반사형 디스플레이 장치 (Reflective Display Device)를 도시한다.
도 8는 본 발명의 일 실시예에 따른 반사형 디스플레이 장치에 포함된 각각의 픽셀의 회로도를 도시한다.
도 9(a) 내지 도 9(d)는 본 발명에 따른 반사형 디스플레이 장치(100a)의 동작을 설명하기 위한 타이밍도이다.
도 10은 본 발명의 일 실시 예에 따른 반사형 디스플레이 장치(Reflective Display Devece)를 도시한다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시 예를 상세히 설명하기로 한다.
본 발명의 실시 예들은 당해 기술 분야에서 통상의 지식을 가진 자에게 본 발명을 더욱 완전하게 설명하기 위하여 제공되는 것이며, 아래의 실시 예들은 여러 가지 다른 형태로 변형될 수 있으며, 본 발명의 범위가 아래의 실시 예들로 한정되는 것은 아니다. 오히려, 이들 실시 예는 본 개시를 더욱 충실하고 완전하게 하며 당업자에게 본 발명의 사상을 완전하게 전달하기 위하여 제공되는 것이다.
본 명세서에서 사용된 용어는 특정 실시 예를 설명하기 위하여 사용되며, 본 발명을 제한하기 위한 것이 아니다. 본 명세서에서 사용된 바와 같이 단수 형태는 문맥상 다른 경우를 분명히 지적하는 것이 아니라면, 복수의 형태를 포함할 수 있다. 또한, 본 명세서에서 사용되는 경우 “포함한다(comprise)” 및/또는 “포함하는(comprising)”은 언급한 형상들, 숫자, 단계, 동작, 부재, 요소 및/또는 이들 그룹의 존재를 특정하는 것이며, 하나 이상의 다른 형상, 숫자, 동작, 부재, 요소 및/또는 그룹들의 존재 또는 부가를 배제하는 것이 아니다. 본 명세서에서 사용된 바와 같이, 용어 “및/또는”은 해당 열거된 항목 중 어느 하나 및 하나 이상의 모든 조합을 포함한다.
본 명세서에서 제1, 제2 등의 용어가 다양한 부재, 영역 및/또는 부위들을 설명하기 위하여 사용되지만, 이들 부재, 부품, 영역, 층들 및/또는 부위들은 이들 용어에 의해 한정되어서는 안됨은 자명하다. 이들 용어는 특정 순서나 상하, 또는 우열의 의미하지 않으며, 하나의 부재, 영역 또는 부위를 다른 부재, 영역 또는 부위와 구별하기 위하여만 사용된다. 따라서, 이하 상술할 제1 부재, 영역 또는 부위는 본 발명의 가르침으로부터 벗어나지 않고서도 제2 부재, 영역 또는 부위를 지칭할 수 있다.
이하, 본 발명의 실시 예들은 본 발명의 이상적인 실시 예들을 개략적으로 도시하는 도면들을 참조하여 설명한다. 도면들에 있어서, 예를 들면, 제조 기술 및/또는 공차에 따라, 도시된 형상의 변형들이 예상될 수 있다. 따라서, 본 발명의 실시 예는 본 명세서에 도시된 영역의 특정 형상에 제한된 것으로 해석되어서는 아니 되며, 예를 들면 제조상 초래되는 형상의 변화를 포함하여야 한다.
도 1은 본 발명의 일 실시 예에 따른 반사형 디스플레이 장치(Reflective Display Device, 100)를 도시한다.
도 1을 참조하면, 픽셀 어레이(Pixel Array, 110), 데이터 드라이버(Data Driver, 130), 스캔 드라이버(Scan Driver, 150)를 포함할 수 있다.
픽셀 어레이(Pixel Array, 110)는 복수의 픽셀(Pixel_00, Pixel_01, Pixel_10, Pixel_11)을 포함한다. 다만, 여기서 픽셀(Pixel)의 개수는 예시적인 것으로, 권리범위를 한정하기 위한 것이 아니다. 예를 들어, 픽셀(Pixel)의 개수는 10만 X 10만개 일 수 있다.
각각의 픽셀 어레이(Pixel Array)는 스위칭 트랜지스터(Switching Transistor, ST00, ST01, ST10, ST11), 저장 커패시터(Storage Capacitor, SC00, SC01, SC10, SC11), 디스플레이 소자(Display Element, DE00, DE01, DE10, DE11)를 포함할 수 있다.
스위칭 트랜지스터(ST00, ST01, ST10, ST11)의 게이트 단자는 스캔 드라이버(150)로부터 연결된 스캔 라인(Scan Line)과 연결되어 있다. 스위칭 트랜지스터(ST00, ST01, ST10, ST11)의 드레인 단자는 데이터 라인(Data Line)과 연결되어 있다. 스위칭 트랜지스터(ST00, ST01, ST10, ST11)의 소스 단자는 저장 캐패시터(SC00, SC01, SC10, SC11) 및 디스플레이 소자(DE00, DE01, DE10, DE11)와 연결되어 있다. 저장 캐패시터(SC00, SC01, SC10, SC11) 및 디스플레이 소자(DE00, DE01, DE10, DE11)는 병렬로 연결되어 있다.
스위칭 트랜지스터(ST00, ST01, ST10, ST11)는 데이터 드라이버(Data Driver, 130)로부터 전달되는 데이터를 디스플레이 소자(DE00, DE01, DE10, DE11)에 전달할지 여부를 결정할 수 있다. 예를 들어, 각각의 시간 구간 별로, 스위칭 트랜지스터(ST00, ST01, ST10, ST11)는 온(On)에서 오프(Off)로, 오프(Off)에서 온(On)으로 토글(toggle)할 수 있다. 이러한 경우 스위칭 트랜지스터(ST00, ST01, ST10, ST11)가 온(On)으로 되는 구간에서, 데이터 라인(Data Line)의 데이터 정보가 디스플레이 소자(DE00, DE01, DE10, DE11)로 전달 될 수 있다.
저장 캐패시터(SC00, SC01, SC10, SC11)는 디스플레이 소자(DE00, DE01, DE10, DE11)에 전달되는 전압을 완충하는 역할을 할 수 있다. 예를 들어, 저장 캐패시터(SC00, SC01, SC10, SC11)는 디스플레이 소자(DE00, DE01, DE10, DE11)와 병렬로 연결되어, 디스플레이 소자(DE00, DE01, DE10, DE11) 양단의 전압 차와 동일한 전압 차를 저장 캐패시터(SC00, SC01, SC10, SC11) 양단에 가질 수 있다.
디스플레이 소자(DE00, DE01, DE10, DE11)는 데이터 정보를 반영하여, 데이터를 디스플레이 할 수 있다. 이러한 데이터 정보는 전압의 레벨로 디스플레이 소자(DE)에 전달 될 수 있다. 예를 들어, 이러한 전압 레벨은 데이터의 명암을 나타낼 수 있다.
본 발명의 일 실시 예에 따른, 디스플레이 소자(DE00, DE01, DE10, DE11)는 최초에 데이터 정보의 최고 전압, 데이터 정보의 최저 전압으로 미리 세팅(setting)될 수 있다. 예를 들어, 데이터 정보의 최고 전압이 40 V 인 경우에는, 디스플레이 소자(DE00, DE01, DE10, DE11)는 모두 최고전압인 40 V 또는 최저전압인 0 V로 미리 세팅(setting)될 수 있다.
본 발명의 일 실시 예에 따른, 디스플레이 소자(DE00, DE01, DE10, DE11)는 최초에 데이터 정보의 최고 전압과 데이터 정보의 최저 전압 사이의 전압으로 프리 세팅(presetting)될 수 있다. 예를 들어, 데이터 정보의 최고 전압이 40 V 인 경우에는, 디스플레이 소자(DE00, DE01, DE10, DE11)는 최고전압인 40 V와 최저전압인 0 V사이의 전압으로 미리 세팅(setting)될 수 있다.
데이터 드라이버(130)는 복수의 데이터 라인(Data Line)에 연결되어, 디스플레이 소자(DE00, DE01, DE10, DE11)에 저장하여야 할 데이터 정보에 따른 전압을 스위칭 트랜지스터(ST00, ST01, ST10, ST11)의 드레인 단자에 공급하는 역할을 한다. 다만, 여기서 데이터 라인(Data Line)의 개수는 예시적인 것으로, 권리범위를 한정하기 위한 것이 아니다. 예를 들어, 데이터 정보의 최고 전압은 40 V, 20 V, 10 V 등 일 수 있다. 예를 들어, 데이터 정보의 최고 전압이 40 V 인 경우에는, 데이터 정보는 40 V, 30 V, 10 V, 0 V 일 수 있다. 이러한 데이터 정보는 디스플레이 소자(DE00, DE01, DE10, DE11)에 전달되어 디스플레이 소자(DE00, DE01, DE10, DE11)에서 명암을 표시할 수 있다.
스캔 드라이버(150)는 복수의 스캔 라인(Scan Line)에 연결되어, 스위칭 트랜지스터(ST00, ST01, ST10, ST11)를 온(On) / 오프(Off)한다. 본 발명의 일 실시예에 따른 스캔 드라이버는 제1 시간구간에 한번 온(On)으로 되고, 제2 시간구간에 한번 온(On)으로 된다. 즉, 제1 시간구간에 오프(Off)에서 온(On)으로 되고, 다시 온(On)에서 오프(Off)로 된다. 또한 제2 시간구간에 오프(Off)에서 온(On)으로 되고, 다시 온(On)에서 오프(Off)로 된다. 예를 들어, 데이터 정보의 최고 전압이 40 V 인 경우에는, 스캔 드라이버(150)는 제1 시간구간에 스캔 라인(Scan Line1, Scan Line2)에 20 V를 인가하여 스위칭 트랜지스터(ST00, ST01, ST10, ST11)를 오프(Off) 시킬 수 있고, 40+VT V이상을 인가하여 스위칭 트랜지스터(ST00, ST01, ST10, ST11)를 온(On) 시킬 수 있다. 또한, 스캔 드라이버(150)는 제2 시간구간에 스캔 라인(Scan Line1, Scan Line2)에 0 V를 인가하여 스위칭 트랜지스터(ST00, ST01, ST10, ST11)를 오프(Off) 시킬 수 있고, 20+VT V이상을 인가하여 스위칭 트랜지스터(ST00, ST01, ST10, ST11)를 온(On) 시킬 수 있다.
이하, 반사형 디스플레이 장치(100)의 동작에 대해서 알아본다.
도 2(a)는 본 발명의 일 실시예에 따른 반사형 디스플레이 장치에 포함된 각각의 픽셀의 회로도를 도시하고, 도 2(b) 본 발명의 일 실시예에 따른 반사형 디스플레이 장치에 포함된 각각의 픽셀 소자를 데이터 정보에 따라서 나타내는 세부적인 도면을 도시한다.
도 2(a)를 참조하면, 반사형 디스플레이 장치에 포함된 각각의 픽셀은 스위칭 트랜지스터(Switching Transistor, ST), 저장 커패시터(Storage Capacitor, SC), 디스플레이 소자(Display Element, DE)를 포함할 수 있다. 이러한 경우, 스위칭 트랜지스터(ST)의 소스 단자, 저장 커패시터(SC), 디스플레이 소자(DE)가 모두 연결된 픽셀 노드(Pixel Node, PN)의 전압 레벨은 디스플레이 소자(DE)의 전압 레벨을 나타낼 수 있다. 디스플레이 소자(DE)의 전압 레벨은 디스플레이 되는 정보를 나타낼 수 있다.
도 2(b)를 참조하면, 데이터 정보에 따른 반사형 디스플레이 장치에 포함된 각각의 픽셀 소자의 세부적인 도면이 도시된다. 픽셀 노드(PN)의 전압에 따른 픽셀 소자의 디스플레이 방법에 대해서 설명한다. 각각의 디스플레이 소자(DE)는 블랙(Black)을 표시하는 액정(Liquid Crystal)과 화이트(White)를 표시하는 액정(Liquid Crystal)을 포함하고 있다. 이러한 경우, 블랙(Black)을 표시하는 액정(Liquid Crystal) 음전하(Negative Charge)로 대전되어 있고, 화이트(White)를 표시하는 액정(Liquid Crystal) 양전하(Positive Charge)로 대전되어 있다. 블랙(Black)을 표시하는 액정(Liquid Crystal)과 화이트(White)를 표시하는 액정(Liquid Crystal)이 섞이면, 그레이(Gray)를 표시할 수 있다. 또한, 블랙(Black)을 표시하는 액정(Liquid Crystal)과 화이트(White)를 표시하는 액정(Liquid Crystal)이 섞이는 비율에 따라서, 그레이(Gray)의 명암을 조절 할 수 있다.
도 3(a) 내지 도 6(c)는 본 발명에 따른 반사형 디스플레이 장치(100)의 동작을 설명하기 위한 타이밍도이다.
도 3(a) 내지 도 3(c)는 데이터 정보의 최고 전압이 40 V이고, 디스플레이 소자(DE)에 인가되는 목표 전압(Targer Voltage)이 40 V 인 경우에, 데이터 라인(Data Line), 스캔 라인(Scan Line), 픽셀 노드(Pixel Node, PN)의 전압 레벨을 제1 시간 구간과 제2 시간 구간에 대해서 나타낸다. 다만, 최고 전압이 40 V 인 것은 예시적인 것으로, 본 발명의 권리범위를 제한하는 것이 아니다. 예를 들어, 최고 전압은 20 V, 5 V 등이 될 수 있다. 목표 전압(Target Voltage)은 저장 캐패시터(SC)에 저장된다. 디스플레이 소자(DE)는 저장 캐패시터(SC)에 저장된 목표 전압(Target Voltage)의 전압 레벨을 반영하여 데이터 정보를 디스플레이 한다.
도 2(a), 도 3(a) 내지 도 3(c)를 참조하면, 제1 시간 구간 전에 픽셀 노드(PN)의 전압은 데이터 정보의 최고 전압인 40 V로 미리 세팅될 수 있다. 본 발명의 다른 실시예에서, 제1 시간 구간 전에 픽셀 노드(PN)의 전압은 데이터 정보의 최저 전압인 0 V로 세팅될 수 있다. 본 발명의 다른 실시예에서, 제1 시간 구간 전에 픽셀 노드(PN)의 전압은 데이터 정보의 최고 전압인 40 V와 데이터 정보의 최저 전압인 0 V 사이의 전압으로 세팅될 수 있다.
픽셀 노드(PN)의 전압이 데이터 정보의 최고 전압인 40 V로 미리 세팅된 경우, 제1 시간 구간에서, 목표 전압(Targer Voltage)이 최고 전압인 40 V 이므로, 데이터 라인(Data Line)에는 최초에 최고 전압인 40 V의 전압이 인가된다. 스위칭 트랜지스터(ST)가 온(On)이 되도록 하려면, 스위칭 트랜지스터(ST)의 게이트 단자에, 데이터 라인(Data Line)의 전압 보다 문턱 전압보다 높은 전압이 인가되어야 한다. 제1 시간 구간 중 일부 시간 구간에서, 스캔 라인의 전압이 TFT를 off 시키기 위한 제 1 전압레벨인 20 V 에서 TFT를 on 시키기 위한 제2 전압레벨인 40+VT V가 인가되어서, 스위칭 트랜지스터(ST)를 온(On)이 되도록 할 수 있다. 이러한 경우, 제1 시간 구간 중 일부 시간 구간에서, 저장 캐패시터(SC)와 디스플레이 소자(DE)의 전압과 데이터 라인의 전압이 동일하게 된다. 다만, 목표 전압과 미리 세팅된 전압이 모두 40 V 이므로, 픽셀 노드(PN)의 전압 레벨의 변화는 없게 된다. 즉, 픽셀 노드(PN)의 전압 레벨은 40 V로 유지된다.
제2 시간 구간에서, 데이터 라인(Data Line)에는 20+VT V 의 전압이 인가된다. 본 발명의 다른 실시 예에서, 데이터 라인(Data Line)에는 스위칭 트랜지스터(ST)가 오프(Off)되도록 하는 20 V 초과, 40 V 미만의 전압이 인가될 수 있다. 스캔 라인(Scan Line)에는 제2 시간 구간 중 일부 시간 구간에서, 스캔 라인의 전압이 TFT를 off 시키기 위한 제 1 전압레벨인 0 V 와 TFT를 on 시키기 위한 제2 전압레벨인 20+VT V가 인가 될 수 있는데, 데이터 라인(Data Line)에는 20+VT V 의 전압이 인가되므로, 드레인과 소스 전압보다 게이트 전압이 낮아지므로 스위칭 트랜지스터(ST)는 오프(Off)가 될 수 있다. 이러한 경우, 제2 시간 구간 중 일부 시간 구간에서, 저장 캐패시터(SC)와 디스플레이 소자(DE)의 전압이 데이터 라인(Data Line)의 전압에 무관하게 40 V로 일정하게 유지된다. 따라서, 픽셀 노드(PN)에 인가된 40 V의 전압은 데이터 라인(Data Line)의 전압과 무관하게 유지된다. 따라서, 본 발명의 일 실시예에 따른 픽셀 회로의 스위칭 트랜지스터의 게이트 단자와 드레인 단자 사이의 전압차는, 데이터 라인의 전압이 0 ~ 40 V 로 Full swing하는 경우의 게이트 단자와 드레인 단자 사이의 전압차 보다, 절반 정도로 작게 동작 하도록 할 수 있다. 따라서, 산화막의 열화 가능성을 낮출 수 있다.
도 4(a) 내지 도 4(c)는 데이터 정보의 최고 전압이 40 V이고, 디스플레이 소자(DE)에 인가되는 목표 전압(Targer Voltage)이 30 V 인 경우에, 데이터 라인(Data Line), 스캔 라인(Scan Line), 픽셀 노드(Pixel Node, PN)의 전압 레벨을 제1 시간 구간과 제2 시간 구간에 대해서 나타낸다. 도 3(a) 내지 도 3(c) 경우와 같이, 최고 전압이 40 V 인 것은 예시적인 것으로, 본 발명의 권리범위를 제한하는 것이 아니다.
도 2(a), 도 4(a) 내지 도 4(c)를 참조하면, 제1 시간 구간 전에 픽셀 노드(PN)의 전압은 데이터 정보의 최고 전압인 40 V로 미리 세팅될 수 있다. 본 발명의 다른 실시예에서, 제1 시간 구간 전에 픽셀 노드(PN)의 전압은 데이터 정보의 최저 전압인 0 V로 세팅될 수 있다. 본 발명의 다른 실시예에서, 제1 시간 구간 전에 픽셀 노드(PN)의 전압은 데이터 정보의 최고 전압인 40 V와 데이터 정보의 최저 전압인 0 V 사이의 전압으로 세팅될 수 있다.
픽셀 노드(PN)의 전압이 데이터 정보의 최고 전압인 40 V로 미리 세팅된 경우, 제1 시간 구간에서, 목표 전압(Targer Voltage)이 최고 전압과 중간 전압 사이인 30 V 이므로, 데이터 라인(Data Line)에는 최초에 목표 전압인 30 V의 전압이 인가된다. 스위칭 트랜지스터(ST)가 온(On)이 되도록 하려면, 스위칭 트랜지스터(ST)의 게이트 단자에, 데이터 라인(Data Line)의 전압 보다 문턱 전압만큼 높은 전압이 인가되어야 한다. 제1 시간 구간 중 일부 시간 구간에서, 스캔 라인의 전압이 40+VT V로 인가되어서, 스위칭 트랜지스터(ST)를 온(On)이 되도록 할 수 있다. 이러한 경우, 제1 시간 구간 중 일부 시간 구간에서, 저장 캐패시터(SC)와 디스플레이 소자(DE)의 전압과 데이터 라인의 전압이 동일하게 된다. 데이터 라인의 전압이 30 V 이므로, 픽셀 노드(PN)의 전압 레벨은 40 V에서 30 V로 변하게 된다.
제2 시간 구간에서, 데이터 라인(Data Line)에는 20+VT V 의 전압이 인가된다. 본 발명의 다른 실시 예에서, 데이터 라인(Data Line)에는 스위칭 트랜지스터(ST)가 오프(Off)되도록 하는, 20 V 초과, 40 V 미만의 전압이 인가될 수 있다. 스캔 라인(Scan Line)에는 제2 시간 구간 중 일부 시간 구간에서, 스캔 라인의 전압이 TFT를 off 시키기 위한 제 1 전압레벨인 0 V 와 TFT를 on 시키기 위한 제2 전압레벨인 20+VT V가 인가 되는데, 데이터 라인(Data Line)에는 20+VT V 의 전압이 인가되어 있으므로, TFT를 on 시키기 위한 제 2 전압레벨에서도 스위칭 트랜지스터(ST)는 오프(Off)상태를 유지한다. 따라서 제 2 시구간에서도 저장 캐패시터(SC)와 디스플레이 소자(DE)의 전압이 제 1 시구간 동안 설정된 30 V로 일정하게 유지된다. 따라서, 픽셀 노드(PN)에 인가된 30 V의 전압은 데이터 라인(Data Line)의 전압과 무관하게 유지된다. 따라서, 본 발명의 일 실시예에 따른 픽셀 회로의 스위칭 트랜지스터의 게이트 단자와 드레인 단자 사이의 전압차는, 데이터 라인의 전압이 40 V 로 계속하여 유지되는 경우의 게이트 단자와 드레인 단자 사이의 전압차 보다, 작게 동작 하도록 할 수 있다. 따라서, 산화막의 열화 가능성을 낮출 수 있다.
도 5(a) 내지 도 5(c)는 데이터 정보의 최고 전압이 40 V이고, 디스플레이 소자(DE)에 인가되는 목표 전압(Targer Voltage)이 10 V 인 경우에, 데이터 라인(Data Line), 스캔 라인(Scan Line), 픽셀 노드(Pixel Node, PN)의 전압 레벨을 제1 시간 구간과 제2 시간 구간에 대해서 나타낸다. 도 3(a) 내지 도 3(c) 경우와 같이, 최고 전압이 40 V 인 것은 예시적인 것으로, 본 발명의 권리범위를 제한하는 것이 아니다.
도 2(a), 도 5(a) 내지 도 5(c)를 참조하면, 제1 시간 구간 전에 픽셀 노드(PN)의 전압은 데이터 정보의 최고 전압인 40 V로 미리 세팅될 수 있다. 본 발명의 다른 실시예에서, 제1 시간 구간 전에 픽셀 노드(PN)의 전압은 데이터 정보의 최저 전압인 0 V로 세팅될 수 있다. 본 발명의 다른 실시예에서, 제1 시간 구간 전에 픽셀 노드(PN)의 전압은 데이터 정보의 최고 전압인 40 V와 데이터 정보의 최저 전압인 0 V 사이의 전압으로 세팅될 수 있다.
픽셀 노드(PN)의 전압이 데이터 정보의 최고 전압인 40 V로 미리 세팅된 경우, 제1 시간 구간에서, 목표 전압(Targer Voltage)이 중간 전압과 최저 전압 사이인 10 V 이므로, 데이터 라인(Data Line)에는 최초에 중간 전압인 20 V의 전압이 인가된다. 스위칭 트랜지스터(ST)가 온(On)이 되도록 하려면, 스위칭 트랜지스터(ST)의 게이트 단자에, 데이터 라인(Data Line)의 전압 보다 문턱 전압만큼 높은 전압이 인가되어야 한다. 제1 시간 구간 중 일부 시간 구간에서, 스캔 라인의 전압이 20 V 에서 40+VT V로 인가되어서, 스위칭 트랜지스터(ST)를 온(On)이 되도록 할 수 있다. 이러한 경우, 제1 시간 구간 중 일부 시간 구간에서, 저장 캐패시터(SC)와 디스플레이 소자(DE)의 전압과 데이터 라인의 전압이 동일하게 된다. 데이터 라인의 전압이 20 V 이므로, 픽셀 노드(PN)의 전압 레벨은 40 V에서 20 V로 변하게 된다.
제2 시간 구간에서, 목표 전압(Targer Voltage)인 10 V가 데이터 라인(Data Line)에 인가된다. 스위칭 트랜지스터(ST)가 온(On)이 되도록 하려면, 스위칭 트랜지스터(ST)의 게이트 단자에, 데이터 라인(Data Line)의 전압 보다 문턱 전압만큼 높은 전압이 인가되어야 한다. 제 2 시간 중에서 게이트 라인 (Gate Line) 은TFT를 off 시키기 위한 제 1 전압레벨인 0 V 와 TFT를 on 시키기 위한 제2 전압레벨인 20+VT V의 전압을 가진다. 이러한 경우, 제2 시간 구간 중 일부 시간 구간에서, 저장 캐패시터(SC)와 디스플레이 소자(DE)의 전압과 데이터 라인의 전압이 동일하게 된다. 데이터 라인의 전압이 10 V 이므로, 픽셀 노드(PN)의 전압 레벨은 20 V에서 10 V로 변하게 된다.
따라서, 본 발명의 일 실시예에 따른 픽셀 회로의 스위칭 트랜지스터의 게이트 단자와 드레인 단자 사이의 전압차는, 데이터 라인의 전압이 0 ~ 40 V 의 범위로 스윙하는 경우의 게이트 단자와 드레인 단자 사이의 전압차 보다, 작게 동작 하도록 할 수 있다. 따라서, 산화막의 열화 가능성을 낮출 수 있다.
도 6(a) 내지 도 6(c)는 데이터 정보의 최고 전압이 40 V이고, 디스플레이 소자(DE)에 인가되는 목표 전압(Targer Voltage)이 0 V 인 경우에, 데이터 라인(Data Line), 스캔 라인(Scan Line), 픽셀 노드(Pixel Node, PN)의 전압 레벨을 제1 시간 구간과 제2 시간 구간에 대해서 나타낸다. 도 3(a) 내지 도 3(c) 경우와 같이, 최고 전압이 40 V 인 것은 예시적인 것으로, 본 발명의 권리범위를 제한하는 것이 아니다.
도 2(a), 도 6(a) 내지 도 6(c)를 참조하면, 제1 시간 구간 전에 픽셀 노드(PN)의 전압은 데이터 정보의 최고 전압인 40 V로 미리 세팅될 수 있다. 본 발명의 다른 실시예에서, 제1 시간 구간 전에 픽셀 노드(PN)의 전압은 데이터 정보의 최저 전압인 0 V로 세팅될 수 있다. 본 발명의 다른 실시예에서, 제1 시간 구간 전에 픽셀 노드(PN)의 전압은 데이터 정보의 최고 전압인 40 V와 데이터 정보의 최저 전압인 0 V 사이의 전압으로 세팅될 수 있다.
픽셀 노드(PN)의 전압이 데이터 정보의 최고 전압인 40 V로 미리 세팅된 경우, 제1 시간 구간에서, 목표 전압(Targer Voltage)이 최저 전압인 0 V 이므로, 데이터 라인(Data Line)에는 최초에 중간 전압인 20 V의 전압이 인가된다. 스위칭 트랜지스터(ST)가 온(On)이 되도록 하려면, 스위칭 트랜지스터(ST)의 게이트 단자에, 데이터 라인(Data Line)의 전압 보다 문턱 전압만큼 높은 전압이 인가되어야 한다. 제1 시간 구간 중 일부 시간 구간에서, 스캔 라인의 전압이 20 V 에서 40+VT V로 인가되어서, 스위칭 트랜지스터(ST)를 온(On)이 되도록 할 수 있다. 이러한 경우, 제1 시간 구간 중 일부 시간 구간에서, 저장 캐패시터(SC)와 디스플레이 소자(DE)의 전압과 데이터 라인의 전압이 동일하게 된다. 데이터 라인의 전압이 20 V 이므로, 픽셀 노드(PN)의 전압 레벨은 40 V에서 20 V로 변하게 된다.
제2 시간 구간에서, 목표 전압(Targer Voltage)인 0 V가 데이터 라인(Data Line)에 인가된다. 스위칭 트랜지스터(ST)가 온(On)이 되도록 하려면, 스위칭 트랜지스터(ST)의 게이트 단자에, 데이터 라인(Data Line)의 전압 보다 문턱 전압만큼 높은 전압이 인가되어야 한다. 제2 시간 구간 중 일부 시간 구간에서, 스캔 라인의 전압이 0 V 에서 20+VT V로 인가되어서, 스위칭 트랜지스터(ST)를 온(On)이 되도록 할 수 있다. 이러한 경우, 제2 시간 구간 중 일부 시간 구간에서, 저장 캐패시터(SC)와 디스플레이 소자(DE)의 전압과 데이터 라인의 전압이 동일하게 된다. 데이터 라인의 전압이 0 V 이므로, 픽셀 노드(PN)의 전압 레벨은 20 V에서 0 V로 변하게 된다.
따라서, 본 발명의 일 실시예에 따른 픽셀 회로의 스위칭 트랜지스터의 게이트 단자와 드레인 단자 사이의 전압차는, 데이터 라인의 전압이 40 V 로 계속하여 유지되는 경우의 게이트 단자와 드레인 단자 사이의 전압차 보다, 작게 동작 하도록 할 수 있다. 따라서, 산화막의 열화 가능성을 낮출 수 있다.
도 7은 본 발명의 다른 실시 예에 따른 반사형 디스플레이 장치 (Reflective Display Device, 100a)를 도시한다.
도 7을 참조하면, 픽셀 어레이(Pixel Array, 110a), 데이터 드라이버(Data Driver, 130a), 스캔 드라이버(Scan Driver, 150a)를 포함할 수 있다.
픽셀 어레이(Pixel Array, 110)는 복수의 픽셀(Pixel_00, Pixel_01, Pixel_10, Pixel_11)을 포함한다. 도 1의 경우와 같이, 여기서 픽셀(Pixel)의 개수는 예시적인 것으로, 권리범위를 한정하기 위한 것이 아니다. 예를 들어, 픽셀(Pixel)의 개수는 10만 X 10만개 일 수 있다.
각각의 픽셀 어레이(Pixel Array)는 도 1의 경우와 같이, 스위칭 트랜지스터(Switching Transistor, ST00, ST01, ST10, ST11), 저장 커패시터(Storage Capacitor, SC00, SC01, SC10, SC11), 디스플레이 소자(Display Element, DE00, DE01, DE10, DE11)를 포함할 수 있다. 본 실시예에서, 버퍼 트랜지스터(Buffer Transistor, BT00, BT01, BT10, BT11)를 더 포함할 수 있다. 스위칭 트랜지스터(ST00, ST01, ST10, ST11), 저장 커패시터(SC00, SC01, SC10, SC11), 디스플레이 소자(DE00, DE01, DE10, DE11)는 도 1의 경우와 유사하게 동작한다.
스위칭 트랜지스터(ST00, ST01, ST10, ST11)의 게이트 단자는 스캔 드라이버(150)로부터 연결된 스캔 라인(Scan Line)과 연결되어 있다. 스위칭 트랜지스터(ST00, ST01, ST10, ST11)의 드레인 단자는 데이터 라인(Data Line)과 연결되어 있다. 스위칭 트랜지스터(ST00, ST01, ST10, ST11)의 소스 단자는 버퍼 트랜지스터(BT00, BT01, BT10, BT11)에 연결되어 있다. 버퍼 트랜지스터(BT00, BT01, BT10, BT11)의 게이트 단자는 다른 픽셀의 버퍼 트랜지스터(BT00, BT01, BT10, BT11)의 게이트 단자와 같이 동작하도록 버퍼 노드(Buffer Node, BN)에 연결되어 있다. 버퍼 트랜지스터(BT00, BT01, BT10, BT11)의 드레인 단자는 저장 캐패시터(SC00, SC01, SC10, SC11) 및 디스플레이 소자(DE00, DE01, DE10, DE11)와 연결되어 있다. 저장 캐패시터(SC00, SC01, SC10, SC11) 및 디스플레이 소자(DE00, DE01, DE10, DE11)는 병렬로 연결되어 있다.
이하, 반사형 디스플레이 장치(100a)의 동작에 대해서 알아본다.
도 8는 본 발명의 일 실시예에 따른 반사형 디스플레이 장치에 포함된 각각의 픽셀의 회로도를 도시한다.
도 8를 참조하면, 반사형 디스플레이 장치에 포함된 각각의 픽셀은 스위칭 트랜지스터(Switching Transistor, ST), 버퍼 트랜지스터(Buffer Transistor, BT), 저장 커패시터(Storage Capacitor, SC), 디스플레이 소자(Display Element, DE)를 포함할 수 있다. 이러한 경우, 버퍼 트랜지스터(BT)의 소스 단자, 저장 커패시터(SC), 디스플레이 소자(DE)가 모두 연결된 픽셀 노드(Pixel Node, PN)의 전압 레벨은 디스플레이 소자(DE)의 전압 레벨을 나타낼 수 있다. 디스플레이 소자(DE)의 전압 레벨은 디스플레이 되는 정보를 나타낼 수 있다.
도 9(a) 내지 도 9(d)는 본 발명에 따른 반사형 디스플레이 장치(100a)의 동작을 설명하기 위한 타이밍도이다.
도 8, 도 9(a) 내지 도 9(d)를 참조하면, 제1 시간 구간 전에 픽셀 노드(PN)의 전압은 데이터 정보의 최고 전압인 20 V로 미리 세팅될 수 있다. 픽셀 노드(PN)의 전압은 데이터 정보의 최고 전압인 20 V로 미리 세팅된 경우, 제1 시간 구간에서, 목표 전압(Targer Voltage)이 중간 전압과 최저 전압 사이인 5 V 이므로, 데이터 라인(Data Line)에는 최초에 중간 전압인 10 V의 전압이 인가된다. 스위칭 트랜지스터(ST)가 온(On)이 되도록 하려면, 스위칭 트랜지스터(ST)의 게이트 단자에, 데이터 라인(Data Line)의 전압 보다 문턱 전압만큼 높은 전압이 인가되어야 한다. 제1 시간 구간 중 일부 시간 구간에서, 스캔 라인의 전압이 10 V 에서 20+VT V로 인가되어서, 스위칭 트랜지스터(ST)를 온(On)이 되도록 할 수 있다. 이러한 경우, 제1 시간 구간 중 일부 시간 구간에서, 저장 캐패시터(SC)와 디스플레이 소자(DE)의 전압과 데이터 라인의 전압이 동일하게 된다. 데이터 라인의 전압이 10 V 이므로, 픽셀 노드(PN)의 전압 레벨은 20 V에서 10 V로 변하게 된다.
제1 시간 구간에서, 버퍼 노드(Buffer Node, BF)에는 20+VT V가 인가된다. 따라서, 버퍼 트랜지스터는 제1 시간 구간 동안, 온(On)되어 있으므로, 스위칭 트랜지스터가 온(On)되는 경우, 데이터 라인(Data Line)의 데이터 정보가 픽셀 노드(PN)에 전달될 수 있다. 제1 시간 구간에서, 버퍼 노드(Buffer Node, BF)에는 다른 픽셀(Pixel)에 있는 버퍼 트랜지스터(Buffer Transistor)의 게이트 단자도 연결되어 있으므로, 다른 픽셀(Pixel)에 있는 버퍼 트랜지스터(Buffer Transistor)와 동시에 20+VT V가 인가될 수 있다. 이러한 버퍼 트랜지스터(Buffer Transistor)를 구비하여 스위칭 트랜지스터(ST)만 구비하는 것보다, 스위칭 트랜지스터(ST)의 소스 단자와 드레인 단자 사이의 전압차를 절반으로 줄어들게 된다. 여기서, 데이터 라인(Data Line)과 픽셀 노드(PN) 간의 전압차가 스위칭 TFT와 버퍼 TFT에 나눠서 걸리게 된다. 따라서, 리키지(leakage) 전류가 줄어들게 된다.
제2 시간 구간에서, 목표 전압(Targer Voltage)인 5 V가 데이터 라인(Data Line)에 인가된다. 스위칭 트랜지스터(ST)가 온(On)이 되도록 하려면, 스위칭 트랜지스터(ST)의 게이트 단자에, 데이터 라인(Data Line)의 전압 보다 문턱 전압만큼 높은 전압이 인가되어야 한다. 제2 시간 구간 중 일부 시간 구간에서, 스캔 라인의 전압이 0 V 에서 10+VT V로 인가되어서, 스위칭 트랜지스터(ST)를 온(On)이 되도록 할 수 있다. 이러한 경우, 제2 시간 구간 중 일부 시간 구간에서, 저장 캐패시터(SC)와 디스플레이 소자(DE)의 전압과 데이터 라인의 전압이 동일하게 된다. 데이터 라인의 전압이 5 V 이므로, 픽셀 노드(PN)의 전압 레벨은 10 V에서 5 V로 변하게 된다.
제2 시간 구간에서, 버퍼 노드(Buffer Node, BF)에는 10+VT V가 인가된다. 따라서, 버퍼 트랜지스터는 제2 시간 구간 동안, 온(On)되어 있으므로, 스위칭 트랜지스터가 온(On)되는 경우, 데이터 라인(Data Line)의 데이터 정보가 픽셀 노드(PN)에 전달될 수 있다. 제2 시간 구간에서, 버퍼 노드(Buffer Node, BF)에는 다른 픽셀(Pixel)에 있는 버퍼 트랜지스터(Buffer Transistor)의 게이트 단자도 연결되어 있으므로, 다른 픽셀(Pixel)에 있는 버퍼 트랜지스터(Buffer Transistor)와 동시에 20+VT V가 인가될 수 있다. 이러한 버퍼 트랜지스터(Buffer Transistor)를 구비하여 스위칭 트랜지스터(ST)만 구비하는 것보다, 스위칭 트랜지스터(ST)의 소스 단자와 드레인 단자 사이의 전압차가 절반으로 줄어들게 된다. 여기서, 데이터 라인(Data Line)과 픽셀 노드(PN) 간의 전압차가 스위칭 TFT와 버퍼 TFT에 나눠서 걸리게 된다. 따라서, 리키지(leakage) 전류가 줄어들게 된다.
따라서, 본 발명의 일 실시예에 따른 픽셀 회로의 스위칭 트랜지스터의 게이트 단자와 드레인 단자 사이의 전압차는, 데이터 라인의 전압이 20 V 로 계속하여 유지되는 경우의 게이트 단자와 드레인 단자 사이의 전압차 보다, 작게 동작 하도록 할 수 있다. 따라서, 산화막의 열화 가능성을 낮출 수 있다. 또한, 스위칭 트랜지스터(ST)의 소스 단자와 드레인 단자 사이의 전압차가 줄어들게 되어서, 리키지(leakage) 전류가 줄어들게 된다.
도 10은 본 발명의 일 실시 예에 따른 반사형 디스플레이 장치(Reflective Display Devece, 100b)를 도시한다.
도 10을 참조하면, 픽셀 어레이(Pixel Array, 110b), 데이터 드라이버(Data Driver, 130b), 스캔 드라이버(Scan Driver, 150b)를 포함할 수 있다.
픽셀 어레이(Pixel Array, 110)는 복수의 픽셀(Pixel_00, Pixel_01, Pixel_10, Pixel_11... Pixel_MN)을 포함한다. 다만, 여기서 픽셀(Pixel)의 개수는 예시적인 것으로, 권리범위를 한정하기 위한 것이 아니다. 예를 들어, 픽셀(Pixel)의 개수는 10만 X 10만개 일 수 있다.
데이터 드라이버(130b)는 제1 데이터 드라이버(Data Driver_1) 및 제2 데이터 드라이버(Data Driver_2)를 포함할 수 있다. 제1 데이터 드라이버(Data Driver_1) 및 제2 데이터 드라이버(Data Driver_2)는 클럭신호(clk)를 입력받을 수 있다. 제1 데이터 드라이버(Data Driver_1)는 제1 시간 구간에 활성화 되어, 데이터 라인(Data Line)에 인가되는 전압을 공급할 수 있다. 제2 데이터 드라이버(Data Driver_2)는 제2 시간 구간에 활성화 되어, 데이터 라인(Data Line)에 인가되는 전압을 공급할 수 있다.
스캔 드라이버(150b)는 제1 스캔 드라이버(Scan Driver_1) 및 제2 스캔 드라이버(Scan Driver_2)를 포함할 수 있다. 제1 스캔 드라이버(Scan Driver_1) 및 제2 스캔 드라이버(Scan Driver_2)는 클럭신호(clk)를 입력받을 수 있다. 제1 스캔 드라이버(Scan Driver_1)는 제1 시간 구간에 활성화 되어, 스캔 라인(Scan Line)에 인가되는 전압을 공급할 수 있다. 제2 스캔 드라이버(Scan Driver_1)는 제2 시간 구간에 활성화 되어, 스캔 라인(Scan Line)에 인가되는 전압을 공급할 수 있다. 본 발명의 다른 실시예에서, 도 10에 도시된 바와 달리, 스캔 드라이버 및 데이터 드라이버는 하나를 포함하고, 데이터 드라이버와 스캔 드라이버의 VDD와 VSS 전압이 제 1 시구간과 제 2 시구간에서 변하여 픽셀에 전압을 공급할 수 있다.
본 발명을 명확하게 이해시키기 위해 첨부한 도면의 각 부위의 형상은 예시적인 것으로 이해하여야 한다. 도시된 형상 외의 다양한 형상으로 변형될 수 있음에 주의하여야 할 것이다. 도면들에 기재된 동일한 번호는 동일한 요소를 지칭한다.
이상에서 설명한 본 발명이 전술한 실시 예 및 첨부된 도면에 한정되지 않으며, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것은, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
Claims (16)
- 복수의 픽셀로 구성된 픽셀 어레이;
상기 복수의 픽셀 각각에 연결되어 상기 복수의 픽셀 각각에 목표 전압을 전달하는 데이터 드라이버; 및
상기 복수의 픽셀 각각에 연결되어, 상기 복수의 픽셀 중 일부에, 상기 데이터 드라이버가 상기 목표 전압을 전달할지 여부를 스위칭하는 스위칭 신호를 전달하는 스캔 드라이버를 포함하고,
상기 픽셀 각각은,
하나의 데이터 정보에 대한 상기 목표 전압을 상기 데이터 드라이버로부터 전달받고,
상기 픽셀 각각에 전달되는 목표 전압이 제1 전압 레벨과 제2 전압 레벨 사이인 경우, 제1 시간구간에서 상기 목표 전압을 전달받고, 상기 픽셀 각각에 전달되는 목표 전압이 상기 제2 전압 레벨과 제3 전압 레벨 사이인 경우, 제2 시간구간에서 상기 목표 전압을 전달받는 것을 특징으로 하는 반사형 디스플레이 장치.
- 제1항에 있어서, 상기 복수의 픽셀 각각은,
상기 데이터 드라이버에 드레인 전극이 연결되고, 상기 스캔 드라이버에 게이트 전극이 연결되는 스위칭 트랜지스터를 포함하고,
상기 제1 시간구간에서 상기 스위칭 신호의 전압 레벨이 상기 제1 전압 레벨에 문턱전압 레벨을 더한 전압 레벨 이상인 경우 상기 스위칭 트랜지스터를 온(On)하고, 상기 스위칭 신호의 전압 레벨이 상기 제2 전압레벨인 경우 상기 스위칭 트랜지스터를 오프(Off)하고,
상기 제2 시간구간에서 상기 스위칭 신호의 전압 레벨이 상기 제2 전압 레벨에 문턱전압 레벨을 더한 전압 레벨 이상인 경우 상기 스위칭 트랜지스터를 온(On)하고, 상기 스위칭 신호의 전압 레벨이 상기 제3 전압레벨인 경우 상기 스위칭 트랜지스터를 오프(Off)하는 것을 특징으로 하는 반사형 디스플레이 장치.
- 제2항에 있어서, 상기 복수의 픽셀 각각은,
상기 목표 전압을 저장하는 스토리지 캐패시터; 및
상기 스위칭 트랜지스터의 소스 전극과 상기 스토리지 캐패시터 사이에 직렬로 연결되는 버퍼(Buffer) 트랜지스터를 더 포함하고,
상기 버퍼 트랜지스터의 게이트 단자에는
상기 제1 시간 구간에서 상기 제1 전압 레벨에 문턱전압 레벨을 더한 전압 레벨 이상이 인가되고,
상기 제2 시간 구간에서 상기 제2 전압 레벨에 문턱전압 레벨을 더한 전압 레벨 이상이 인가되는 것을 특징으로 하는 반사형 디스플레이 장치.
- 제1항에 있어서, 상기 픽셀 각각에 전달되는 목표 전압이 상기 제1 전압 레벨과 상기 제2 전압 레벨 사이인 경우,
상기 제1 시간 구간에서 상기 목표 전압의 상기 전압 레벨이 상기 픽셀에 인가되고,
상기 제2 시간 구간에서 상기 픽셀의 전압이 상기 목표 전압의 상기 전압 레벨로 유지되는 것을 특징으로 하는 반사형 디스플레이 장치.
- 제1항에 있어서, 상기 픽셀 각각에 전달되는 목표 전압이 상기 제2 전압 레벨과 상기 제3 전압 레벨 사이인 경우,
상기 제1 시간 구간에서 상기 제1 전압 레벨과 상기 제2 전압 레벨의 사이인 제4 전압 레벨로 상기 픽셀에 인가되고,
상기 제2 시간 구간에서 상기 목표 전압의 전압 레벨이 상기 픽셀에 인가되는 것을 특징으로 하는 반사형 디스플레이 장치.
- 제5항에 있어서, 상기 제4 전압 레벨은 상기 제1 전압 레벨과 상기 픽셀에 인가되는 목표 전압의 전압 레벨의 합을 2로 나눈 값인 것을 특징으로 하는 반사형 디스플레이 장치.
- 제1항에 있어서, 상기 복수의 픽셀은 상기 제1 시간구간 전에 상기 제1 전압 레벨과 상기 제3 전압 레벨 사이의 전압레벨로 미리 세팅되는 것을 특징으로 하는 반사형 디스플레이 장치.
- 제1항에 있어서, 상기 제1 전압 레벨은 상기 목표 전압이 가질 수 있는 전압 레벨 중 가장 높은 레벨, 가장 낮은 레벨 또는 가장 높은 레벨과 가장 낮은 레벨의 합을 2로 나눈 값인 것을 특징으로 하는 반사형 디스플레이 장치.
- 제1항에 있어서, 상기 데이터 정보는 명암(contrast) 정보를 포함하는 것을 특징으로 하는 반사형 디스플레이 장치.
- 복수의 픽셀로 구성된 픽셀 어레이;
상기 복수의 픽셀 각각에 연결되어 상기 복수의 픽셀 각각에 목표 전압을 전달하는 데이터 드라이버; 및
상기 복수의 픽셀 각각에 연결되어, 상기 복수의 픽셀 중 일부에, 상기 데이터 드라이버가 상기 목표 전압을 전달할지 여부를 스위칭하는 스위칭 신호를 전달하는 스캔 드라이버를 포함하고,
상기 복수의 픽셀 각각은 하나의 데이터 정보에 대한 상기 목표 전압을 상기 데이터 드라이버로부터 전달받고,
상기 목표 전압이 속하는 전압 레벨의 범위에 따라서, 시간 구간을 나누어 상기 목표 전압을 전달 받고,
상기 복수의 픽셀 각각은,
상기 데이터 드라이버에 드레인 전극이 연결되고, 상기 스캔 드라이버에 게이트 전극이 연결되는 스위칭 트랜지스터를 포함하고,
상기 스위칭 신호는 상기 스위칭 트랜지스터를 온(On) 또는 오프(Off)하되,
상기 시간 구간에 따라서, 상기 스위칭 트랜지스터가 온(On) 되는 전압 레벨이 다르고, 상기 시간 구간에 따라서, 상기 스위칭 트랜지스터가 오프(Off) 되는 전압 레벨이 다른 것을 특징으로 하는 반사형 디스플레이 장치.
- 삭제
- 제10항에 있어서, 상기 복수의 픽셀 각각은,
상기 목표 전압을 저장하는 스토리지 캐패시터; 및
상기 스위칭 트랜지스터의 소스 전극과 상기 스토리지 캐패시터 사이에 직렬로 연결되는 버퍼(Buffer) 트랜지스터를 더 포함하고,
상기 버퍼 트랜지스터는 모든 시간 구간에서 온(On) 되어 있고, 각각의 시간 구간에 따라서 게이트 전압을 달리하는 것을 특징으로 하는 반사형 디스플레이 장치.
- 제10항에 있어서, 상기 데이터 정보는 명암(contrast) 정보를 포함하는 것을 을 특징으로 하는 반사형 디스플레이 장치.
- 데이터 드라이버에 드레인 전극이 연결되고, 스캔 드라이버에 게이트 전극이 연결되어 목표 전압을 스위칭하는 스위칭 트랜지스터;
상기 스위칭 트랜지스터의 소스 전극에 연결되어 상기 목표 전압을 저장하는 스토리지 캐패시터; 및
상기 스토리지 캐패시터에 병렬로 연결되어 상기 목표 전압에 대응하는 데이터를 디스플레이하는 디스플레이 소자를 포함하고,
상기 스토리지 캐패시터는 하나의 데이터 정보에 대한 상기 목표 전압을 상기 데이터 드라이버로부터 전달받고,
상기 목표 전압이 속하는 전압 레벨의 범위에 따라서, 시간 구간을 나누어 상기 목표 전압을 전달 받고,
상기 목표 전압이 제1전압 레벨과 제2 전압 레벨 사이인 경우, 제1 시간 구간에서 상기 목표 전압을 전달받고, 상기 목표 전압이 상기 제2전압 레벨과 제3전압 레벨 사이인 경우, 제2 시간 구간에서 상기 목표 전압을 전달 받으며, 상기 제1 시간구간에서 스위칭 신호의 전압 레벨이 상기 제1 전압 레벨에 문턱전압 레벨을 더한 전압 레벨 이상인 경우 상기 스위칭 트랜지스터를 온(On)하고, 상기 스위칭 신호의 전압 레벨이 상기 제2 전압레벨인 경우 상기 스위칭 트랜지스터를 오프(Off)하고,
상기 제2 시간구간에서 상기 스위칭 신호의 전압 레벨이 상기 제2 전압 레벨에 문턱전압 레벨을 더한 전압 레벨 이상인 경우 상기 스위칭 트랜지스터를 온(On)하고, 상기 스위칭 신호의 전압 레벨이 상기 제3 전압레벨인 경우 상기 스위칭 트랜지스터를 오프(Off)하는 것을 특징으로 하는 반사형 디스플레이를 위한 픽셀 소자.
- 삭제
- 제14항에 있어서, 상기 픽셀 소자는,
상기 스위칭 트랜지스터의 소스 전극과 상기 스토리지 캐패시터 사이에 직렬로 연결되는 버퍼(Buffer) 트랜지스터를 더 포함하고,
상기 버퍼 트랜지스터의 게이트 단자에는
상기 제1 시간 구간에서 상기 제1 전압 레벨에 문턱전압 레벨을 더한 전압 레벨 이상이 인가되고,
상기 제2 시간 구간에서 상기 제2 전압 레벨에 문턱전압 레벨을 더한 전압 레벨 이상이 인가되는 것을 특징으로 하는 반사형 디스플레이를 위한 픽셀 소자.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020120002472A KR101928433B1 (ko) | 2012-01-09 | 2012-01-09 | 반사형 디스플레이 장치 |
US13/613,760 US9424791B2 (en) | 2012-01-09 | 2012-09-13 | Reflective display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020120002472A KR101928433B1 (ko) | 2012-01-09 | 2012-01-09 | 반사형 디스플레이 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20130081474A KR20130081474A (ko) | 2013-07-17 |
KR101928433B1 true KR101928433B1 (ko) | 2019-02-26 |
Family
ID=48743595
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020120002472A KR101928433B1 (ko) | 2012-01-09 | 2012-01-09 | 반사형 디스플레이 장치 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9424791B2 (ko) |
KR (1) | KR101928433B1 (ko) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20100001940A1 (en) * | 2008-07-04 | 2010-01-07 | Samsung Electronics Co., Ltd. | Display apparatus |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3951687B2 (ja) | 2001-08-02 | 2007-08-01 | セイコーエプソン株式会社 | 単位回路の制御に使用されるデータ線の駆動 |
KR101112551B1 (ko) * | 2005-02-07 | 2012-02-15 | 삼성전자주식회사 | 액정 표시 장치 및 그 구동 방법 |
KR20070000163A (ko) * | 2005-06-27 | 2007-01-02 | 엘지.필립스 엘시디 주식회사 | 표시패널 구동방법 |
KR101225221B1 (ko) * | 2005-12-28 | 2013-01-22 | 엘지디스플레이 주식회사 | 액정표시장치와 그 구동방법 |
KR101254227B1 (ko) * | 2006-08-29 | 2013-04-19 | 삼성디스플레이 주식회사 | 표시패널 |
KR101351373B1 (ko) * | 2006-12-07 | 2014-01-15 | 엘지디스플레이 주식회사 | 액정표시장치 및 그 구동방법 |
KR101361996B1 (ko) * | 2006-12-23 | 2014-02-12 | 엘지디스플레이 주식회사 | 전기영동 표시장치와 그 구동방법 |
TWI371014B (en) * | 2007-03-14 | 2012-08-21 | Chimei Innolux Corp | Liquid crystal display panel, transflective liquid crystal display panel, and liquid crystal display panel module |
TWI390493B (zh) | 2007-12-28 | 2013-03-21 | Chimei Innolux Corp | 液晶顯示裝置與其控制方法 |
CN102057418B (zh) | 2008-04-18 | 2014-11-12 | 伊格尼斯创新公司 | 用于发光器件显示器的系统和驱动方法 |
US8432344B2 (en) * | 2008-05-27 | 2013-04-30 | Samsung Display Co., Ltd. | Liquid crystal display |
KR20100058140A (ko) | 2008-11-24 | 2010-06-03 | 삼성모바일디스플레이주식회사 | 화소 및 그를 이용한 유기전계발광표시장치 |
KR101635204B1 (ko) * | 2009-08-07 | 2016-06-30 | 엘지디스플레이 주식회사 | 표시장치와 그 파워 시퀀스 제어방법 |
KR20110057956A (ko) * | 2009-11-25 | 2011-06-01 | 엘지디스플레이 주식회사 | 전기영동 표시장치와 그 파워 시퀀스 제어방법 |
KR101065367B1 (ko) * | 2010-01-13 | 2011-09-19 | 주식회사 이미지앤머터리얼스 | 전기 영동 표시 장치 및 그 구동 방법 |
KR101789235B1 (ko) * | 2010-11-09 | 2017-10-24 | 삼성디스플레이 주식회사 | 표시 장치 구동 방법 |
-
2012
- 2012-01-09 KR KR1020120002472A patent/KR101928433B1/ko active IP Right Grant
- 2012-09-13 US US13/613,760 patent/US9424791B2/en active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20100001940A1 (en) * | 2008-07-04 | 2010-01-07 | Samsung Electronics Co., Ltd. | Display apparatus |
Also Published As
Publication number | Publication date |
---|---|
US9424791B2 (en) | 2016-08-23 |
US20130176295A1 (en) | 2013-07-11 |
KR20130081474A (ko) | 2013-07-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109920371A (zh) | 像素电路及其驱动方法、显示装置 | |
US8542178B2 (en) | Display driving circuit gate driver with shift register stages | |
US10373575B2 (en) | Display apparatus | |
US6590552B1 (en) | Method of driving liquid crystal display device | |
US6961042B2 (en) | Liquid crystal display | |
US8085236B2 (en) | Display apparatus and method for driving the same | |
US20150171833A1 (en) | Gate driver circuit outputting superimposed pulses | |
US7956854B2 (en) | Display apparatus, data line driver, and display panel driving method | |
US8775842B2 (en) | Memory device, display device equipped with memory device, drive method for memory device, and drive method for display device | |
CN101847388B (zh) | 液晶显示装置及其驱动方法以及包含其的电子装置 | |
US9799269B2 (en) | Pixel circuit, display panel and driving method thereof | |
US20020011981A1 (en) | Display device | |
US20120169783A1 (en) | Display driving circuit and operating methods | |
CN101601081A (zh) | 液晶显示装置及其驱动方法 | |
CN101512628A (zh) | 有源矩阵基板及具备该有源矩阵基板的显示装置 | |
US8736531B2 (en) | Driving device for liquid crystal display panel | |
CN110010091A (zh) | 液晶显示装置、液晶面板的驱动方法 | |
US11011120B2 (en) | Display device | |
US8913046B2 (en) | Liquid crystal display and driving method thereof | |
CN110491327B (zh) | 多工器驱动方法以及显示装置 | |
CN103971643B (zh) | 一种有机发光二极管像素电路及显示装置 | |
KR20140136254A (ko) | 스캔 구동부 및 이를 이용한 표시장치 | |
CN107622759B (zh) | 像素控制电路及其控制方法、显示器 | |
CN109785782B (zh) | 显示设备 | |
US20120200549A1 (en) | Display Device And Drive Method For Display Device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |