KR101777873B1 - Stereoscopic image display - Google Patents

Stereoscopic image display Download PDF

Info

Publication number
KR101777873B1
KR101777873B1 KR1020110026919A KR20110026919A KR101777873B1 KR 101777873 B1 KR101777873 B1 KR 101777873B1 KR 1020110026919 A KR1020110026919 A KR 1020110026919A KR 20110026919 A KR20110026919 A KR 20110026919A KR 101777873 B1 KR101777873 B1 KR 101777873B1
Authority
KR
South Korea
Prior art keywords
voltage
plate common
mode
common voltage
lower plate
Prior art date
Application number
KR1020110026919A
Other languages
Korean (ko)
Other versions
KR20120108706A (en
Inventor
김진영
채희영
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020110026919A priority Critical patent/KR101777873B1/en
Publication of KR20120108706A publication Critical patent/KR20120108706A/en
Application granted granted Critical
Publication of KR101777873B1 publication Critical patent/KR101777873B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N13/00Stereoscopic video systems; Multi-view video systems; Details thereof
    • H04N13/30Image reproducers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N13/00Stereoscopic video systems; Multi-view video systems; Details thereof
    • H04N13/30Image reproducers
    • H04N13/332Displays for viewing with the aid of special glasses or head-mounted displays [HMD]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N13/00Stereoscopic video systems; Multi-view video systems; Details thereof
    • H04N13/30Image reproducers
    • H04N13/356Image reproducers having separate monoscopic and stereoscopic modes
    • H04N13/359Switching between monoscopic and stereoscopic modes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0465Improved aperture ratio, e.g. by size reduction of the pixel circuit, e.g. for improving the pixel density or the maximum displayable luminance or brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/028Improving the quality of display appearance by changing the viewing angle properties, e.g. widening the viewing angle, adapting the viewing angle to the view direction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness

Abstract

본 발명의 입체 영상 표시장치는 상판 공통전압이 공급되는 상판 공통전극을 포함하는 액정표시패널의 제1 기판; 데이터전압이 공급되는 데이터라인들, 상기 데이터전압에 동기되는 게이트펄스들이 순차적으로 공급되는 게이트라인들, 상기 데이터라인들 중 어느 하나와 제1 게이트라인의 교차부에 형성되는 제1 TFT, 상기 제1 TFT를 통해 상기 데이터전압을 공급받는 제1 화소전극, 상기 제1 화소전극과 함께 제1 스토리지 커패시터를 형성하고 제1 하판 공통전압이 공급되는 제1 스토리지 전극, 상기 데이터라인들 중 어느 하나와 제2 게이트라인의 교차부에 형성되는 제2 TFT, 상기 제2 TFT를 통해 상기 데이터전압을 공급받는 제2 화소전극, 및 상기 제2 화소전극과 함께 제2 스토리지 커패시터를 형성하고 제2 하판 공통전압이 공급되는 제2 스토리지 전극을 포함하는 상기 액정표시패널의 제2 기판; 및 상기 상판 공통전압 및 상기 제1 하판 공통 전압을 공급하되, 2D모드 및 3D모드에서 실질적으로 동일한 직류 전압을 공급하는 제1 공통전극 구동회로와, 상기 제2 하판 공통 전압을 공급하되, 2D모드에서는 상기 제1 하판 공통 전압과 등전위 직류 전압을 공급하고, 3D 모드에서는 상기 제1 하판 공통전압과 동일한 전압에서부터 상기 제2화소전극의 전압을 블랙 계조 전압까지 부스팅할 수 있는 전압으로 스윙하는 교류 전압을 공급하는 제2 공통전극 구동회로를 포함한다. A three-dimensional image display apparatus includes a first substrate of a liquid crystal display panel including a top plate common electrode to which a top plate common voltage is supplied; A first TFT formed at an intersection of any one of the data lines and the first gate line, and a second TFT formed at an intersection of the first gate line and the data line, wherein the data line is supplied with a data voltage, gate lines sequentially supplied with gate pulses synchronized with the data voltage, 1 TFT, a first storage electrode which forms a first storage capacitor together with the first pixel electrode and is supplied with a first lower plate common voltage, a second storage electrode which is connected to one of the data lines A second TFT formed at a crossing portion of the second gate line, a second pixel electrode supplied with the data voltage through the second TFT, and a second storage capacitor formed together with the second pixel electrode, A second substrate of the liquid crystal display panel including a second storage electrode to which a voltage is supplied; A first common electrode driving circuit for supplying the top plate common voltage and the first bottom plate common voltage and supplying substantially the same DC voltage in a 2D mode and a 3D mode, In the 3D mode, an AC voltage swinging from a voltage equal to the first lower plate common voltage to a voltage capable of boosting the voltage of the second pixel electrode to the black gradation voltage in the 3D mode, And a second common electrode driving circuit for supplying the second common electrode driving circuit.

Description

입체 영상 표시장치{STEREOSCOPIC IMAGE DISPLAY}[0001] STEREOSCOPIC IMAGE DISPLAY [0002]

본 발명은 입체 영상 표시장치에 관한 것이다.
The present invention relates to a stereoscopic image display device.

입체 영상 표시장치는 양안시차방식(stereoscopic technique) 또는 복합시차지각방식(autostereoscopic technique)을 이용하여 입체 영상 즉, 3차원(3D) 영상을 구현한다. 양안시차방식은 입체 효과가 큰 좌우 눈의 시차 영상을 이용하며, 안경방식과 무안경방식이 있고 두 방식 모두 실용화되고 있다. 안경 방식은 직시형 표시소자나 프로젝터에 좌우 시차 영상의 편광 방향을 바꿔서 또는 시분할 방식으로 표시하고, 편광 안경 또는 액정셔터 안경을 사용하여 입체 영상을 구현한다. 무안경 방식은 일반적으로 좌우 시차 영상의 광축을 분리하기 위한 패럴렉스 베리어 등의 광학판을 표시 화면의 앞에 설치하는 방식이다. The stereoscopic image display device implements a stereoscopic or 3D image using a stereoscopic technique or an autostereoscopic technique. The binocular parallax method uses parallax images of right and left eyes with large stereoscopic effect, and both glasses and non-glasses are used, and both methods are practically used. The spectacle method realizes a stereoscopic image by using polarizing glasses or liquid crystal shutter glasses to display the right and left parallax images in a direct view type display device or a projector by changing the polarization directions of the parallax images in a time division manner. In the non-eyeglass system, an optical plate such as a parallax barrier for separating the optical axis of left and right parallax images is installed in front of the display screen.

안경 방식의 입체 영상 표시장치는 편광 안경 방식과 셔터 안경 방식으로 나위어진다. 편광 안경 방식은 표시패널에 패턴 리타더(Patterned retarder)와 같은 편광 분리 소자를 합착하여야 한다. 패턴 리타더는 표시패널에 표시되는 좌안 영상과 우안 영상의 편광을 분리한다. 시청자는 편광 안경 방식의 입체 영상 표시장치에서 입체 영상을 감상할 때 편광 안경을 착용하여 편광 안경의 좌안 필터를 통해 좌안 영상의 편광을 보게 되고, 편광 안경의 우안 필터를 통해 우안 영상의 편광을 보게 되므로 입체감을 느낄 수 있다.The stereoscopic image display apparatus of the glasses type is a polarizing glasses system and a shutter glasses system. In polarizing glasses, a polarization separator such as a pattern retarder should be attached to the display panel. The pattern retarder separates the polarized light of the left eye image and the right eye image displayed on the display panel. When a viewer views a stereoscopic image in a polarizing glasses type stereoscopic image display apparatus, polarized glasses are worn to observe the polarization of the left eye image through the left eye filter of the polarized glasses, and the polarization of the right eye image is viewed through the right eye filter of the polarized glasses So you can feel the three-dimensional feeling.

기존의 편광 안경 방식의 입체 영상 표시장치에서 표시패널은 액정표시패널로 적용될 수 있다. 액정표시패널의 상부 유리기판 두께와 상부 편광판의 두께로 인하여 액정표시패널의 픽셀 어레이와 패턴 리타더 간의 시차(parallax) 에 의해 상하 시야각이 나쁘다. 이 경우에, 시청자가 액정표시패널의 정면 보다 높거나 낮은 상하 시야각에서 편광 안경 방식의 입체 영상 표시장치에 표시된 입체 영상을 감상하면 단안(좌안 또는 우안)으로 볼 때 좌안 및 우안 영상이 겹쳐 보이는 3D 크로스토크를 느낄 수 있다. In a conventional stereoscopic image display apparatus using polarizing glasses, the display panel can be applied as a liquid crystal display panel. Due to the parallax between the pixel array of the liquid crystal display panel and the pattern retarder due to the thickness of the upper glass substrate of the liquid crystal display panel and the thickness of the upper polarizer, the upper and lower viewing angles are poor. In this case, when a viewer views a stereoscopic image displayed on the stereoscopic image display device of the polarizing glasses system at a vertical viewing angle higher or lower than the front of the liquid crystal display panel, the stereoscopic image displayed in the 3D Crosstalk can be felt.

편광 안경 방식의 입체 영상 표시장치에서 상하 시야각의 3D 크로스토크 문제를 해결하기 위하여, 일본 공개특허공보 제2002-185983호 등에서는 입체 영상 표시장치의 패턴 리타더에 블랙 스트라이프를 형성하는 방법을 제안한 바 있다. 이와 다른 방법으로, 액정표시패널에 형성된 블랙 매트릭스의 폭을 증가시킬 수 있다. 그런데, 패턴 리타더에 블랙 스트라이프를 형성하면 2D/3D 영상에서 휘도가 저하될 뿐만 아니라 블랙 매트릭스와 블랙 스트라이프의 상호 작용으로 인하여 모아레(Moire)를 유발할 수 있다. 블랙 매트릭스의 폭을 증가시키는 방법은 개구율을 떨어 뜨려 2D/3D 영상에서 휘도를 저하시킨다.
Japanese Laid-Open Patent Publication No. 2002-185983 and the like propose a method of forming a black stripe on a pattern retarder of a stereoscopic image display device in order to solve the problem of 3D cross talk of a vertical viewing angle in a stereoscopic image display device of polarizing glasses have. Alternatively, the width of the black matrix formed on the liquid crystal display panel can be increased. However, if a black stripe is formed on the pattern retarder, not only the luminance of the 2D / 3D image is lowered but also the moire can be caused due to the interaction between the black matrix and the black stripe. The method of increasing the width of the black matrix lowers the aperture ratio and lowers the luminance in the 2D / 3D image.

본 발명은 상하 시야각을 확대하고 2D 영상에서 휘도를 높일 수 있으며 개구율을 높일 수 있는 입체 영상 표시장치를 제공한다.
The present invention provides a stereoscopic image display device capable of increasing a vertical viewing angle, increasing a luminance in a 2D image, and increasing an aperture ratio.

본 발명의 입체 영상 표시장치는 상판 공통전압이 공급되는 상판 공통전극을 포함하는 액정표시패널의 제1 기판; 데이터전압이 공급되는 데이터라인들, 상기 데이터전압에 동기되는 게이트펄스들이 순차적으로 공급되는 게이트라인들, 상기 데이터라인들 중 어느 하나와 제1 게이트라인의 교차부에 형성되는 제1 TFT, 상기 제1 TFT를 통해 상기 데이터전압을 공급받는 제1 화소전극, 상기 제1 화소전극과 함께 제1 스토리지 커패시터를 형성하고 제1 하판 공통전압이 공급되는 제1 스토리지 전극, 상기 데이터라인들 중 어느 하나와 제2 게이트라인의 교차부에 형성되는 제2 TFT, 상기 제2 TFT를 통해 상기 데이터전압을 공급받는 제2 화소전극, 및 상기 제2 화소전극과 함께 제2 스토리지 커패시터를 형성하고 제2 하판 공통전압이 공급되는 제2 스토리지 전극을 포함하는 상기 액정표시패널의 제2 기판; 및 상기 상판 공통전압 및 상기 제1 하판 공통 전압을 공급하되, 2D모드 및 3D모드에서 실질적으로 동일한 직류 전압을 공급하는 제1 공통전극 구동회로와, 상기 제2 하판 공통 전압을 공급하되, 2D모드에서는 상기 제1 하판 공통 전압과 등전위 직류 전압을 공급하고, 3D 모드에서는 상기 제1 하판 공통전압과 동일한 전압에서부터 상기 제2화소전극의 전압을 블랙 계조 전압까지 부스팅할 수 있는 전압으로 스윙하는 교류 전압을 공급하는 제2 공통전극 구동회로를 포함한다. A three-dimensional image display apparatus includes a first substrate of a liquid crystal display panel including a top plate common electrode to which a top plate common voltage is supplied; A first TFT formed at an intersection of any one of the data lines and the first gate line, and a second TFT formed at an intersection of the first gate line and the data line, wherein the data line is supplied with a data voltage, gate lines sequentially supplied with gate pulses synchronized with the data voltage, 1 TFT, a first storage electrode which forms a first storage capacitor together with the first pixel electrode and is supplied with a first lower plate common voltage, a second storage electrode which is connected to one of the data lines A second TFT formed at a crossing portion of the second gate line, a second pixel electrode supplied with the data voltage through the second TFT, and a second storage capacitor formed together with the second pixel electrode, A second substrate of the liquid crystal display panel including a second storage electrode to which a voltage is supplied; A first common electrode driving circuit for supplying the top plate common voltage and the first bottom plate common voltage and supplying substantially the same DC voltage in a 2D mode and a 3D mode, In the 3D mode, an AC voltage swinging from a voltage equal to the first lower plate common voltage to a voltage capable of boosting the voltage of the second pixel electrode to the black gradation voltage in the 3D mode, And a second common electrode driving circuit for supplying the second common electrode driving circuit.

본 발명은 2D 모드에서 비디오 영상을 표시하고 3D 모드에서 블랙 계조를 표시하는 액티브 블랙 스트라이프를 액정표시패널 내에 구현하여 상하 시야각을 확대하고 2D 영상에서 휘도를 높일 수 있고 개구율을 높일 수 있다. 나아가, 본 발명은 액정표시패널의 액티브 블랙 스트라이프들을 라인 인버젼으로 구동하고 순차적으로 시프트시켜 플리커와 직류 잔상을 줄일 수 있다. 더 나아가, 본 발명은 소비전력과 액티브 블랙 스트라이프들에 교류 공통전압을 공급하는 공통전극 구동회로와 표시패널의 구조와 제조방법을 단순하게 할 수 있다.
The present invention can implement an active black stripe displaying a video image in a 2D mode and a black gradation in a 3D mode in a liquid crystal display panel, thereby increasing the upper and lower viewing angles, increasing the luminance in the 2D image, and increasing the aperture ratio. Further, the present invention can drive and sequentially shift the active black stripes of the liquid crystal display panel in a line-inversion mode to reduce the flicker and the afterglow. Furthermore, the present invention can simplify the structure and manufacturing method of the common electrode driving circuit and the display panel for supplying the AC common voltage to the power consumption and active black stripes.

도 1은 본 발명의 실시예에 따른 입체 영상 표시장치를 개략적으로 보여 주는 도면이다.
도 2는 도 1에 도시된 입체 영상 표시장치의 구동 회로들을 보여 주는 블록도이다.
도 3은 도 1에 도시된 액정표시패널의 수직 단면 구조를 보여 주는 단면도이다.
도 4는 본 발명의 실시예에 따른 서브 픽셀의 등가 회로도이다.
도 5는 도 4에 도시된 서브 픽셀의 구현 형태를 보여 주는 평면도이다.
도 6은 본 발명의 실시예에 따른 입체 영상 표시장치에서 픽셀들의 2D 모드 구동 원리를 보여 주는 파형도이다.
도 7a 및 도 7b는 본 발명의 실시예에 따른 입체 영상 표시장치에서 픽셀들의 3D 모드 구동 원리를 보여 주는 파형도들이다.
도 8은 본 발명의 제1 실시예에 따른 액티브 블랙 스트라이프의 구동 방법을 보여 주는 파형도이다.
도 9는 본 발명의 제2 실시예에 따른 액티브 블랙 스트라이프의 구동 방법을 보여 주는 파형도이다.
1 is a schematic view illustrating a stereoscopic image display apparatus according to an exemplary embodiment of the present invention.
2 is a block diagram showing driving circuits of the stereoscopic image display apparatus shown in FIG.
3 is a cross-sectional view illustrating a vertical cross-sectional structure of the liquid crystal display panel shown in FIG.
4 is an equivalent circuit diagram of a subpixel according to an embodiment of the present invention.
5 is a plan view showing an embodiment of the subpixel shown in FIG.
6 is a waveform diagram illustrating a principle of driving a 2D mode of pixels in a stereoscopic image display apparatus according to an exemplary embodiment of the present invention.
7A and 7B are waveform diagrams illustrating a principle of driving a 3D mode of pixels in a stereoscopic image display apparatus according to an embodiment of the present invention.
8 is a waveform diagram showing a method of driving an active black stripe according to the first embodiment of the present invention.
9 is a waveform diagram showing a method of driving an active black stripe according to a second embodiment of the present invention.

이하 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예들을 상세히 설명한다. 명세서 전체에 걸쳐서 동일한 참조번호들은 실질적으로 동일한 구성요소들을 의미한다. 이하의 설명에서, 본 발명과 관련된 공지 기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우, 그 상세한 설명을 생략한다. DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Reference will now be made in detail to the preferred embodiments of the present invention, examples of which are illustrated in the accompanying drawings. Like reference numerals throughout the specification denote substantially identical components. In the following description, a detailed description of known functions and configurations incorporated herein will be omitted when it may make the subject matter of the present invention rather unclear.

도 1 내지 도 3을 참조하면, 본 발명의 실시예에 따른 입체 영상 표시장치는 액정표시패널(100), 패턴 리타더(300), 편광 안경(310) 등을 포함한다. 1 to 3, the stereoscopic image display apparatus according to an exemplary embodiment of the present invention includes a liquid crystal display panel 100, a pattern retarder 300, polarizing glasses 310, and the like.

액정표시패널(100)은 2D 영상과 3D 영상 데이터를 표시한다. 액정표시패널(100)은 두 장의 유리 기판들 사이에 형성된 액정층을 포함한다. 액정표시패널(100)은 데이터 라인들(DL)과 게이트 라인들(GL)의 교차 구조에 의해 매트릭스 형태로 배치된 픽셀들을 포함한다. 픽셀들 각각은 액정셀을 포함하고, R 서브 픽셀, G 서브 픽셀 및 B 서브 픽셀로 나뉘어질 수 있다. 서브 픽셀들은 RGB 서브픽셀들에 한정되지 않고, 화이트(White), 시안(Cyan), 마젠타(Magenta) 색의 서브픽셀 등을 포함할 수 있다.The liquid crystal display panel 100 displays the 2D image and the 3D image data. The liquid crystal display panel 100 includes a liquid crystal layer formed between two glass substrates. The liquid crystal display panel 100 includes pixels arranged in a matrix form by an intersection structure of the data lines DL and the gate lines GL. Each of the pixels includes a liquid crystal cell, and may be divided into R subpixel, G subpixel, and B subpixel. The subpixels are not limited to RGB subpixels and may include subpixels of white, cyan, magenta, and the like.

액정표시패널(100)의 TFT 어레이 기판(SUBS2)에는 데이터 라인들(DL), 게이트 라인들(GL), 박막트랜지스터(Thin Film Transistor, 이하 "TFT"라 함)(TFT1, TFT2), 화소전극(PIX1, PIX2), 스토리지 커패시터(Storage Capacitor, Cst) 등이 형성된다. TFT는 게이트 라인(GL)으로부터의 게이트펄스에 응답하여 데이터 라인(DL)으로부터의 데이터전압을 화소전극(PIX)에 공급한다. 이를 위하여, TFT의 드레인 전극(DE)은 데이터 라인(DL)에 연결되고, 그 소스 전극(SE)은 화소전극(PIX)에 연결된다. 그리고 TFT의 게이트 전극(GE)은 게이트 라인(GL)에 연결된다. 도 3에서, "GI"는 TFT의 게이트 전극(GE), 게이트 라인(GL), 스토리지 전극(STRG1, STRG2) 등을 포함한 게이트 금속 패턴들을 덮는 게이트 절연막이다. 스토리지 커패시터(Cst)는 화소전극(PIX1, PIX2), 스토리지 전극(STRG1, STRG2), 및 화소전극(PIX1, PIX2)과 스토리지 전극(STRG1, STRG2) 사이에 형성된 유전체(GI, PASSI)를 포함한다. "SEMI"는 TFT(TFT1, TFT2)의 드레인전극과 소스전극 사이의 반도체 채널로서 액티브층과 오믹접촉층을 포함한다. "PASSI"는 TFT(TFT1, TFT2)를 덮고 또한 TFT(TFT1, TFT2)의 소스/드레인 전극(SE, DE), 데이터 라인(DL) 등을 포함한 소스/드레인 금속을 덮는 패시베이션층(Passivation layer)을 의미한다. 화소전극(PIX1, PIX2)은 패시베인션층(PASSI)을 관통하는 콘택홀을 통해 TFT의 소스 전극(SE)에 접속되는 투명 도전 물질로 형성된다. 투명 도전 물질은 ITO(Indium Tin Oxide)로 선택될 수 있다. The TFT array substrate SUBS2 of the liquid crystal display panel 100 is provided with data lines DL, gate lines GL, thin film transistors (TFT) (PIX1, PIX2), a storage capacitor (Cst), and the like are formed. The TFT supplies the data voltage from the data line DL to the pixel electrode PIX in response to the gate pulse from the gate line GL. To this end, the drain electrode DE of the TFT is connected to the data line DL, and the source electrode SE thereof is connected to the pixel electrode PIX. The gate electrode GE of the TFT is connected to the gate line GL. 3, "GI" is a gate insulating film covering the gate metal patterns including the gate electrode GE, the gate line GL, the storage electrodes STRG1 and STRG2 and the like of the TFT. The storage capacitor Cst includes a dielectric (GI, PASSI) formed between the pixel electrodes PIX1 and PIX2, the storage electrodes STRG1 and STRG2, and the pixel electrodes PIX1 and PIX2 and the storage electrodes STRG1 and STRG2 . "SEMI" is a semiconductor channel between the drain electrode and the source electrode of the TFTs (TFT1 and TFT2), and includes an active layer and an ohmic contact layer. Quot; PASSI "is a passivation layer covering the TFTs (TFT1 and TFT2) and covering the source / drain metal including the source / drain electrodes SE and DE of the TFTs TFT1 and TFT2 and the data line DL, . The pixel electrodes PIX1 and PIX2 are formed of a transparent conductive material which is connected to the source electrode SE of the TFT through a contact hole penetrating the passivation layer PASSI. The transparent conductive material may be selected from indium tin oxide (ITO).

액정표시패널(100)의 컬러 필터 어레이 기판(SUBS1) 상에는 블랙 매트릭스(BM), 컬러 필터(CF), 상판 공통전극(COM) 등이 형성된다. 상판 공통전극(COM)은 픽셀 영역 전체에서 분할되지 않고 하나의 투명 도전 물질층으로 형성된다.On the color filter array substrate SUBS1 of the liquid crystal display panel 100, a black matrix BM, a color filter CF, a top plate common electrode COM, and the like are formed. The top plate common electrode COM is formed as a single layer of the transparent conductive material without being divided over the entire pixel region.

RGB 서브 픽셀들 각각은 메인 픽셀부(도 4의 MP1, MP2)와, 액티브 블랙 스트라이프(도 4의 AB1, AB2)를 포함한다. 메인 픽셀부(MP1, MP2)는 2D 모드에서 2D 영상의 비디오 데이터를 표시하고, 3D 모드에서 3D 영상의 비디오 데이터를 표시한다. 이에 비하여, 액티브 블랙 스트라이프(AB1, AB2)는 2D 모드에서 2D 영상의 비디오 데이터를 표시하는 픽셀 역할을 하는 반면, 3D 모드에서 블랙 계조를 표시한다. 따라서, 액티브 블랙 스트라이프(AB1, AB2)는 2D 모드에서 2D 영상의 개구율과 휘도를 높이고 3D 모드에서 3D 영상의 상하 시야각을 확대한다. 1 서브 픽셀 내에서 메인 픽셀부(MP1, MP2)와 액티브 블랙 스트라이프(AB1, AB2)의 크기와 형태는 패널 구동 특성, 표시 영상의 휘도, 3D 영상의 시야각, 응용 제품 특성 등을 고려하여 적절히 설계될 수 있다. Each of the RGB subpixels includes a main pixel portion (MP1, MP2 in Fig. 4) and an active black stripe (AB1, AB2 in Fig. 4). The main pixel units MP1 and MP2 display the video data of the 2D image in the 2D mode and the video data of the 3D image in the 3D mode. On the other hand, the active black stripes AB1 and AB2 serve as pixels for displaying video data of a 2D image in the 2D mode, while displaying black gradations in the 3D mode. Therefore, the active black stripes AB1 and AB2 increase the aperture ratio and brightness of the 2D image in the 2D mode and enlarge the vertical angle of view of the 3D image in the 3D mode. The size and shape of the main pixel unit MP1 and MP2 and the active black stripe AB1 and AB2 within one subpixel are suitably designed in consideration of the panel driving characteristic, the luminance of the display image, the viewing angle of the 3D image, .

액정표시패널(100)의 TFT 어레이 기판(SUBS2)과 컬러 필터 어레이 기판(SUBS1) 각각에는 편광판(POL1, POL2)이 접착되고, 액정의 프리틸트각(pre-tilt angle)을 설정하기 위한 배향막(ALM1, ALM2)이 형성된다. TFT 어레이 기판(SUBS2)과 컬러 필터 어레이 기판(SUBS1) 사이에는 액정층의 셀갭(Cell gap)을 유지하기 위한 컬럼 스페이서(CS)가 형성될 수 있다.Polarizing plates POL1 and POL2 are adhered to the TFT array substrate SUBS2 and the color filter array substrate SUBS1 of the liquid crystal display panel 100 and an alignment film for setting the pre- ALM1, and ALM2 are formed. A column spacer CS for maintaining a cell gap of the liquid crystal layer may be formed between the TFT array substrate SUBS2 and the color filter array substrate SUBS1.

액정셀들은 TFT 어레이 기판(SUBS2)에 형성된 화소전극(PIX1, PIX2)과, 컬러 필터 어레이 기판(SUBS1)에 형성된 상판 공통전극(COM) 사이의 수직 전계에 의해 구동되어 컬러 필터 어레이 기판(SUBS1)에 형성된 상부 편광판(POL1)을 통과하는 빛의 광양을 조절한다. 픽셀들 각각은 화소전극에 인가되는 비디오 데이터전압에 따라 구동되는 액정셀을 이용하여 영상을 표시한다.The liquid crystal cells are driven by the vertical electric field between the pixel electrodes PIX1 and PIX2 formed on the TFT array substrate SUBS2 and the top plate common electrode COM formed on the color filter array substrate SUBS1 to form the color filter array substrate SUBS1, And controls the light amount of light passing through the upper polarizer POL1 formed on the upper polarizer POL1. Each of the pixels displays an image using a liquid crystal cell driven according to a video data voltage applied to the pixel electrode.

액정표시패널(100)은 TN(Twisted Nematic) 모드, VA(Vertical Alignment) 모드 등의 수직 전계 구동방식으로 구현될 수 있다. 이러한 액정표시패널(100)은 노말리 화이트 모드(Normally White Mode)로 구동될 수 있다. 노말리 화이트 모드에서, 액정셀의 광투과율은 화소전극(PIX1, PIX2)과 상판 공통전극(COM)의 전위차가 클수록 낮아지고, 화소전극(PIX1, PIX2)과 상판 공통전극(COM)의 전위차가 최소일 때 최대가 된다. The liquid crystal display panel 100 may be implemented by a vertical electric field driving method such as a TN (Twisted Nematic) mode or VA (Vertical Alignment) mode. The liquid crystal display panel 100 may be driven in a normally white mode. The light transmittance of the liquid crystal cell becomes lower as the potential difference between the pixel electrodes PIX1 and PIX2 and the top plate common electrode COM becomes larger and the potential difference between the pixel electrodes PIX1 and PIX2 and the top plate common electrode COM becomes At the minimum, it becomes the maximum.

액정표시패널(100)의 배면에는 백라이트 유닛이 배치될 수 있다. 백라이트 유닛은 에지형(edge type) 또는 직하형(Direct type) 백라이트 유닛으로 구현되어 액정표시패널(100)에 빛을 조사한다. A backlight unit may be disposed on the back surface of the liquid crystal display panel 100. The backlight unit is implemented as an edge type or direct type backlight unit and irradiates the liquid crystal display panel 100 with light.

패턴 리타더(300)는 액정표시패널(100)의 상부 편광판에 접착된다. 패턴 리타더(300)는 액정표시패널(100)의 픽셀 어레이에서 기수 번째 라인과 대향하는 제1 패턴(300a)과, 액정표시패널(100)의 픽셀 어레이에서 우수 번째 라인과 대향하는 제2 패턴(300b)을 포함한다. 제1 패턴(300a)과 제2 패턴(300b)의 광축은 서로 다르다. 제1 패턴(300a)과 제2 패턴(300b)은 입사광의 위상을 1/4 파장 만큼 지연시키는 복굴절 매질로 구현될 수 있다. 패턴 리타더(300)는 유리 기판 기반의 글라스 패턴 리타더(Glass Patterned Retarder, GPR) 또는, 필름 기판 기반의 필름 패턴 리타더(Film Patterned Retarder, FPR)로 구현될 수 있다.The pattern retarder 300 is bonded to the upper polarizer plate of the liquid crystal display panel 100. The pattern retarder 300 includes a first pattern 300a opposed to the odd-numbered line in the pixel array of the liquid crystal display panel 100 and a second pattern 300b opposed to the odd-numbered line in the pixel array of the liquid crystal display panel 100. [ (300b). The optical axes of the first pattern 300a and the second pattern 300b are different from each other. The first pattern 300a and the second pattern 300b may be implemented as a birefringent medium which delays the phase of the incident light by a quarter wavelength. The pattern retarder 300 may be implemented with a glass patterned retarder (GPR) based on a glass substrate or a film patterned retarder (FPR) based on a film substrate.

액정표시패널(100)의 표시화면에서 기수 번째 라인은 좌안 영상을 표시할 수 있고 우수 번째 라인은 우안 영상을 표시할 수 있다. 이 경우에, 픽셀 어레이의 기수 번째 라인에 표시된 좌안 영상의 빛이 상부 편광판(POL1)을 통해 선편광으로 제1 패턴(300a)에 입사되고, 픽셀 어레이의 우수 번째 라인에 표시된 우안 영상의 빛이 상부 편광판(POL1)을 통해 선편광으로 제2 패턴(300b)에 입사된다. 기수 번째 라인에서 상부 편광판을 통과한 선편광과, 우수 번째 라인에서 상부 편광판을 통과한 선편광은 서로 동일한 광축을 갖는 선편광이다. 패턴 리타더(300)에서, 제1 패턴(300a)은 상부 편광판(POL1)을 통해 입사되는 좌안 영상의 선편광을 좌원편광으로 변환한다. 제2 패턴(300b)은 상부 편광판(POL1)을 통과한 우안 영상의 선편광을 우원편광으로 변환한다. On the display screen of the liquid crystal display panel 100, the odd-numbered line can display the left-eye image and the even-numbered line can display the right-eye image. In this case, the light of the left eye image displayed on the odd-numbered line of the pixel array is incident on the first pattern 300a as linearly polarized light through the upper polarizer POL1, and the light of the right- And is incident on the second pattern 300b as linearly polarized light through the polarizing plate POL1. The linearly polarized light having passed through the upper polarizer in the odd-numbered line and the linearly polarized light having passed through the upper polarizer in the even-numbered line are linearly polarized light having the same optical axis. In the pattern retarder 300, the first pattern 300a converts the linearly polarized light of the left eye image input through the upper polarizer POL1 into the left circularly polarized light. The second pattern 300b converts linearly polarized light of the right-eye image passed through the upper polarizer POL1 into right-handed circularly polarized light.

편광 안경(310)의 좌안 편광 필터는 좌원 편광만을 통과시키고, 우안 편광 필터는 우원 편광만을 통과시킨다. 시청자가 편광 안경(310)을 착용하면, 시청자는 좌안으로 좌안 영상이 표시되는 픽셀 어레이의 기수 번째 라인들의 픽셀들만 보고, 우안으로 우안 영상이 표시되는 픽셀 어레이의 우수 번째 라인들의 픽셀들만 볼 수 있으므로 양안시차로 인한 입체감을 느끼게 된다.The left eye polarizing filter of the polarizing glasses 310 passes only the left circularly polarized light and the right eye polarizing filter passes only the right circularly polarized light. When the viewer wears the polarizing glasses 310, the viewer can see only the pixels of the odd-numbered lines of the pixel array in which the left-eye image is displayed, and only the pixels of the odd-numbered lines of the pixel array in which the right- The stereoscopic effect due to the binocular disparity is felt.

본 발명의 입체 영상 표시장치는 데이터 구동회로(102), 게이트 구동회로(103), 제1 공통전극 구동회로(106), 제2 공통전극 구동회로(107), 데이터 포맷터(105), 타이밍 콘트롤러(101), 백라이트 구동회로 등을 포함한다. 백라이트 구동회로는 백라이트 유닛의 광원을 구동하며, 타이밍 콘트롤러(101)의 제어 하에 입력 영상에 따라 글로벌 디밍과 로컬 디밍을 실시하여 백라이트 밝기를 조절한다. 백라이트 구동회로는 도면에서 생략되었다.The stereoscopic image display apparatus of the present invention includes a data driving circuit 102, a gate driving circuit 103, a first common electrode driving circuit 106, a second common electrode driving circuit 107, a data formatter 105, (101), a backlight driving circuit, and the like. The backlight driving circuit drives the light source of the backlight unit and performs global dimming and local dimming according to the input image under the control of the timing controller 101 to adjust the backlight brightness. The backlight driving circuit is omitted from the drawing.

데이터 구동회로(102)의 소스 드라이브 IC들 각각은 시프트 레지스터(Shift register), 래치(Latch), 디지털-아날로그 변환기(Digital to Analog convertor, DAC), 출력 버퍼(Output buffer) 등을 포함한다. 소스 드라이브 IC는 타이밍 콘트롤러(101)의 제어 하에 2D/3D 영상의 디지털 비디오 데이터(RGB)를 래치한다. 소스 드라이브 IC는 극성제어신호(POL)에 응답하여 디지털 비디오 데이터(RGB)를 아날로그 정극성 감마보상전압과 부극성 감마보상전압으로 변환하여 데이터전압의 극성을 반전시킨다. 감마보상전압들은 도시하지 않은 감마전압 발생회로에 의해 발생되어 소스 드라이브 IC들에 공급된다. 소스 드라이브 IC들은 소스 출력 인에이블신호(SOE)에 응답하여 정극성/부극성 데이터전압을 데이터 라인들(DL)로 출력한다. 소스 드라이브 IC들은 2D 모드에서 좌안 영상과 우안 영상의 구분이 없는 2D 영상의 데이터전압들을 출력한다. 소스 드라이브 IC들은 3D 모드에서 좌안 영상의 데이터전압과 우안 영상의 데이터전압을 데이터 라인들(DL)에 공급한다. 소스 드라이브 IC들은 COG(Chip On Glass) 공정이나 TAB(Tape Automated Bonding) 공정으로 액정표시패널(100)의 데이터라인들(DL)에 접속될 수 있다. Each of the source drive ICs of the data driving circuit 102 includes a shift register, a latch, a digital to analog converter (DAC), an output buffer, and the like. The source driver IC latches the digital video data (RGB) of the 2D / 3D image under the control of the timing controller 101. The source driver IC inverts the polarity of the data voltage by converting the digital video data (RGB) into an analog positive gamma compensation voltage and a negative gamma compensation voltage in response to the polarity control signal POL. The gamma compensation voltages are generated by a gamma voltage generating circuit (not shown) and supplied to the source drive ICs. The source drive ICs output the positive / negative polarity data voltages to the data lines DL in response to the source output enable signal SOE. The source driver ICs output the data voltages of the 2D image without distinguishing the left eye image and the right eye image in the 2D mode. The source drive ICs supply the data voltages of the left eye image and the right eye image to the data lines DL in the 3D mode. The source drive ICs may be connected to the data lines DL of the liquid crystal display panel 100 by a COG (Chip On Glass) process or a TAB (Tape Automated Bonding) process.

게이트 구동회로(103)는 시프트 레지스터(Shift register), 레벨 쉬프터(Level shifter) 등을 포함한다. 게이트 구동회로(103)는 도 7 및 도 8과 같이 타이밍 콘트롤러(101)의 제어 하에 데이터 라인들(DL)에 공급되는 데이터전압과 동기되는 게이트펄스(또는 스캔펄스)를 게이트 라인들(GL)에 순차적으로 공급한다. 게이트 구동회로(103)의 IC는 TAB 공정을 통해 액정표시패널(100)의 게이트라인들(GL)에 연결되거나 GIP(Gate In Panel) 공정으로 액정표시패널(100)의 TFT 어레이 기판 상에 직접 형성될 수 있다.The gate driving circuit 103 includes a shift register, a level shifter, and the like. The gate drive circuit 103 applies a gate pulse (or a scan pulse) synchronized with the data voltage supplied to the data lines DL to the gate lines GL under the control of the timing controller 101 as shown in FIGS. 7 and 8, . The IC of the gate driving circuit 103 is connected to the gate lines GL of the liquid crystal display panel 100 through a TAB process or directly connected to the TFT array substrate of the liquid crystal display panel 100 by a GIP .

제1 공통전극 구동회로(106)는 상판 공통전극(COM)에 공급되는 상판 공통전압(Vcom)과, 메인 픽셀부(MP1, MP2)에 형성된 제1 스토리지 전극(STRG1)에 공급되는 제1 하판 공통전압(Vcom1)을 발생한다. 상판 공통전압(Vcom)과 제1 하판 공통전압(Vcom1)은 2D 모드와 3D 모드에서 전압이 일정한 직류 전압이다. 제1 하판 공통전압(Vcom1)은 상판 공통전압(Vcom)과 동일하거나 상판 공통전압(Vcom)과 유사한 직류 전압으로 발생된다. The first common electrode driving circuit 106 supplies a common voltage Vcom to the top plate common electrode COM and the first bottom electrode Pl to be supplied to the first storage electrode STRG1 formed in the main pixel portions MP1 and MP2, Thereby generating the common voltage Vcom1. The upper plate common voltage Vcom and the first lower plate common voltage Vcom1 are DC voltages whose voltages are constant in the 2D mode and the 3D mode. The first lower plate common voltage Vcom1 is generated with the same DC voltage as the upper plate common voltage Vcom or similar to the upper plate common voltage Vcom.

제2 공통전극 구동회로(107)는 액티브 블랙 스트라이프(AB1, AB2)에 형성된 제2 스토리지 전극(STRG2)에 공급되는 제2 하판 공통전압(Vcom2)을 발생한다. 제2 공통전극 구동회로(107)는 2D 모드에서 액정표시패널(100)의 모든 표시라인들에서 하판 공통전압(Vcom2)의 전압을 제1 하판 공통전압(Vcom1)과 등전위의 직류 전압으로 발생한다. 제2 공통전극 구동회로(107)는 3D 모드에서 제2 하판 공통전압(Vcom2)을 2 스텝(step) 또는 3 스텝의 교류 전압 파형으로 발생하고, 액정표시패널(100)의 1 표시라인 단위로 그 교류 전압 파형을 순차적으로 시프트(shift)시킨다. 제2 공통전극 구동회로(107)는 게이트 구동회로(103)와 유사하게 시프트 레지스터와 레벨 시프터를 포함할 수 있다. The second common electrode driving circuit 107 generates a second lower plate common voltage Vcom2 supplied to the second storage electrode STRG2 formed in the active black stripes AB1 and AB2. The second common electrode driving circuit 107 generates the voltage of the lower plate common voltage Vcom2 in all the display lines of the liquid crystal display panel 100 in the 2D mode as a DC voltage of the same potential as the first lower plate common voltage Vcom1 . The second common electrode driving circuit 107 generates the second lower plate common voltage Vcom2 in the 3D mode in two steps or in three steps of the AC voltage waveform and outputs the second lower plate common voltage Vcom2 in one display line unit of the liquid crystal display panel 100 And sequentially shifts the AC voltage waveform. The second common electrode driving circuit 107 may include a shift register and a level shifter similar to the gate driving circuit 103.

3D 모드에서 제2 하판 공통전압(Vcom2)이 도 9와 같은 교류 전압 파형으로 발생되면, 제2 공통전극 구동회로(107)는 게이트 구동회로(103)와 실질적으로 동일한 회로 구성으로 구현될 수 있다. 이 경우에, 게이트 구동회로(103)와 제2 공통전극 구동회로(107)는 동일한 IC로 공용화될 수 있다.When the second lower plate common voltage Vcom2 is generated in the 3D mode by the AC voltage waveform shown in Fig. 9, the second common electrode driving circuit 107 can be realized with substantially the same circuit configuration as the gate driving circuit 103 . In this case, the gate drive circuit 103 and the second common electrode drive circuit 107 can be shared by the same IC.

데이터 포맷터(105)는 호스트 시스템(104)으로부터 3D 영상 데이터를 입력 받아 좌안 영상 데이터와 우안 영상 데이터를 라인별로 분리하여 타이밍 콘트롤러(101)에 전송한다. 데이터 포맷터(105)는 2D 모드에서 호스트 시스템(104)으로부터 2D 영상 데이터를 그대로 타이밍 콘트롤러(101)로 전송한다. The data formatter 105 receives the 3D image data from the host system 104 and separates the left eye image data and the right eye image data line by line and transmits them to the timing controller 101. The data formatter 105 transfers the 2D image data from the host system 104 in the 2D mode to the timing controller 101 as it is.

타이밍 콘트롤러(101)는 호스트 시스템(104)으로부터 수직 동기신호(Vsync),수평 동기신호(Hsync), 데이터 인에이블 신호(Data Enable, DE), 도트 클럭(CLK) 등의 타이밍신호를 입력받아 데이터 구동회로(102), 게이트 구동회로(103), 및 제2 공통전극 구동회로(107)의 동작 타이밍을 제어하기 위한 타이밍 제어신호들을 발생한다. The timing controller 101 receives timing signals such as a vertical synchronization signal Vsync, a horizontal synchronization signal Hsync, a data enable signal DE and a dot clock CLK from the host system 104, Timing control signals for controlling the operation timings of the driving circuit 102, the gate driving circuit 103, and the second common electrode driving circuit 107 are generated.

타이밍 제어신호들은 게이트 구동회로(103)의 동작 타임을 제어하기 위한 게이트 타이밍 제어신호, 제2 공통전극 구동회로(107)의 동작 타임을 제어하기 위한 제2 공통전압 타이밍 제어신호, 및 데이터 구동회로(102)의 동작 타이밍과 데이터전압의 극성을 제어하기 위한 데이터 타이밍 제어신호를 포함한다. 타이밍 콘트롤러(101)는 호스트 시스템(104)으로부터 모드신호(Mode)를 입력 받아 2D/3D 모드의 동작 상태를 스위칭하기 위한 모드 스위칭 신호(2D/3D)를 발생할 수 있다. The timing control signals include a gate timing control signal for controlling the operation time of the gate driving circuit 103, a second common voltage timing control signal for controlling the operation time of the second common electrode driving circuit 107, And a data timing control signal for controlling the operation timing of the data signal line 102 and the polarity of the data voltage. The timing controller 101 receives a mode signal from the host system 104 and can generate a mode switching signal 2D / 3D for switching the operation state of the 2D / 3D mode.

게이트 타이밍 제어신호는 게이트 스타트 펄스(Gate Start Pulse, GSP), 게이트 시프트 클럭(Gate Shift Clock, GSC), 게이트 출력 인에이블신호(Gate Output Enable, GOE) 등을 포함한다. 게이트 스타트 펄스(GSP)는 게이트 구동회로(103)의 스타트 동작 타이밍을 제어한다. 게이트 시프트 클럭(GSC)은 게이트 스타트 펄스(GSP)를 시프트시키기 위한 클럭신호이다. 게이트 출력 인에이블신호(GOE)는 게이트 구동회로(103)의 출력 타이밍을 제어한다. 게이트 타이밍 제어신호는 2D 모드와 3D 모드에서 발생된다. The gate timing control signal includes a gate start pulse (GSP), a gate shift clock (GSC), a gate output enable signal (GOE), and the like. The gate start pulse GSP controls the start operation timing of the gate drive circuit 103. [ The gate shift clock GSC is a clock signal for shifting the gate start pulse GSP. The gate output enable signal GOE controls the output timing of the gate drive circuit 103. The gate timing control signal is generated in the 2D mode and the 3D mode.

제2 공통전압 타이밍 제어신호는 스타트 펄스(iGSP), 시프트 클럭(iGSC), 출력 인에이블신호(iGOE) 등을 포함한다. 스타트 펄스(iGSP)는 3D 모드에서 제2 공통전극 구동회로(107)의 스타트 동작 타이밍을 제어한다. 시프트 클럭(iGSC)은 3D 모드에서 스타트 펄스(GSP)를 시프트시키기 위한 클럭신호이다. 출력 인에이블신호(iGOE)는 게이트 구동회로(103)의 출력 타이밍을 제어한다. 스타트 펄스(iGSP)와 시프트 클럭(iGSC)은 3D 모드에서 발생된다. 출력 인에이블신호(iGOE)는 2D 모드에서 특정 논리값을 유지하는 직류 신호로 발생되고, 3D 모드에서 교류 신호로 발생되어 제2 하판 공통전압(Vcom2)의 전위를 2 스텝 또는 3 스텝으로 스위칭시킨다.The second common voltage timing control signal includes a start pulse iGSP, a shift clock iGSC, an output enable signal iGOE, and the like. The start pulse iGSP controls the start operation timing of the second common electrode driving circuit 107 in the 3D mode. The shift clock (iGSC) is a clock signal for shifting the start pulse (GSP) in the 3D mode. The output enable signal iGOE controls the output timing of the gate drive circuit 103. The start pulse (iGSP) and the shift clock (iGSC) are generated in 3D mode. The output enable signal iGOE is generated as a DC signal holding a specific logic value in the 2D mode and is generated as an AC signal in the 3D mode to switch the potential of the second lower plate common voltage Vcom2 to two or three steps .

데이터 타이밍 제어신호는 소스 스타트 펄스(Source Start Pulse, SSP), 소스 샘플링 클럭(Source Sampling Clock, SSC), 극성제어신호(Polarity : POL), 및 소스 출력 인에이블신호(Source Output Enable, SOE) 등을 포함한다. 소스 스타트 펄스(SSP)는 데이터 구동회로(102)의 데이터 샘플링 시작 타이밍을 제어한다. 소스 샘플링 클럭(SSC)은 소스 스타트 펄스(SSP)를 쉬프트시키기 위한 클럭신호로서, 데이터의 샘플링 타이밍을 제어한다. 극성제어신호(POL)는 데이터 구동회로(102)로부터 출력되는 데이터전압의 극성 반전 타이밍을 제어한다. 소스 출력 인에이블신호(SOE)는 데이터 구동회로(102)의 데이터 전압 출력 타이밍과 차지 쉐어링(Charge sharing) 타이밍을 제어한다. 데이터 구동회로(102)에 입력될 디지털 비디오 데이터가 mini LVDS(Low Voltage Differential Signaling) 인터페이스 규격으로 전송된다면, 소스 스타트 펄스(SSP)와 소스 샘플링 클럭(SSC)은 생략될 수 있다.The data timing control signal includes a source start pulse (SSP), a source sampling clock (SSC), a polarity control signal (POL), and a source output enable signal (SOE) . The source start pulse SSP controls the data sampling start timing of the data driving circuit 102. The source sampling clock SSC is a clock signal for shifting the source start pulse SSP, and controls sampling timing of data. The polarity control signal POL controls the polarity inversion timing of the data voltage output from the data driving circuit 102. [ The source output enable signal SOE controls the data voltage output timing and the charge sharing timing of the data driving circuit 102. The source start pulse SSP and the source sampling clock SSC may be omitted if the digital video data to be input to the data driving circuit 102 is transmitted in the mini LVDS (Low Voltage Differential Signaling) interface standard.

타이밍 콘트롤러(101)는 입력 프레임 주파수×i(i는 양의 정수) Hz의 프레임 주파수로 구동회로들(102, 103, 106)의 동작 타이밍을 제어할 수 있다. 입력 프레임 주파수는 NTSC(National Television Standards Committee) 방식에서 60Hz이며, PAL(Phase-Alternating Line) 방식에서 50Hz이다.The timing controller 101 can control the operation timing of the drive circuits 102, 103, and 106 with a frame frequency of the input frame frequency xi (i is a positive integer) Hz. The input frame frequency is 60 Hz in the National Television Standards Committee (NTSC) system and 50 Hz in the PAL (Phase-Alternating Line) system.

호스트 시스템(104)은 LVDS(Low Voltage Differential Signaling) 인터페이스, TMDS(Transition Minimized Differential Signaling) 인터페이스 등의 인터페이스를 통해 2D/3D 영상 데이터와 타이밍신호들(Vsync, Hsync, DE, CLK)을 타이밍 콘트롤러(101)에 공급한다. 호스트 시스템(104)은 2D 모드와 3D 모드를 지시하는 모드신호(Mode)를 타이밍 콘트롤러(101)에 공급한다. 호스트 시스템(104)은 데이터 포맷터(105)를 통해 2D/3D 영상 데이터와 타이밍 신호들을 타이밍 콘트롤러(101)에 공급한다. The host system 104 transmits the 2D / 3D image data and the timing signals Vsync, Hsync, DE, and CLK to a timing controller (not shown) via an interface such as a Low Voltage Differential Signaling (LVDS) interface or a Transition Minimized Differential Signaling 101). The host system 104 supplies the timing controller 101 with a mode signal (Mode) indicating the 2D mode and the 3D mode. The host system 104 supplies the 2D / 3D image data and the timing signals to the timing controller 101 through the data formatter 105.

사용자는 사용자 입력장치(110)를 통해 2D 모드와 3D 모드를 선택할 수 있다. 사용자 입력장치(110)는 액정표시패널(100) 상에 접착되거나 내장된 터치 스크린, 온 스크린 디스플레이(On screen display, OSD), 키보드, 마우스, 리모트 콘트롤러(Remote controller) 등을 포함한다. The user can select the 2D mode and the 3D mode through the user input device 110. The user input device 110 includes a touch screen, an on screen display (OSD), a keyboard, a mouse, a remote controller, and the like, which are glued or embedded on the liquid crystal display panel 100.

호스트 시스템(104)은 사용자 입력장치(110)를 통해 입력되는 사용자 데이터에 응답하여 2D 모드 동작과 3D 모드 동작을 전환한다. 호스트 시스템(104)은 입력 영상의 데이터에 인코딩된 2D/3D 식별 코드 예를 들면, 디지털 방송 규격의 EPG(Electronic Program Guide) 또는 ESG(Electronic Service Guide)에 코딩될 수 있는 2D/3D 식별코드를 검출하여 2D 모드와 3D 모드를 구분할 수 있다.The host system 104 switches the 2D mode operation and the 3D mode operation in response to the user data input through the user input device 110. [ The host system 104 transmits a 2D / 3D identification code, for example, an EPG (Electronic Program Guide) of a digital broadcasting standard or an ESG (Electronic Service Guide) It is possible to distinguish the 2D mode from the 3D mode.

도 4는 본 발명의 실시예에 따른 서브 픽셀의 등가 회로도이다. 도 5는 도 4에 도시된 서브 픽셀의 구현 형태를 보여 주는 평면도이다. 도 4 및 도 5에는 액정표시패널의 2 개 표시라인들에서 수직으로 이웃하는 2 개 서브 픽셀들이 도시되어 있다. 도 4 및 도 5에서, 제1 표시라인(LINE#1)에 존재하는 서브 픽셀을 제1 픽셀로 칭하고, 제2 표시라인(LINE#2)에 존재하는 서브 픽셀을 제2 픽셀로 칭하기로 한다. 4 is an equivalent circuit diagram of a subpixel according to an embodiment of the present invention. 5 is a plan view showing an embodiment of the subpixel shown in FIG. Figs. 4 and 5 show two sub pixels vertically adjacent to two display lines of a liquid crystal display panel. 4 and 5, a subpixel existing in the first display line LINE # 1 is referred to as a first pixel and a subpixel present in the second display line LINE # 2 is referred to as a second pixel .

도 4 및 도 5를 참조하면, 제1 및 제2 픽셀들 각각은 메인 픽셀부(MP1, MP2)와, 액티브 블랙 스트라이프(AB1, AB2)을 포함한다. Referring to FIGS. 4 and 5, each of the first and second pixels includes a main pixel portion MP1, MP2, and active black stripes AB1, AB2.

제1 픽셀의 메인 픽셀부(MP1)는 제1 액정셀(Clc1), 제1 스토리지 커패시터(Cst1), 제1 TFT(TFT1) 등을 포함한다. 제1 액정셀(Clc1)의 액정 분자들은 상판 공통전극(COM)에 인가되는 상판 공통전압(Vcom)과 제1 화소전극(PIX1)에 공급되는 데이터전압의 전압차에 의해 구동되어 패턴 리타더(300)로 입사되는 광양을 조절한다. 제1 스토리지 커패시터(Cst1)는 제1 화소전극(PIX1)과 제1 스토리지 전극(STRG1) 사이에 형성된다. 제1 스토리지 전극(STRG1)에는 제1 하판 공통전압(Vcom1)이 공급된다. 제1 TFT(TFT1)는 n(n은 양의 정수) 번째 게이트라인(Gn)으로부터 공급되는 게이트펄스에 응답하여 데이터라인(D1)으로부터의 데이터전압을 제1 화소전극(PIX1)에 공급한다. 제1 TFT(TFT1)의 게이트전극은 n 번째 게이트라인(Gn)에 접속된다. 제1 TFT(TFT1)의 드레인전극은 데이터라인(D1)에 접속되고, 그 소스전극은 제1 화소전극(PIX1)에 접속된다. The main pixel portion MP1 of the first pixel includes a first liquid crystal cell Clc1, a first storage capacitor Cst1, a first TFT (TFT1), and the like. The liquid crystal molecules of the first liquid crystal cell Clc1 are driven by the voltage difference between the top plate common voltage Vcom applied to the top plate common electrode COM and the data voltage supplied to the first pixel electrode PIX1, 300). The first storage capacitor Cst1 is formed between the first pixel electrode PIX1 and the first storage electrode STRG1. The first lower plate common voltage Vcom1 is supplied to the first storage electrode STRG1. The first TFT TFT1 supplies a data voltage from the data line D1 to the first pixel electrode PIX1 in response to a gate pulse supplied from n (n is a positive integer) gate line Gn. The gate electrode of the first TFT (TFT1) is connected to the n-th gate line Gn. The drain electrode of the first TFT (TFT1) is connected to the data line D1, and the source electrode thereof is connected to the first pixel electrode PIX1.

제1 픽셀의 액티브 블랙 스트라이프(AB1)는 제2 액정셀(Clc2), 제2 스토리지 커패시터(Cst2), 제2 TFT(TFT2) 등을 포함한다. 제2 액정셀(Clc2)의 액정 분자들은 상판 공통전극(COM)에 인가되는 상판 공통전압(Vcom)과 제2 화소전극(PIX2)에 공급되는 데이터전압의 전압차에 의해 구동되어 패턴 리타더(300)로 입사되는 광양을 조절한다. 제2 스토리지 커패시터(Cst2)는 제2 화소전극(PIX2)과 제2 스토리지 전극(STRG2) 사이에 형성된다. 제2 스토리지 전극(STRG2)에는 제2 하판 공통전압(Vcom2)이 공급된다. 제2 TFT(TFT2)는 n 번째 게이트라인(Gn)으로부터 공급되는 게이트펄스에 응답하여 데이터라인(D1)으로부터의 데이터전압을 제2 화소전극(PIX2)에 공급한다. 제2 TFT(TFT2)의 게이트전극은 n 번째 게이트라인(Gn)에 접속된다. 제2 TFT(TFT2)의 드레인전극은 데이터라인(D1)에 접속되고, 그 소스전극은 제2 화소전극(PIX2)에 접속된다.The active black stripe AB1 of the first pixel includes a second liquid crystal cell Clc2, a second storage capacitor Cst2, a second TFT (TFT2), and the like. The liquid crystal molecules of the second liquid crystal cell Clc2 are driven by the voltage difference between the common electrode voltage Vcom applied to the top plate common electrode COM and the data voltage supplied to the second pixel electrode PIX2, 300). The second storage capacitor Cst2 is formed between the second pixel electrode PIX2 and the second storage electrode STRG2. And the second lower plate common voltage Vcom2 is supplied to the second storage electrode STRG2. The second TFT (TFT2) supplies the data voltage from the data line D1 to the second pixel electrode PIX2 in response to the gate pulse supplied from the n-th gate line Gn. And the gate electrode of the second TFT (TFT2) is connected to the n-th gate line Gn. The drain electrode of the second TFT (TFT2) is connected to the data line D1, and the source electrode thereof is connected to the second pixel electrode PIX2.

제2 픽셀의 제1 및 제2 TFT들(TFT1, TFT2)은 n+1 번째 게이트라인(Gn+1)에 공급되는 게이트펄스에 응답하여 턴-온(Turn-on)된다. 제2 픽셀에서 제1 및 제2 TFT들(TFT1, TFT2)의 게이트전극들이 n+1 번째 게이트라인(Gn+1)에 접속된 것이 제1 픽셀과 다르다. 제1 및 제2 TFT의 게이트전극 접속 관계를 제외하고 제2 픽셀의 다른 회로 구성은 제1 픽셀의 그 것과 실질적으로 동일하므로 그에 대한 상세한 설명을 생략하기로 한다. The first and second TFTs TFT1 and TFT2 of the second pixel are turned on in response to the gate pulse supplied to the (n + 1) th gate line Gn + 1. The gate electrodes of the first and second TFTs TFT1 and TFT2 in the second pixel are connected to the (n + 1) th gate line Gn + 1, which is different from the first pixel. Other circuit configurations of the second pixel are substantially the same as those of the first pixel except for the gate electrode connection relationship of the first and second TFTs, and a detailed description thereof will be omitted.

도 6은 본 발명의 실시예에 따른 입체 영상 표시장치에서 픽셀들의 2D 모드 구동 원리를 보여 주는 파형도이다.6 is a waveform diagram illustrating a principle of driving a 2D mode of pixels in a stereoscopic image display apparatus according to an exemplary embodiment of the present invention.

도 6을 참조하면, 2D 모드에서 제1 및 제2 하판 공통전압들(Vcom1, Vcom2)은 상판 공통전압(Vcom)과 실질적으로 동일한 직류전압이다. 도 6의 예에서, 상판 공통전압(Vcom)과 하판 공통전압들(Vcom1, Vcom2)은 쉽게 이해할 수 있도록 5V로 예시되지만, 실제 액정표시패널에 인가되는 전압은 5V와 다른 직류 전압일 수 있다. 도 6에서, Vdata는 데이터라인(DL)과 TFT(TFT1, TFT2)를 통해 화소전극들(PIX1, PIX2)에 공급되는 데이터전압이고, "Vg"은 게이트라인(GL)에 공급되는 게이트펄스의 전압이다. Referring to FIG. 6, in the 2D mode, the first and second lower plate common voltages Vcom1 and Vcom2 are DC voltages substantially equal to the upper plate common voltage Vcom. In the example of FIG. 6, the top plate common voltage Vcom and the bottom plate common voltages Vcom1 and Vcom2 are illustrated at 5V for easy understanding, but the voltage applied to the liquid crystal display panel may be different from 5V. 6, Vdata is a data voltage supplied to the pixel electrodes PIX1 and PIX2 through the data line DL and the TFTs TFT1 and TFT2 and "Vg" is a gate voltage of the gate pulse supplied to the gate line GL Voltage.

메인 픽셀부(MP1, MP2)와 액티브 블랙 스트라이프(AB1, AB2)의 화소전극들(PIX1, PIX2)에 화이트 계조 데이터전압으로 설정된 대략 5V 정도의 데이터전압이 공급되면, 제1 및 제2 액정셀들(Clc1, Clc2)은 상판 공통전압(Vcom)과 화소전극들(PIX1, PIX2)의 전압차가 최소이므로 화이트 계조를 표시한다. 도 6에서, "Vclc1"은 제1 액정셀(Clc1)의 전압 즉, 제1 화소전극(PIX1)의 전압과 상판 공통전극(COM)의 전압 간의 전압차로서, 대략 0V이다. "Vclc2"는 제2 액정셀(Clc2)의 전압 ㅇ으로서 대략 0V이다. When a data voltage of about 5 V set as the white gradation data voltage is supplied to the pixel electrodes PIX1 and PIX2 of the main pixel units MP1 and MP2 and the active black stripes AB1 and AB2, Clc1 and Clc2 represent the white gradation because the voltage difference between the top plate common voltage Vcom and the pixel electrodes PIX1 and PIX2 is minimum. 6, "Vclc1" is a voltage difference between the voltage of the first liquid crystal cell Clc1, that is, the voltage of the first pixel electrode PIX1, and the voltage of the top plate common electrode COM. Quot; Vclc2 "is approximately 0 V as the voltage of the second liquid crystal cell Clc2.

도 7a 및 도 7b는 본 발명의 실시예에 따른 입체 영상 표시장치에서 픽셀들의 3D 모드 구동 원리를 보여 주는 파형도들이다.7A and 7B are waveform diagrams illustrating a principle of driving a 3D mode of pixels in a stereoscopic image display apparatus according to an embodiment of the present invention.

도 7을 참조하면, 3D 모드에서 제1 하판 공통전압(Vcom1)은 상판 공통전압(Vcom)과 실질적으로 동일한 대략 5V의 직류전압이다. 이에 비하여, 제2 하판 공통전압(Vcom2)은 게이트펄스(Vg) 직후에 상판 공통전압(Vcom) 보다 높은 대략 10V로 상승하거나 상판 공통전압(Vcom) 보다 낮은 대략 0V의 전압으로 변한다. Referring to FIG. 7, in the 3D mode, the first lower plate common voltage Vcom1 is a DC voltage of approximately 5 V which is substantially equal to the upper plate common voltage Vcom. On the other hand, the second lower plate common voltage Vcom2 changes to approximately 10 V higher than the top plate common voltage Vcom immediately after the gate pulse Vg or to approximately 0 V lower than the top plate common voltage Vcom.

제1 액정셀(Clc1)의 제1 화소전극(PIX1)은 도 4와 같이 제1 스토리지 커패시터(Cst1)를 통해 제1 스토리지 전극(STRG1)과 커플링(Coupling)되어 있다. 제1 스토리지 전극(STRG1)의 전압은 3D 모드에서 대략 5V로 일정한 제1 하판 공통전압(Vcom1)이므로 제1 화소전극(PIX1)의 전압을 거의 변화시키지 않는다. 제1 화소전극(Clc1)에 공급되는 데이터전압(Vdata)이 화이트 계조 전압으로 설정된 대략 5V이라면 제1 액정셀(Clc1)의 전압(Vclc1)은 최소 전압인 0V이다. 따라서, 제1 액정셀(Clc1)는 화이트 계조의 데이터 전압(Vdata)이 공급되면 화이트 계조를 표현한다. The first pixel electrode PIX1 of the first liquid crystal cell Clc1 is coupled to the first storage electrode STRG1 through the first storage capacitor Cst1 as shown in FIG. Since the voltage of the first storage electrode STRG1 is the first lower plate common voltage Vcom1 constant at about 5 V in the 3D mode, the voltage of the first pixel electrode PIX1 is hardly changed. The voltage Vclc1 of the first liquid crystal cell Clc1 is 0V which is the minimum voltage when the data voltage Vdata supplied to the first pixel electrode Clc1 is approximately 5V set to the white gradation voltage. Therefore, the first liquid crystal cell Clc1 expresses the white gradation when the white data voltage Vdata is supplied.

제2 액정셀(Clc2)의 제2 화소전극(PIX2)은 도 4와 같이 제2 스토리지 커패시터(Cst2)를 통해 제2 스토리지 전극(STRG2)과 커플링되어 있다. 제2 스토리지 전극(STRG2)의 전압은 3D 모드에서 게이트펄스(Vg) 직후에 대략 10V로 상승하거나 대략 0V로 낮아진다. 그 결과, 제2 화소전극(PIX2)의 전압이 제2 하판 공통전압(Vcom2)의 변동 방향을 따라 부스팅(boosting)된다. The second pixel electrode PIX2 of the second liquid crystal cell Clc2 is coupled to the second storage electrode STRG2 through the second storage capacitor Cst2 as shown in FIG. The voltage of the second storage electrode STRG2 rises to approximately 10 V or decreases to approximately 0 V immediately after the gate pulse Vg in the 3D mode. As a result, the voltage of the second pixel electrode PIX2 is boosted along the variation direction of the second lower plate common voltage Vcom2.

동일 서브 픽셀에서 제1 및 제2 액정셀들(Clc1, Clc2)의 화소전극들(PIX1, PIX2)에는 동일한 데이터라인과 동일한 TFT를 통해 데이터전압이 공급된다. 따라서, 3D 모드에서 제1 화소전극(PIX1)에 5V의 데이터전압(Vdata)이 공급되면 제2 화소전극(PIX2)에도 5V의 데이터전압(Vdata)이 공급된다. 3D 모드에서 제1 화소전극(PIX1)의 전압은 대략 5V로 유지되지만, 제2 화소전극(PIX1)의 전압은 제2 하판 공통전압(Vcom2)을 따라 변화된다. The data voltages are supplied to the pixel electrodes PIX1 and PIX2 of the first and second liquid crystal cells Clc1 and Clc2 in the same subpixel through the same TFT and the same data line. Accordingly, when the data voltage Vdata of 5V is supplied to the first pixel electrode PIX1 in the 3D mode, the data voltage Vdata of 5V is supplied to the second pixel electrode PIX2. In the 3D mode, the voltage of the first pixel electrode PIX1 is maintained at about 5 V, but the voltage of the second pixel electrode PIX1 is changed along the second lower plate common voltage Vcom2.

제2 스토리지 전극(STRG2)에 공급되는 제2 하판 공통전압(Vcom2)이 10V로 상승하면 제2 화소전극(PIX2)의 전압이 10V와 가까운 전압으로 부스팅(+ Boosting)되고, 제2 스토리지 전극(STRG2)에 공급되는 제2 하판 공통전압(Vcom2)이 0V로 낮아지면 제2 화소전극(PIX2)의 전압이 0V와 가까운 전압으로 부스팅(- Boosting)된다. 따라서, 제2 액정셀(Clc2)의 전압은 화이트 계조의 데이터 전압(Vdata)이 공급되더라도 제2 하판 공통전압(Vcom2)의 영향으로 인하여 블랙 계조 전압인 대략 5V로 부스팅된다. 그 결과, 화이트 계조의 데이터전압이 제1 및 제2 액정셀들(Clc1, Clc2)에 동시에 공급되지만 제1 액정셀(Clc1)은 화이트 계조를 표현하는 반면, 제2 액정셀(Clc2)은 블랙 계조를 표현하여 블랙 스트라이프로 동작한다. When the second lower panel common voltage Vcom2 supplied to the second storage electrode STRG2 rises to 10V, the voltage of the second pixel electrode PIX2 is boosted to a voltage close to 10V and the second storage electrode The voltage of the second pixel electrode PIX2 is boosted to a voltage close to 0V when the second lower panel common voltage Vcom2 supplied to the second pixel electrode STRG2 is lowered to 0V. Therefore, the voltage of the second liquid crystal cell Clc2 is boosted to approximately 5V, which is the black gradation voltage due to the influence of the second lower plate common voltage Vcom2 even if the white gradation data voltage Vdata is supplied. As a result, the first liquid crystal cell Clc1 expresses the white gradation while the data voltage of the white gradation is simultaneously supplied to the first and second liquid crystal cells Clc1 and Clc2, while the second liquid crystal cell Clc2 expresses the white And the black stripe is expressed by expressing the grayscale.

제1 및 제2 액정셀들(Clc1, Clc2)이 동일한 게이트펄스(Vg)에 응답하여 동시에 턴-온되는 TFT들(TFT1, TFT2)에 연결되기 때문이다. 제1 및 제2 액정셀들(Clc1, Clc2)에 동시에 데이터전압(Vdata)이 인가되므로 게이트펄스(Vg)가 게이트 하이전압(Gate high voltage, VGH)를 유지하는 게이트 온 타임 내에서 제2 하판 공통전압(Vcom2)이 변하면 제1 액정셀에 충전되는 데이터전압이 변할 수 있다. 따라서, 3D 모드에서 제2 하판 공통전압(Vcom2)은 액티브 블랙 스트라이프(AB1, AB2)의 제2 액정셀들에 충전된 데이터전압만이 부스팅될 수 있도록 게이트펄스(Vg) 이후에 변하여야 한다. Since the first and second liquid crystal cells Clc1 and Clc2 are connected to the TFTs TFT1 and TFT2 which are simultaneously turned on in response to the same gate pulse Vg. The data voltage Vdata is simultaneously applied to the first and second liquid crystal cells Clc1 and Clc2 so that the gate voltage Vg is maintained at the gate high voltage VGH, When the common voltage Vcom2 is changed, the data voltage charged in the first liquid crystal cell can be changed. Therefore, in the 3D mode, the second lower plate common voltage Vcom2 must change after the gate pulse Vg so that only the data voltage charged in the second liquid crystal cells of the active black stripes AB1 and AB2 can be boosted.

도 8은 본 발명의 제1 실시예에 따른 액티브 블랙 스트라이프(AB1, AB2)의 구동 방법을 보여 주는 파형도이다. 도 9는 본 발명의 제2 실시예에 따른 액티브 블랙 스트라이프(AB1, AB2)의 구동 방법을 보여 주는 파형도이다.8 is a waveform diagram showing a method of driving the active black stripes AB1 and AB2 according to the first embodiment of the present invention. 9 is a waveform diagram showing a method of driving the active black stripes AB1 and AB2 according to the second embodiment of the present invention.

도 8 및 도 9에서, "1FR"은 1 프레임기간이고, "1H"는 1 수평기간을 의미한다. 1 프레임기간(1FR)은 액정표시패널(100)에서 모든 표시라인들의 픽셀들에 데이터 전압들이 기입되고 유지되는데 필요한 1 화면 구동 시간이다. 1 수평기간(1H)는 액정표시패널(100)에서 1 표시기간의 픽셀들에 데이터 전압이 기입될 수 있는 시간으로서 대략 1 프레임기간을 표시라인들의 개수로 나눈 시간이다. Vgn은 n 번째 게이트라인에 공급되는 1 수평기간(1H)의 게이트펄스를 나타내고, Vgn+1은 n+1 번째 게이트라인에 공급되는 1 수평기간(1H)의 게이트펄스를 나타낸다.8 and 9, "1FR" is one frame period and "1H" means one horizontal period. One frame period 1FR is one screen driving time required for data voltages to be written and maintained in the pixels of all the display lines in the liquid crystal display panel 100. [ One horizontal period (1H) is a time in which the data voltage can be written to the pixels of one display period in the liquid crystal display panel 100, and is a time obtained by dividing approximately one frame period by the number of display lines. Vgn represents the gate pulse of one horizontal period (1H) supplied to the nth gate line, and Vgn + 1 represents the gate pulse of one horizontal period (1H) supplied to the (n + 1) th gate line.

도 8을 참조하면, 2D 모드에서 액티브 블랙 스트라이프(AB1, AB2)의 제2 스토리지 전극(STRG2)에 공급되는 제2 하판 공통전압(Vcom2)은 상판 공통전압(Vcom) 및 제1 하판 공통전압(Vcom1)과 실질적으로 동일한 전압이다. 그 결과, 액티브 블랙 스트라이프(AB1, AB2)의 제2 액정셀들(Clc2)은 2D 모드 기간 동안 데이터라인들(DL)을 통해 공급되는 2D 영상의 계조를 표현한다. 8, the second lower plate common voltage Vcom2 supplied to the second storage electrodes STRG2 of the active black stripes AB1 and AB2 in the 2D mode is the sum of the upper plate common voltage Vcom and the first lower plate common voltage Vcom2 Vcom1). As a result, the second liquid crystal cells Clc2 of the active black stripes AB1 and AB2 represent the gradation of the 2D image supplied through the data lines DL during the 2D mode period.

3D 모드에서 액티브 블랙 스트라이프(AB1, AB2)의 제2 스토리지 전극(STRG2)에 공급되는 제2 하판 공통전압(Vcom2)은 3 스텝의 교류 전압으로 발생된다. The second lower plate common voltage Vcom2 supplied to the second storage electrode STRG2 of the active black stripes AB1 and AB2 in the 3D mode is generated with an AC voltage of three steps.

제2 하판 공통전압(Vcom2)은 3D 모드에서 매 프레임기간 동안 게이트펄스와 중첩되는 A 기간 동안 상판 공통전압(Vcom) 및 제1 하판 공통전압(Vcom1)과 실질적으로 동일한 전압으로 발생된다. A 기간은 게이트펄스와 중첩되어야 하므로 1 수평기간 이상 1/2 프레임기간 미만의 기간 내의 시간으로 설정될 수 있다. A 기간은 액정표시패널(100)의 패널 특성에 따라 적절히 조절될 수 있다. The second lower plate common voltage Vcom2 is generated with substantially the same voltage as the top plate common voltage Vcom and the first lower plate common voltage Vcom1 during the A period overlapping with the gate pulse for every frame period in the 3D mode. Since the A period has to be overlapped with the gate pulse, it can be set to a time within one horizontal period to less than a half frame period. The A period can be appropriately adjusted according to the panel characteristics of the liquid crystal display panel 100. [

제2 하판 공통전압(Vcom2)은 3D 모드에서 N(N은 양의 정수) 번째 프레임기간 내에서 A 기간을 뺀 B 기간 동안 상판 공통전압(Vcom) 및 제1 하판 공통전압(Vcom1) 보다 낮은 전압으로 발생된다. B 기간 동안 제2 하판 공통전압(Vcom2)은 제2 화소전극(PIX2)의 전압을 부극성 블랙 계조 전압까지 부스팅할 수 있는 전압으로 설정된다. The second lower plate common voltage Vcom2 is lower than the upper plate common voltage Vcom and the first lower plate common voltage Vcom1 during the B period in which the A period is subtracted in the N (N is a positive integer) frame period in the 3D mode . During the period B, the second lower panel common voltage Vcom2 is set to a voltage capable of boosting the voltage of the second pixel electrode PIX2 to the negative black gradation voltage.

제2 하판 공통전압(Vcom2)은 3D 모드에서 N+1 번째 프레임기간 내에서 A 기간을 뺀 B 기간 동안 상판 공통전압(Vcom) 및 제1 하판 공통전압(Vcom1) 보다 높은 전압으로 발생된다. B 기간 동안 제2 하판 공통전압(Vcom2)은 제2 화소전극(PIX2)의 전압을 정극성 블랙 계조 전압까지 부스팅할 수 있는 전압으로 설정된다. The second lower plate common voltage Vcom2 is generated at a voltage higher than the top plate common voltage Vcom and the first lower plate common voltage Vcom1 during the B period in which the A period is subtracted in the (N + 1) th frame period in the 3D mode. During the period B, the second lower panel common voltage Vcom2 is set to a voltage capable of boosting the voltage of the second pixel electrode PIX2 to the positive black gradation voltage.

도 8의 실시예는 액티브 블랙 스트라이프들(AB1, AB2)의 극성을 이웃한 표시라인들 간에 서로 상반된 라인 인버젼으로 제어한다. 도 8의 실시예는 액티브 블랙 스트라이프들(AB1, AB2)의 극성을 1 표시라인마다 반전시키므로 액티브 블랙 스트라이프들(AB1, AB2)의 극성 반전 주기를 1 표시라인 정도로 짧게 한다. 따라서, 도 8의 실시예는 사용자가 느끼는 액티브 블랙 스트라이프들(AB1, AB2) 간의 플리커를 줄일 수 있고, 제2 하판 공통전압(Vcom2)을 교류로 발생하여 직류 잔상을 줄일 수 있다. The embodiment of FIG. 8 controls the polarity of the active black stripes AB1 and AB2 in mutually opposite line versions between neighboring display lines. The embodiment of FIG. 8 inverts the polarities of the active black stripes AB1 and AB2 every display line, thereby shortening the polarity inversion period of the active black stripes AB1 and AB2 to about one display line. Therefore, the embodiment of FIG. 8 can reduce the flicker between the active black stripes AB1 and AB2 that the user feels and generate the second lower plate common voltage Vcom2 by AC to reduce the DC residual image.

도 9를 참조하면, 2D 모드에서 액티브 블랙 스트라이프(AB1, AB2)의 제2 스토리지 전극(STRG2)에 공급되는 제2 하판 공통전압(Vcom2)은 상판 공통전압(Vcom) 및 제1 하판 공통전압(Vcom1)과 실질적으로 동일한 전압이다. 그 결과, 액티브 블랙 스트라이프(AB1, AB2)의 제2 액정셀들(Clc2)은 2D 모드 기간 동안 데이터라인들(DL)을 통해 공급되는 2D 영상의 계조를 표현한다. 9, the second lower plate common voltage Vcom2 supplied to the second storage electrode STRG2 of the active black stripes AB1 and AB2 in the 2D mode is applied to the upper plate common voltage Vcom and the first lower plate common voltage Vcom1). As a result, the second liquid crystal cells Clc2 of the active black stripes AB1 and AB2 represent the gradation of the 2D image supplied through the data lines DL during the 2D mode period.

3D 모드에서 액티브 블랙 스트라이프(AB1, AB2)의 제2 스토리지 전극(STRG2)에 공급되는 제2 하판 공통전압(Vcom2)은 2 스텝의 교류 전압으로 발생된다. The second lower plate common voltage Vcom2 supplied to the second storage electrode STRG2 of the active black stripes AB1 and AB2 in the 3D mode is generated with an AC voltage of two steps.

제2 하판 공통전압(Vcom2)은 3D 모드에서 매 프레임기간 동안 게이트펄스와 중첩되는 A 기간 동안 상판 공통전압(Vcom) 및 제1 하판 공통전압(Vcom1)과 실질적으로 동일한 전압으로 발생된다. A 기간은 1 수평기간 이상 1/2 프레임기간 미만의 기간으로서 게이트펄스와 중첩된다. A 기간은 액정표시패널(100)의 패널 특성에 따라 적절히 조절될 수 있다. The second lower plate common voltage Vcom2 is generated with substantially the same voltage as the top plate common voltage Vcom and the first lower plate common voltage Vcom1 during the A period overlapping with the gate pulse for every frame period in the 3D mode. The A period overlaps with the gate pulse as a period longer than one horizontal period and less than a half frame period. The A period can be appropriately adjusted according to the panel characteristics of the liquid crystal display panel 100. [

제2 하판 공통전압(Vcom2)은 3D 모드에서 매 프레임기간 내에서 A 기간을 뺀 B 기간 동안 상판 공통전압(Vcom) 및 제1 하판 공통전압(Vcom1) 보다 낮은 전압으로 발생된다. B 기간 동안 제2 하판 공통전압(Vcom2)은 제2 화소전극(PIX2)의 전압을 부극성 블랙 계조 전압까지 부스팅할 수 있는 전압으로 설정된다. The second lower plate common voltage Vcom2 is generated at a voltage lower than the top plate common voltage Vcom and the first lower plate common voltage Vcom1 during the B period in which the A period is subtracted in every frame period in the 3D mode. During the period B, the second lower panel common voltage Vcom2 is set to a voltage capable of boosting the voltage of the second pixel electrode PIX2 to the negative black gradation voltage.

도 9의 실시예는 제2 하판 공통전압(Vcom2)의 스윙폭을 줄일 수 있으므로 제2 스토리지 전극의 전류를 줄일 수 있으므로 제2 공통전극 구동회로(107)의 소비전력과 발열양을 줄일 수 있고, 직류 잔상을 줄일 수 있다. 도 9의 실시예에서 제2 하판 공통전압(Vcom2)이 게이트펄스와 유사하게 2 스텝의 교류 파형으로 발생되고, 그 전압차와 스윙폭이 게이트 구동회로(103)의 IC 동작에서 허용되는 범위 이내이다. 따라서, 도 9의 실시예를 적용하는 적용하는 경우에, 제2 공통전극 구동회로(107)는 게이트 구동회로(103)의 IC로 구현될 수 있고, GIP 게이트 구동회로가 실장되는 표시패널의 패널 구조와 제조 방법을 단순하게 할 수 있다. Since the swing width of the second lower plate common voltage Vcom2 can be reduced in the embodiment of FIG. 9, the current of the second storage electrode can be reduced, so that the power consumption and heat generation of the second common electrode driving circuit 107 can be reduced, DC residual image can be reduced. In the embodiment of Fig. 9, the second lower plate common voltage Vcom2 is generated in a two-step AC waveform similar to the gate pulse, and the voltage difference and the swing width are within a range allowed by the IC operation of the gate driving circuit 103 to be. 9, the second common electrode driving circuit 107 can be implemented by an IC of the gate driving circuit 103, and the panel of the display panel on which the GIP gate driving circuit is mounted The structure and the manufacturing method can be simplified.

이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위 내에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명은 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
It will be apparent to those skilled in the art that various modifications and variations can be made in the present invention without departing from the spirit or scope of the invention. Therefore, the present invention should not be limited to the details described in the detailed description, but should be defined by the claims.

100 : 액정표시패널 101 : 타이밍 콘트롤러
102 : 데이터 구동회로 103 : 게이트 구동회로
104 : 호스트 시스템 105 : 데이터 포맷터
106 : 제1 공통전극 구동회로 107 : 제2 공통전극 구동회로
300 : 패턴 리타더 310 : 편광 안경
100: liquid crystal display panel 101: timing controller
102: Data driving circuit 103: Gate driving circuit
104: host system 105: data formatter
106: first common electrode driving circuit 107: second common electrode driving circuit
300: pattern retarder 310: polarizing glasses

Claims (6)

액정표시패널, 제1 패턴을 통해 상기 액정표시패널로부터 입사되는 빛을 제1 편광으로 변환하고 제2 패턴을 통해 상기 액정표시패널로부터 입사되는 빛을 제2 편광으로 변환하는 패턴 리타더, 및 상기 제1 편광이 통과되는 좌안 필터와 상기 제2 편광이 통과되는 우안 필터를 포함하는 편광 안경을 구비하는 입체 영상 표시장치에 있어서,
상판 공통전압이 공급되는 상판 공통전극을 포함하는 상기 액정표시패널의 제1 기판;
데이터전압이 공급되는 데이터라인들, 상기 데이터전압에 동기되는 게이트펄스들이 순차적으로 공급되는 게이트라인들, 상기 데이터라인들 중 어느 하나와 제1 게이트라인의 교차부에 형성되는 제1 TFT, 상기 제1 TFT를 통해 상기 데이터전압을 공급받는 제1 화소전극, 상기 제1 화소전극과 함께 제1 스토리지 커패시터를 형성하고 제1 하판 공통전압이 공급되는 제1 스토리지 전극, 상기 데이터라인들 중 어느 하나와 제2 게이트라인의 교차부에 형성되는 제2 TFT, 상기 제2 TFT를 통해 상기 데이터전압을 공급받는 제2 화소전극, 및 상기 제2 화소전극과 함께 제2 스토리지 커패시터를 형성하고 제2 하판 공통전압이 공급되는 제2 스토리지 전극을 포함하는 상기 액정표시패널의 제2 기판; 및
상기 상판 공통전압 및 상기 제1 하판 공통 전압을 공급하되, 2D모드 및 3D모드에서 실질적으로 동일한 직류 전압을 공급하는 제1 공통전극 구동회로와,
상기 제2 하판 공통 전압을 공급하되, 2D모드에서는 상기 제1 하판 공통 전압과 등전위 직류 전압을 공급하고, 3D 모드에서는 상기 제1 하판 공통전압과 동일한 전압에서부터 상기 제2화소전극의 전압을 블랙 계조 전압까지 부스팅할 수 있는 전압으로 스윙하는 교류 전압을 공급하는 제2 공통전극 구동회로를 포함하는 것을 특징으로 하는 입체 영상 표시장치.
A pattern retarder for converting light incident from the liquid crystal display panel into a first polarized light through a first pattern and converting light incident from the liquid crystal display panel through a second pattern into second polarized light through a first pattern, A stereoscopic image display apparatus comprising a left eye filter through which a first polarized light passes and a polarizing eyeglass including a right eye filter through which the second polarized light passes,
A first substrate of the liquid crystal display panel including a top plate common electrode to which a top plate common voltage is supplied;
A first TFT formed at an intersection of any one of the data lines and the first gate line, and a second TFT formed at an intersection of the first gate line and the data line, wherein the data line is supplied with a data voltage, gate lines sequentially supplied with gate pulses synchronized with the data voltage, 1 TFT, a first storage electrode which forms a first storage capacitor together with the first pixel electrode and is supplied with a first lower plate common voltage, a second storage electrode which is connected to one of the data lines A second TFT formed at a crossing portion of the second gate line, a second pixel electrode supplied with the data voltage through the second TFT, and a second storage capacitor formed together with the second pixel electrode, A second substrate of the liquid crystal display panel including a second storage electrode to which a voltage is supplied; And
A first common electrode driving circuit for supplying the top plate common voltage and the first bottom plate common voltage while supplying substantially the same DC voltage in the 2D mode and the 3D mode,
In the 3D mode, the voltage of the second pixel electrode is changed from the same voltage as the first lower plate common voltage to the black gradation voltage of the second lower plate common voltage, And a second common electrode driving circuit for supplying an AC voltage swinging to a voltage capable of boosting up to a voltage.
제 1 항에 있어서,
상기 상판 공통전압과 상기 제1 하판 공통전압은,
상기 2D 모드와 상기 3D 모드에서 일정한 전위를 유지하는 직류 전압으로 발생되고,
실질적으로 동일한 전압인 것을 특징으로 하는 입체 영상 표시장치.
The method according to claim 1,
Wherein the upper plate common voltage and the first lower plate common voltage,
A DC voltage generated in the 2D mode and the 3D mode to maintain a constant potential,
Wherein the first voltage is substantially the same as the first voltage.
제 1 항에 있어서,
상기 제2 하판 공통전압은 상기 3D 모드에서 3 스텝의 교류 파형으로 발생되는 것을 특징으로 하는 입체 영상 표시장치.
The method according to claim 1,
And the second lower plate common voltage is generated in an AC waveform of three steps in the 3D mode.
제 3 항에 있어서,
상기 제2 하판 공통전압은,
상기 3D 모드에서 매 프레임기간마다 제1 기간 동안 상기 제1 하판 공통전압과 동일한 전압으로 발생되고,
상기 3D 모드에서 N(N은 양의 정수) 번째 프레임기간 내에서 상기 제1 기간을 뺀 제2 기간 동안 상기 제1 하판 공통전압 보다 낮은 전압으로 발생되고,
상기 3D 모드에서 N+1 번째 프레임기간 내에서 상기 제1 기간을 뺀 제3 기간 동안 상기 제1 하판 공통전압 보다 높은 전압으로 발생되며,
상기 제1 기간은 상기 게이트펄스와 중첩되고 1 수평기간 이상 1/2 프레임 기간보다 작은 시간으로 설정되는 것을 특징으로 하는 입체 영상 표시장치.
The method of claim 3,
And the second lower plate common voltage is a voltage
Wherein the first lower plate common voltage is generated at the same voltage as the first lower plate common voltage during the first period every frame period in the 3D mode,
(N is a positive integer) frame period in the 3D mode, a voltage lower than the first lower plate common voltage during a second period that is less than the first period,
A third lower period common voltage is generated in the (N + 1) th frame period in the 3D mode for a third period minus the first period,
Wherein the first period is set to a time that is overlapped with the gate pulse and is shorter than one horizontal period and one half frame period.
제 1 항에 있어서,
상기 제2 하판 공통전압은 상기 3D 모드에서 2 스텝의 교류 파형으로 발생되는 것을 특징으로 하는 입체 영상 표시장치.
The method according to claim 1,
And the second lower plate common voltage is generated in an AC waveform of two steps in the 3D mode.
제 5 항에 있어서,
상기 제2 하판 공통전압은,
상기 3D 모드에서 매 프레임기간마다 제1 기간 동안 상기 제1 하판 공통전압과 동일한 전압으로 발생되고,
상기 3D 모드에서 매 프레임기간마다 상기 제1 기간을 뺀 제2 기간 동안 상기 제1 하판 공통전압 보다 낮은 전압으로 발생되며,
상기 제1 기간은 상기 게이트펄스와 중첩되고 1 수평기간 이상 1/2 프레임 기간보다 작은 시간으로 설정되는 것을 특징으로 하는 입체 영상 표시장치.
6. The method of claim 5,
And the second lower plate common voltage is a voltage
Wherein the first lower plate common voltage is generated at the same voltage as the first lower plate common voltage during the first period every frame period in the 3D mode,
Wherein the first lower plate common voltage is generated at a voltage lower than the first lower plate common voltage during a second period obtained by subtracting the first period for every frame period in the 3D mode,
Wherein the first period is set to a time that is overlapped with the gate pulse and is shorter than one horizontal period and one half frame period.
KR1020110026919A 2011-03-25 2011-03-25 Stereoscopic image display KR101777873B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020110026919A KR101777873B1 (en) 2011-03-25 2011-03-25 Stereoscopic image display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020110026919A KR101777873B1 (en) 2011-03-25 2011-03-25 Stereoscopic image display

Publications (2)

Publication Number Publication Date
KR20120108706A KR20120108706A (en) 2012-10-05
KR101777873B1 true KR101777873B1 (en) 2017-09-14

Family

ID=47280276

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020110026919A KR101777873B1 (en) 2011-03-25 2011-03-25 Stereoscopic image display

Country Status (1)

Country Link
KR (1) KR101777873B1 (en)

Also Published As

Publication number Publication date
KR20120108706A (en) 2012-10-05

Similar Documents

Publication Publication Date Title
KR101224460B1 (en) Stereoscopic image display and driving method thereof
KR101446379B1 (en) Image display device
US8878748B2 (en) Stereoscopic image display capable of selectively implementing a two-dimensional plane image and a three-dimensional stereoscopic image
KR101457746B1 (en) Stereoscopic image display
KR101446381B1 (en) Image display device
KR101493555B1 (en) Stereoscopic image display
JP5425977B2 (en) Video display device
US8836613B2 (en) Stereoscopic image display for improving luminance of 2D image and vertical viewing angle of 3D image
KR101643000B1 (en) Stereoscopic image display device and driving method therof
KR101818251B1 (en) Stereoscopic image display
KR101924621B1 (en) Image display device
KR101878483B1 (en) Image display device
KR101797763B1 (en) Image display device and driving method thereof
KR101777873B1 (en) Stereoscopic image display
KR101953316B1 (en) Stereoscopic image display
KR20130107913A (en) Stereoscopic image display
KR20130028357A (en) Stereoscopic image display

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
GRNT Written decision to grant