KR101694210B1 - 전자 디바이스를 위한 케이블 연결 검출 - Google Patents
전자 디바이스를 위한 케이블 연결 검출 Download PDFInfo
- Publication number
- KR101694210B1 KR101694210B1 KR1020137002491A KR20137002491A KR101694210B1 KR 101694210 B1 KR101694210 B1 KR 101694210B1 KR 1020137002491 A KR1020137002491 A KR 1020137002491A KR 20137002491 A KR20137002491 A KR 20137002491A KR 101694210 B1 KR101694210 B1 KR 101694210B1
- Authority
- KR
- South Korea
- Prior art keywords
- line
- protocol
- cable
- signal
- source device
- Prior art date
Links
- 238000001514 detection method Methods 0.000 title claims abstract description 16
- 108010076504 Protein Sorting Signals Proteins 0.000 claims abstract description 20
- 230000000977 initiatory effect Effects 0.000 claims abstract description 7
- 238000000034 method Methods 0.000 claims description 41
- 230000008569 process Effects 0.000 claims description 23
- 238000004891 communication Methods 0.000 claims description 7
- 230000008878 coupling Effects 0.000 claims 2
- 238000010168 coupling process Methods 0.000 claims 2
- 238000005859 coupling reaction Methods 0.000 claims 2
- 238000010586 diagram Methods 0.000 description 9
- 238000004590 computer program Methods 0.000 description 3
- 230000003068 static effect Effects 0.000 description 3
- 230000003287 optical effect Effects 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 230000006978 adaptation Effects 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000012790 confirmation Methods 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000000446 fuel Substances 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
- G06F13/4072—Drivers or receivers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
- Power Sources (AREA)
- Testing Of Short-Circuits, Discontinuities, Leakage, Or Incorrect Line Connections (AREA)
Abstract
일반적으로, 본 발명의 실시형태들은 전자 디바이스들을 위한 케이블 연결들의 검출에 관한 것이다. 일 장치의 일 실시형태는 케이블의 연결을 위한 포트를 포함하는데, 포트는 제 1 프로토콜 및 제 2 프로토콜과 호환되며, 포트는 제 1 라인에 대한 제 1 핀 및 제 2 라인에 대한 제 2 핀을 포함하는 다수의 핀들을 포함한다. 그 장치는 케이블에 연결된 소스 디바이스의 유형을 결정하기 위한 프로세서를 더 포함하는데, 여기서, 소스 디바이스의 유형의 결정은 그 장치가 제 1 라인 상의 낮은 신호 및 제 2 라인 상의 높은 신호를 검출하고, 제 1 라인 상의 낮은 신호 및 제 2 라인 상의 높은 신호를 검출시에, 그 장치가 발견 시퀀스를 시작하는 것을 포함하며, 발견 시퀀스는 제 2 라인으로 신호 시퀀스를 송신하는 것 및 제 2 라인에서 신호 시퀀스를 수신하려고 시도하는 것을 포함한다. 신호 시퀀스가 제 2 라인에서 성공적으로 수신되는 경우, 그 장치는 제 1 프로토콜과 호환되는 소스 디바이스가 케이블에 연결되었다고 결정한다.
Description
이 출원은 2010 년 6 월 30 일에 출원된 미국 가출원 제 61/360,425 호와 관련된 것으로 그 우선권을 주장하고, 그러한 출원은 참조로서 여기에 포함된다.
일반적으로, 본 발명의 실시형태들은 전자 디바이스들의 분야에 관한 것으로, 좀더 구체적으로, 전자 디바이스들을 위한 케이블 연결들의 검출에 관한 것이다.
전자 디바이스들, 특히 모바일 디바이스들의 성능들 및 기능들이 급증함에 따라, 그러한 디바이스들이 함께 연결될 수도 있는 상황들이 더 많이 있다. 그러한 디바이스들은 다양한 기능들을 제공하기 위해 케이블을 통하여 함께 연결될 수도 있다.
예를 들어, 모바일 디바이스는 데이터를 제공하기 위해 케이블을 통하여 일 디바이스와 연결될 수도 있다. 모바일 디바이스에는, 디스플레이를 위한 고-화질 비디오 데이터와 같은 데이터가 들어 있을 수도 있고, 따라서, 모바일 디바이스는 디바이스의 데이터를 디스플레이하기 위해 텔레비전 또는 다른 디바이스에 연결될 수도 있다.
그러나, 텔레비전과 같은 디바이스와 관련될 수도 있는 많은 상이한 연결 프로토콜들이 있어, 디스플레이 시스템들에 설치된 다양한 포트들과 커넥터들을 혼돈하게 된다.
필요로 하는 커넥터들의 개수를 최소화하기 위해 다목적용 커넥터를 이용하는 것이 가능하다. 그러나, 하지만, 이는 특정 환경들에서 복잡함들을 야기할 수도 있다. 일반적으로, 케이블의 반대편 말단에 접속된 디바이스의 유형의 식별이 요구되는데, 이는 만약 예상된 신호들이 수신되지 않는다면 문제들을 야기할 수도 있다. 만약 연결된 디바이스들의 식별에 어려움이 있다면, 하나의 커넥터에 대한 다수의 상이한 목적용 핀들 또는 연결들의 이용은 디바이스들에 부적절한 신호의 적용을 야기할 수도 있는데, 이는, 오류들, 또는, 특정 환경들에서, 디바이스에 잠재적인 손상을 불러일으킬 수도 있다.
일반적으로, 본 발명의 실시형태들은 전자 디바이스들에 대한 케이블 연결들의 검출에 관한 것이다.
본 발명의 제 1 양상에서, 일 장치의 일 실시형태는 케이블의 연결을 위한 포트를 포함하는데, 포트는 제 1 프로토콜 및 제 2 프로토콜과 호환되며, 포트는 제 1 라인에 대한 제 1 핀 및 제 2 라인에 대한 제 2 핀을 포함하는 다수의 핀들을 포함한다. 그 장치는 케이블에 연결된 소스 디바이스의 유형을 결정하기 위해 프로세서를 더 포함하는데, 여기서, 소스 디바이스의 유형의 결정은 장치가 제 1 라인 상의 낮은 신호 및 제 2 라인 상의 높은 신호를 검출하는 것을 포함하고, 제 1 라인 상의 낮은 신호 및 제 2 라인 상의 높은 신호를 검출시에, 그 장치는 발견 시퀀스를 시작하며, 발견 시퀀스는 제 2 라인으로 신호 시퀀스를 송신하는 것 및 제 2 라인에서 신호 시퀀스를 수신하려고 시도하는 것을 포함한다. 신호가 제 2 라인에서 성공적으로 수신되는 경우, 그 장치는 제 1 프로토콜과 호환되는 소스 디바이스가 케이블에 연결되었다고 결정한다.
본 발명의 제 2 양상에서, 일 방법의 일 실시형태는 케이블의 연결을 위한 포트의 제 1 라인 상의 낮은 신호 및 제 2 라인 상의 높은 신호를 검출하는 단계를 포함하는데, 포트는 제 1 프로토콜 및 제 2 프로토콜과 호환되며, 포트는 제 1 라인에 대한 제 1 핀 및 제 2 라인에 대한 제 2 핀을 포함하는 다수의 핀들을 포함한다. 제 1 라인 상의 낮은 신호 및 제 2 라인 상의 높은 신호를 검출시에, 그 방법은 포트에서 발견 시퀀스를 개시하는 단계를 더 포함하는데, 발견 시퀀스는, 제 2 라인으로 신호 시퀀스를 송신하는 단계, 제 2 라인에서 신호 시퀀스를 수신하려고 시도하는 단계, 및 신호 시퀀스가 제 2 라인에서 성공적으로 수신되는 경우, 제 1 프로토콜과 호환되는 소스 디바이스가 케이블에 연결되었다고 결정하는 단계를 포함한다.
본 발명의 실시형태들은, 유사한 도면 부호들이 유사한 요소들을 참조하는, 첨부되는 도면들의 도들에서, 예시로서 도시되고, 제한으로서 도시되지는 않는다.
도 1 은 디바이스들 사이의 가능한 케이블 연결들의 검출에 대한 일 실시형태의 도면이며;
도 2 는 케이블 및 싱크 디바이스의 일 실시형태의 도면이며;
도 3 은 케이블 연결을 통하여 다른 디바이스에 연결된 디바이스의 발견을 도시하는 상태 도면이며;
도 4 는 싱크 디바이스에 연결된 소스 디바이스를 검출하는 프로세스를 도시하기 위한 플로 챠트이며;
도 5 는 싱크 디바이스에 연결된 소스 디바이스의 특정 상태들의 검출에 대한 일 실시형태의 도면이고;
도 6 은 전자 디바이스의 일 실시형태를 도시한다.
도 1 은 디바이스들 사이의 가능한 케이블 연결들의 검출에 대한 일 실시형태의 도면이며;
도 2 는 케이블 및 싱크 디바이스의 일 실시형태의 도면이며;
도 3 은 케이블 연결을 통하여 다른 디바이스에 연결된 디바이스의 발견을 도시하는 상태 도면이며;
도 4 는 싱크 디바이스에 연결된 소스 디바이스를 검출하는 프로세스를 도시하기 위한 플로 챠트이며;
도 5 는 싱크 디바이스에 연결된 소스 디바이스의 특정 상태들의 검출에 대한 일 실시형태의 도면이고;
도 6 은 전자 디바이스의 일 실시형태를 도시한다.
일반적으로, 본 발명의 실시형태들은 전자 디바이스들에 대한 케이블 연결들의 검출에 관한 것이다.
일부 실시형태들에서, 수신 디바이스, 또는 싱크 디바이스는, 케이블 연결을 통하여 싱크 디바이스에 접속되는 송신 디바이스, 또는 소스 디바이스의 유형을 식별하도록 동작한다. 케이블은 다수의 프로토콜들에 대해 재이용되는 싱크 디바이스의 포트에 연결될 수도 있다. 일부 실시형태들에서, 소스 디바이스가 불충분한 전력을 가지고 있어서, 보통 싱크 디바이스를 식별하는데 이용되는 발견 시퀀스 (discovery sequence) 를 위한 신호를 제공할 수 없을지라도, 싱크 디바이스는 소스 디바이스의 유형을 검출할 수 있다.
일부 실시형태들에서, 케이블은 라인 상의 풀다운 저항을 포함하며, 저항은 접지 (ground) 에 연결된다. 일부 실시형태들에서, 장치는, 저항에 의해 케이블의 접지에 낮게 풀링되는, 라인 상의 풀업 디바이스를 포함한다. 일부 실시형태들에서, 낮게 라인을 풀링하는 것은 특정 장치의 유형의 발견을 개시하기 위해 신호를 발생시키는데 이용된다.
일부 실시형태들에서, 발견 시퀀스를 개시하면, 디바이스는, 라인으로, 의사 (pseudo) 랜덤 신호와 같은 알려져 있는 신호를 주는데, 여기서, 라인은 제 1 프로토콜로 연결되지 않을 것이고 제 2 프로토콜로 연결된다. 일부 실시형태들에서, 만약 신호가 라인으로부터 성공적으로 판독된다면, 디바이스는 제 1 프로토콜과 호환되는 장치가 존재한다고 결정한다.
데이터 소스 디바이스들은 다양한 프로토콜들을 이용하여 데이터를 제공할 수도 있다. 일 예시에서, 디바이스는, HDMITM (2009년 5월 28일에 발표된 고화질 멀티미디어 인터페이스 (High Definition Multimedia Interface) 1.4 사양), 및 MHLTM (모바일 고-화질 링크 (Mobile High-Definition Link)) 데이터 프로토콜들을 포함하는 특정 프로토콜들을 이용하여, 비디오 데이터, 특히 고-화질 비디오 데이터를 제공할 수도 있다. MHL 은 HDMI 디스플레이 디바이스로의 모바일 디바이스의 연결을 제공하는 인터페이스 프로토콜이다. MHL 은 모바일 측에서 USB (Universal Serial Bus: 범용 직렬 버스) 와 커넥터 (connector) 를 공유하고, 디스플레이 측에서 HDMI 와 커넥터를 공유한다. 이 방식으로, 모바일 디바이스도 디스플레이 디바이스도 MHL 을 지원하기 위해 추가적인 새로운 커넥터를 요구하지 않는다.
그러나, 동작 시에, 디스플레이 디바이스는, HDMI 소스, MHL 소스, 또는 연결된 소스 디바이스가 MHL/HDMI 케이블에 잘못 연결된 USB 디바이스인지를 결정할 것이 요구된다. 소스 디바이스의 듀얼-모드 MHL/HDMI 호환 싱크와 같은 디바이스로의 상호연결에서, 연결된 디바이스들 중 하나의 디바이스로부터 전력을 수신할 수도 있는 핀의 상태 때문에 (여기서, 핀은 전력 핀이라고 불린다), 핀 싱크 디바이스 측으로부터 소스 디바이스의 유형을 식별하는 것은 중요하다. MHL 동작을 위해, MHL 싱크 디바이스에 의해 전력 핀에서 MHL 소스 디바이스로 전력이 제공된다. MHL 프로토콜의 요건들과 대조적으로, HDMI 소스 디바이스로부터 연결된 HDMI 싱크 디바이스로, HDMI 연결에서 역 방향으로, 전력 핀에 전압이 공급된다.
MHL 싱크 디바이스로부터 MHL 소스 디바이스로의 전력 신호의 제공은 (디스플레이 디바이스인) 싱크 디바이스가 전력을 제공하는 것을 가능하게 하여 (일반적으로, 배터리 전력으로 작동하는 모바일 디바이스인) 소스 디바이스의 배터리가 충전된다.
그러나, 배터리가 소진된 (drained) 모바일 디바이스는 MHL 프로토콜에 대해 제공된 발견 시퀀스를 개시할 수 없고, 뒤이은 MHL 동작들을 위해 성공적인 발견 시퀀스가 필요하다. 일부 실시형태에서, 만약 싱크 디바이스가 방전된 소스 디바이스를 식별할 수 있으면, 발견 시퀀스를 통한 절차의 요구없이 소스 유닛을 충전하는 것이 가능하다. 만약, 대신, 싱크 디바이스가 전력이 항상 이용가능하게 설계되었다면, 그러면, 소스 디바이스는 식별될 필요가 없다. 그러나, 이 구현은:
(1) 전력의 끊임없는 제공은 디스플레이 디바이스의 대기 전력 요구들을 증가시킨다.
(2) 싱크 디바이스 말단에서 MHL 과 HDMI 커넥터들의 공유로 인해, 전력 핀으로 전력의 제공은, 디스플레이 디바이스가, 보통 이 핀으로 전력을 공급할 레거시 (legacy) HDMI 소스 디바이스와 연결될 때 전력 충돌을 불러일으킨다.
도 1 은 디바이스들 사이의 가능한 케이블 연결들의 검출에 대한 일 실시형태의 도면이다. 일부 실시형태들에서, 소스 디바이스 (105) 와 같은 데이터 소스 디바이스는 케이블 (110) 을 통하여 데이터 싱크 디바이스에 연결된다. 일부 실시형태들에서, 케이블 (110) 은 다수의 프로토콜들에 대해 재이용된 포트들에 대한 커넥터들을 이용한다. 예를 들어, 소스 디바이스 말단에서의 포트 (125) 는 재이용된 USB 포트인 MHL 포트일 수도 있다. 또한, 케이블 (110) 의 싱크 말단에서의 포트는 단일-모드 HDMI 디바이스인 디바이스 B (120) 의 포트 (135) 와 같은 HDMI 포트, 또는 듀얼-모드 HDMI/MHL 디바이스인 디바이스 A (115) 의 포트 (130) 와 같은 MHL 포트일 수 있다. (도 1 은 디바이스 (105) 가 디바이스 A 및 디바이스 B 에 연결되는 것으로 도시하나, 이는 대안으로서 의도되는 것이고, 디바이스 (105) 가 양자에 동시에 연결된다는 암시로 의도되는 것은 아니다.
이 예시에서, 만약 케이블이 디바이스 A (115) 에 연결된다면, 그러면, 단순히 케이블의 연결로부터, 소스 디바이스 (105) 가 어떤 유형의 디바이스일지가 명백하지 않다. 소스 디바이스는 HDMI 디바이스, MHL 디바이스, 또는 (MHL 케이블이 비-MHL 디바이스의 USB 포트에 부적절하게 플러깅된) 부적절하게 연결된 USB 연결일 수 있다.
종종, 소스 디바이스 (105) 와 관련된 프로토콜은 디바이스들이 연결되면 뒤따를 발견 프로세스를 포함할 것이다. 예를 들어, MHL 프로토콜은 MHL 싱크 디바이스와 소스 디바이스의 연결에 대한 발견 스퀀스를 포함한다. 그러나, 발견 시퀀스는 MHL 모바일 디바이스의 동작을 요구하는데, 이 동작은, 만약 MHL 모바일 디바이스가 배터리 전력으로 작동하고, 그 배터리가 디바이스를 작동하기에 너무 낮은 수준으로 방전된다면 가능하지 않을 것이다. 일부 실시형태들에서, 디바이스 A 가 디바이스의 유형의 결정을 제공한다. 소스 디바이스 (105) 는, 충분한 전력을 갖는 소스 디바이스 없이, MHL 에 대한 발견 프로세스를 완료하는 것이다. 일부 실시형태에서, 소스 디바이스가 MHL 호환 디바이스임을 발견하면, 디바이스 A (115) 는 디바이스 A (115) 의 배터리를 충전하기 위해 커넥터 (130) 의 핀에 전력을 제공한다.
도 2 는 소스 디바이스의 검출에 대한 일 실시형태의 도면이다. 이 도면에서, 케이블은 HDMI 를 위한 DDC (Display Data Channel: 디스플레이 데이터 채널) 용 SCL 라인 (I2C 직렬 클록), 및 SDA 라인 (DDC 용 I2C 직렬 데이터 라인) 으로의 연결을 포함하는, 복수의 라인들을 포함한다. 일부 실시형태들에서, 케이블은 케이블 내의 SCL 핀에 풀-다운 저항기를 포함한다. 싱크 디바이스에 있어서, 라인에 아무것도 연결되지 않을 때, SCL 은 요구된 풀-업 저항기로 인해 높게 머무를 것이다. 일부 실시형태들에서, MHL/HDMI 케이블이 커넥터에 플러깅될 때, 케이블 내의 저항기는 SCL 을 풀다운시키고, 반면 SDA 에는 영향을 미치지 않는다. SDA 는 MHL/HDMI 듀얼 모드 수신기에 요구되는 추가적인 회로에 의해 풀업된다.
일부 실시형태들에서, 만약 (SCL==low) & (SDA==high) 이라고 결정된다면, 싱크 디바이스는 75 KΩ 저항기를 통해 SDA 라인을 낮게 구동하려고 시도할 수도 있다. 만약 SDA 가 낮게 풀링된다면, 이는 전력을 공급하는 HDMI 소스가 연결되어 있지 않음을 입증할 수도 있다. 일부 실시형태들에서, 단지 SDA 를 낮게 구동하는 대신에, 접속된 디바이스들의 검출의 신뢰도를 향상시키기 위해, 의사-랜덤 시퀀스와 같은 신호가 이용된다.
이 도면에서, MHL 케이블 (200) 과 같은 케이블은 듀얼-모드 싱크 (250) 로 도시된 싱크 디바이스에 연결된다. 도시된 바와 같이, 케이블은, 예를 들어, SCL (255) 및 SDA (260) 감지 연결들에 연결되는 연결들 (205 및 210) 을 포함하는 다수의 연결들을 포함한다. SCL 및 SDA 핀들은 MHL 에서 액티브 (active) 가 아니다. 일부 실시형태들에서, 케이블 (200) 은, 여기서 접지에 대한 3.3 KΩ 저항으로 도시된, 풀다운 저항 (215) 을 포함한다.
도 2 에 도시된 바와 같이, 싱크 디바이스 (250) 는 SCL (255) 에 연결되는 풀업 디바이스 (270) 를 포함하는데, 여기서 저항은 전원 공급기 (265) (VCC) 에 대한 요구된 47 KΩ 저항으로 도시된다. 싱크 디바이스 (250) 는 470 KΩ 저항으로 도시된, SDA 라인과 전원 공급기 (265) 사이에 커플링된 저항 (275), 및 SDA 라인 (260) 과 접지 사이의 저항 (280) (75 KΩ 저항) 과 트랜지스터 디바이스 (285) 를 더 포함한다.
케이블 (200) 이 연결되기 전에, 싱크 디바이스 (250) 는 SCL 및 SDA 에서 High 값을 검출할 것이다. 일부 실시형태들에서, 케이블 (200) 이 연결될 때, 풀다운 저항 (215) 은 SCL 의 전압을 Low 로 풀다운할 것이고, 반면, SDA 에는 영향을 미치지 않을 것이다. 일부 실시형태들에서, SCL = Low 및 SDA = High 의 검출은 MHL 디바이스의 발견을 위한 프로세스를 개시한다. 일부 실시형태들에서, 그 다음에, 싱크 디바이스는 SDA 라인으로 의사 랜덤 시퀀스 (PRS: pseudo random sequence) 와 같은 신호를 주고, SDA 로부터의 PRS 를 판독하려고 시도한다. 일부 실시형태들에서, 만약 PRS 가 SDA 에서 검출된다면, 그러면, 이는 HDMI 디바이스에서 생길, 다른 신호들이 그 라인에서 구동되지 않고, 따라서, 그 연결은 MHL 디바이스에 대한 것이라는 것을 가리킨다.
도 3 은 케이블 연결을 통하여 다른 디바이스에 연결된 디바이스의 발견을 도시하는 상태도이다. 처음에, 감지 디바이스는, (MHL 호환 디바이스와 같은) 프로토콜 디바이스로의 연결이 검출되지 않았음을 가리키는, "미연결" 로 도시된 상태이다 (305). SCL = Low, 및 SDA = High 를 검출하면 (320), 디바이스는 "소스 디바이스와의 잠재적 연결" 을 위한 상태로 진입할 수도 있다 (310). 이 상태에서, 싱크 디바이스는 SDA 라인으로 신호 (이 도면에서 PRS) 를 송신하기 시작한다.
만약 PRS 가 SDA 라인으로부터 성공적으로 판독되지 않는다면 (330), 그러면, 디바이스는 "미연결" 상태로 돌아간다 (305). 만약 PRS 가 SDA 라인으로부터 성공적으로 판독된다면 (325), 그러면, 싱크 디바이스는 "소스 디바이스와 연결" 을 위한 상태로 진입한다 (315).
연결 상태일지라도, 싱크 디바이스는 SDA 라인에 PRS 를 기록하는 것을 계속한다. 만약 PRS 가 성공적인 판독이라면 (340), 상태는 연결로 남아 있는다 (315). 만약 PRS 가 성공적인 판독이 아니라면 (335), 디바이스는 "미연결" 상태 (305) 로 돌아간다.
도 4 는 싱크 디바이스에 연결된 소스 디바이스를 검출하는 프로세스를 도시하기 위한 플로 챠트이다. 이 예시에서, 소스 디바이스는 케이블을 통하여 싱크 디바이스에 연결된다 (405). 만약 소스 디바이스가 (MHL 과 같은) 제 1 프로토콜에 대한 발견 및 핸드쉐이크 (handshake) 프로세스를 완료할 수 있다면 (410), 그러면, 정상적인 발견 시퀀스가 뒤따른다 (415).
일부 실시형태들에서, 만약, 소스 디바이스가, 다 닳은 배터리를 갖는 상황에서와 같이, 정상적인 발견 프로세스가 가능하지 않다면, 그러면, (제 1 프로토콜에서는 이용되지 않으나, SCL 과 같은 제 2 프로토콜에서는 이용되는) 제 1 라인의 전압 전위는, 케이블에 의해 제공된 접지에 대한 저항에 의해서와 같이, 풀다운 될 수도 있다 (420).
일부 실시형태들에서, 만약 싱크 디바이스가 (SDA 와 같이) 제 1 라인 상의 낮은 값 및 제 2 라인 상의 높은 값을 검출하지 (425) 않는다면, 그러면, 소스 디바이스는 제 1 프로토콜 디바이스일 것으로 검출되지 않고 (450), 싱크 디바이스에 의해 전력 핀에 어떠한 전력도 인가되지 않는다 (455). 그러나, 만약 싱크 디바이스가 제 1 핀에서 낮은 값 및 제 2 핀에서 높은 값을 판독한다면, 그러면, 싱크 디바이스는 제 2 라인으로 의사 랜덤 시퀀스 (PRS) 와 같은 신호를 계속해서 송신하여 (430), 제 1 프로토콜의 디바이스가 케이블에 연결되는지 여부를 결정한다.
만약 PRS 가 제 2 라인에서 검출된다면 (435), 그러면, 소스 디바이스는 제 1 프로토콜 디바이스로 검출되고 (440), 싱크 디바이스는 전력 핀에 전력을 제공할 수도 있다 (445). 그러나, 만약 PRS 가 제 2 라인에서 검출되지 않는다면, 그러면, 소스 디바이스는 제 1 프로토콜 디바이스가 아니고 (450), 어떠한 전력도 싱크 디바이스에 의해 전력 핀에 인가되지 않는다 (455).
도 5 는 싱크 디바이스에 연결된 소스 디바이스의 특정 상태들의 검출에 대한 일 실시형태의 도면이다. 듀얼-모드 싱크 디바이스는 현재의 환경들에 따라 상이한 상태들일 수도 있는 특정 프로토콜을 이용하는 소스 디바이스 (이 도면에서 HDMI 디바이스) 와 만날 수 있다. 일부 실시형태들에서, 싱크 디바이스는, 요소들 255 및 260 으로 도 2 에 도시된 SCL 및 SDA 라인들과 같은 연결된 라인들에서 검출된 신호들에 기초하여, 그 상태들 각각에서, 소스 디바이스를 다른 유형의 디바이스 (MHL 디바이스) 와 구별한다.
이 도면에서, HDMI 소스 (505) 는 HDMI 케이블 (530) 을 통하여 듀얼-모드 싱크 디바이스 (540) 에 연결되며, 그 듀얼-모드 싱크는, 다수의 프로토콜들, 여기서, HDMI 및 MHL 인 그러한 프로토콜들과 호환된다.
제 1 상태 (510) 에서, HDMI 소스 (505) 는 SCL 및 SDA 라인들로부터의 풀업 저항기들로 전원에 연결된다. 이 경우에, DDC (Display Data Channel: 디스플레이 데이터 채널) 는 액티브이고, SCL 및 SDA 에서의 신호들은 High 상태와 Low 상태 사이를 전이할 수도 있다. 일부 예시들에서, 발견 시퀀스를 시작하기 전에, 싱크 디바이스 (540) 는, 특정 시간 기간 (그 시간 기간은 I2C 클록 요건들에 기초한다) 동안 SCL 은 Low 에 머물고 SDA 는 High 에 머물 것을 요구할 수도 있다. 일부 실시형태들에서는, 임의의 시간 기간 동안 SCL = Low 및 SDA = High 이든 아니든, SDA 로의 의사 랜덤 시퀀스와 같은 신호의 송신은, 그러한 시퀀스가 SDA 라인에서 판독가능하지 않을 것이기 때문에, 소스가 MHL 소스 디바이스가 아니라고 결정할 것이다.
제 2 상태 (515) 에서, HDMI 소스 디바이스 (505) 는 접지에 대한 높은 임피던스에서 기인하는 셧 오프 때문에 전력이 공급되지 않는다. 그 결과, SDA 와 SCL 사이에 (저 저항 풀업 저항기들을 통해) 상대적 쇼트 (relative short) 가 있다. 일부 실시형태들에서, 싱크 디바이스 (540) 는 양자 모두 High 인 SDA 및 SCL 을 검출할 것이고, 따라서, 발견 시퀀스를 개시하지 않을 것이다.
제 3 상태 (520) 에서, 전원 공급기는 전력이 오프되지만, 누수 상황으로 인해, 접지로의 높은 임피던스 연결뿐만 아니라 전원 공급기로의 높은 임피던스 연결이 있을 것처럼 보인다. 일부 실시형태들에서, 일반적으로, 싱크 디바이스 (540) 는 SDA 및 SCL 을 양자 모두 High 로 검출할 것이고, 따라서, 발견 시퀀스를 개시하지 않을 것이다. 그러나, 만약 SCL 은 낮아 보이고 SDA 는 높아 보이도록 값들이 플로팅한다면 (float), 확인 시퀀스는 SDA 에서 판독가능하지 않을 것이고, HDMI 소스 디바이스 (505) 는 MHL 디바이스로 검출되지 않을 것이다.
제 4 상태 (525) 에서, 전원 공급기는 전력이 오프되지만, 그 다음에, 이는 접지에 대한 낮은 임피던스 연결/쇼트를 야기한다. 일부 실시형태들에서, 그 다음에, 싱크 디바이스 (540) 는 SCL 및 SDA 양자 모두 Low 로 검출할 것이고, 따라서, HDMI 소스 디바이스 (505) 에 대한 발견 시퀀스를 개시하지 않을 것이다.
도 6 은 전자 디바이스의 일 실시형태를 도시한다. 이 도면에서, 본 설명에 밀접한 관련이 있지 않은 특정 표준 및 잘-알려져 있는 컴포넌트들은 도시되지 않는다. 일부 실시형태들 하에서, 디바이스 (600) 는 데이터의 전송을 위한 상호연결이나 크로스바 (605), 또는 다른 통신 수단을 포함한다. 데이터는, 예를 들어, 오디오-비쥬얼 데이터 및 관련된 제어 데이터를 포함하여, 다양한 유형들의 데이터를 포함할 수도 있다. 디바이스 (600) 는 정보를 프로세싱하기 위해 상호연결 (605) 과 커플링된 하나 이상의 프로세서들 (610) 과 같은 프로세싱 수단을 포함할 수도 있다. 프로세서들 (610) 은 하나 이상의 물리적 프로세서들, 및 하나 이상의 논리적 프로세서들을 포함할 수도 있다. 또한, 프로세서들 (610) 각각은 다수의 프로세서 코어들을 포함할 수도 있다. 상호연결 (605) 은 간략화를 위해 단일 상호연결로 도시되지만, 다수의 상이한 상호연결들 또는 버스들을 표현할 수도 있고, 그러한 상호연결들에 대한 컴포넌트 연결들은 변할 수도 있다. 도 6 에 도시된 상호연결 (605) 은 임의의 하나 이상의 별도의 물리적 버스들, 점-대-점 연결들, 또는 양자 모두 적절한 브리지들, 어댑터들, 또는 제어기들에 연결된 것을 표현하는 추상형이다. 상호연결 (605) 은, 예를 들어, 시스템 버스, PCI 또는 PCIe 버스, 하이퍼트랜스포트 (HyperTransport) 또는 업계 표준 아키텍처 (ISA: industry standard architecture) 버스, 소형 컴퓨터 시스템 인터페이스 (SCSI: small computer system interface) 버스, IIC (I2C) 버스, 또는 때때로 "파이어와이어 (Firewire)" 라고도 불리는 전기전자기술인협회 (IEEE: Institute of Electrical and Electronics Engineers) 표준 1394 버스 ("Standard for a High Performance Serial Bus" 1394-1995, IEEE, 1996년 8월 30일 발행, 및 부록들) 를 포함할 수도 있다.
일부 실시형태들에서, 디바이스 (600) 는 프로세서들 (610) 에 의해 실행될 정보 및 명령들을 저장하기 위한 메인 메모리 (615) 로서 랜덤 액세스 메모리 (RAM: random access memory) 또는 다른 동적 저장 디바이스를 더 포함할 수도 있다. 메인 메모리 (615) 는, 또한, 데이터 스트림들 또는 서브-스트림들에 대한 데이터를 저장하는데 이용될 수도 있다. RAM 메모리는 메모리 컨텐츠의 리프레싱을 요구하는 동적 랜덤 액세스 메모리 (DRAM: dynamic random access memory), 및 컨텐츠 리프레싱을 요구하지는 않으나 비용을 증가시키는 정적 랜덤 액세스 메모리 (SRAM: static random access memory) 를 포함한다. DRAM 메모리는 신호들을 제어하기 위한 클록 신호를 포함하는 동기식 동적 랜덤 액세스 메모리 (SDRAM: synchronous dynamic random access memory), 및 확장 데이터-출력 동적 랜덤 액세스 메모리 (EDO DRAM: extended data-out dynamic random access memory) 를 포함할 수도 있다. 일부 실시형태들에서, 시스템의 메모리는 특정 레지스터 (register) 들, 또는 다른 특수 목적 메모리일 수도 있다. 또한, 디바이스 (600) 는 읽기 전용 메모리 (ROM: read only memory) (625), 또는 프로세서들 (610) 에 대한 정적 정보 및 명령들을 저장하기 위한 다른 정적 저장 디바이스들을 포함할 수도 있다. 디바이스 (600) 는 특정 요소들의 저장을 위한 하나 이상의 비-휘발성 메모리 요소들 (630) 을 포함할 수도 있다.
또한, 데이터 저장소 (620) 는 정보 및 명령들을 저장하기 위해 디바이스 (600) 의 상호연결 (605) 에 커플링될 수도 있다. 데이터 저장소 (620) 는 자기적 디스크, 또는 다른 메모리 디바이스를 포함할 수도 있다. 그러한 요소들은 함께 결합될 수도 있거나 별도의 컴포넌트들일 수도 있고, 디바이스 (600) 의 다른 요소들의 일부분들을 이용한다.
또한, 디바이스 (600) 는 상호연결 (605) 을 통하여 출력 디스플레이 또는 표시 디바이스 (640) 에 커플링될 수도 있다. 일부 실시형태들에서, 디스플레이 (640) 는, 최종 사용자에게 정보 또는 컨텐츠를 디스플레이하기 위해, 액정 디스플레이 (LCD: liquid crystal display), 또는 임의의 다른 디스플레이 기술을 포함할 수도 있다. 일부 환경들에서, 디스플레이 (640) 는 입력 디바이스의 적어도 일부로도 이용되는 터치-스크린을 포함할 수도 있다. 일부 환경들에서, 디스플레이 (640) 는, 텔레비전 프로그램의 오디오 부분들을 포함하여 오디오 정보를 제공하기 위한 스피커와 같은 오디오 디바이스일 수도 있거나, 오디오 디바이스를 포함할 수도 있다.
또한, 하나 이상의 송신기들 및 수신기들 (645) 은 상호연결 (605) 에 커플링될 수도 있다. 일부 실시형태들에서, 디바이스 (600) 는 데이터의 수신 및 송신을 위한 하나 이상의 포트들 (650) 을 포함할 수도 있다. 일부 실시형태들에서, 디바이스 (600) 는 연결된 라인들에서 검출된 신호들에 기초하여 포트에 연결된 소스 디바이스의 유형을 검출할 것이다.
디바이스 (600) 는 무선 신호들을 통한 데이터의 수신을 위한 하나 이상의 안테나들 (655) 을 더 포함할 수도 있다. 또한, 디바이스 (600) 는 전원 공급기, 배터리, 태양 전지, 연료 전지를 포함할 수도 있는 전원 디바이스 또는 시스템 (660), 또는 전력을 제공하거나 발생시키기 위한 다른 시스템이나 디바이스를 포함할 수도 있다. 전원 디바이스 또는 시스템 (660) 에 의해 제공된 전력은 필요에 따라 디바이스 (600) 의 요소들로 분배될 수도 있다.
상기 설명에서, 설명을 위해, 많은 구체적인 세부사항들이 본 발명의 충분한 이해를 제공하도록 제시된다. 그러나, 본 발명은 이러한 구체적인 세부사항들 중 일부가 없이도 실시될 수도 있음이 당업자에게 자명할 것이다. 다른 예들에서, 잘-알려져 있는 구조들 및 디바이스들은 블록도 형태로 도시된다. 도시된 컴포넌트들 사이에 중간 구조가 있을 수도 있다. 여기에서 설명되거나 도시된 컴포넌트들은 도시되거나 설명되지 않은 추가적인 입력들 또는 출력들을 가질 수도 있다. 또한, 도시된 요소들 또는 컴포넌트들은, 임의의 필드들의 재순서화 또는 필드 크기들의 수정을 포함하여, 상이한 배열들 또는 순서들로 배열될 수도 있다.
본 발명은 다양한 프로세스들을 포함할 수도 있다. 본 발명의 프로세스들은 하드웨어 컴포넌트들로 수행될 수도 있거나 컴퓨터-판독가능한 명령들로 구현될 수도 있는데, 이는 그 명령들로 프로그래밍된 범용 또는 특수 목적용 프로세서나 논리 회로들이 프로세스들을 수행하도록 하는데 이용될 수도 있다. 대안으로, 프로세스들은 하드웨어와 소프트웨어의 조합으로 수행될 수도 있다.
본 발명의 일부들은, 컴퓨터 (또는 다른 전자 디바이스들) 를 프로그래밍 하여 본 발명에 따른 프로세스를 수행하는데 이용될 수도 있는 컴퓨터 프로그램 명령들이 저장된 컴퓨터-판독가능한 저장 매체를 포함할 수도 있는 컴퓨터 프로그램 제품으로 제공될 수도 있다. 컴퓨터-판독가능한 저장 매체는, 이로 제한되지는 않으며, 플로피 디스켓들, 광학 디스크들, CD-ROM (compact disk read-only memory: 컴팩트 디스크 읽기-전용 메모리) 들, 및 자기-광학 디스크들, ROM (read-only memory: 읽기-전용 메모리) 들, RAM (random access memory: 랜덤 액세스 메모리) 들, EPROM (erasable programmable read-only memory: 소거 및 프로그램 가능 읽기-전용 메모리) 들, EEPROM (electrically-erasable programmable read-only memory: 전기적-소거 및 프로그램 가능 읽기-전용 메모리) 들, 자기 또는 광학 카드들, 플래시 메모리, 또는 전자 명령들을 저장하기에 적합한 다른 유형의 매체들 / 컴퓨터-판독가능한 매체를 포함할 수도 있다. 더불어, 본 발명은, 또한, 컴퓨터 프로그램 제품으로서 다운로딩될 수도 있는데, 여기서, 프로그램은 원격 컴퓨터로부터 요청 컴퓨터로 전송될 수도 있다.
많은 방법들이 가장 기본적인 형태로 설명되었으나, 방법들 중 임의의 방법으로부터 프로세스들이 추가되거나 삭제될 수도 있고, 본 발명의 기본적인 범위를 벗어나지 않으면서 설명된 메시지들 중 임의의 메시지로부터 정보가 더해지거나 빼질 수도 있다. 많은 다른 수정들 및 각색들이 이루어질 수도 있음이 당업자에게 자명할 것이다. 특정 실시형태들은 본 발명을 제한하기 위해 제공되는 것이 아니고, 본 발명을 예시하기 위해 제공된다.
만약 요소 "A" 가 요소 "B" 에 또는 요소 "B" 와 커플링된다고 한다면, 요소 A 는 요소 B 에 직접적으로 커플링되거나, 예를 들어, 요소 C 를 통하여 간접적으로 커플링될 수도 있다. 컴포넌트, 특징, 구조, 프로세스, 또는 특성 A 가 컴포넌트, 특징, 구조, 프로세스, 또는 특성 B 를 "야기한다" 고 명세서에서 언급할 때, "A" 는 "B" 의 적어도 부분적인 원인이라는 것이고, 또한, "B" 를 야기하는 것을 돕는 적어도 하나의 다른 컴포넌트, 특징, 구조, 프로세스, 또는 특성이 있을 수도 있음을 의미한다. 만약 컴포넌트, 특징, 구조, 프로세스, 또는 특성이 포함될 "수도 있다 (may)", "지도 모른다 (might)", 또는 "수 있다 (could)" 고 명세서에서 가리킨다면, 그 특정 컴포넌트, 특징, 구조, 프로세스, 또는 특성은 포함될 것이 요구되지 않는다. 만약 명세서가 "일 (a)" 또는 "한 (an)" 의 요소를 언급한다면, 이는 설명된 요소들 중 오직 하나의 요소만이 있다는 것을 의미하지는 않는다.
일 실시형태는 본 발명의 일 구현 또는 예이다. 명세서에서, "일 실시형태", "하나의 실시형태", "일부 실시형태들", 또는 "다른 실시형태들" 에 대한 언급은 실시형태들과 관련하여 설명된 특정 특징, 구조, 또는 특성이 적어도 일부 실시형태들에 포함되나, 모든 실시형태들에 포함될 필요는 없음을 의미한다. "일 실시형태", "하나의 실시형태", 또는 "일부 실시형태들" 의 다양한 표현은 반드시 모두 동일한 실시형태를 언급하는 것은 아니다. 본 발명의 예시적인 실시형태들에 대한 앞서 말한 설명에서, 본 발명의 다양한 특징들은 개시물을 간소화하고 다양한 진보적인 양상들 중 하나 이상의 양상에 대한 이해를 도울 목적으로, 단일 실시형태, 특징, 또는 그 설명으로 때때로 함께 그룹화됨이 이해되어야 한다.
Claims (19)
- 장치로서,
케이블의 연결을 위한 포트로서, 상기 포트는 제 1 프로토콜 및 제 2 프로토콜과 호환되며, 상기 포트는 제 1 라인에 대한 제 1 핀, 제 2 라인에 대한 제 2 핀, 및 전력 핀인 제 3 핀을 포함하는 복수의 핀들을 포함하는, 상기 포트; 및
상기 케이블에 연결된 소스 디바이스의 유형을 결정하기 위한 프로세서를 포함하며,
상기 소스 디바이스의 유형의 결정은,
상기 장치에 의해, 상기 소스 디바이스가 제 1 프로토콜 하에서 발견 및 핸드쉐이크 (handshake) 프로세스를 완료할 수 있는지 여부를 결정하는 것,
상기 소스 디바이스가 상기 제 1 프로토콜 하에서 상기 발견 및 핸드쉐이크 프로세스를 완료할 수 없는 경우, 상기 장치가 상기 제 1 라인 상의 신호의 값 및 상기 제 2 라인 상의 신호의 값을 검출하는 것,
상기 제 1 라인 상의 낮은 (low) 신호 및 상기 제 2 라인 상의 높은 (high) 신호를 검출시에, 상기 장치가 발견 시퀀스를 개시하는 것을 포함하고,
상기 발견 시퀀스는,
상기 제 2 라인으로 신호 시퀀스를 송신하는 것;
상기 제 2 라인에서 상기 신호 시퀀스를 수신하려고 시도하는 것;
상기 제 2 라인 상에서 상기 신호 시퀀스를 성공적으로 수신시에, 상기 장치가 상기 제 1 프로토콜과 호환되는 소스 디바이스가 상기 케이블에 연결되었다고 결정하고, 상기 전력 핀 상에서 상기 소스 디바이스로 전력 신호를 공급하는 것; 및
상기 제 2 라인 상에서 상기 신호 시퀀스를 수신하는 것의 실패시에, 상기 장치가 상기 제 1 프로토콜과 호환되는 소스 디바이스가 상기 케이블에 연결되지 않았다고 결정하고, 상기 전력 핀에 전력을 인가하지 않는 것을 포함하는, 장치. - 제 1 항에 있어서,
상기 제 1 프로토콜은 MHL (Mobile High-Definition Link) 이고, 상기 제 2 프로토콜은 HDMI (High Definition Multimedia Interface) 인, 장치. - 제 2 항에 있어서,
상기 제 1 라인은 DDC (Display Data Channel) 통신 채널용 SCL (serial clock) 라인인, 장치. - 제 2 항에 있어서,
상기 제 2 라인은 DDC (Display Data Channel) 통신 채널용 SDA (serial data) 라인인, 장치. - 제 1 항에 있어서,
상기 케이블은 상기 제 1 라인에 대한 풀다운 (pull down) 저항을 포함하는, 장치. - 제 1 항에 있어서,
상기 신호 시퀀스는 의사 랜덤 신호 시퀀스인, 장치. - 삭제
- 케이블에 의해 포트에 연결된 소스 디바이스가 제 1 프로토콜 하에서 발견 및 핸드쉐이크 프로세스를 완료할 수 있는지 여부를 결정하는 단계로서, 상기 포트는 상기 제 1 프로토콜 및 제 2 프로토콜과 호환되는, 상기 결정하는 단계;
상기 소스 디바이스가 상기 제 1 프로토콜 하에서 상기 발견 및 핸드쉐이크 프로세스를 완료할 수 없다고 결정시에, 상기 케이블의 상기 연결을 위한 상기 포트의 제 1 라인 상의 신호 및 제 2 라인 상의 신호의 상태를 검출하는 단계로서, 상기 포트는 상기 제 1 라인에 대한 제 1 핀, 상기 제 2 라인에 대한 제 2 핀, 및 전력 핀인 제 3 핀을 포함하는 복수의 핀들을 포함하는, 상기 신호의 상태를 검출하는 단계; 및
상기 제 1 라인 상의 낮은 (low) 신호 및 상기 제 2 라인 상의 높은 (high) 신호를 검출시에, 상기 포트에서 발견 시퀀스를 개시하는 단계를 포함하며,
상기 발견 시퀀스는,
상기 제 2 라인으로 신호 시퀀스를 송신하는 단계,
상기 제 2 라인에서 상기 신호 시퀀스를 수신하려고 시도하는 단계,
상기 제 2 라인 상에서 상기 신호 시퀀스를 성공적으로 수신시에, 상기 제 1 프로토콜과 호환되는 소스 디바이스가 상기 케이블에 연결되었다고 결정하고, 상기 전력 핀 상에서 상기 소스 디바이스로 전력 신호를 공급하는 단계, 및
상기 제 2 라인 상에서 상기 신호 시퀀스를 수신하는 것의 실패시에, 상기 제 1 프로토콜과 호환되는 소스 디바이스가 상기 케이블에 연결되지 않았다고 결정하고, 상기 전력 핀에 전력을 인가하지 않는 단계를 포함하는, 방법. - 제 8 항에 있어서,
상기 제 1 프로토콜은 MHL (Mobile High-Definition Link) 이고, 상기 제 2 프로토콜은 HDMI (High Definition Multimedia Interface) 인, 방법. - 제 9 항에 있어서,
상기 제 1 라인은 DDC (Display Data Channel) 통신 채널용 SCL (serial clock) 라인이고, 상기 제 2 라인은 DDC 통신 채널용 SDA (serial data) 라인인, 방법. - 제 8 항에 있어서,
상기 케이블은 상기 제 1 라인에 대한 풀다운 (pull down) 저항을 포함하는, 방법. - 제 8 항에 있어서,
상기 신호 시퀀스를 송신하는 단계는 의사 랜덤 신호 시퀀스를 송신하는 단계를 포함하는, 방법. - 삭제
- 시스템으로서,
싱크 디바이스로서, 상기 싱크 디바이스는 케이블의 연결을 위한 포트를 포함하고, 상기 포트는 제 1 프로토콜 및 제 2 프로토콜과 호환되며, 상기 포트는 제 1 라인을 위한 제 1 핀, 제 2 라인을 위한 제 2 핀, 및 전력 핀인 제 3 핀을 포함하는 복수의 핀들을 포함하는, 상기 싱크 디바이스; 및
상기 포트와의 연결을 위한 케이블로서, 상기 케이블은 상기 포트의 상기 제 1 핀과 연결하기 위한 제 1 핀, 상기 포트의 제 2 핀과 연결하기 위한 제 2 핀, 및 상기 전력 핀과 연결하기 위한 제 3 핀을 포함하는 복수의 핀들을 갖는 커넥터 (connector) 를 포함하며, 상기 케이블은 케이블 커넥터의 상기 제 1 핀과 커플링되는 풀-다운 저항기 (pull-down resistor) 를 포함하는, 상기 포트와의 연결을 위한 케이블을 포함하며,
상기 싱크 디바이스는 상기 케이블에 연결된 소스 디바이스의 유형을 결정하고,
상기 소스 디바이스의 유형의 결정은,
상기 싱크 디바이스가, 상기 소스 디바이스가 제 1 프로토콜에 대한 발견 및 핸드쉐이크 프로세스를 완료할 수 있는지 여부를 결정하는 것,
상기 소스 디바이스가 상기 제 1 프로토콜 하에서 상기 발견 및 핸드쉐이크 프로세스를 완료할 수 없다고 결정시에, 상기 싱크 디바이스가 상기 제 1 라인 상의 신호의 값 및 상기 제 2 라인 상의 신호의 값을 검출하는 것, 및
제 1 라인 상의 낮은 (low) 신호 및 상기 제 2 라인 상의 높은 (high) 신호를 검출시에, 상기 싱크 디바이스가 발견 시퀀스를 개시하는 것을 포함하고,
상기 발견 시퀀스는 상기 제 2 라인으로 신호 시퀀스를 송신하는 것 및 상기 제 2 라인에서 상기 신호 시퀀스를 수신하려고 시도하는 것을 포함하며,
상기 싱크 디바이스가 상기 제 2 라인 상에서 상기 신호 시퀀스를 성공적으로 수신시에, 상기 싱크 디바이스가 상기 제 1 프로토콜과 호환되는 소스 디바이스가 상기 케이블에 연결되었다고 결정하고, 상기 전력 핀 상에서 상기 소스 디바이스로 전력 신호를 공급하고;
상기 싱크 디바이스가 상기 제 2 라인 상에서 상기 신호 시퀀스를 수신하는 것의 실패시에, 상기 싱크 디바이스가 상기 제 1 프로토콜과 호환되는 소스 디바이스가 상기 케이블에 연결되지 않았다고 결정하고, 상기 전력 핀에 전력을 인가하지 않는, 시스템. - 제 14 항에 있어서,
상기 제 1 프로토콜은 MHL (Mobile High-Definition Link) 이고, 상기 제 2 프로토콜은 HDMI (High Definition Multimedia Interface) 인, 시스템. - 제 15 항에 있어서,
상기 제 1 라인은 DDC (Display Data Channel) 통신 채널용 SCL (serial clock) 라인인, 시스템. - 제 15 항에 있어서,
상기 제 2 라인은 DDC (Display Data Channel) 통신 채널용 SDA (serial data) 라인인, 시스템. - 제 14 항에 있어서,
상기 신호 시퀀스는 의사 랜덤 신호 시퀀스인, 시스템. - 삭제
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US36042510P | 2010-06-30 | 2010-06-30 | |
US61/360,425 | 2010-06-30 | ||
US13/172,745 US8484387B2 (en) | 2010-06-30 | 2011-06-29 | Detection of cable connections for electronic devices |
US13/172,745 | 2011-06-29 | ||
PCT/US2011/042611 WO2012003328A2 (en) | 2010-06-30 | 2011-06-30 | Detection of cable connections for electronic devices |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20140007316A KR20140007316A (ko) | 2014-01-17 |
KR101694210B1 true KR101694210B1 (ko) | 2017-01-09 |
Family
ID=45400591
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020137002491A KR101694210B1 (ko) | 2010-06-30 | 2011-06-30 | 전자 디바이스를 위한 케이블 연결 검출 |
Country Status (7)
Country | Link |
---|---|
US (1) | US8484387B2 (ko) |
EP (1) | EP2589205B1 (ko) |
JP (1) | JP5678183B2 (ko) |
KR (1) | KR101694210B1 (ko) |
CN (1) | CN102972012B (ko) |
TW (1) | TWI484803B (ko) |
WO (1) | WO2012003328A2 (ko) |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8601173B2 (en) * | 2010-06-30 | 2013-12-03 | Silicon Image, Inc. | Detection of cable connections for electronic devices |
KR101566174B1 (ko) * | 2011-03-02 | 2015-11-05 | 삼성전자 주식회사 | 영상처리장치 및 그 제어방법 |
US9232265B2 (en) * | 2011-03-31 | 2016-01-05 | Lattice Semiconductor Corporation | Method, apparatus and system for transitioning an audio/video device between a source mode and a sink mode |
CN104115138B (zh) * | 2012-02-21 | 2018-01-23 | Zih公司 | 电可配置选配板接口 |
US9197340B2 (en) | 2012-10-16 | 2015-11-24 | Cadence Design Systems Inc. | Connector and interface circuit for simultaneous content streaming and user data from handheld devices |
US9285853B2 (en) * | 2012-11-20 | 2016-03-15 | Intel Corporation | Providing power to integrated electronics within a cable |
US9379752B2 (en) * | 2012-12-28 | 2016-06-28 | Lattice Semiconductor Corporation | Compensation scheme for MHL common mode clock swing |
WO2014188483A1 (ja) * | 2013-05-20 | 2014-11-27 | 株式会社 東芝 | 映像信号処理装置および映像信号処理方法 |
US8959257B2 (en) * | 2013-07-09 | 2015-02-17 | Kabushiki Kaisha Toshiba | Information processing apparatus and information processing method |
TW201505446A (zh) * | 2013-07-29 | 2015-02-01 | Algoltek Inc | 多規格影音訊號傳輸裝置 |
US20150334333A1 (en) * | 2013-07-30 | 2015-11-19 | Kabushiki Kaisha Toshiba | Electronic device and method for controlling the same |
TWI505700B (zh) * | 2014-01-22 | 2015-10-21 | Realtek Semiconductor Corp | 可插拔電子裝置及決定可插拔電子裝置所輸出之資料的方法 |
EP2958028B1 (en) * | 2014-06-20 | 2020-05-13 | Nagravision S.A. | Physical interface module |
US9767060B2 (en) * | 2014-08-26 | 2017-09-19 | Nokia Technologies Oy | USB type C to MHL M1 dead battery charging |
TWI564770B (zh) * | 2015-12-08 | 2017-01-01 | 中強光電股份有限公司 | 電子白板及其觸控感測信號傳輸方法 |
US10114782B2 (en) | 2016-09-27 | 2018-10-30 | Nxp B.V. | USB type C dual-role-port unattached duty cycle randomization |
US10690863B1 (en) * | 2017-12-13 | 2020-06-23 | Amazon Technologies, Inc. | Communication cable identification |
TWI689815B (zh) * | 2018-06-29 | 2020-04-01 | 圓剛科技股份有限公司 | 硬體相容性的判斷方法 |
TWI698752B (zh) | 2018-08-22 | 2020-07-11 | 新唐科技股份有限公司 | 積體電路、匯流排系統以及其控制方法 |
KR20210097545A (ko) * | 2020-01-30 | 2021-08-09 | 삼성전자주식회사 | 전자장치 및 그 제어방법 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6658497B1 (en) | 1998-10-22 | 2003-12-02 | Fujitsu Limited | System for recognizing of a device connection state by reading structure information data which produced by pull-up resistor and pull-down resistor |
US20090248924A1 (en) | 2008-03-27 | 2009-10-01 | Sony Ericsson Mobile Communications Ab | Multiplex mobile high-definition link (mhl) and usb 3.0 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5081701A (en) | 1987-04-20 | 1992-01-14 | Tandem Computers Incorporated | System for controlling data transfer using transfer handshake protocol using transfer complete and transfer inhibit signals |
US7350225B2 (en) * | 2001-03-27 | 2008-03-25 | Intel Corporation | System and related methods facilitating the rapid detection and acquisition of data channels in a cable modem using various modulation techniques |
US20020144285A1 (en) * | 2001-03-27 | 2002-10-03 | Shlomo Ovadia | System and related methods facilitating the rapid detection and acquisition of data channels in a cable modem |
US7423434B2 (en) | 2005-01-06 | 2008-09-09 | Hewlett-Packard Development Company, L.P. | Cable presence detection for detecting a connection between two devices |
US20070064593A1 (en) * | 2005-09-01 | 2007-03-22 | Tim Scale | Method and system for automatically resetting a cable access module upon detection of a lock-up |
US7716468B2 (en) * | 2006-03-01 | 2010-05-11 | Cisco Technology, Inc. | Method and system for cloned cable modem detection |
US7873980B2 (en) * | 2006-11-02 | 2011-01-18 | Redmere Technology Ltd. | High-speed cable with embedded signal format conversion and power control |
JP2008219796A (ja) * | 2007-03-07 | 2008-09-18 | Funai Electric Co Ltd | データ再生装置と送信器 |
US7921231B2 (en) | 2008-01-04 | 2011-04-05 | Silicon Image, Inc. | Discovery of electronic devices utilizing a control bus |
US7856520B2 (en) * | 2008-01-04 | 2010-12-21 | Silicon Image, Inc. | Control bus for connection of electronic devices |
US8275914B2 (en) * | 2008-10-16 | 2012-09-25 | Silicon Image, Inc. | Discovery of connections utilizing a control bus |
US8176214B2 (en) * | 2008-10-31 | 2012-05-08 | Silicon Image, Inc. | Transmission of alternative content over standard device connectors |
JP2012527660A (ja) * | 2009-05-20 | 2012-11-08 | クロノロジック プロプライエタリー リミテッド | SuperSpeedUSBデバイスおよび非SuperSpeedUSBデバイスの同期ネットワーク |
US20110208895A1 (en) * | 2010-02-22 | 2011-08-25 | Garmin Ltd. | Methods for memory programming during product assembly |
JP5671838B2 (ja) * | 2010-05-21 | 2015-02-18 | ソニー株式会社 | データ送信装置、データ受信装置、データ送信方法およびデータ受信方法 |
-
2011
- 2011-06-29 US US13/172,745 patent/US8484387B2/en active Active
- 2011-06-30 EP EP11801416.6A patent/EP2589205B1/en active Active
- 2011-06-30 KR KR1020137002491A patent/KR101694210B1/ko active IP Right Grant
- 2011-06-30 CN CN201180032677.8A patent/CN102972012B/zh active Active
- 2011-06-30 JP JP2013518716A patent/JP5678183B2/ja active Active
- 2011-06-30 WO PCT/US2011/042611 patent/WO2012003328A2/en active Application Filing
- 2011-06-30 TW TW100123182A patent/TWI484803B/zh active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6658497B1 (en) | 1998-10-22 | 2003-12-02 | Fujitsu Limited | System for recognizing of a device connection state by reading structure information data which produced by pull-up resistor and pull-down resistor |
US20090248924A1 (en) | 2008-03-27 | 2009-10-01 | Sony Ericsson Mobile Communications Ab | Multiplex mobile high-definition link (mhl) and usb 3.0 |
Non-Patent Citations (1)
Title |
---|
Universal Serial Bus Specification Revision 2.0, 2000. |
Also Published As
Publication number | Publication date |
---|---|
US8484387B2 (en) | 2013-07-09 |
TW201230742A (en) | 2012-07-16 |
JP5678183B2 (ja) | 2015-02-25 |
CN102972012B (zh) | 2016-03-09 |
EP2589205A2 (en) | 2013-05-08 |
EP2589205B1 (en) | 2016-06-08 |
CN102972012A (zh) | 2013-03-13 |
US20120005377A1 (en) | 2012-01-05 |
KR20140007316A (ko) | 2014-01-17 |
WO2012003328A2 (en) | 2012-01-05 |
WO2012003328A3 (en) | 2012-04-05 |
EP2589205A4 (en) | 2014-11-05 |
JP2013540373A (ja) | 2013-10-31 |
TWI484803B (zh) | 2015-05-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101694210B1 (ko) | 전자 디바이스를 위한 케이블 연결 검출 | |
US8601173B2 (en) | Detection of cable connections for electronic devices | |
KR101490895B1 (ko) | 제어 버스를 사용하는 전자 디바이스들의 발견 | |
US8275914B2 (en) | Discovery of connections utilizing a control bus | |
US8489784B2 (en) | Adaptive interconnection scheme for multimedia devices | |
EP2692118A2 (en) | Method. apparatus and system for transitioning an audio/video device between a source and a sink mode | |
US9234930B2 (en) | Determination of physical connectivity status of devices based on electrical measurement | |
US20090093172A1 (en) | Systems and methods for utilizing single detective pin of host to support plurality of external apparatus | |
CN103295554A (zh) | 基于影像讯号提供扩展显示器标志数据的集成电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
N231 | Notification of change of applicant | ||
A201 | Request for examination | ||
A302 | Request for accelerated examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20191224 Year of fee payment: 4 |