KR101693867B1 - 듀얼 튜너용 구동 시스템 - Google Patents

듀얼 튜너용 구동 시스템 Download PDF

Info

Publication number
KR101693867B1
KR101693867B1 KR1020100098146A KR20100098146A KR101693867B1 KR 101693867 B1 KR101693867 B1 KR 101693867B1 KR 1020100098146 A KR1020100098146 A KR 1020100098146A KR 20100098146 A KR20100098146 A KR 20100098146A KR 101693867 B1 KR101693867 B1 KR 101693867B1
Authority
KR
South Korea
Prior art keywords
frequency signal
input frequency
low noise
resistor
electrically connected
Prior art date
Application number
KR1020100098146A
Other languages
English (en)
Other versions
KR20120036457A (ko
Inventor
강명구
Original Assignee
엘지이노텍 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지이노텍 주식회사 filed Critical 엘지이노텍 주식회사
Priority to KR1020100098146A priority Critical patent/KR101693867B1/ko
Publication of KR20120036457A publication Critical patent/KR20120036457A/ko
Application granted granted Critical
Publication of KR101693867B1 publication Critical patent/KR101693867B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/50Tuning indicators; Automatic tuning control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/50Tuning indicators; Automatic tuning control
    • H04N5/505Invisible or silent tuning

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Amplifiers (AREA)

Abstract

본 발명은 몸체와; 몸체의 외측에 제공되어 입력 주파수 신호를 공급하는 연결 잭과; 몸체의 내부에 제공되고 연결 잭을 통해 입력 주파수 신호를 공급받아 적정 레벨의 범위로 입력 주파수 신호에 해당하는 전계 강도를 감쇠시키는 감쇠부와; 몸체의 내부에 제공되고 감쇠부를 통해 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호중 저잡음 노이즈 신호를 증폭하여 제거하며, 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호를 소정의 비율로 분배시키는 저잡음 증폭 분배부와; 몸체의 내부에 제공되고 저잡음 증폭 분배부를 통해 저잡음 노이즈 신호가 제거되면서 소정의 비율로 분배되어 출력되는 입력 주파수 신호중 제 1 입력 주파수 신호를 공급받아 동작하며, 제 1 출력 주파수 신호와 제 2 출력 주파수 신호 및 제 3 출력 주파수 신호중 적어도 하나의 출력 주파수 신호를 출력하는 메인 구동부; 및 몸체의 내부에 제공되고 저잡음 증폭 분배부를 통해 저잡음 노이즈 신호가 제거되면서 소정의 비율로 분배되어 출력되는 입력 주파수 신호중 제 2 입력 주파수 신호를 공급받아 동작하며, 제 4 출력 주파수 신호와 제 5 출력 주파수 신호 및 제 6 출력 주파수 신호중 적어도 하나의 출력 주파수 신호를 출력하는 적어도 하나의 서브 구동부를 포함하는 듀얼 튜너용 구동 시스템을 제공한다.

Description

듀얼 튜너용 구동 시스템{System for driving dual tuner}
실시예는 듀얼 튜너용 구동 시스템에 관한 것이다.
일반적으로, 튜너는 지상파나 케이블 또는 위성 방송 등의 전파를 수신받아 우리가 보거나 듣게끔 영상과 음성으로 동조시켜주는 장치였었다.
최근에는, 2개의 화면으로 표시할 수 있는 PIP(Picture-In-Picture) 기능을 제공하는 듀얼 튜너가 선보이고 있다.
그러나, 종래 PIP(Picture-In-Picture) 기능을 제공하는 듀얼 튜너는 동일 채널을 선국할 시에, 전계 감도의 열화 현상이 발생하여 서브 튜너의 발진 성분이 메인 튜너로 유기되므로, 메인 튜너와 서브 튜너간의 상호 신호 간섭을 일으키는 문제점이 있었다.
실시예에 따른 듀얼 튜너용 구동 시스템은 동일 채널을 선국할 시에 발생하는 전계 감도의 열화 현상을 억제시킬 수가 있으므로, 서브 튜너의 발진 성분이 메인 튜너로 유기되는 것을 방지할 수가 있어 메인 튜너와 서브 튜너간의 상호 신호 간섭을 방지할 수 있다.
실시예에 따른 듀얼 튜너용 구동 시스템은 몸체와; 몸체의 외측에 제공되어 입력 주파수 신호를 공급하는 연결 잭과; 몸체의 내부에 제공되고 연결 잭을 통해 입력 주파수 신호를 공급받아 적정 레벨의 범위로 입력 주파수 신호에 해당하는 전계 강도를 감쇠시키는 감쇠부와; 몸체의 내부에 제공되고 감쇠부를 통해 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호중 저잡음 노이즈 신호를 증폭하여 제거하며, 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호를 소정의 비율로 분배시키는 저잡음 증폭 분배부와; 몸체의 내부에 제공되고 저잡음 증폭 분배부를 통해 저잡음 노이즈 신호가 제거되면서 소정의 비율로 분배되어 출력되는 입력 주파수 신호중 제 1 입력 주파수 신호를 공급받아 동작하며, 제 1 출력 주파수 신호와 제 2 출력 주파수 신호 및 제 3 출력 주파수 신호중 적어도 하나의 출력 주파수 신호를 출력하는 메인 구동부; 및 몸체의 내부에 제공되고 저잡음 증폭 분배부를 통해 저잡음 노이즈 신호가 제거되면서 소정의 비율로 분배되어 출력되는 입력 주파수 신호중 제 2 입력 주파수 신호를 공급받아 동작하며, 제 4 출력 주파수 신호와 제 5 출력 주파수 신호 및 제 6 출력 주파수 신호중 적어도 하나의 출력 주파수 신호를 출력하는 적어도 하나의 서브 구동부를 포함한다.
실시예에 따른 듀얼 튜너용 구동 시스템은 동일 채널을 선국할 시에 발생하는 전계 감도의 열화 현상을 억제시킬 수가 있으므로, 서브 튜너의 발진 성분이 메인 튜너로 유기되는 것을 방지할 수가 있어 메인 튜너와 서브 튜너간의 상호 신호 간섭을 방지할 수 있는 효과가 있다.
도 1은 본 발명의 일 실시예에 따른 듀얼 튜너용 구동 시스템을 나타낸 블럭 구성도.
도 2는 도 1에 도시한 감쇠부를 나타낸 블럭 구성도.
도 3은 도 2에 도시한 감쇠부를 나타낸 등가 회로도.
도 4는 도 1에 도시한 저잡음 증폭 분배부를 나타낸 블럭 구성도.
도 5는 도 4에 도시한 저잡음 증폭 분배부를 나타낸 등가 회로도.
이하에서는 첨부된 도면을 참고로 하여 본 발명의 바람직한 실시예를 보다 상세히 설명하기로 한다.
도 1은 본 발명의 일 실시예에 따른 듀얼 튜너용 구동 시스템을 나타낸 블럭 구성도이다.
도 2는 도 1에 도시한 감쇠부를 나타낸 블럭 구성도이고, 도 3은 도 2에 도시한 감쇠부를 나타낸 등가 회로도이다.
도 4는 도 1에 도시한 저잡음 증폭 분배부를 나타낸 블럭 구성도이고, 도 5는 도 4에 도시한 저잡음 증폭 분배부를 나타낸 등가 회로도이다.
도 1 내지 도 5를 참조하면, 본 발명의 일 실시예에 따른 듀얼 튜너용 구동 시스템(100)은 몸체(A), 연결 잭(101), 감쇠부(102), 저잡음 증폭 분배부(104), 메인 구동부(106), 적어도 하나의 서브 구동부(108)등을 포함한다.
연결 잭(101)는 몸체(A)의 외측에 제공되어 입력 주파수 신호를 공급하도록 제공된다.
이때, 몸체(A)는 섀시를 포함하여 제공될 수가 있다.
감쇠부(102)는 몸체(A)의 내부에 제공되고 연결 잭(101)을 통해 입력 주파수 신호를 공급받아 적정 레벨의 범위로 입력 주파수 신호에 해당하는 전계 강도를 감쇠시키도록 제공된다.
더욱 자세하게 말하면, 감쇠부(102)는 감쇠부 동작 수단(102a), 전계 강도 감쇠 수단(102b), 전계 강도 조절 수단(102c), 전계 강도 공급 수단(102d)등을 포함할 수가 있다.
감쇠부 동작 수단(102a)은 도시하지는 않았지만, MOPLL IC(미도시)로부터 출력되는 AGC 값이 적정 레벨의 자동 이득 조절 값으로 출력될 때에, 감쇠부(102)를 동작시키도록 제공될 수가 있다.
전계 강도 감쇠 수단(102b)은 연결 잭(101)을 통해 입력 주파수 신호를 공급받아 입력 주파수 신호에 해당하는 전계 강도 값을 감쇠시켜, 감쇠된 전계 강도 값을 공급하도록 제공될 수가 있다.
이때, 전계 강도 감쇠 수단(102b)은 적어도 하나의 제 1 저항(R1), 적어도 하나의 제 1 인덕터(L1), 적어도 하나의 제 1 커패시터(C1), 적어도 하나의 제 1 평활 커패시터(CP1), 적어도 하나의 제 2 인덕터(L2)등을 포함할 수가 있다.
적어도 하나의 제 1 저항(R1)은 연결 잭(101)과 전기적으로 연결되어 입력 주파수 신호에 해당하는 전계 강도의 레벨을 조절하도록 제공될 수가 있다.
이때, 적어도 하나의 제 1 저항(R1)은 제 1 저항(R1)을 포함할 수가 있다.
적어도 하나의 제 1 인덕터(L1)는 일단이 적어도 하나의 제 1 저항(R1)과 전기적으로 연결될 수가 있고, 타단이 접지되어 적어도 하나의 제 1 저항(R1)에 의해 전계 강도의 레벨이 조절된 입력 주파수 신호에 해당하는 전계 강도 값을 시간적으로 감쇠시키도록 제공될 수가 있다.
이때, 적어도 하나의 제 1 인덕터(L1)는 제 1 인덕터(L1)를 포함할 수가 있다.
적어도 하나의 제 1 커패시터(C1)는 적어도 하나의 제 1 저항(R1) 및 적어도 하나의 제 1 인덕터(L1)와 전기적으로 연결되어 적어도 하나의 제 1 저항(R1)에 의해 전계 강도의 레벨이 조절될 수가 있고, 적어도 하나의 제 1 인덕터(L1)에 의해 시간적으로 감쇠된 전계 강도 값을 저장시키도록 제공될 수가 있다.
이때, 적어도 하나의 제 1 커패시터(C1)는 제 1 커패시터(C1)를 포함할 수가 있다.
적어도 하나의 제 1 평활 커패시터(CP1)는 적어도 하나의 제 1 커패시터(C1)와 전기적으로 연결되어 적어도 하나의 제 1 커패시터(C1)에 저장된 시간적으로 감쇠된 전계 강도 값에 해당하는 입력 주파수 신호중 노이즈 신호를 제거하도록 제공될 수가 있다.
이때, 적어도 하나의 제 1 평활 커패시터(CP1)는 제 1 평활 커패시터(CP1)를 포함할 수가 있다.
적어도 하나의 제 2 인덕터(L2)는 일단이 적어도 하나의 제 1 평활 커패시터(CP1)와 전기적으로 연결될 수가 있고, 타단이 접지되어 적어도 하나의 제 1 평활 커패시터(CP1)에 의해 노이즈 신호가 제거된 시간적으로 감쇠된 전계 강도 값을 다시 시간적으로 감쇠시키도록 제공될 수가 있다.
이때, 적어도 하나의 제 2 인덕터(L2)는 제 2 인덕터(L2)를 포함할 수가 있다.
전계 강도 조절 수단(102c)은 감쇠부 동작 수단(102a)을 통해 선택적으로 동작할 수가 있고, 전계 강도 감쇠 수단(102b)을 통해 공급되는 감쇠된 전계 강도 값을 적정 레벨의 범위로 감쇠시키도록 조절할 수가 있다.
이때, 전계 강도 조절 수단(102c)은 적어도 하나의 제 2 저항(R2, R3), 적어도 하나의 제 3 인덕터(L3), 적어도 하나의 제 1 정류 다이오드(D1, D2), 적어도 하나의 제 4 저항(R4, R5)등을 포함할 수가 있다.
적어도 하나의 제 2 저항(R2, R3)은 감쇠부 동작 수단(102a)과 전기적으로 연결되어 감쇠부 동작 수단(102a)의 선택적인 동작에 의해 공급되는 감쇠부 동작 전압의 레벨을 조절하도록 제공될 수가 있다.
이때, 적어도 하나의 제 2 저항(R2, R3)은 서로 병렬 연결된 제 2, 3 저항(R2, R3)을 포함할 수가 있다.
적어도 하나의 제 3 인덕터(L3)는 적어도 하나의 제 2 저항(R2, R3) 및 전계 강도 감쇠 수단(102b)과 전기적으로 연결되어 적어도 하나의 제 2 저항(R2, R3)에 의해 전압의 레벨이 조절된 감쇠부 동작 전압과, 전계 강도 감쇠 수단(102b)을 통해 공급되는 감쇠된 전계 강도 값에 해당하는 입력 주파수 신호를 시간적으로 조절하여 공급하도록 제공될 수가 있다.
적어도 하나의 제 1 정류 다이오드(D1, D2)는 적어도 하나의 제 3 인덕터(L3)와 전기적으로 연결되어 적어도 하나의 제 3 인덕터(L3)에 의해 시간적으로 조절된 상기 감쇠된 전계 강도 값에 해당하는 입력 주파수 신호를 정류하도록 제공될 수가 있다.
여기서, 적어도 하나의 제 1 정류 다이오드(D1, D2)는 제 1, 2 정류 다이오드(D1, D2)를 포함할 수가 있다.
이때, 제 1 정류 다이오드(D1)는 제 2 저항(R2)과 전기적으로 연결될 수가 있고, 제 2 정류 다이오드(D2)는 제 3 저항(R3)과 전기적으로 연결될 수가 있다.
또한, 적어도 하나의 제 3 인덕터(L3)는 제 3 인덕터(L3)를 포함할 수가 있고, 제 3 인덕터(L3)는 일단이 제 2 저항(R3) 및 제 1 정류 다이오드(D1)와 전기적으로 연결되면서 타단이 제 3 저항(R3) 및 제 2 정류 다이오드(D2)와 전기적으로 연결될 수가 있다.
적어도 하나의 제 4 저항(R4, R5)은 일단이 적어도 하나의 제 1 정류 다이오드(D1)와 전기적으로 연결될 수가 있고, 타단이 접지되어 적어도 하나의 제 1 정류 다이오드(D1)를 통해 정류되어 공급되는 감쇠된 전계 강도 값의 레벨을 조절하여 감쇠된 전계 강도 값에 해당하는 감쇠된 입력 주파수 신호를 전계 강도 공급 수단(102d)으로 공급하도록 제공될 수가 있다.
여기서, 적어도 하나의 제 4 저항(R4, R5)은 제 4, 5 저항(R4, R5)을 포함할 수가 있다.
이때, 제 4 저항(R4)은 일단이 제 1 정류 다이오드(D1)와 전기적으로 연결되면서 타단이 접지될 수가 있고, 제 5 저항(R5)은 일단이 제 2 정류 다이오드(D2)와 전기적으로 연결되면서 타단이 접지되도록 제공될 수가 있다.
또한, 적어도 하나의 제 2 평활 커패시터(CP2)는 일단이 제 2 정류 다이오드(D2) 및 제 5 저항(R5)의 사이에 전기적으로 연결될 수가 있고, 타단이 접지되도록 제공될 수가 있다.
이때, 적어도 하나의 제 2 평활 커패시터(CP2)는 제 2 평활 커패시터(CP2)를 포함할 수가 있다.
전계 강도 공급 수단(102d)은 전계 강도 조절 수단(102c)을 통해 적정 레벨의 범위로 감쇠된 전계 강도 값에 해당하는 감쇠된 입력 주파수 신호를 저잡음 증폭 분배부(104)로 공급하도록 제공될 수가 있다.
이때, 전계 강도 공급 수단(102d)은 적어도 하나의 제 2 커패시터(C2), 적어도 하나의 제 3 정류 다이오드(D3), 적어도 하나의 제 6 저항(R6)등을 포함할 수가 있다.
적어도 하나의 제 2 커패시터(C2)는 전계 강도 조절 수단(102c)을 통해 적정 레벨의 범위로 감쇠된 전계 강도 값을 저장하도록 제공될 수가 있다.
이때, 적어도 하나의 제 2 커패시터(C2)는 제 2 커패시터(C2)를 포함할 수가 있다.
적어도 하나의 제 3 정류 다이오드(D3)는 일단이 적어도 하나의 제 2 커패시터(C2)와 전기적으로 연결될 수가 있고, 타단이 접지되어 적어도 하나의 제 2 커패시터(C2)에 저장된 적정 레벨의 범위로 감쇠된 전계 강도 값에 해당하는 감쇠된 입력 주파수 신호를 정류시키도록 제공될 수가 있다.
이때, 적어도 하나의 제 3 정류 다이오드(D3)는 제 3 정류 다이오드(D3)를 포함할 수가 있다.
적어도 하나의 제 6 저항(R6)은 일단이 적어도 하나의 제 3 정류 다이오드(D3)와 전기적으로 연결될 수가 있고, 타단이 저잡음 증폭 분배부(104)와 전기적으로 연결되어 적어도 하나의 제 3 정류 다이오드(D3)에 의해 정류된 상기 적정 레벨의 범위로 감쇠된 전계 강도 값의 레벨을 조절하여 성가 적정 레벨의 범위로 감쇠된 전계 강도 값에 해당하는 감쇠된 입력 주파수 신호를 저잡음 증폭 분배부(104)로 공급하도록 제공될 수가 있다.
이때, 적어도 하나의 제 6 저항(R6)은 제 6 저항(R6)을 포함할 수가 있다.
저잡음 증폭 분배부(104)는 몸체(A)의 내부에 제공되고 감쇠부(102)를 통해 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호중 저잡음 노이즈 신호를 증폭하여 제거하며, 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호를 소정의 비율로 분배시키도록 제공된다.
이때, 저잡음 증폭 분배부(104)는 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호를 1:1 바룬(balun)으로 분배시키도록 제공될 수가 있다.
더욱 자세하게 말하면, 저잡음 증폭 분배부(104)는 입력 주파수 신호 제공 수단(104a), 저잡음 증폭 분배부 동작 수단(104b), 저잡음 증폭 분배 IC(104c), 노이즈 신호 제거 수단(104d), 제 1 입력 주파수 신호 제공 수단(104e), 제 2 입력 주파수 신호 제공 수단(104f)등을 포함할 수가 있다.
입력 주파수 신호 제공 수단(104a)은 감쇠부(102)를 통해 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호를 공급하도록 제공될 수가 있다.
이때, 입력 주파수 신호 제공 수단(104a)은 적어도 하나의 제 3 커패시터(C3), 적어도 하나의 제 7 평활 커패시터(CP7), 적어도 하나의 제 4 인덕터(L4)등을 포함할 수가 있다.
적어도 하나의 제 3 커패시터(C3)는 감쇠부(102)와 전기적으로 연결되어 감쇠부(102)를 통해 공급되는 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호를 저장하도록 제공될 수가 있다.
이때, 적어도 하나의 제 3 커패시터(C3)는 제 3 커패시터(C3)를 포함할 수가 있다.
적어도 하나의 제 7 평활 커패시터(CP7)는 일단이 적어도 하나의 제 3 커패시터(C3)와 전기적으로 연결될 수가 있고, 타단이 접지되어 적어도 하나의 제 3 커패시터(C3)에 저장된 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호중 노이즈 신호를 제거하도록 제공될 수가 있다.
이때, 적어도 하나의 제 7 평활 커패시터(CP7)는 제 7 평활 커패시터(CP7)를 포함할 수가 있다.
적어도 하나의 제 4 인덕터(L4)는 일단이 적어도 하나의 제 3 커패시터(C3) 및 적어도 하나의 제 7 평활 커패시터(CP)와 전기적으로 연결될 수가 있고, 타단이 저잡음 증폭 분배 IC(104c)의 제 1단과 전기적으로 연결되어 적어도 하나의 제 7 평활 커패시터(C7)에 의해 노이즈 신호가 제거되도록 제공될 수가 있다.
또한, 적어도 하나의 제 4 인덕터(L4)는 적어도 하나의 제 3 커패시터(C3)에 저장된 상기 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호를 시간적으로 조절하여 저잡음 증폭 분배 IC(104c)의 제 1단으로 공급하도록 제공될 수가 있다.
이때, 적어도 하나의 제 4 인덕터(L4)는 제 4 인덕터(L4)를 포함할 수가 있다.
저잡음 증폭 분배부 동작 수단(104b)은 입력 주파수 신호 제공 수단(104a)을 통해 상기 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호가 공급될 때에, 기준 전압원으로부터 기준 전압을 공급하도록 제공될 수가 있다.
이때, 저잡음 증폭 분배부 동작 수단(104b)은 기준 전압 제공 단자(Vref)와 적어도 하나의 제 7 저항(R7)등을 포함할 수가 있다.
기준 전압 제공 단자(Vref)는 입력 주파수 신호 제공 수단(104a)을 통해 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호가 공급될 때에, 기준 전압원으로부터 기준 전압을 공급하도록 제공될 수가 있다.
적어도 하나의 제 7 저항(R7)은 일단이 기준 전압 제공 단자(Vref)와 전기적으로 연결될 수가 있고, 타단이 입력 주파수 신호 제공 수단(104a) 및 저잡음 증폭 분배 IC(104c)의 제 1단과 전기적으로 연결되어 기준 전압 제공 단자(Vref)를 통해 기준 전압원으로부터 공급되는 기준 전압의 레벨을 조절하여 저잡음 증폭 분배 IC(104c)의 제 1단으로 공급하도록 제공될 수가 있다.
이때, 적어도 하나의 제 7 저항(R7)은 제 7 저항(R7)을 포함할 수가 있다.
또한, 적어도 하나의 제 3 평활 커패시터(CP3, CP4, CP5, CP6)는 일단이 기준 전압 제공 단자(Vref)와 전기적으로 연결되고, 타단이 접지되어 기준 전압 제공 단자(Vref)를 통해 기준 전압원으로부터 공급되는 기준 전압중 노이즈 전압을 제거하도록 제공될 수가 있다.
이때, 적어도 하나의 제 3 평활 커패시터(CP3, CP4, CP5, CP6)는 서로 병렬 연결된 제 3, 4, 5, 6 평활 커패시터(CP3, CP4, CP5, CP6)를 포함할 수가 있다.
저잡음 증폭 분배 IC(104c)는 입력 주파수 신호 제공 수단(104a)을 통해 상기 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호를 공급받을 수가 있고, 저잡음 증폭 분배부 동작 수단(104b)을 통해 기준 전압을 공급받아 동작하여 상기 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호중 저잡음 노이즈 신호를 증폭하여 제거할 수가 있으며, 상기 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호를 소정의 비율로 분배시키도록 제공될 수가 있다.
노이즈 신호 제거 수단(104d)은 저잡음 증폭 분배 IC(104c)를 통해 저잡음 노이즈 신호를 증폭하여 제거할 때에, 저잡음 노이즈 신호가 제거되지 않을 경우 저잡음 증폭 분배 IC(104c)로부터 제거되지 않은 저잡음 노이즈 신호를 공급받아 다시 제거하도록 제공될 수가 있다.
이때, 노이즈 신호 제거 수단(104d)은 적어도 하나의 제 8 평활 커패시터(CP8)와 적어도 하나의 제 8 저항(R8)등을 포함할 수가 있다.
적어도 하나의 제 8 평활 커패시터(CP8)는 일단이 저잡음 증폭 분배 IC(104c)의 제 2단과 전기적으로 연결될 수가 있고, 타단이 접지되어 저잡음 증폭 분배 IC(104c)를 통해 저잡음 노이즈 신호를 증폭하여 제거할 때에, 저잡음 노이즈 신호가 제거되지 않을 경우 저잡음 증폭 분배 IC(104c)의 제 2단으로부터 제거되지 않은 저잡음 노이즈 신호를 공급받아 다시 제거하도록 제공될 수가 있다.
이때, 적어도 하나의 제 8 평활 커패시터(CP8)는 제 8 평활 커패시터(CP8)를 포함할 수가 있다.
적어도 하나의 제 8 저항(R8)은 일단이 저잡음 증폭 분배 IC(104c)의 제 2단 및 적어도 하나의 제 8 평활 커패시터(CP8)의 일단과 전기적으로 연결될 수가 있고, 타단이 적어도 하나의 제 8 평활 커패시터(CP8)의 타단과 전기적으로 연결되면서 접지되어 적어도 하나의 제 8 평활 커패시터(CP8)에 의해 제거되지 않은 저잡음 노이즈 신호의 전압 레벨을 조절하도록 제공될 수가 있다.
이때, 적어도 하나의 제 8 저항(R8)은 제 8 저항(R8)을 포함할 수가 있다.
제 1 입력 주파수 신호 제공 수단(104e)은 저잡음 증폭 분배 IC(104c)를 통해 저잡음 노이즈 신호가 제거될 수가 있고, 상기 적정 레벨의 범위로 전계 강도가 감쇠되면서 소정의 비율로 분배된 입력 주파수 신호를 공급받아 메인 구동부(106)로 공급하도록 제공될 수가 있다.
이때, 제 1 입력 주파수 신호 제공 수단(104e)은 제 1 동작 전압 제공 단자(Vdc1), 적어도 하나의 제 5 인덕터(L5), 적어도 하나의 제 4 커패시터(C4), 적어도 하나의 제 9 저항(R9), 적어도 하나의 제 6 인덕터(L6)등을 포함할 수가 있다.
제 1 동작 전압 제공 단자(Vdc1)는 저잡음 증폭 분배부 동작 수단(104b)과 전기적으로 연결되어 기준 전압원으로부터 기준 전압을 공급받아 제 1 동작 전압을 공급하도록 제공될 수가 있다.
적어도 하나의 제 5 인덕터(L5)는 일단이 제 1 동작 전압 제공 단자(Vdc1)와 전기적으로 연결될 수가 있고, 타단이 저잡음 증폭 분배 IC(104c)의 제 3단과 전기적으로 연결되어 제 1 동작 전압 제공 단자(Vdc1)를 통해 공급되는 제 1 동작 전압을 시간적으로 조절하여 공급하도록 제공될 수가 있다.
이때, 적어도 하나의 제 5 인덕터(L5)는 제 5 인덕터(L5)를 포함할 수가 있다.
적어도 하나의 제 4 커패시터(C4)는 적어도 하나의 제 5 인덕터(L5) 및 저잡음 증폭 분배 IC(104c)의 제 3단과 전기적으로 연결될 수가 있고, 적어도 하나의 제 5 인덕터(L5)에 의해 시간적으로 조절되어 공급되는 제 1 동작 전압을 저장하도록 제공될 수가 있다.
또한, 적어도 하나의 제 4 커패시터(C4)는 저잡음 증폭 분배 IC(104c)를 통해 저잡음 노이즈 신호가 제거될 수가 있고 상기 적정 레벨의 범위로 전계 강도가 감쇠되면서 소정의 비율로 분배된 입력 주파수 신호를 저잡음 증폭 분배 IC(104c)의 제 3단으로부터 공급받아 저장하도록 제공될 수가 있다.
이때, 적어도 하나의 제 4 커패시터(C4)는 제 4 커패시터(C4)를 포함할 수가 있다.
적어도 하나의 제 9 저항(R9)은 일단이 적어도 하나의 제 4 커패시터(C4)와 전기적으로 연결될 수가 있고, 타단이 접지되어 적어도 하나의 제 4 커패시터(C4)에 저장된 상기 적정 레벨의 범위로 전계 강도가 감쇠되면서 소정의 비율로 분배된 입력 주파수 신호에 해당하는 전압의 레벨을 조절하도록 제공될 수가 있다.
이때, 적어도 하나의 제 9 저항(R9)은 제 9 저항(R9)을 포함할 수가 있다.
적어도 하나의 제 6 인덕터(L6)는 일단이 적어도 하나의 제 9 저항(R9)과 전기적으로 연결될 수가 있고, 타단이 메인 구동부(106)와 전기적으로 연결되어 적어도 하나의 제 9 저항(R9)에 의해 전압의 레벨이 조절된 상기 적정 레벨의 범위로 전계 강도가 감쇠되면서 소정의 비율로 분배된 입력 주파수 신호를 시간적으로 조절하여 메인 구동부(106)로 공급하도록 제공될 수가 있다.
이때, 적어도 하나의 제 6 인덕터(L6)는 제 6 인덕터(L6)를 포함할 수가 있다.
제 2 입력 주파수 신호 제공 수단(104f)은 저잡음 증폭 분배 IC(104c)를 통해 저잡음 노이즈 신호가 제거될 수가 있고, 상기 적정 레벨의 범위로 전계 강도가 감쇠되면서 소정의 비율로 분배된 입력 주파수 신호를 공급받아 적어도 하나의 서브 구동부(108)로 공급하도록 제공될 수가 있다.
이때, 제 2 입력 주파수 신호 제공 수단(104f)은 제 2 동작 전압 제공 단자(Vdc2), 적어도 하나의 제 7 인덕터(L7), 적어도 하나의 제 5 커패시터(C5), 적어도 하나의 제 10 저항(R10), 적어도 하나의 제 8 인덕터(L8)등을 포함할 수가 있다.
제 2 동작 전압 제공 단자(Vdc2)는 제 2 동작 전압을 공급하도록 제공될 수가 있다.
적어도 하나의 제 7 인덕터(L7)는 일단이 제 2 동작 전압 제공 단자(Vdc2)와 전기적으로 연결될 수가 있고, 타단이 저잡음 증폭 분배 IC(104c)의 제 4단과 전기적으로 연결되어 제 2 동작 전압 제공 단자(Vdc2)를 통해 공급되는 제 2 동작 전압을 시간적으로 조절하여 공급하도록 제공될 수가 있다.
이때, 적어도 하나의 제 7 인덕터(L7)는 제 7 인덕터(L7)를 포함할 수가 있다.
적어도 하나의 제 5 커패시터(C5)는 적어도 하나의 제 7 인덕터(L7) 및 저잡음 증폭 분배 IC(104c)의 제 4단과 전기적으로 연결될 수가 있고, 적어도 하나의 제 7 인덕터(L7)에 의해 시간적으로 조절되어 공급되는 제 2 동작 전압을 저장하도록 제공될 수가 있다.
또한, 적어도 하나의 제 5 커패시터(C5)는 저잡음 증폭 분배 IC(104c)를 통해 저잡음 노이즈 신호가 제거될 수가 있고, 상기 적정 레벨의 범위로 전계 강도가 감쇠되면서 소정의 비율로 분배된 입력 주파수 신호를 저잡음 증폭 분배 IC(104c)의 제 4단으로부터 공급받아 저장하도록 제공될 수가 있다.
이때, 적어도 하나의 제 5 커패시터(C5)는 제 5 커패시터(C5)를 포함할 수가 있다.
적어도 하나의 제 10 저항(R10)은 일단이 적어도 하나의 제 5 커패시터(C5)와 전기적으로 연결될 수가 있고, 타단이 접지되어 적어도 하나의 제 5 커패시터(C5)에 저장된 상기 적정 레벨의 범위로 전계 강도가 감쇠되면서 소정의 비율로 분배된 입력 주파수 신호에 해당하는 전압의 레벨을 조절하도록 제공될 수가 있다.
이때, 적어도 하나의 제 10 저항(R10)은 제 10 저항(R10)을 포함할 수가 있다.
적어도 하나의 제 8 인덕터(L8)는 일단이 적어도 하나의 제 10 저항(R10)과 전기적으로 연결될 수가 있고, 타단이 적어도 하나의 서브 구동부(108)와 전기적으로 연결되어 적어도 하나의 제 10 저항(R10)에 의해 전압의 레벨이 조절된 상기 적정 레벨의 범위로 전계 강도가 감쇠되면서 소정의 비율로 분배된 입력 주파수 신호를 시간적으로 조절하여 적어도 하나의 서브 구동부(108)로 공급하도록 제공될 수가 있다.
이때, 적어도 하나의 제 8 인덕터(L8)는 제 8 인덕터(L8)를 포함할 수가 있다.
메인 구동부(106)는 몸체(A)의 내부에 제공되고 저잡음 증폭 분배부(104)를 통해 저잡음 노이즈 신호가 제거되면서 소정의 비율로 분배되어 출력되는 입력 주파수 신호중 제 1 입력 주파수 신호를 공급받아 동작하며, 제 1 출력 주파수 신호와 제 2 출력 주파수 신호 및 제 3 출력 주파수 신호중 적어도 하나의 출력 주파수 신호를 출력하도록 제공된다.
여기서, 메인 구동부(106)는 Coil Tuner를 포함할 수가 있으나, 본 발명은 이에 한정하지 않고 Chip Tuner IC를 포함할 수가 있다.
이때, 제 1 입력 주파수 신호는 제 1 RF 입력 주파수 신호일 수가 있고, 제 1 출력 주파수 신호는 제 1 AIF(Analog Intermediate Frequency) 신호일 수가 있다.
또한, 제 2 출력 주파수 신호는 제 1 DIF(Digital Intermediate Frequency) 신호일 수가 있고, 제 3 출력 주파수 신호는 제 2 DIF(Digital Intermediate Frequency) 신호일 수가 있다.
적어도 하나의 서브 구동부(108)는 몸체(A)의 내부에 제공되고 저잡음 증폭 분배부(104)를 통해 저잡음 노이즈 신호가 제거되면서 소정의 비율로 분배되어 출력되는 입력 주파수 신호중 제 2 입력 주파수 신호를 공급받아 동작하며, 제 4 출력 주파수 신호와 제 5 출력 주파수 신호 및 제 6 출력 주파수 신호중 적어도 하나의 출력 주파수 신호를 출력하도록 제공된다.
여기서, 적어도 하나의 서브 구동부(108)는 Chip Tuner IC를 포함할 수가 있으나, 본 발명은 이에 한정하지 않고 Coil Tuner를 포함할 수가 있다.
이때, 제 2 입력 주파수 신호는 제 2 RF 입력 주파수 신호일 수가 있고, 제 4 출력 주파수 신호는 제 2 AIF(Analog Intermediate Frequency) 신호일 수가 있다.
또한, 제 5 출력 주파수 신호는 제 3 DIF(Digital Intermediate Frequency) 신호일 수가 있고, 제 6 출력 주파수 신호는 제 4 DIF(Digital Intermediate Frequency) 신호일 수가 있다.
이와 같은, 본 발명의 일 실시예에 따른 듀얼 튜너용 구동 시스템(100)은 몸체(A), 연결 잭(101), 감쇠부(102), 저잡음 증폭 분배부(104), 메인 구동부(106), 적어도 하나의 서브 구동부(108)등을 포함한다.
따라서, 본 발명의 일 실시예에 따른 듀얼 튜너용 구동 시스템(100)은 감쇠부(102)와 저잡음 증폭 분배부(104)를 통해 동일 채널을 선국할 시에 발생하는 전계 감도의 열화 현상을 억제시킬 수가 있으므로, 서브 튜너의 발진 성분이 메인 튜너로 유기되는 것을 방지할 수가 있어 메인 튜너와 서브 튜너간의 상호 신호 간섭을 방지할 수가 있게 된다.
본 발명이 속하는 기술분야의 당업자는 본 발명이 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예는 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 하고, 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
100 : 듀얼 튜너용 구동 시스템(100) A : 몸체
101 : 연결 잭 102 : 감쇠부
102a : 감쇠부 동작 수단 102b : 전계 강도 감쇠 수단
102c : 전계 강도 조절 수단 102d : 전계 강도 공급 수단
104 : 저잡음 증폭 분배부
104a : 입력 주파수 신호 제공 수단
104b : 저잡음 증폭 분배부 동작 수단
104c : 저잡음 증폭 분배 IC 104d : 노이즈 신호 제거 수단
104e : 제 1 입력 주파수 신호 제공 수단
104f : 제 2 입력 주파수 신호 제공 수단 106 : 메인 구동부
108 : 서브 구동부

Claims (32)

  1. 몸체와;
    상기 몸체의 외측에 제공되어 입력 주파수 신호를 공급하는 연결 잭과;
    상기 몸체의 내부에 제공되고 상기 연결 잭을 통해 상기 입력 주파수 신호를 공급받아 적정 레벨의 범위로 상기 입력 주파수 신호에 해당하는 전계 강도를 감쇠시키는 감쇠부와;
    상기 몸체의 내부에 제공되고 상기 감쇠부를 통해 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호중 저잡음 노이즈 신호를 증폭하여 제거하며, 상기 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호를 소정의 비율로 분배시키는 저잡음 증폭 분배부와;
    상기 몸체의 내부에 제공되고 상기 저잡음 증폭 분배부를 통해 상기 저잡음 노이즈 신호가 제거되면서 소정의 비율로 분배되어 출력되는 입력 주파수 신호중 제 1 입력 주파수 신호를 공급받아 동작하며, 제 1 출력 주파수 신호와 제 2 출력 주파수 신호 및 제 3 출력 주파수 신호중 적어도 하나의 출력 주파수 신호를 출력하는 메인 구동부; 및
    상기 몸체의 내부에 제공되고 상기 저잡음 증폭 분배부를 통해 상기 저잡음 노이즈 신호가 제거되면서 소정의 비율로 분배되어 출력되는 입력 주파수 신호중 제 2 입력 주파수 신호를 공급받아 동작하며, 제 4 출력 주파수 신호와 제 5 출력 주파수 신호 및 제 6 출력 주파수 신호중 적어도 하나의 출력 주파수 신호를 출력하는 적어도 하나의 서브 구동부를 포함하며,
    상기 감쇠부는,
    MOPLL IC로부터 출력되는 AGC 값이 적정 레벨의 자동 이득 조절 값으로 출력될 때에, 상기 감쇠부를 동작시키는 감쇠부 동작 수단과;
    상기 연결 잭을 통해 상기 입력 주파수 신호를 공급받아 상기 입력 주파수 신호에 해당하는 전계 강도 값을 감쇠시켜, 감쇠된 전계 강도 값을 제공하는 전계 강도 감쇠 수단과;
    상기 감쇠부 동작 수단을 통해 선택적으로 동작하고, 상기 전계 강도 감쇠 수단을 통해 공급되는 상기 감쇠된 전계 강도 값을 적정 레벨의 범위로 감쇠시키도록 조절하는 전계 강도 조절 수단; 및
    상기 전계 강도 조절 수단을 통해 상기 적정 레벨의 범위로 감쇠된 전계 강도 값에 해당하는 감쇠된 입력 주파수 신호를 상기 저잡음 증폭 분배부로 제공하는 전계 강도 공급 수단을 포함하는 듀얼 튜너용 구동 시스템.
  2. 삭제
  3. 제 1항에 있어서,
    상기 전계 강도 감쇠 수단은,
    상기 연결 잭과 전기적으로 연결되어 상기 입력 주파수 신호에 해당하는 전계 강도의 레벨을 조절하는 적어도 하나의 제 1 저항과;
    일단이 상기 적어도 하나의 제 1 저항과 전기적으로 연결되고, 타단이 접지되어 상기 적어도 하나의 제 1 저항에 의해 전계 강도의 레벨이 조절된 입력 주파수 신호에 해당하는 전계 강도 값을 시간적으로 감쇠시키는 적어도 하나의 제 1 인덕터와;
    상기 적어도 하나의 제 1 저항 및 상기 적어도 하나의 제 1 인덕터와 전기적으로 연결되어 상기 적어도 하나의 제 1 저항에 의해 전계 강도의 레벨이 조절되고, 상기 적어도 하나의 제 1 인덕터에 의해 시간적으로 감쇠된 전계 강도 값을 저장시키는 적어도 하나의 제 1 커패시터와;
    상기 적어도 하나의 제 1 커패시터와 전기적으로 연결되어 상기 적어도 하나의 제 1 커패시터에 저장된 상기 시간적으로 감쇠된 전계 강도 값에 해당하는 입력 주파수 신호중 노이즈 신호를 제거하는 적어도 하나의 제 1 평활 커패시터; 및
    일단이 상기 적어도 하나의 제 1 평활 커패시터와 전기적으로 연결되고, 타단이 접지되어 상기 적어도 하나의 제 1 평활 커패시터에 의해 상기 노이즈 신호가 제거된 상기 시간적으로 감쇠된 전계 강도 값을 다시 시간적으로 감쇠시키는 적어도 하나의 제 2 인덕터를 포함하는 듀얼 튜너용 구동 시스템.
  4. 제 1항에 있어서,
    상기 전계 강도 조절 수단은,
    상기 감쇠부 동작 수단과 전기적으로 연결되어 상기 감쇠부 동작 수단의 선택적인 동작에 의해 공급되는 감쇠부 동작 전압의 레벨을 조절하는 적어도 하나의 제 2 저항과;
    상기 적어도 하나의 제 2 저항 및 상기 전계 강도 감쇠 수단과 전기적으로 연결되어 상기 적어도 하나의 제 2 저항에 의해 전압의 레벨이 조절된 감쇠부 동작 전압과, 상기 전계 강도 감쇠 수단을 통해 공급되는 상기 감쇠된 전계 강도 값에 해당하는 입력 주파수 신호를 시간적으로 조절하여 제공하는 적어도 하나의 제 3 인덕터와;
    상기 적어도 하나의 제 3 인덕터와 전기적으로 연결되어 상기 적어도 하나의 제 3 인덕터에 의해 시간적으로 조절된 상기 감쇠된 전계 강도 값에 해당하는 입력 주파수 신호를 정류하는 적어도 하나의 제 1 정류 다이오드와;
    일단이 상기 적어도 하나의 제 1 정류 다이오드와 전기적으로 연결되고, 타단이 접지되어 상기 적어도 하나의 제 1 정류 다이오드를 통해 정류되어 공급되는 상기 감쇠된 전계 강도 값의 레벨을 조절하여 상기 감쇠된 전계 강도 값에 해당하는 감쇠된 입력 주파수 신호를 상기 전계 강도 공급 수단으로 제공하는 적어도 하나의 제 4 저항을 포함하는 듀얼 튜너용 구동 시스템.
  5. 제 4항에 있어서,
    상기 적어도 하나의 제 2 저항은 서로 병렬 연결된 제 2, 3 저항을 포함하는 듀얼 튜너용 구동 시스템.
  6. 제 4항에 있어서,
    상기 적어도 하나의 제 2 저항은 서로 병렬 연결된 제 2, 3 저항을 포함하고;
    상기 적어도 하나의 제 3 인덕터는 상기 제 2 저항 및 상기 제 3 저항과 전기적으로 연결된 듀얼 튜너용 구동 시스템.
  7. 제 4항에 있어서,
    상기 적어도 하나의 제 2 저항은 서로 병렬 연결된 제 2, 3 저항을 포함하고;
    상기 적어도 하나의 제 1 정류 다이오드는 제 1 정류 다이오드와 제 2 정류 다이오드를 포함하며;
    상기 제 1 정류 다이오드는 상기 제 2 저항과 전기적으로 연결되고, 상기 제 2 정류 다이오드는 상기 제 3 저항과 전기적으로 연결된 듀얼 튜너용 구동 시스템.
  8. 제 4항에 있어서,
    상기 적어도 하나의 제 2 저항은 서로 병렬 연결된 제 2, 3 저항을 포함하고;
    상기 적어도 하나의 제 1 정류 다이오드는 제 1 정류 다이오드와, 제 2 정류 다이오드를 포함하며;
    상기 제 1 정류 다이오드는 상기 제 2 저항과 전기적으로 연결되고, 상기 제 2 정류 다이오드는 상기 제 3 저항과 전기적으로 연결되며, 상기 적어도 하나의 제 3 인덕터는 일단이 상기 제 2 저항 및 상기 제 1 정류 다이오드와 전기적으로 연결되면서 타단이 상기 제 3 저항 및 상기 제 2 정류 다이오드와 전기적으로 연결된 듀얼 튜너용 구동 시스템.
  9. 제 4항에 있어서,
    상기 적어도 하나의 제 1 정류 다이오드는 제 1, 2 정류 다이오드를 포함하고;
    상기 적어도 하나의 제 4 저항은 제 4, 5 저항을 포함하며;
    상기 제 4 저항은 일단이 상기 제 1 정류 다이오드와 전기적으로 연결되면서 타단이 접지되고, 상기 제 5 저항은 일단이 상기 제 2 정류 다이오드와 전기적으로 연결되면서 타단이 접지된 듀얼 튜너용 구동 시스템.
  10. 제 9항에 있어서,
    일단이 상기 제 2 정류 다이오드 및 상기 제 5 저항의 사이에 전기적으로 연결되고, 타단이 접지된 적어도 하나의 제 2 평활 커패시터를 포함하는 듀얼 튜너용 구동 시스템.
  11. 제 1항에 있어서,
    상기 전계 강도 공급 수단은,
    상기 전계 강도 조절 수단을 통해 상기 적정 레벨의 범위로 감쇠된 전계 강도 값을 저장하는 적어도 하나의 제 2 커패시터와;
    일단이 상기 적어도 하나의 제 2 커패시터와 전기적으로 연결되고, 타단이 접지되어 상기 적어도 하나의 제 2 커패시터에 저장된 상기 적정 레벨의 범위로 감쇠된 전계 강도 값에 해당하는 감쇠된 입력 주파수 신호를 정류시키는 적어도 하나의 제 3 정류 다이오드; 및
    일단이 상기 적어도 하나의 제 3 정류 다이오드와 전기적으로 연결되고, 타단이 상기 저잡음 증폭 분배부와 전기적으로 연결되어 상기 적어도 하나의 제 3 정류 다이오드에 의해 정류된 상기 적정 레벨의 범위로 감쇠된 전계 강도 값의 레벨을 조절하여 상기 적정 레벨의 범위로 감쇠된 전계 강도 값에 해당하는 감쇠된 입력 주파수 신호를 상기 저잡음 증폭 분배부로 제공하는 적어도 하나의 제 6 저항을 포함하는 듀얼 튜너용 구동 시스템.
  12. 제 1항에 있어서,
    상기 저잡음 증폭 분배부는,
    상기 감쇠부를 통해 상기 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호를 제공하는 입력 주파수 신호 제공 수단과;
    상기 입력 주파수 신호 제공 수단을 통해 상기 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호가 공급될 때에, 기준 전압원으로부터 기준 전압을 제공하는 저잡음 증폭 분배부 동작 수단과;
    상기 입력 주파수 신호 제공 수단을 통해 상기 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호를 공급받고, 상기 저잡음 증폭 분배부 동작 수단을 통해 상기 기준 전압을 공급받아 동작하여 상기 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호중 상기 저잡음 노이즈 신호를 증폭하여 제거하며, 상기 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호를 소정의 비율로 분배시키는 저잡음 증폭 분배 IC와;
    상기 저잡음 증폭 분배 IC를 통해 상기 저잡음 노이즈 신호를 증폭하여 제거할 때에, 상기 저잡음 노이즈 신호가 제거되지 않을 경우 상기 저잡음 증폭 분배 IC로부터 제거되지 않은 저잡음 노이즈 신호를 공급받아 다시 제거하는 노이즈 신호 제거 수단과;
    상기 저잡음 증폭 분배 IC를 통해 상기 저잡음 노이즈 신호가 제거되고, 상기 적정 레벨의 범위로 전계 강도가 감쇠되면서 소정의 비율로 분배된 입력 주파수 신호를 공급받아 상기 메인 구동부로 제공하는 제 1 입력 주파수 신호 제공 수단; 및
    상기 저잡음 증폭 분배 IC를 통해 상기 저잡음 노이즈 신호가 제거되고, 상기 적정 레벨의 범위로 전계 강도가 감쇠되면서 소정의 비율로 분배된 입력 주파수 신호를 공급받아 상기 적어도 하나의 서브 구동부로 제공하는 제 2 입력 주파수 신호 제공 수단을 포함하는 듀얼 튜너용 구동 시스템.
  13. 제 12항에 있어서,
    상기 입력 주파수 신호 제공 수단은,
    상기 감쇠부와 전기적으로 연결되어 상기 감쇠부를 통해 공급되는 상기 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호를 저장하는 적어도 하나의 제 3 커패시터와;
    일단이 상기 적어도 하나의 제 3 커패시터와 전기적으로 연결되고, 타단이 접지되어 상기 적어도 하나의 제 3 커패시터에 저장된 상기 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호중 노이즈 신호를 제거하는 적어도 하나의 제 7 평활 커패시터; 및
    일단이 상기 적어도 하나의 제 3 커패시터 및 상기 적어도 하나의 제 7 평활 커패시터와 전기적으로 연결되고, 타단이 상기 저잡음 증폭 분배 IC의 제 1단과 전기적으로 연결되어 상기 적어도 하나의 제 7 평활 커패시터에 의해 상기 노이즈 신호가 제거되고, 상기 적어도 하나의 제 3 커패시터에 저장된 상기 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호를 시간적으로 조절하여 상기 저잡음 증폭 분배 IC의 제 1단으로 제공하는 적어도 하나의 제 4 인덕터를 포함하는 듀얼 튜너용 구동 시스템.
  14. 제 12항에 있어서,
    상기 저잡음 증폭 분배부 동작 수단은,
    상기 입력 주파수 신호 제공 수단을 통해 상기 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호가 공급될 때에, 상기 기준 전압원으로부터 상기 기준 전압을 제공하는 기준 전압 제공 단자; 및
    일단이 상기 기준 전압 제공 단자와 전기적으로 연결되고, 타단이 상기 입력 주파수 신호 제공 수단 및 상기 저잡음 증폭 분배 IC의 제 1단과 전기적으로 연결되어 상기 기준 전압 제공 단자를 통해 상기 기준 전압원으로부터 공급되는 상기 기준 전압의 레벨을 조절하여 상기 저잡음 증폭 분배 IC의 제 1단으로 제공하는 적어도 하나의 제 7 저항을 포함하는 듀얼 튜너용 구동 시스템.
  15. 제 14항에 있어서,
    일단이 상기 기준 전압 제공 단자와 전기적으로 연결되고, 타단이 접지되어 상기 기준 전압 제공 단자를 통해 상기 기준 전압원으로부터 공급되는 상기 기준 전압중 노이즈 전압을 제거하는 적어도 하나의 제 3 평활 커패시터를 포함하는 듀얼 튜너용 구동 시스템.
  16. 제 15항에 있어서,
    상기 적어도 하나의 제 3 평활 커패시터는 서로 병렬 연결된 제 3, 4, 5, 6 평활 커패시터를 포함하는 듀얼 튜너용 구동 시스템.
  17. 제 12항에 있어서,
    상기 노이즈 신호 제거 수단은,
    일단이 상기 저잡음 증폭 분배 IC의 제 2단과 전기적으로 연결되고, 타단이 접지되어 상기 저잡음 증폭 분배 IC를 통해 상기 저잡음 노이즈 신호를 증폭하여 제거할 때에, 상기 저잡음 노이즈 신호가 제거되지 않을 경우 상기 저잡음 증폭 분배 IC의 제 2단으로부터 상기 제거되지 않은 저잡음 노이즈 신호를 공급받아 다시 제거하는 적어도 하나의 제 8 평활 커패시터; 및
    일단이 상기 저잡음 증폭 분배 IC의 제 2단 및 상기 적어도 하나의 제 8 평활 커패시터의 일단과 전기적으로 연결되고, 타단이 상기 적어도 하나의 제 8 평활 커패시터의 타단과 전기적으로 연결되면서 접지되어 상기 적어도 하나의 제 8 평활 커패시터에 의해 상기 제거되지 않은 저잡음 노이즈 신호의 전압 레벨을 조절하는 적어도 하나의 제 8 저항을 포함하는 듀얼 튜너용 구동 시스템.
  18. 제 12항에 있어서,
    상기 제 1 입력 주파수 신호 제공 수단은,
    상기 저잡음 증폭 분배부 동작 수단과 전기적으로 연결되어 상기 기준 전압원으로부터 상기 기준 전압을 공급받아 제 1 동작 전압을 제공하는 제 1 동작 전압 제공 단자와;
    일단이 상기 제 1 동작 전압 제공 단자와 전기적으로 연결되고, 타단이 상기 저잡음 증폭 분배 IC의 제 3단과 전기적으로 연결되어 상기 제 1 동작 전압 제공 단자를 통해 공급되는 상기 제 1 동작 전압을 시간적으로 조절하여 제공하는 적어도 하나의 제 5 인덕터와;
    상기 적어도 하나의 제 5 인덕터 및 상기 저잡음 증폭 분배 IC의 제 3단과 전기적으로 연결되고, 상기 적어도 하나의 제 5 인덕터에 의해 시간적으로 조절되어 공급되는 상기 제 1 동작 전압을 저장하며, 상기 저잡음 증폭 분배 IC를 통해 상기 저잡음 노이즈 신호가 제거되고 상기 적정 레벨의 범위로 전계 강도가 감쇠되면서 소정의 비율로 분배된 입력 주파수 신호를 상기 저잡음 증폭 분배 IC의 제 3단으로부터 공급받아 저장하는 적어도 하나의 제 4 커패시터와;
    일단이 상기 적어도 하나의 제 4 커패시터와 전기적으로 연결되고, 타단이 접지되어 상기 적어도 하나의 제 4 커패시터에 저장된 상기 적정 레벨의 범위로 전계 강도가 감쇠되면서 소정의 비율로 분배된 입력 주파수 신호에 해당하는 전압의 레벨을 조절하는 적어도 하나의 제 9 저항; 및
    일단이 상기 적어도 하나의 제 9 저항과 전기적으로 연결되고, 타단이 상기 메인 구동부와 전기적으로 연결되어 상기 적어도 하나의 제 9 저항에 의해 전압의 레벨이 조절된 상기 적정 레벨의 범위로 전계 강도가 감쇠되면서 소정의 비율로 분배된 입력 주파수 신호를 시간적으로 조절하여 상기 메인 구동부로 제공하는 적어도 하나의 제 6 인덕터를 포함하는 듀얼 튜너용 구동 시스템.
  19. 제 12항에 있어서,
    상기 제 2 입력 주파수 신호 제공 수단은,
    제 2 동작 전압을 제공하는 제 2 동작 전압 제공 단자와;
    일단이 상기 제 2 동작 전압 제공 단자와 전기적으로 연결되고, 타단이 상기 저잡음 증폭 분배 IC의 제 4단과 전기적으로 연결되어 상기 제 2 동작 전압 제공 단자를 통해 공급되는 상기 제 2 동작 전압을 시간적으로 조절하여 제공하는 적어도 하나의 제 7 인덕터와;
    상기 적어도 하나의 제 7 인덕터 및 상기 저잡음 증폭 분배 IC의 제 4단과 전기적으로 연결되고, 상기 적어도 하나의 제 7 인덕터에 의해 시간적으로 조절되어 공급되는 상기 제 2 동작 전압을 저장하며, 상기 저잡음 증폭 분배 IC를 통해 상기 저잡음 노이즈 신호가 제거되고 상기 적정 레벨의 범위로 전계 강도가 감쇠되면서 소정의 비율로 분배된 입력 주파수 신호를 상기 저잡음 증폭 분배 IC의 제 4단으로부터 공급받아 저장하는 적어도 하나의 제 5 커패시터와;
    일단이 상기 적어도 하나의 제 5 커패시터와 전기적으로 연결되고, 타단이 접지되어 상기 적어도 하나의 제 5 커패시터에 저장된 상기 적정 레벨의 범위로 전계 강도가 감쇠되면서 소정의 비율로 분배된 입력 주파수 신호에 해당하는 전압의 레벨을 조절하는 적어도 하나의 제 10 저항; 및
    일단이 상기 적어도 하나의 제 10 저항과 전기적으로 연결되고, 타단이 상기 적어도 하나의 서브 구동부와 전기적으로 연결되어 상기 적어도 하나의 제 10 저항에 의해 전압의 레벨이 조절된 상기 적정 레벨의 범위로 전계 강도가 감쇠되면서 소정의 비율로 분배된 입력 주파수 신호를 시간적으로 조절하여 상기 적어도 하나의 서브 구동부로 제공하는 적어도 하나의 제 8 인덕터를 포함하는 듀얼 튜너용 구동 시스템.

  20. 제 1항에 있어서,
    상기 저잡음 증폭 분배부는 상기 적정 레벨의 범위로 전계 강도가 감쇠된 입력 주파수 신호를 1:1 바룬(balun)으로 분배시키는 듀얼 튜너용 구동 시스템.
  21. 제 1항에 있어서,
    상기 메인 구동부는 Coil Tuner를 포함하는 듀얼 튜너용 구동 시스템.
  22. 제 1항에 있어서,
    상기 메인 구동부는 Chip Tuner IC를 포함하는 듀얼 튜너용 구동 시스템.
  23. 제 1항에 있어서,
    상기 적어도 하나의 서브 구동부는 Chip Tuner IC를 포함하는 듀얼 튜너용 구동 시스템.
  24. 제 1항에 있어서,
    상기 제 1 입력 주파수 신호는 제 1 RF 입력 주파수 신호인 듀얼 튜너용 구동 시스템.
  25. 제 1항에 있어서,
    상기 제 2 입력 주파수 신호는 제 2 RF 입력 주파수 신호인 듀얼 튜너용 구동 시스템.
  26. 제 1항에 있어서,
    상기 제 1 출력 주파수 신호는 제 1 AIF(Analog Intermediate Frequency) 신호인 듀얼 튜너용 구동 시스템.
  27. 제 1항에 있어서,
    상기 제 2 출력 주파수 신호는 제 1 DIF(Digital Intermediate Frequency) 신호인 듀얼 튜너용 구동 시스템.
  28. 제 1항에 있어서,
    상기 제 3 출력 주파수 신호는 제 2 DIF(Digital Intermediate Frequency) 신호인 듀얼 튜너용 구동 시스템.
  29. 제 1항에 있어서,
    상기 제 4 출력 주파수 신호는 제 2 AIF(Analog Intermediate Frequency) 신호인 듀얼 튜너용 구동 시스템.
  30. 제 1항에 있어서,
    상기 제 5 출력 주파수 신호는 제 3 DIF(Digital Intermediate Frequency) 신호인 듀얼 튜너용 구동 시스템.
  31. 제 1항에 있어서,
    상기 제 6 출력 주파수 신호는 제 4 DIF(Digital Intermediate Frequency) 신호인 듀얼 튜너용 구동 시스템.
  32. 제 1항에 있어서,
    상기 몸체는 섀시를 포함하는 듀얼 튜너용 구동 시스템.
KR1020100098146A 2010-10-08 2010-10-08 듀얼 튜너용 구동 시스템 KR101693867B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020100098146A KR101693867B1 (ko) 2010-10-08 2010-10-08 듀얼 튜너용 구동 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100098146A KR101693867B1 (ko) 2010-10-08 2010-10-08 듀얼 튜너용 구동 시스템

Publications (2)

Publication Number Publication Date
KR20120036457A KR20120036457A (ko) 2012-04-18
KR101693867B1 true KR101693867B1 (ko) 2017-01-06

Family

ID=46138040

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100098146A KR101693867B1 (ko) 2010-10-08 2010-10-08 듀얼 튜너용 구동 시스템

Country Status (1)

Country Link
KR (1) KR101693867B1 (ko)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100736492B1 (ko) * 2005-09-14 2007-07-06 엘지전자 주식회사 방송 신호 수신 제어장치 및 방법
US20080094522A1 (en) * 2006-10-23 2008-04-24 Funai Electric Co., Ltd. Television receiver
JP2009525700A (ja) * 2006-02-02 2009-07-09 トムソン ライセンシング 複数のチューナ受信器におけるクロストークを検出および防止する方法および装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100736492B1 (ko) * 2005-09-14 2007-07-06 엘지전자 주식회사 방송 신호 수신 제어장치 및 방법
JP2009525700A (ja) * 2006-02-02 2009-07-09 トムソン ライセンシング 複数のチューナ受信器におけるクロストークを検出および防止する方法および装置
US20080094522A1 (en) * 2006-10-23 2008-04-24 Funai Electric Co., Ltd. Television receiver

Also Published As

Publication number Publication date
KR20120036457A (ko) 2012-04-18

Similar Documents

Publication Publication Date Title
JP2000224517A (ja) 衛星放送受信用コンバータ
JP2011066825A (ja) 増幅器および通信装置
CN102859867A (zh) 具有低噪声系数和电压可变增益的功率放大器
GB2439257A (en) A method for tuning an rf base-band circuit of a receiver
KR101693867B1 (ko) 듀얼 튜너용 구동 시스템
US7548116B2 (en) High-frequency circuit of reduced circuit scale
US8027647B2 (en) Broadcasting receiving apparatus and method thereof
JP2005312043A (ja) テレビ受信用増幅装置
EP1217726A2 (en) High-frequency amplifier circuit for UHF television tuner having less distortion
KR101481031B1 (ko) 튜너용 입력 분리 장치 및 그것을 포함하는 스위칭 시스템
US8229379B2 (en) Frequency planning for switching devices for multi-band broadcast radios
US20060099922A1 (en) Variable gain amplifying circuit with matchable input/output impedance
KR101487796B1 (ko) 방송신호 증폭 중계기
EP1533863A1 (en) An Active Antenna
US20070105515A1 (en) Apparatus and method for providing automatic gain control
US20070222524A1 (en) Antenna Amplfier
KR20120018512A (ko) 듀얼 튜너용 구동 시스템
KR20120016823A (ko) 듀얼 튜너용 구동 시스템
KR100763468B1 (ko) 차량용 티디엠비신호 전송모듈
KR101693863B1 (ko) 튜너 구동 시스템
JP2009231993A (ja) 放送受信機用アンテナ
KR100714597B1 (ko) 개선된 rf-agc 기능을 갖는 tv 수신기
KR960003991Y1 (ko) 고주파신호 정합장치
JP2005073010A (ja) ダイオードリニアライザを用いた歪補償回路
MXPA06006310A (en) Apparatus and method for providing automatic gain control

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20191209

Year of fee payment: 4