KR101597129B1 - Pwm 캡쳐를 이용하여 동기 통신을 수행할 수 있는 통신 방법, 통신 시스템 및 통신 프로그램 - Google Patents

Pwm 캡쳐를 이용하여 동기 통신을 수행할 수 있는 통신 방법, 통신 시스템 및 통신 프로그램 Download PDF

Info

Publication number
KR101597129B1
KR101597129B1 KR1020140130676A KR20140130676A KR101597129B1 KR 101597129 B1 KR101597129 B1 KR 101597129B1 KR 1020140130676 A KR1020140130676 A KR 1020140130676A KR 20140130676 A KR20140130676 A KR 20140130676A KR 101597129 B1 KR101597129 B1 KR 101597129B1
Authority
KR
South Korea
Prior art keywords
data
communication
count
clock count
pwm
Prior art date
Application number
KR1020140130676A
Other languages
English (en)
Inventor
박성준
황정구
고현석
여서현
박성미
Original Assignee
전남대학교산학협력단
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 전남대학교산학협력단 filed Critical 전남대학교산학협력단
Priority to KR1020140130676A priority Critical patent/KR101597129B1/ko
Application granted granted Critical
Publication of KR101597129B1 publication Critical patent/KR101597129B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems

Landscapes

  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Dc Digital Transmission (AREA)

Abstract

본 발명은 통신 방법, 통신 시스템 및 통신 프로그램에 관한 것으로, 보다 구체적으로는 PWM 캡쳐를 이용하여 동기 통신함으로써 고속 통신이 가능하고, 통신 선로의 임피던스에 의해 수신 데이터에 오차가 발생하더라도 오차에 해당하는 무효 데이터를 제거함으로써 선로의 임피던스 변화 및 노이즈의 유입에 강인한 통신 방법, 통신 시스템 및 통신 프로그램에 관한 것이다.

Description

PWM 캡쳐를 이용하여 동기 통신을 수행할 수 있는 통신 방법, 통신 시스템 및 통신 프로그램{Method of synchronous communication using PWM-CAPTURE, communication system and communication program}
본 발명은 통신 방법, 통신 시스템 및 통신 프로그램에 관한 것으로, 보다 구체적으로는 PWM 캡쳐를 이용하여 동기 통신함으로써 고속 통신이 가능하고, 통신 선로의 임피던스에 의해 수신 데이터에 오차가 발생하더라도 오차에 해당하는 무효 데이터를 제거함으로써 선로의 임피던스 변화 및 노이즈의 유입에 강인한 통신 방법, 통신 시스템 및 통신 프로그램에 관한 것이다.
최근 통신데이터의 대용량화 추세에 따라 데이터를 고속으로 처리하기 위한 다양한 통신 방법들이 연구되고 있다.
일반적으로 통신의 경우 동기 통신과 비동기 통신으로 나누어지며, 대표적인 동기 통신의 예로 SPI(Serial Peripheral Interface) 통신, I2C(Inter-Integrated Circuit) 통신이 있다.
또한, 비동기 통신으로는 SCI(Serial Communications Interface) 통신이 있다.
동기 통신의 경우 통신 속도는 빠르지만 통신거리가 짧고, 비동기 통신의 경우 통신 속도는 느리나 통신거리가 길다는 장점이 있다.
따라서, 통신거리가 길더라도 고속통신이 가능하여 동기 통신의 장점과 비동기 통신의 장점을 모두 갖는 새로운 통신 방법의 요구가 있다.
본 발명은 상술한 요구를 충족하기 위해 안출된 것으로 본 발명의 목적은 동기를 이루며 고속통신이 가능한 통신 방법, 통신 시스템 및 통신 프로그램을 제공하는 것이다.
또한, 본 발명의 목적은 데이터 송신부와 데이터 수신부 사이의 선로 임피던스 변화 및 노이즈의 영향에 강인하여 통신거리를 길게 할 수 있는 통신 방법, 통신 시스템 및 통신 프로그램을 제공하는 것이다.
본 발명의 목적들은 이상에서 언급한 목적들로 제한되지 않으며, 언급되지 않은 또 다른 목적들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기의 목적을 달성하기 위하여 본 발명은 데이터 송신부 및 데이터 수신부를 포함하는 통신 시스템의 통신 방법으로, 상기 데이터 송신부가 한 통신 주기 동안 카운트할 수 있는 클럭 수인 최대 카운트(Top_value)와 송신하고자 하는 송신 데이터에 대응하는 클럭 수인 비교 카운트(Compare_value)를 설정하는 단계; 상기 데이터 송신부가 클럭 카운트(이하 '제1 클럭 카운트'라 함)를 시작하는 동시에 PWM '온'신호를 출력하되, 상기 제1 클럭 카운트가 상기 비교 카운트가 될 때까지 상기 PWM '온'신호를 출력하고, 상기 제1 클럭 카운트가 상기 비교 카운트를 초과하여 상기 최대 카운트가 될 때까지 PWM '오프'신호를 출력하는 단계; 상기 데이터 수신부가 상기 데이터 송신부로부터 상기 PWM '온'신호를 수신하는 동시에 클럭 카운트를 개시하고, 상기 PWM '온'신호가 입력될 동안의 클럭 카운트(이하 '제2 클럭 카운트'라 함)와 상기 PWM '오프'신호가 입력될 동안의 클럭 카운트(이하 '제3 클럭 카운트'라 함)를 각각 산출하는 단계; 및 상기 데이터 수신부가 상기 제2 클럭 카운트에 대응하는 데이터를 수신 데이터로 저장하는 단계;를 포함하는 것을 특징으로 하는 통신 방법을 제공한다.
바람직한 실시예에 있어서, 상기 송신 데이터는 유효 데이터와 무효 데이터의 합으로 이루어지고, 상기 데이터 수신부가 상기 수신 데이터를 저장하는 단계는, 상기 제2 클럭 카운트에서 상기 무효 데이터의 크기에 대응하는 클럭 카운트를 감하여 제2-1 클럭 카운트를 계산하는 단계; 및 상기 제2-1 클럭 카운트에 대응하는 데이터를 상기 수신 데이터로 저장하는 단계;를 포함한다.
바람직한 실시예에 있어서, 상기 비교 카운트는 아래의 수학식 1에 의해 계산된다.
[수학식 1]
Figure 112014093123108-pat00001
여기서, G는 이득값으로 아래의 수학식 2에 의해 계산되고, Data는 상기 유효 데이터의 값, k는 상기 무효 데이터의 전송을 위한 통신 비트 수이다.
[수학식 2]
Figure 112014093123108-pat00002
여기서, n은 상기 유효 데이터의 전송을 위한 통신 비트 수이다.
또한, 본 발명은 데이터 송신부 및 데이터 수신부를 포함하고, 상기 통신 방법으로 데이터 통신을 수행하는 통신 시스템을 더 제공한다.
또한, 본 발명은 상기 통신 시스템과 결합하여 상기 통신 방법을 실행시키는 매체에 저장된 통신 프로그램을 더 제공한다.
본 발명은 다음과 같은 우수한 효과를 가진다.
먼저, 본 발명의 통신 방법, 통신 시스템 및 통신 프로그램에 의하면, PWM캡쳐를 이용하여 동기통신을 수행하므로 데이터 통신속도가 매우 빠른 장점이 있다.
또한, 본 발명의 통신 방법, 통신 시스템 및 통신 프로그램에 의하면 데이터 송신부에서 유효 데이터와 무효 데이터를 송신하고, 데이터 수신부는 무효 데이터를 버린 후 유효 데이터만을 수신 데이터로 취하므로 송신부와 데이터 수신부 사이의 선로 임피던스 변화 및 노이즈의 영향에 인해 데이터가 변화하더라도 정확한 데이터 통신이 가능하여 통신거리를 늘릴 수 있는 장점이 있다.
도 1은 본 발명의 일 실시예에 따른 통신 시스템을 보여주는 도면,
도 2는 본 발명의 일 실시예에 따른 통신 시스템의 데이터 송신부의 통신 방법을 설명하기 위한 도면,
도 3은 본 발명의 일 실시예에 따른 통신 시스템의 데이터 수신부의 통신 방법을 설명하기 위한 도면,
도 4는 본 발명의 일 실시예에 따른 통신 방법의 송신 데이터 및 수신 데이터를 설명하기 위한 도면,
도 5는 본 발명의 일 실시예에 따른 통신 시스템의 통신 방법을 실험하기 위한 모의 통신 시스템을 보여주는 도면,
도 6은 이상적인 선로 환경에서 종래의 SCI 통신의 통신 속도 및 파형을 보여주는 도면,
도 7은 이상적인 선로 환경에서 본 발명의 통신 방법의 통신 속도 및 파형을 보여주는 도면,
도 8은 선로 임피던스가 존재할 때, 종래의 SCI 통신의 통신 파형을 보여주는 도면,
도 9는 선로 임피던스가 존재할 때, 본 발명의 통신 방법의 통신 파형을 보여주는 도면이다.
본 발명에서 사용되는 용어는 가능한 현재 널리 사용되는 일반적인 용어를 선택하였으나, 특정한 경우는 출원인이 임의로 선정한 용어도 있는데 이 경우에는 단순한 용어의 명칭이 아닌 발명의 상세한 설명 부분에 기재되거나 사용된 의미를 고려하여 그 의미가 파악되어야 할 것이다.
이하, 첨부한 도면에 도시된 바람직한 실시예들을 참조하여 본 발명의 기술적 구성을 상세하게 설명한다.
그러나, 본 발명은 여기서 설명되는 실시예에 한정되지 않고 다른 형태로 구체화 될 수도 있다. 명세서 전체에 걸쳐 동일한 참조번호는 동일한 구성요소를 나타낸다.
도 1을 참조하면, 본 발명의 일 실시예에 따른 통신 시스템(100)은 데이터 송신부(110)와 데이터 수신부(120)를 포함하여 이루어진다.
또한, 본 발명의 일 실시예에 따른 통신 시스템(100)은 본 발명의 통신 방법에 의해 데이터 통신을 수행한다.
또한, 상기 데이터 송신부(110)와 상기 데이터 수신부(120)는 서로 클럭 펄스가 동기되어 동기 통신을 수행한다.
또한, 상기 데이터 송신부(110)는 송신 데이터를 PWM 신호를 출력하고, 상기 데이터 수신부(120)는 상기 데이터 송신부(110)로부터 PWM 신호를 캡쳐(capture)하여 수신 데이터를 저장한다.
또한, 본 발명의 일 실시예에 따른 통신 시스템(100)은 상기 통신 시스템(100)의 저장 매체에 저장된 통신 프로그램에 의해 기능하여 본 발명의 통신 방법으로 통신을 수행한다.
또한, 상기 통신 프로그램은 프로그램 명령, 로컬 데이터 파일, 로컬 데이터 구조 등이 단독 또는 조합으로 구성된 프로그램일 수 있고, 컴파일러에 의해 만들어지는 것과 같은 기계어 코드뿐만 아니라, 인터프리터 등을 사용하여 컴퓨터에 의해 실행될 수 있는 고급 언어 코드로 짜여진 프로그램일 수 있다.
또한, 상기 통신 프로그램은 상기 통신 시스템(100)과는 별도로 기록 매체에 저장되어 제공될 수 있으며, 상기 기록매체는 본 발명을 위하여 특별히 설계되어 구성된 것들이거나 컴퓨터 소프트웨어 분야에서 통상의 지식을 가진 자에서 공지되어 사용 가능할 것일 수 있으며, 예를 들면, 하드 디스크, 플로피 디스크 및 자기 테이프와 같은 자기 매체, CD, DVD와 같은 광 기록 매체, 자기 및 광 기록을 겸할 수 있는 자기-광 기록 매체, 롬, 램, 플래시 메모리 등 단독 또는 조합에 의해 프로그램 명령을 저장하고 수행하도록 특별히 구성된 하드웨어 장치일 수 있다.
또한, 상기 통신 프로그램은 서버 시스템에 저장되어 인트라넷이나 인터넷 등의 통신망을 통해 클라이언트 시스템으로 전송될 수 있으며, 상기 클라이언트 시스템은 통신 시스템뿐만 아니라 일반적인 퍼스널 컴퓨터, 스마트 폰, 태블릿 PC와 같은 스마트 기기, 임베디드 시스템을 포함한다.
이하에서는 본 발명의 통신 방법에 대해 상세히 설명한다.
본 발명의 일 실시예에 따른 통신 방법은 먼저, 상기 데이터 통신부(110)가 한 통신 주기 동안 카운트할 수 있는 클럭 수인 최대 카운트(Top_value)와 송신하고자 하는 송신 데이터에 대응하는 클럭 수인 비교 카운트(Compare_value)를 설정한다.
또한, 상기 최대 카운트(Top_value)는 사용자가 설정하는 통신 주파수에 의해 아래의 수학식 a와 같이 계산된다.
[수학식 a]
Figure 112014093123108-pat00003
여기서, C는 상기 데이터 통신부(110)의 MCU(micro controller unit) 클럭수이고, fs는 통신 주파수이다.
예를 들어, 상기 데이터 통신부(110)의 MCU 클럭수가 150MHz이고, 상기 통신 주파수를 10kHz로 설정된다면, 상기 최대 카운트는 150000이 된다.
즉, 상기 최대 카운트는 한 통신 주기 동안 카운트할 수 있는 최대 클럭 수이다.
또한, 상기 비교 카운트(Compare_value)는 전송하고자하는 송신 데이터에 대응하는 클럭 수이다.
다음, 도 2를 참조하면, 상기 데이터 송신부(110)는 클럭 카운트(이하 '제1 클럭 카운트'라 함)를 시작하는 동시에 PWM '온'신호(PWMxpin)를 출력한다.
또한, 상기 PWM '온'신호는 상기 제1 클럭 카운트가 상기 비교 카운트(Compare_value)가 될 때까지 출력된다.
다음, 상기 제1 클럭 카운트가 상기 비교 카운트(Compare_value)를 초과하면 PWM '오프'신호를 출력되고, 상기 PWM '오프'신호는 상기 제1 클럭 카운트가 상기 최대 카운트(Top_value)가 될 때까지 출력된다.
즉, 상기 데이터 송신부(110)에서 출력되는 PWM 신호는 상기 비교 카운트(Compare_value)가 카운트되는 시간만큼은 '온'신호로 출력되고, 상기 비교 카운트(Compare_value)를 초과하여 상기 최대 카운트(Top_value)가 될 때까지 '오프'신호로 출력되는 것이다.
다음, 상기 데이터 수신부(120)는 상기 데이터 송신부(110)의 동작과 동시에 상기 데이터 송신부(110)와 동기되어 클럭 카운트를 개시하고, 상기 데이터 송신부(120)에서 출력되는 PWM 신호를 수신한다.
또한, 도 3을 참조하면, 상기 데이터 수신부(120)는 상기 데이터 송신부(110)로부터 PWM '온'신호를 수신할 동안의 클럭 카운트(C1,이하 '제2 클럭 카운트'라 함)와 상기 PWM '오프'신호가 입력될 동안의 클럭 카운트(C2,이하 '제3 클럭 카운트'라 함)를 각각 산출한다.
즉, 상기 데이터 수신부(120)의 캡쳐 카운터 레지스터(Capture Counter Register)에는 상기 제2 클럭 카운트와 상기 제3 클럭 카운트가 각각 계수되어 저장된다.
다음, 상기 데이터 수신부(120)가 상기 제2 클럭 카운트에 대응하는 데이터를 수신 데이터로 저장한다.
따라서, 상기 데이터 수신부(120)는 상기 제2 클럭 카운트와 상기 제3 클럭 카운트의 비인 듀티비와 상기 제2 클럭 카운트에 대응하는 수신 데이터의 값을 알 수 있다.
또한, 상기 송신 데이터는 PWM 신호로 전송하므로 통신 선로의 임피던스나 노이즈에 의해 송신되는 PWM 신호와 수신되는 PWM 신호간에 펄스 폭 오차가 발생할 수 있다.
이러한 오차 발생문제를 해결하기 위하여 본 발명에서는 통신을 위한 데이터 비트들 중, 일정한 개수의 하위 비트를 무효 데이터의 전송을 데이터 비트로 할당하여 상기 데이터 수신부(120)가 무효 데이터에 해당하는 데이터 값은 버림으로써 정확한 데이터 통신이 가능하게 하였다.
도 4를 참조하면, 상기 송신 데이터는 유효 데이터와 무효 데이터의 합으로 이루어지며, 도 4는 상기 유효 데이터가 8비트로 할당하고, 상기 무효 데이터가 2비트로 할당한 예를 보여주는 것으로, 총 10비트로 통신이 가능하다.
그러나, 실질적으로 전송 데이터는 유효 데이터만을 의미하므로 총 8비트의 정보를 전송할 수 있다.
또한, 상기 데이터 수신부는 수신된 10비트의 수신 데이터 중, 무효 데이터에 해당하는 하위 2비트의 해당하는 클럭 카운트를 감하여 버리고, 유효 데이터만을 취함으로써 정확한 데이터 통신이 가능하다.
또한, 도 4의 예에서는 상기 송신 데이터가 8비트의 유효 데이터에 2비트의 유효 데이터가 추가된 10비트 데이터로써 '0'에서 '1024'까지 데이터 송신이 가능하며, 상기 송신 데이터는 '0101010110'로 '342'이다.
또한, 상기 송신 데이터 중, 실질적으로 보내고자 하는 데이터는 상위 8비트 '01010101'로 '85'이며, 하위 2비트는 무효 데이터이다.
또한, 상기 송신 데이터의 값은 상기 비교 카운트가 되며, 상기 비교 카운트는 아래의 수학식 1에 의해 계산된다.
[수학식 1]
Figure 112014093123108-pat00004
여기서, G는 이득값으로 아래의 수학식 2에 의해 계산되고, Data는 상기 유효 데이터의 값, k는 상기 무효 데이터의 전송을 위한 통신 비트 수이다.
[수학식 2]
Figure 112014093123108-pat00005
여기서, n은 상기 유효 데이터의 전송을 위한 통신 비트 수이다.
또한, 상기 G는 이득값으로 상기 최대 카운트에 상기 송신 데이터의 최대 값을 나눈 값이다.
만약, 상기 송신 데이터가 10비트로 최대 값이 '1024'이고, 상기 최대 카운트가 '1024'라면, 상기 이득값은 1이 되고, 상기 최대 카운트가 '15000'이라면, 상기 이득값은 '15000'에서 '1024'를 나눈 값이 된다.
즉, 상기 이득값은 데이터 '1'에 해당하는 카운트 값이다.
또한, 상기 이득값이 '1'이라고 하였을 때, 수학식 1에 따라 유효 데이터 '85'에 해당하는 송신 데이터, 즉, 비교 카운트 값을 계산해보면, '84*22+22- 1' 으로 '342'가 된다.
따라서, 상기 송신 데이터는 이진수 '0101010110'이 된다.
또한, 상기 무효 데이터의 값은 2비트로 '1','2' 또는 '3'이 될 수 있으나 '22-1' 즉, '2'로 더해지는 이유는 상기 송신 데이터의 값이 커질 수도 있고 작아질 수도 있으므로 '1','2','3' 중 가운데 값인 '2'가 되게 하였다.
또한, 상기 데이터 수신부(120)는 수신된 PWM '온'신호에 해당하는 제2 클럭 카운트에서 상기 무효 데이터의 크기에 대응하는 클럭 카운트를 감하여 제2-1 클럭카운트를 계산하고, 상기 제2-1 클럭 카운트에 대응하는 데이터를 상기 수신 데이터로 저장한다.
도 4를 참조하면, 상기 데이터 수신부(120)가 수신한 데이터는 이진수 '0101010111'로 '343'이 된다.
그 중, 하위 2비트 즉, 무효 데이터에 해당하는 값에 해당하는 클럭 카운트를 감하여 제2-1 클럭 카운트에 해당하는 '85'를 상기 수신 데이터로 저장한다.
또한, 상기 무효 데이터를 감하는 방법은 상기 데이터 수신부(120)가 수신한 데이터 '343'을 '22'으로 나누고 나머지 '3'은 버림으로써 수행될 수 있다.
따라서, 상기 수신 데이터에 (±)오차가 발생하더라도 정확한 송신 데이터를 수신 데이터로 취할 수 있는 장점이 있다.
도 5는 본 발명의 통신 시스템(100)의 통신 결과를 실험하기 위한 모의 통신 시스템을 보여주는 것으로 상기 모의 통신 시스템(100a)은 상기 데이터 송신부(110)에 해당하는 DSP1, 상기 데이터 수신부(120)에 해당하는 DSP2를 상기 DSP1 및 상기 DSP2를 연결하는 모의 통신선로(10), 상기 데이터 송신부(110)가 전송하는 데이터를 표시하는 송신 데이터 표시용 LCD(111)와 상기 데이터 수신부(120)가 수신하는 데이터를 표시하는 수신 데이터 표시용 LCD(112)를 포함하여 구성하였다.
도 6은 이상적인 선로 환경 즉, 상기 모의 통신선로(10)의 임피던스가 '0'일 경우, 종래의 SCI 통신의 통신 속도 및 파형을 보여주는 도면으로 송신 데이터를 0x55로 설정하여 송신하였을 때 수신 데이터의 파형을 보여주는 것이다.
도 6에서도 알 수 있듯이 종래의 SCI 통신의 통신 속도는 약 4.3㎲이고, 송신 데이터 '85'('01010101')가 정확하게 수신된 것을 알 수 있다.
도 7은 이상적인 선로 환경에서 본 발명의 통신 방법의 통신 속도 및 파형을 보여주는 도면으로 상기 최대 카운트를 9비트로 데이터 값 '512'까지 전송할 수 있게 하였으며, 유효 데이터는 8비트, 무효 데이터는 1비트로 설정하였다.
도 7에서도 알 수 있듯이 본 발명의 통신 방법의 통신 속도는 약 3.5㎲로 종래의 SCI 통신의 통신속도보다 빠른 것을 알 수 있었다.
다만, 이상적인 선로 환경에서도 송신 데이터('171')와 수신 데이터('173')의 값 차이가 발생하였다.
그러나 무효 데이터가 감해진 유효데이터는 '85'가 정확히 산출된 것을 확인할 수 있었다.
도 8은 선로 임피던스가 존재할 때, 종래의 SCI 통신의 통신 파형을 보여주는 것으로 상기 모의 통신선로(10)의 커패시터 값을 1㎌, 저항을 400Ω으로 설정하여 실험을 수행하였다.
도 8에서도 알 수 있듯이 상기 데이터 수신부(120)가 통신 신호의 변조로 인하여 데이터의 하이-로우(High-Low) 여부를 감지하지 못하고 모든 송신 데이터 값을 하이로 인식하여 데이터 통신이 불가하였다.
도 9는 선로 임피던스가 존재할 때, 본 발명의 통신 방법의 통신 파형을 보여주는 도면으로 도 8의 실험과 동일하게 상기 모의 통신선로(10)의 커패시터 값을 1㎌으로 설정하고, 저항을 400Ω으로 설정하여 실험을 수행하였다.
실험 결과, 통신 신호의 변조는 심하지만 유효 데이터 '85'가 수신측에서 정확히 수신 데이터로 획득된 것을 확인할 수 있었다.
이상에서 살펴본 바와 같이 본 발명은 바람직한 실시예를 들어 도시하고 설명하였으나, 상기한 실시예에 한정되지 아니하며 본 발명의 정신을 벗어나지 않는 범위 내에서 당해 발명이 속하는 기술분야에서 통상의 지식을 가진 자에 의해 다양한 변경과 수정이 가능할 것이다.
100:통신 시스템 110:데이터 송신부
120:데이터 수신부

Claims (5)

  1. 삭제
  2. 데이터 송신부 및 데이터 수신부를 포함하는 통신 시스템의 통신 방법으로,
    상기 데이터 송신부가 한 통신 주기 동안 카운트할 수 있는 클럭 수인 최대 카운트(Top_value)와 송신하고자 하는 송신 데이터에 대응하는 클럭 수인 비교 카운트(Compare_value)를 설정하는 단계;
    상기 데이터 송신부가 클럭 카운트(이하 '제1 클럭 카운트'라 함)를 시작하는 동시에 PWM '온'신호를 출력하되, 상기 제1 클럭 카운트가 상기 비교 카운트가 될 때까지 상기 PWM '온'신호를 출력하고, 상기 제1 클럭 카운트가 상기 비교 카운트를 초과하여 상기 최대 카운트가 될 때까지 PWM '오프'신호를 출력하는 단계;
    상기 데이터 수신부가 상기 데이터 송신부로부터 상기 PWM '온'신호를 수신하는 동시에 클럭 카운트를 개시하고, 상기 PWM '온'신호가 입력될 동안의 클럭 카운트(이하 '제2 클럭 카운트'라 함)와 상기 PWM '오프'신호가 입력될 동안의 클럭 카운트(이하 '제3 클럭 카운트'라 함)를 각각 산출하는 단계; 및
    상기 데이터 수신부가 상기 제2 클럭 카운트에 대응하는 데이터를 수신 데이터로 저장하는 단계;를 포함하고,
    상기 송신 데이터는 유효 데이터와 무효 데이터의 합으로 이루어지고,
    상기 데이터 수신부가 상기 수신 데이터를 저장하는 단계는,
    상기 제2 클럭 카운트에서 상기 무효 데이터의 크기에 대응하는 클럭 카운트를 감하여 제2-1 클럭 카운트를 계산하는 단계; 및
    상기 제2-1 클럭 카운트에 대응하는 데이터를 상기 수신 데이터로 저장하는 단계;를 포함하는 것을 특징으로 하는 통신 방법.
  3. 제 2 항에 있어서,
    상기 비교 카운트는 아래의 수학식 1에 의해 계산되는 것을 특징으로 하는 통신 방법.
    [수학식 1]
    Figure 112014093123108-pat00006

    여기서, G는 이득값으로 아래의 수학식 2에 의해 계산되고, Data는 상기 유효 데이터의 값, k는 상기 무효 데이터의 전송을 위한 통신 비트 수이다.
    [수학식 2]
    Figure 112014093123108-pat00007

    여기서, n은 상기 유효 데이터의 전송을 위한 통신 비트 수이다.
  4. 데이터 송신부 및 데이터 수신부를 포함하고, 제 2 항 또는 제 3 항의 통신 방법으로 데이터 통신을 수행하는 통신 시스템.
  5. 통신 시스템과 결합하여 제 2 항 또는 제 3 항의 통신 방법을 실행시키는 매체에 저장된 통신 프로그램.
KR1020140130676A 2014-09-30 2014-09-30 Pwm 캡쳐를 이용하여 동기 통신을 수행할 수 있는 통신 방법, 통신 시스템 및 통신 프로그램 KR101597129B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020140130676A KR101597129B1 (ko) 2014-09-30 2014-09-30 Pwm 캡쳐를 이용하여 동기 통신을 수행할 수 있는 통신 방법, 통신 시스템 및 통신 프로그램

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140130676A KR101597129B1 (ko) 2014-09-30 2014-09-30 Pwm 캡쳐를 이용하여 동기 통신을 수행할 수 있는 통신 방법, 통신 시스템 및 통신 프로그램

Publications (1)

Publication Number Publication Date
KR101597129B1 true KR101597129B1 (ko) 2016-02-24

Family

ID=55449869

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140130676A KR101597129B1 (ko) 2014-09-30 2014-09-30 Pwm 캡쳐를 이용하여 동기 통신을 수행할 수 있는 통신 방법, 통신 시스템 및 통신 프로그램

Country Status (1)

Country Link
KR (1) KR101597129B1 (ko)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4181964B2 (ja) * 2003-10-07 2008-11-19 Necエンジニアリング株式会社 デジタル直流成分制御回路
KR20140024856A (ko) * 2011-02-17 2014-03-03 국립대학법인 홋가이도 다이가쿠 클락 데이터 재생 회로 및 그것을 포함하는 무선 모듈

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4181964B2 (ja) * 2003-10-07 2008-11-19 Necエンジニアリング株式会社 デジタル直流成分制御回路
KR20140024856A (ko) * 2011-02-17 2014-03-03 국립대학법인 홋가이도 다이가쿠 클락 데이터 재생 회로 및 그것을 포함하는 무선 모듈

Similar Documents

Publication Publication Date Title
CN107305774B (zh) 语音检测方法和装置
TWI298223B (en) Data recovery circuit, phase detection circuit and method for detecting and correcting phase conditions
CN106646615B (zh) 一种面波频散曲线的数据处理方法及装置
EP2793424A1 (en) Host communication circuit, client communication circuit, communication system and communication method
JP2012142889A (ja) 通信回路及びサンプリング調整方法
WO2019023923A1 (zh) 确定触摸位置的方法和触摸控制芯片
JP6165888B2 (ja) 10gbase−tシステムにおけるデータ支援型タイミング回復のための方法および装置
CN111383651A (zh) 一种语音降噪方法、装置及终端设备
CN104283531A (zh) 时钟抖动和电源噪声分析
CN110853677A (zh) 歌曲的鼓声节拍识别方法、装置、终端和非临时性计算机可读存储介质
KR101597129B1 (ko) Pwm 캡쳐를 이용하여 동기 통신을 수행할 수 있는 통신 방법, 통신 시스템 및 통신 프로그램
CN112053669B (zh) 一种人声消除方法、装置、设备及介质
CN106815801B (zh) 中值滤波器电路结构及中值获取方法
TWI543548B (zh) 應用於互連系統的方法與相關處理模組
EP3462292A1 (en) Method for determining touch position and touch control chip
US8275085B2 (en) Apparatus and method for recovering data
US20180278448A1 (en) Signal processing system and method, and apparatus
CN108062959B (zh) 一种声音降噪方法及装置
TWI575896B (zh) 訊號偵測方法及裝置
CN102387582B (zh) 一种lte系统辅同步序列小区组编号检测方法和装置
CN110896311B (zh) 针对pma标准的无线充电设备调频信号的解码电路
EP3839948A1 (en) Method for determining delay between signals, apparatus, device and storage medium
CN109346095B (zh) 一种心音端点检测方法
CN109309637B (zh) 传输信号的数据存储方法、装置及存储介质
JP6457452B2 (ja) クロック再生回路

Legal Events

Date Code Title Description
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20190121

Year of fee payment: 4