KR101595271B1 - 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로 - Google Patents

부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로 Download PDF

Info

Publication number
KR101595271B1
KR101595271B1 KR1020140121923A KR20140121923A KR101595271B1 KR 101595271 B1 KR101595271 B1 KR 101595271B1 KR 1020140121923 A KR1020140121923 A KR 1020140121923A KR 20140121923 A KR20140121923 A KR 20140121923A KR 101595271 B1 KR101595271 B1 KR 101595271B1
Authority
KR
South Korea
Prior art keywords
communication device
cell communication
small cell
boot
reset pulse
Prior art date
Application number
KR1020140121923A
Other languages
English (en)
Inventor
정진섭
하경민
김종민
임승룡
민 이
채승엽
Original Assignee
주식회사 이노와이어리스
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 이노와이어리스 filed Critical 주식회사 이노와이어리스
Priority to KR1020140121923A priority Critical patent/KR101595271B1/ko
Application granted granted Critical
Publication of KR101595271B1 publication Critical patent/KR101595271B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/22Microcontrol or microprogram arrangements
    • G06F9/24Loading of the microprogram

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Stored Programmes (AREA)

Abstract

본 발명은, 소형 셀 통신기기에 전원이 투입되어 리셋 신호가 인가되고 나면, 초기화된 CPU가 외부 메모리에 저장된 프로그램과 데이터를 순차적으로 읽어 내부의 시스템 메모리로 탑재(loading)하고, 탑재가 완료된 프로그램을 수행함으로써 소형 셀 통신기기의 동작이 개시되도록 하는 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로에 있어서, 부트 로더의 동작이 완료되지 못하거나 데이터 오류가 발생하는 경우에도 반복적으로 초기화 동작을 수행함으로써 자동으로 복구하여 오류를 극복할 수 있도록 하는 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로에 관한 것이다.
이를 위해 본 발명은, 소형 셀 통신기기에 전원이 투입됨에 따라 주기적으로 반복되는 리셋 펄스를 소형 셀 통신기기의 리셋 신호로 제공하는 리셋 펄스 발생기;를 구비하고, 상기 소형 셀 통신기기는 CPU가 초기화된 이후 부트 로더의 동작 완료 시 'boot success' 논리신호를 GPIO를 통해 출력하도록 구성되며, 상기 리셋 펄스 발생기는 상기 소형 셀 통신기기의 GPIO로 출력되는 논리신호를 리셋 펄스 발생기가 입력받아, 리셋 펄스를 차단하도록 구성된 것을 특징으로 하는 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로를 제공한다.

Description

부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로 {Self-healing initializing circuit for small cell communication device using boot-loader processor}
본 발명은, 소형 셀 통신기기에 전원이 투입되어 리셋 신호가 인가되고 나면, 초기화된 CPU가 외부 메모리에 저장된 프로그램과 데이터를 순차적으로 읽어 내부의 시스템 메모리로 탑재(loading)하고, 탑재가 완료된 프로그램을 수행함으로써 소형 셀 통신기기의 동작이 개시되도록 하는 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로에 있어서, 부트 로더의 동작이 완료되지 못하거나 데이터 오류가 발생하는 경우에도 반복적으로 초기화 동작을 수행함으로써 자동으로 복구하여 오류를 극복할 수 있도록 하는 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로에 관한 것이다.
본 발명의 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로와 관련된 배경 기술로서, 도면 제1도에 도시된 대한민국 공개특허공보 제10-2006-0078829 A호의 리셋 회로 기술이 있다. 이 기술은, 어느 하나의 칩이 초기화되면, 이 칩에서 다음 칩을 초기화시키고, 초기화가 완료되면 상호간의 칩에서 나오는 클럭 또는 타이머 신호를 이용하여 워치-독을 수행함으로써 칩들 상호간에 동작 여부를 확인할 수 있도록 하기 위한 것으로서, 외부로부터 전원 신호 또는 시스템을 제어하는 마이크로 프로세서로부터 스위치 신호가 입력되면 리셋 신호 펄스를 리셋 상태에서 동작 상태로 변경시키고, 외부로부터 입력되는 워치-독 신호로 이의 동작 상태를 감시하는 리셋 IC와, 상기 리셋 IC로부터 동작에 해당되는 리셋 신호 펄스가 입력되면 내부의 이이피롬으로부터 프로그램을 다운로드하고, 다운로드가 완료되면 각 핀 할당(Assign)을 완료한 후, 상기 프로그램을 구동하여 리셋 상태에서 동작 상태로 변경하는 신호 펄스를 출력하고, 외부로부터 입력되는 워치-독 신호를 통해 이의 동작 상태를 감시하며, 워치-독 신호로 사용할 수 있도록 내부의 클럭 신호를 분주하여 이를 상기 리셋 IC로 출력하는 FPGA와, 상기 FPGA로부터 동작에 해당되는 신호 펄스가 입력되면 내부의 이이피롬으로부터 프로그램을 다운로드하고, 다운로드가 완료되면 프로그램을 구동하여 워치-독 신호로 사용할 수 있도록 타이머 신호를 상기 FPGA로 주기적으로 출력하는 DSP를 포함하여 구성된 리셋 회로를 특징으로 한다.
본 발명에 관한 다른 배경 기술로서 도면 제2도에 도시된 대한민국 등록특허 제10-0664842호의 프로그램 가능 논리를 이용한 와치도그 리셋 제어 회로 기술이 있다. 이 기술은, 시스템 부하나 어플리케이션 설정에 따라 프로세서의 정상 동작을 감시하는데 이용되는 와치도그 타이머(Watchdog Timer)의 길이를 운영자 조작이나 소프트웨어적으로 조정할 수 있도록 한 프로그램 가능 논리(Programmable Logic array)를 이용한 와치도그 리셋 제어 회로에 관한 것으로서, 시스템에서 와치도그 기능 구동을 위한 와치도그 인에이블 신호와, 주기적으로 동작 상태를 나타내는 CPU 활동 신호를 출력하고, 운영자 요청이나 소프트웨어적으로 와치도그 타이머 길이를 조정하여 기록하며, 와치도그 리셋 횟수를 읽어들여 운영자에게 출력해 주는 중앙 처리부와; 프로그램 가능 논리(Programmable Logic array)로 구현되어, 상기 중앙 처리부로부터 출력되는 와치도그 인에이블 신호와 CPU 활동 신호를 논리 연산한 결과를 카운트 리셋신호로 이용하여 디지털 방식으로 카운트 값을 계수하고, 상기 카운트 값이 상기 중앙 처리부에 의해 기록된 와치도그 타이머 길이 값 만큼 카운트되는 경우 상기 중앙 처리부 측으로 리셋신호를 출력하는 와치도그 리셋 회로부를 포함하는 것을 특징으로 하는 프로그램 가능 논리를 이용한 와치도그 리셋 제어 회로를 특징으로 한다.
본 발명에 관한 또 다른 배경 기술로서 도면 제3도에 도시된 대한민국 등록특허공보 제10-0458473호의 파워 온 리셋 회로 기술이 있다. 이 기술은, 전원전압(VDD) 다운레벨이 데이터 리텐션전압(V DR ) 이하이면 제 1파워 온 리셋신호를 인에이블시켜 출력하는 제 1 파워 온 리셋부와, 전원전압(VDD) 다운레벨이 상기 데이터 리텐션 전압(V DR ) 이상이면 제 2 파워 온 리셋신호를 인에이블시켜 출력하는 제 2 파워 온 리셋부와, 제 1 파워 온 리셋신호가 로우레벨일 때, 클럭신호가 일정 수 이상 카운팅되어 상기 제 2 파워 온 리셋신호를 필터링하는 노이즈 필터부와, 외부에서 입력되는 래치신호가 인에이블되면 구동되고, 프로그램 셀 데이터가 리딩되는 소정의 전압 레벨이하에서 제 1 파워 온 리셋신호와 필터링된 제 2 파워 온 리셋신호를 이용하여 제 3 파워 온 리셋신호를 출력하는 제 3 파워 온 리셋부와, 제 3 파워 온 리셋신호가 인에이블되면, 리셋타이머 클럭신호를 카운팅하고, 일정 수 이상 카운팅되면 오버플로우(overflow) 신호를 출력하는 리셋 타이머부와, 리셋타이머부로부터 오버플로우신호를 입력받아 상기 제 3파워 온 리셋신호를 이용하여, 칩리셋신호를 출력하는 SR 래치부를 포함하는 파워 온 리셋회로를 특징으로 한다.
KR 10-2006-0078829 A KR 10-0458473 B1 KR 10-0664842 B1 KR 10-1999-0065442 A US 4586179 A
3rd Generation Partnership Project; Technical Specification Group Radio Access Network; Evolved Universal Terrestrial Radio Access Network (E-UTRAN); Self-configuring and self-optimizing network (SON) use cases and solutions (Release 9), 3GPP TR 36.902 V9.3.1 (2011-03)
본 발명은, 소형 셀 통신기기에 전원이 투입되어 초기화된 CPU가 외부 메모리에 저장된 프로그램과 데이터를 순차적으로 읽어 내부의 시스템 메모리로 탑재(loading)하고, 탑재가 완료된 프로그램을 수행함으로써 소형 셀 통신기기의 동작이 개시되도록 하는 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로에 있어서, 부트 로더의 동작이 완료되지 못하거나 데이터 오류가 발생하는 경우에도 반복적으로 초기화 동작을 수행함으로써 자동으로 복구하여 오류를 극복할 수 있도록 하는 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로를 제공하는 것을 해결하고자 하는 과제로 한다.
상기의 해결하고자 하는 과제에 대하여 본 발명은, 소형 셀 통신기기에 전원이 투입됨에 따라 주기적으로 반복되는 리셋 펄스를 소형 셀 통신기기의 리셋 신호로 제공하는 리셋 펄스 발생기;를 구비하고, 상기 소형 셀 통신기기는 CPU가 초기화된 이후 부트 로더의 동작 완료 시 'boot success' 논리신호를 GPIO를 통해 출력하도록 구성되며, 상기 리셋 펄스 발생기는 상기 소형 셀 통신기기의 GPIO로 출력되는 'boot success' 논리신호로써 주기적으로 반복되는 리셋 펄스를 차단하도록 구성된 것을 특징으로 하는 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로를 과제의 해결 수단으로 제공한다.
본 발명의 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로에 의하면, 소형 셀 통신기기의 부트 로더 동작이 완료되지 못하거나 데이터 오류가 발생하는 경우에도 반복적으로 초기화 동작을 수행함으로써 자동으로 복구하여 오류를 극복할 수 있도록 하는 기술적 효과를 제공한다.
도면 제1도는 배경 기술로서, 리셋 회로 기술의 구성
도면 제2도는 다른 배경 기술로서, 프로그램 가능 논리를 이용한 와치도그 리셋 제어 회로 기술의 구성
도면 제3도는 또 다른 배경 기술로서, 파워 온 리셋 회로 기술의 구성
도면 제4도는 소형 셀 통신기기의 초기화 회로의 일례
도면 제5도는 소형 셀 통신기기로서 소형 셀 AP의 초기화 회로의 정상적인 타이밍 관계
도면 제6도는 소형 셀 통신기기로서 소형 셀 AP의 초기화 회로의 오류 동작에 따른 타이밍 관계
도면 제7도는 본 발명의 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로의 기본 동작
도면 제8도는 본 발명의 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로에서 리셋 펄스 발생기의 일실시예
도면 제9도는 본 발명의 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로의 전체 구성
이하의 내용은 단지 본 발명의 원리를 예시한다. 이에 따라 당업자는 비록 본 명세서에 명확히 설명되거나 도시되지 않았지만 본 발명의 원리를 구현하고 본 발명의 개념과 범위에 포함된 다양한 장치를 발명할 수 있는 것이다. 본 명세서에 열거된 모든 조건부 용어 및 실시예들은 원칙적으로, 본 발명의 개념이 이해되도록 하기 위한 목적으로만 명백히 의도되고, 이와 같이 특별히 열거된 실시예 들 및 상태들에 제한적이지 않는 것으로 이해되어야 한다. 또한, 본 발명의 원리, 관점 및 실시예들 뿐만 아니라 특정 실시예를 열거하는 모든 상세한 설명은 이러한 사항의 구조적 및 기능적 균등물을 포함하도록 의도되는 것으로 이해되어야 한다.
상술한 목적, 특징 및 장점들은 첨부된 도면과 관련한 다음의 상세한 설명을 통하여 더욱 분명해 질 것이다. 본 발명을 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우, 그 상세한 설명을 생략한다. 이하, 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예를 상세히 설명한다.
도면 제4도는 소형 셀 통신기기의 초기화 회로의 일례를 도시한다. 본 발명의 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로는 통신기기를 포함하여 부트 로더 프로세서를 사용하는 기기 전반에 걸쳐 적용이 가능하다. 그러나, 이하에서는 본 발명의 특징적 구성을 명확히 특정하기 위해 부트 로더 프로세서를 사용하는 소형 셀 통신기기로서 소형 셀 AP(access point)를 적용 대상으로 하여 설명한다. 따라서 본 발명의 특징적 구성은 그 적용 범위가 제한적이지 않는 것으로 이해되어야 한다.
도면 제4도는 소형 셀 통신기기로서 소형 셀 AP(300: access point)의 초기화 회로의 일례이다. 통상의 소형 셀 AP(300)의 시스템 전원(100: system power)은, 파워 관리 IC(200: power management IC)의 제어에 의해 공급되도록 구성된다. 이때 상기 소형 셀 AP(300)에 대한 초기화 신호, 즉 리셋(reset) 신호는 외부로부터 파워 관리 IC(200)를 경유하거나, 또는 직접적으로 소형 셀 AP(300)에 연결되어 작동된다. 상기 소형 셀 AP(300)는, RF를 포함하는 데이터 송수신 장치(미도시)와 이를 제어하고 데이터 처리 및 신호처리를 수행하기 위한 CPU 및 주변장치를 포함하여 구성된다. 이때 상기 CPU 및 주변장치는 부트 로더(boot-loader) 방식의 마이크로프로세서 구성을 사용한다. 즉, 소형 셀 AP(300)에 전원이 투입되고 리셋(reset) 신호가 인가되고 나면, 초기화된 CPU는 외부 메모리(400)에 저장된 프로그램과 데이터를 순차적으로 읽어 내부의 시스템 메모리로 탑재(loading)하고, 탑재가 완료된 프로그램을 수행함으로써 소형 셀 AP(300)의 동작이 개시되도록 하는 것이다. 상기와 같은 부트 로더(boot-loader) 방식은 저속의 외부 메모리(400)로부터 고속의 시스템 메모리로 프로그램과 데이터를 로드하여 수행하는 구조이므로, 소형 셀 AP(300)의 고속 동작을 보장하며, 또한 지속적인 업데이트가 용이한 장점이 있다. 상기와 같은 부트 로더(boot-loader) 방식에서, 외부 메모리(400)에 저장된 프로그램과 데이터가 시스템 메모리로 탑재 완료되면 상기 CPU는 GPIO(general purpose input/output)를 통해 부트 로더의 동작이 완료되었음을 알리는 'boot success' 논리신호를 출력하며, 상기 'boot success' 논리신호로써 주변기기를 이차적으로 초기화시키거나 동기화시키기 위한 논리신호로 사용되기도 한다.
도면 제5도는 소형 셀 통신기기로서 소형 셀 AP(300)의 초기화 회로의 정상적인 타이밍 관계를 도시한다. 도면 하단에 도시된 바와 같이 부트 로더(boot-loader) 방식으로 작동하는 소형 셀 통신기기로서 소형 셀 AP(300)는, 전원이 투입되면 Rs 및 Cs의 시정수로 구성되는 초기화 펄스 발생 회로에 의한 리셋 펄스를 CPU의 초기화 시간 Tr 동안 제공한다. 상기 초기화 시간 Tr 이후 초기화된 CPU는 부트 로더가 작동되고 외부 메모리의 데이터를 시스템 메모리로 로딩하는 시간 Tb 이후에 GPIO(general purpose input/output)를 통해 부트 로더의 동작이 완료되었음을 알리는 'boot success' 논리신호를 출력한다.
도면 제6도는 소형 셀 통신기기로서 소형 셀 AP(300)의 초기화 회로의 오류 동작에 따른 타이밍 관계를 도시한다. 전술한 바와 같이 소형 셀 통신기기로서 소형 셀 AP(300)는 부트 로더(boot-loader) 방식으로 구성되나, 이에 따른 오동작의 문제가 내재되어 있다. 여기서 오동작이란, 소형 셀 통신기기로서 소형 셀 AP(300)에 전원이 투입되어 초기화 펄스 발생 회로에 의한 리셋 펄스를 CPU의 초기화 시간 Tr 동안 제공받고, 외부 메모리의 데이터를 시스템 메모리로 로딩하는 시간 Tb 가 경과하더라도 부트 로더의 동작이 시작되지 않거나 중단되어 'boot success' 논리신호가 출력되지 않는 경우를 의미한다.
이러한 오동작은, 저소비 전력으로 설계되는 소형 셀 통신기기가 외부 전계나 자계의 영향을 받아 부트 로더의 동작이 완료되지 못하거나 데이터 오류가 발생하는 경우, 또는 소형 셀 AP(300)가 설치된 건물이나 공공장소의 사용자가 중앙 전원을 차단 후 재투입하는 과정에서 대전력 스위칭에 의해 발생하는 서지나 스파이크 잡음에 의한 전원 변동 등을 예로 들 수 있다. 이러한 오동작의 경우 사용자는 초기화 펄스 발생 회로에 구비된 리셋 스위치를 조작함으로써 소형 셀 통신기기를 다시 초기화 동작을 시킬 수 있다. 그러나 소형 셀 통신기기는 설치 위치에 따라 임의의 초기화 조작이 곤란할 수 있으며, 또한 사용자가 부트 로더의 동작이 완료되었는지의 여부를 판단하여 수동으로 초기화를 하는 것은 번거로울 뿐만 아니라 사실상 불가능한 경우가 많다. 게다가 소형 셀 통신기기는 소형의 기지국으로서 네트워크를 통해 중앙의 관리 서버에 접속되어 연동하는 시스템이므로, 중앙의 관리 서버는 상기와 같은 오동작 상태의 소형 셀 통신기기가 접속이 차단된 것으로 판단하여 동작할 수도 있다.
아울러, 3GPP(3rd generation partenership project)의 TR 36.902 (2011.03)에서는 LTE 통신의 기지국이 오동작으로부터 자동적인 복구 기능(self healing)을 구비하는 것을 제안하고 있으므로, 본 발명에서는 상기와 같이 소형 셀 통신기기로 서 소형 셀 AP(300)의 초기화 회로가 오동작을 야기한 경우에, 자동으로 복구하여 오류를 극복할 수 있도록 하는 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 self-healing 초기화 회로를 제공한다.
도면 제7도는 본 발명의 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로의 기본 동작을 도시한다. 본 발명의 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로는, 소형 셀 통신기기에 전원이 투입됨에 따라 주기적으로 반복되는 리셋 펄스를 소형 셀 통신기기의 리셋 신호로 제공하는 리셋 펄스 발생기(500);를 구비하고, 상기 소형 셀 통신기기는 CPU가 초기화된 이후 부트 로더의 동작 완료 시 'boot success' 논리신호를 GPIO를 통해 출력하도록 구성되며, 상기 리셋 펄스 발생기(500)는 상기 소형 셀 통신기기의 GPIO로 출력되는 논리신호를 리셋 펄스 발생기가 입력받아, 리셋 펄스를 차단하도록 구성된다.
상기 리셋 펄스 발생기(500)는 소형 셀 통신기기의 CPU 초기화 시간 Tr 을 유지하는 리셋 펄스와 상기 리셋 펄스의 반대 논리 신호를 주기적으로 반복하여 소형 셀 통신기기로 제공하도록 구성되며, 상기 리셋 펄스의 반대 논리 신호의 유지 시간 Ts는 상기 소형 셀 통신기기의 부트 로더의 동작 개시부터 완료시까지 소요되는 시간 Tb보다 길게 설정된다. 통상적인 Ts는 약 1초~1.5초의 시간으로 설정됨으로서 소형 셀 통신기기의 부트 로더의 동작 시간을 충분히 확보할 수 있다.
상기 소형 셀 통신기기의 GPIO로 출력되는 'boot success' 논리신호로써 차단된 상태에서 리셋 펄스 발생기(500)의 출력 논리 신호는 리셋 펄스의 반대 논리 신호를 유지하도록 설정된다.
상기의 구성에 대해 본 발명의 소형 셀 통신기기로서 소형 셀 AP(300)의 초기화 회로의 정상적인 동작은 다음과 같다.
소형 셀 통신기기의 전원이 투입되면 리셋 펄스 발생기(500)는 CPU의 초기화 시간 Tr 동안 리셋 펄스를 제공하고, 초기화 시간 Tr 이후 초기화된 CPU는 부트 로더가 작동되어 외부 메모리의 데이터를 시스템 메모리로 로딩하는 시간 Tb 이후에 GPIO(general purpose input/output)를 통해 부트 로더의 동작이 완료되었음을 알리는 'boot success' 논리신호를 출력한다. 상기 'boot success' 논리신호를 제공받은 리셋 펄스 발생기(500)는 출력이 차단되어 리셋 펄스의 반대 논리 신호를 유지함으로서 초기화 동작이 완료된다.
삭제
본 발명의 구성에 대해 소형 셀 통신기기로서 소형 셀 AP(300)의 초기화 회로의 오동작에 대한 self healing 동작은 다음과 같다.
소형 셀 통신기기의 전원이 투입되면 리셋 펄스 발생기(500)는 CPU의 초기화 시간 Tr 동안 리셋 펄스를 제공한다. 초기화 시간 Tr 이후 CPU의 부트 로더 동작 시간 Tb 이후 리셋 펄스의 반대 논리 신호의 유지 시간 Ts 동안에도 부트 로더의 동작이 완료되었음을 알리는 'boot success' 논리신호가 출력되지 않으면, 리셋 펄스 발생기(500)는 다시 CPU의 초기화 시간 Tr 동안 리셋 펄스를 제공한다. 상기의 리셋 펄스는 상기 'boot success' 논리신호가 출력되어 리셋 펄스 발생기(500)의 출력이 차단될 때까지 반복된다.
따라서 본 발명의 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로는, 부트 로더의 동작이 완료되지 못하거나 데이터 오류가 발생하는 경우에도 반복적으로 초기화 동작을 수행함으로써 자동으로 복구하여 오류를 극복할 수 있도록 하는 특징이 있다.
도면 제8도는 본 발명의 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로에서 리셋 펄스 발생기(500)의 일실시예를 도시한다.
도면의 실시에는 타이머(예: 555타이머)를 이용한 비안정 멀티바이브레이터(astable multivibrator)를 예시하고 있으며, 도시된 회로 이외에도 다양한 구성으로 균등한 기능을 제공하는 리셋 펄스 발생기의 구현이 가능하다.
도면의 비안정 멀티바이브레이터(astable multivibrator)는, 전원과 접지간 Ra, Rb 및 커패시터 C로 구성되는 시정수를 구비하고, 상기 커패시터 C에 충전되는 전압을 R-R-R 의 직렬 저항으로 분압된 전압 1/3 Vcc 와 2/3 Vcc를 기준 전압으로 하여 각각 비교하는 두개의 비교기, 그리고 상기 비교기들의 출력에 의해 set-reset 동작을 하는 R-S 플립플롭으로 구성된다. 상기 전원과 접지간 Ra, Rb 및 커패시터 C로 구성되는 시정수 회로는, R-S 플립플롭의 Q출력에 의해 Tr1이 off시에 Ra-Rb-C의 충전 경로로 커패시터 C 양단의 전압이 충전되고, Tr1이 on시에 C-Rb의 방전 경로를 제공한다. 따라서 상기의 리셋 펄스 발생기(500)는 Ra-Rb-C의 충전 경로 시정수와 C-Rb의 방전 경로 시정수에 의해 CPU의 초기화 시간 Tr 동안 유지되는 리셋 펄스와 Ts동안 유지되는 리셋 펄스의 반대 논리 신호를 반복적으로 발생한다. 이때 상기 R-S 플립플롭의 초기화 단자는 소형 셀 통신기기의 'boot success' 논리신호로서 초기화되도록 함으로써, 리셋 펄스 발생기(500)는 출력이 차단되어 리셋 펄스의 반대 논리 신호를 유지함으로서 초기화 동작을 완료시킬 수 있다.
도면 제9도는 본 발명의 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로의 전체 구성을 도시한다.
소형 셀 통신기기의 전원이 투입되면 비안정 멀티바이브레이터(astable multivibrator)로 구성된 리셋 펄스 발생기(500)는 CPU의 초기화 시간 Tr 동안 리셋 펄스를 제공한다. 초기화 시간 Tr 이후 CPU의 부트 로더 동작 시간 Tb 이후 리셋 펄스의 반대 논리 신호의 유지 시간 Ts 동안에도 부트 로더의 동작이 완료되었음을 알리는 'boot success' 논리신호가 출력되지 않으면, 리셋 펄스 발생기(500)는 다시 반복하여 CPU의 초기화 시간 Tr 동안 리셋 펄스를 제공한다.
소형 셀 통신기기의 부트 로더 동작이 완료되면 상기 소형 셀 통신기기의 CPU는 GPIO(general purpose input/output)를 통해 부트 로더의 동작이 완료되었음을 알리는 'boot success' 논리신호를 출력하고, 상기 'boot success' 논리신호를 제공받은 리셋 펄스 발생기(500)는 출력이 차단되어 리셋 펄스의 반대 논리 신호를 유지함으로서 초기화 동작이 완료된다.
따라서 본 발명의 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로는, 부트 로더의 동작이 완료되지 못하거나 데이터 오류가 발생하는 경우에도 반복적으로 초기화 동작을 수행함으로써 자동으로 복구하여 오류를 극복할 수 있도록 하는 특징이 있다.
이상과 같이 설명된 본 발명의 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로는, 비록 한정된 실시 예와 도면에 의해 설명되었으나, 본 발명은 이것에 의해 한정되지 않으며 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 본 발명의 기술 사상과 아래에 기재될 특허청구범위의 균등범위 내에서 다양한 수정 및 변형이 가능함은 물론이다.
100 : 시스템 전원 200 : 파워 관리 IC
300 : 소형 셀 AP 400 : 외부 메모리
500 : 리셋 펄스 발생기

Claims (4)

  1. 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로에 있어서,
    소형 셀 통신기기에 전원이 투입됨에 따라 주기적으로 반복되는 리셋 펄스를 소형 셀 통신기기의 리셋 신호로 제공하는 리셋 펄스 발생기(500);를 구비하고,
    상기 소형 셀 통신기기는 CPU가 초기화된 이후 부트 로더의 동작 완료 시 'boot success' 논리신호를 GPIO를 통해 출력하도록 구성되며,
    상기 리셋 펄스 발생기(500)는 상기 소형 셀 통신기기의 GPIO로 출력되는 논리신호를 리셋 펄스 발생기가 입력받아, 리셋 펄스를 차단하도록 구성된 것을 특징으로 하는 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로
  2. 제1항에 있어서 상기 리셋 펄스 발생기(500)는,
    소형 셀 통신기기의 CPU 초기화 시간 Tr 을 유지하는 리셋 펄스와,
    Ts 동안 유지되는 상기 리셋 펄스의 반대 논리 신호를 주기적으로 반복하여 소형 셀 통신기기로 제공하도록 구성된 것을 특징으로 하는 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로
  3. 제2항에 있어서 상기 리셋 펄스의 반대 논리 신호는,
    소형 셀 통신기기의 부트 로더의 동작 개시부터 완료시까지 소요되는 시간 Tb보다 긴 시간 Ts로 설정되도록 구성된 것을 특징으로 하는 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로
  4. 제1항에 있어서 상기 리셋 펄스 발생기(500)는,
    상기 소형 셀 통신기기의 GPIO로 출력되는 논리신호를 리셋 펄스 발생기가 입력받아 리셋 펄스가 차단되는 경우, 리셋 펄스의 반대 논리 신호를 유지하는 출력을 제공하는 것을 특징으로 하는 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로
KR1020140121923A 2014-09-15 2014-09-15 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로 KR101595271B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020140121923A KR101595271B1 (ko) 2014-09-15 2014-09-15 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140121923A KR101595271B1 (ko) 2014-09-15 2014-09-15 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로

Publications (1)

Publication Number Publication Date
KR101595271B1 true KR101595271B1 (ko) 2016-02-19

Family

ID=55448844

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140121923A KR101595271B1 (ko) 2014-09-15 2014-09-15 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로

Country Status (1)

Country Link
KR (1) KR101595271B1 (ko)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4586179A (en) 1983-12-09 1986-04-29 Zenith Electronics Corporation Microprocessor reset with power level detection and watchdog timer
KR20010065536A (ko) 1999-12-29 2001-07-11 손영석 오뎅 자동 판매기
KR100458473B1 (ko) 2003-03-17 2004-11-26 매그나칩 반도체 유한회사 파워 온 리셋 회로
KR20060020284A (ko) * 2004-08-31 2006-03-06 삼성전자주식회사 중앙 처리장치의 초기화 장치 및 방법
KR20060078829A (ko) 2004-12-31 2006-07-05 엘지전자 주식회사 메시지 히스토리 기능이 구비된 이동통신 단말기의 설정및 동작방법
KR100664842B1 (ko) 2005-11-28 2007-01-04 엘지노텔 주식회사 프로그램 가능 논리를 이용한 와치도그 리셋 제어 회로
KR20080051045A (ko) * 2006-12-04 2008-06-10 한국전자통신연구원 홈네트워크에서의 오류 모델과 규칙 기반의 오류 관리 장치및 그 방법

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4586179A (en) 1983-12-09 1986-04-29 Zenith Electronics Corporation Microprocessor reset with power level detection and watchdog timer
KR20010065536A (ko) 1999-12-29 2001-07-11 손영석 오뎅 자동 판매기
KR100458473B1 (ko) 2003-03-17 2004-11-26 매그나칩 반도체 유한회사 파워 온 리셋 회로
KR20060020284A (ko) * 2004-08-31 2006-03-06 삼성전자주식회사 중앙 처리장치의 초기화 장치 및 방법
KR20060078829A (ko) 2004-12-31 2006-07-05 엘지전자 주식회사 메시지 히스토리 기능이 구비된 이동통신 단말기의 설정및 동작방법
KR100664842B1 (ko) 2005-11-28 2007-01-04 엘지노텔 주식회사 프로그램 가능 논리를 이용한 와치도그 리셋 제어 회로
KR20080051045A (ko) * 2006-12-04 2008-06-10 한국전자통신연구원 홈네트워크에서의 오류 모델과 규칙 기반의 오류 관리 장치및 그 방법

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
3rd Generation Partnership Project; Technical Specification Group Radio Access Network; Evolved Universal Terrestrial Radio Access Network (E-UTRAN); Self-configuring and self-optimizing network (SON) use cases and solutions (Release 9), 3GPP TR 36.902 V9.3.1 (2011-03)

Similar Documents

Publication Publication Date Title
US20140218078A1 (en) Enhanced recovery mechanisms
US7775444B2 (en) Implantable device and communication integrated circuit implementable therein
US9729205B2 (en) Battery management scheme for NFC
CN104659754B (zh) 自适应电池保护
KR20130115366A (ko) 동적 부트 임계치에 기초하여 로우 배터리로 모바일 전자 디바이스를 부팅
KR20160119702A (ko) 전력 수확 조건에 기초하여 집적 회로의 파워-온 또는 부트 시퀀스를 제어하기 위한 시스템, 방법 및 장치
CN112867120A (zh) 低功耗控制系统、方法、计算机设备和可读存储介质
WO2016110000A1 (zh) 单板掉电重启的调整方法、装置及系统
KR101595271B1 (ko) 부트 로더 프로세서를 사용하는 소형 셀 통신기기의 Self-healing 초기화 회로
CN107678871B (zh) 一种电子设备开机方法及电子设备
US20170147362A1 (en) Stand-by mode of an electronic circuit
CN108021413B (zh) 一种fpga在线升级方法及设备
CN103885849A (zh) 一种电子系统的看门狗电路
CN112865248A (zh) 无线耳机的入盒检测方法、装置、充电盒及可读存储介质
WO2017177655A1 (zh) 一种电子标签、电子标签的电源管理方法及装置
CN106919857B (zh) 芯片、芯片的启动保护装置及方法
US20120044011A1 (en) Initiating forced shutdown of a device
CN106101406B (zh) 一种基于移动终端的关机闹铃触发处理方法及移动终端
CN109086154B (zh) 一种用于检测bios看门狗功能倒计时装置及方法
CN109240749B (zh) 电子设备的启动装置及启动方法
CN109426324B (zh) 上电控制方法、ap芯片及移动终端
CN113193631A (zh) 供电控制装置、方法、存储介质及电子装置
WO2019100693A1 (zh) 控制se的系统、方法及芯片
CN108282344B (zh) 一种无线信标广播周期自适应调节方法及装置、供电系统
US11425657B2 (en) Method and apparatus for transmitting sensor data with low power

Legal Events

Date Code Title Description
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20200204

Year of fee payment: 5